JP3174238B2 - Semiconductor device and method of manufacturing the same - Google Patents

Semiconductor device and method of manufacturing the same

Info

Publication number
JP3174238B2
JP3174238B2 JP5440995A JP5440995A JP3174238B2 JP 3174238 B2 JP3174238 B2 JP 3174238B2 JP 5440995 A JP5440995 A JP 5440995A JP 5440995 A JP5440995 A JP 5440995A JP 3174238 B2 JP3174238 B2 JP 3174238B2
Authority
JP
Japan
Prior art keywords
semiconductor chip
wiring pattern
core portion
semiconductor device
wiring
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP5440995A
Other languages
Japanese (ja)
Other versions
JPH08250624A (en
Inventor
佳彦 森下
成志 老田
Original Assignee
松下電子工業株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 松下電子工業株式会社 filed Critical 松下電子工業株式会社
Priority to JP5440995A priority Critical patent/JP3174238B2/en
Publication of JPH08250624A publication Critical patent/JPH08250624A/en
Application granted granted Critical
Publication of JP3174238B2 publication Critical patent/JP3174238B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item

Landscapes

  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は、格子状に配列された外
部接続端子と同一面上にある配線パターンを折り曲げ加
工することにより簡易的に製造されるBGA(Ball Gri
d Array:ボールグリッドアレイ)型の半導体装置およ
びその製造方法に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a BGA (Ball Grinding) manufactured simply by bending a wiring pattern on the same surface as external connection terminals arranged in a grid.
d Array (ball grid array) type semiconductor device and a method of manufacturing the same.

【0002】[0002]

【従来の技術】従来のBGA型の半導体装置は、パッケ
ージ部の底面にボール状の電極を個別に設けたものであ
った。
2. Description of the Related Art In a conventional BGA type semiconductor device, ball-shaped electrodes are individually provided on the bottom surface of a package portion.

【0003】図6は従来のBGA型の半導体装置を示す
もので、図6(a)はその開封状態での平面図であり、
図6(b)はその断面図、図6(c)は底面図である。
FIG. 6 shows a conventional BGA type semiconductor device, and FIG. 6 (a) is a plan view of the semiconductor device in an opened state.
FIG. 6B is a sectional view thereof, and FIG. 6C is a bottom view thereof.

【0004】図6(a)において、従来の半導体装置
は、絶縁材料により形成されたパッケージ部1上に半導
体チップ2が載置され、前記パッケージ部1上に形成さ
れた表面配線パターン3と前記半導体チップ2が金属細
線4により電気的に接続されたものである。そして図6
(b)に示すように、半導体チップ2を保護するために
パッケージ部1の表面領域をプラスチック樹脂などの封
止樹脂5により封止したものである。また図6(c)に
示すように、前記パッケージ部1の底面部には、パッケ
ージ部1の表面に設けられ、半導体チップ2と電気的に
接続した表面配線パターン3とパッケージ部1内部でビ
アホール6で接続している底面配線パターン7が設けら
れ、前記底面配線パターン7と接続してパッケージ部1
底面全体に配列されたボール状の電極端子8が設けられ
ている。
In FIG. 6A, a conventional semiconductor device has a semiconductor chip 2 mounted on a package portion 1 formed of an insulating material, and a surface wiring pattern 3 formed on the package portion 1 and the semiconductor chip 2. Semiconductor chips 2 are electrically connected by thin metal wires 4. And FIG.
As shown in (b), the surface area of the package portion 1 is sealed with a sealing resin 5 such as a plastic resin to protect the semiconductor chip 2. As shown in FIG. 6C, on the bottom surface of the package 1, a surface wiring pattern 3 provided on the surface of the package 1 and electrically connected to the semiconductor chip 2, and a via hole in the package 1. 6 is provided, and the package section 1 is connected to the bottom wiring pattern 7 and connected to the bottom wiring pattern 7.
Ball-shaped electrode terminals 8 arranged on the entire bottom surface are provided.

【0005】次に製造方法について説明する。まず、絶
縁材料によりパッケージ部を形成し、前記パッケージに
ビアホールを所定の箇所に形成する。そして前記ビアホ
ールと接続して、パッケージ部の表面・裏面に配線パタ
ーンを形成し、パッケージ部を完成させる。
Next, a manufacturing method will be described. First, a package portion is formed from an insulating material, and a via hole is formed at a predetermined position in the package. Then, by connecting to the via hole, a wiring pattern is formed on the front and back surfaces of the package portion to complete the package portion.

【0006】次に前記形成したパッケージ部の表面に半
導体チップを載置し、接合し、金属細線により、配線パ
ターンと接続する。そしてパッケージ部の表面領域をプ
ラスチック樹脂にてポッティング封止する。パッケージ
部の底面には、配線パターンと接続してパッケージ部底
面全体にボール状の電極端子8を配設することにより、
半導体装置が製造されるものである。
Next, a semiconductor chip is mounted on the surface of the formed package portion, joined, and connected to a wiring pattern by a thin metal wire. Then, the surface area of the package portion is potted and sealed with a plastic resin. A ball-shaped electrode terminal 8 is provided on the bottom surface of the package portion and connected to the wiring pattern on the entire bottom surface of the package portion.
A semiconductor device is manufactured.

【0007】[0007]

【発明が解決しようとする課題】しかしながら、上述の
従来の半導体装置の場合、パッケージ部の表面と裏面と
に設けられた配線パターンを電気的に接続するビアホー
ルの形成が容易に加工できず、コストアップにつながる
という課題がある。また近年、要望されている多ピン化
や小型化のためには、ビアホール自体の極細化やビアホ
ール間の狭ピッチ化の必要があり、ビアホール形成には
限界がある。
However, in the case of the above-mentioned conventional semiconductor device, it is not easy to form a via hole for electrically connecting a wiring pattern provided on the front surface and the back surface of the package portion, and the cost is reduced. There is a problem that leads to up. In recent years, in order to increase the number of pins and reduce the size of the via holes, it is necessary to make the via holes themselves extremely thin and to reduce the pitch between the via holes, and there is a limit in forming via holes.

【0008】本発明は、前記課題を解決し、簡易に製造
できるBGA型の半導体装置およびその製造方法を提供
することを目的とするものである。
An object of the present invention is to solve the above-mentioned problems and to provide a BGA type semiconductor device which can be easily manufactured and a method of manufacturing the same.

【0009】[0009]

【課題を解決するための手段】前記課題を解決するため
に、本発明の半導体装置は、絶縁物上に配線パターンを
形成し、その絶縁物の折曲げ加工により、表面(上面)
から底面まで配線を引き回して配置し、半導体チップを
備え、BGA型の半導体装置を実現するものである。ま
たパッケージ部(コア部)に対して、フィルム状の配線
パターンを用い、前記フィルム状の配線パターンの折曲
げ加工により、配線パターンをパッケージ部の表面(上
面)から底面に配置してBGA型の半導体装置を実現す
るものである。
In order to solve the above-mentioned problems, a semiconductor device of the present invention forms a wiring pattern on an insulator and folds the insulator to form a surface (upper surface).
The semiconductor device is provided with a semiconductor chip in which wiring is routed from the bottom to the bottom to realize a BGA type semiconductor device. Further, a film-shaped wiring pattern is used for the package portion (core portion), and the wiring pattern is arranged from the surface (top surface) to the bottom surface of the package portion by bending the film-shaped wiring pattern to form a BGA type. This realizes a semiconductor device.

【0010】[0010]

【作用】本発明の半導体装置において、絶縁物を従来の
パッケージとして用いるとともに、前記絶縁物の折曲げ
加工によって、ビアホールなしで容易に配線パターンを
表面(上面)から底面にまで配置することができ、簡易
に底面に電極を有したBGA型の半導体装置を得ること
ができる。またパッケージ部に対してフィルム状の配線
パターンを組み合わせることにより、ビアホールなしで
容易にパッケージ底面まで配線パターンを配置すること
ができ、底面部に対してボール状の電極を設けることが
できる。したがって、コスト的にも従来のBGA型の半
導体装置に比べ、安価で製造できる。
In the semiconductor device of the present invention, the insulator is used as a conventional package, and the wiring pattern can be easily arranged from the top surface (top surface) to the bottom surface without via holes by bending the insulator. A BGA type semiconductor device having an electrode on the bottom surface can be easily obtained. Further, by combining a film-shaped wiring pattern with the package portion, the wiring pattern can be easily arranged to the package bottom surface without a via hole, and a ball-shaped electrode can be provided on the bottom surface portion. Therefore, it can be manufactured at a lower cost than conventional BGA type semiconductor devices.

【0011】[0011]

【実施例】以下、本発明の一実施例について図面を参照
しながら説明する。図1は本発明の第1の実施例にかか
る半導体装置を示す図であり、図1(a)はその開封状
態での平面図であり、図1(b)は断面図、図1(c)
は底面図である。
An embodiment of the present invention will be described below with reference to the drawings. 1A and 1B are views showing a semiconductor device according to a first embodiment of the present invention. FIG. 1A is a plan view of the semiconductor device in an opened state, FIG. 1B is a sectional view, and FIG. )
Is a bottom view.

【0012】図1に示すように、絶縁体9上に半導体チ
ップ10が載置・接合され、前記半導体チップ10が載
置された絶縁体9が折曲げ加工され、前記絶縁体9の延
長した端部が半導体チップ10の4側面付近に配置され
ている。そして前記絶縁体9の表面には、配線パターン
11aが形成され、半導体チップ10と前記配線パター
ン11aとは金属細線12により電気的に接続されてい
る。前記配線パターン11aは、配線パターン11bと
側面で接続しているものである。また図1(c)に示す
ように、半導体装置の底面となる箇所には、前記配線パ
ターン11a、配線パターン11bと連続的に形成さ
れ、接続した配線パターン11cが形成されている。前
記配線パターン11cの先端部には、電極端子13が設
けられ、BGA型の半導体装置を構成している。そして
半導体チップ10の領域は、プラスチック樹脂14によ
り封止されているものである。封止方法は、ポッティン
グ封止、注入封止等を採用する。なお、半導体チップ1
0と配線パターンとの接続は、金属細線を使用している
が、フリップチップ等の直接接続による接続手段であっ
てもよい。
As shown in FIG. 1, a semiconductor chip 10 is placed and joined on an insulator 9, and the insulator 9 on which the semiconductor chip 10 is placed is bent to extend the insulator 9. The ends are arranged near four side surfaces of the semiconductor chip 10. A wiring pattern 11 a is formed on the surface of the insulator 9, and the semiconductor chip 10 and the wiring pattern 11 a are electrically connected by a thin metal wire 12. The wiring pattern 11a is connected to the wiring pattern 11b on the side surface. Further, as shown in FIG. 1C, a wiring pattern 11c which is formed continuously with and connected to the wiring pattern 11a and the wiring pattern 11b is formed at a position to be a bottom surface of the semiconductor device. An electrode terminal 13 is provided at the tip of the wiring pattern 11c, and constitutes a BGA type semiconductor device. The area of the semiconductor chip 10 is sealed with a plastic resin 14. As a sealing method, potting sealing, injection sealing, or the like is employed. The semiconductor chip 1
The connection between 0 and the wiring pattern uses a thin metal wire, but may be a connection means by direct connection such as a flip chip.

【0013】図2には、本実施例にかかる半導体装置の
構成体を示す展開図であり、図中、破線は折曲げ箇所を
示している。図2において、絶縁体9に対して、配線パ
ターン11を印刷またはメッキ法により形成したもので
ある。図2に示す構成体を折曲げ、半導体チップを搭載
することにより、図1に示す本実施例の半導体装置が完
成する。なお、前記絶縁体9は、折曲げ加工が可能なよ
うに、金属ベース上に絶縁物をコーティングしたものを
用いている。また電極端子13は、ハンダなどの低融点
金属や金(Au)を用いて形成されたものである。
FIG. 2 is an exploded view showing a structure of the semiconductor device according to the present embodiment. In the drawing, broken lines indicate bent portions. In FIG. 2, a wiring pattern 11 is formed on an insulator 9 by printing or plating. The semiconductor device of this embodiment shown in FIG. 1 is completed by folding the structure shown in FIG. 2 and mounting a semiconductor chip. The insulator 9 is formed by coating an insulator on a metal base so that the insulator 9 can be bent. The electrode terminal 13 is formed using a low melting point metal such as solder or gold (Au).

【0014】以上のように、本実施例に示す半導体装置
は、絶縁体9を従来のパッケージとして用いるととも
に、前記絶縁体9の折曲げ加工によって、ビアホールな
しで容易に配線パターン11をその表面から底面にまで
配置することができ、簡易に底面に電極端子13を有し
たBGA型の半導体装置を得ることができる。
As described above, in the semiconductor device shown in this embodiment, the insulator 9 is used as a conventional package, and the wiring pattern 11 can be easily removed from the surface thereof without a via hole by bending the insulator 9. The BGA type semiconductor device having the electrode terminals 13 on the bottom surface can be easily obtained.

【0015】次に本発明の第2の実施例について説明す
る。図3は本発明の第2の実施例にかかる半導体装置を
示し、図3(a)はその開封状態での平面図であり、図
3(b)は断面図、図3(c)は底面図である。
Next, a second embodiment of the present invention will be described. 3A and 3B show a semiconductor device according to a second embodiment of the present invention. FIG. 3A is a plan view of the semiconductor device in an opened state, FIG. 3B is a sectional view, and FIG. FIG.

【0016】図3に示すように、絶縁体よりなるコア部
15の凹部に半導体チップ10が載置・接合され、前記
コア部15の表面を配線用フィルム16が覆っている。
前記配線用フィルム16は絶縁フィルムにより構成さ
れ、絶縁フィルム上に配線パターン11が形成されてい
るものである。前記配線用フィルム16の端部は、コア
部15上に載置・接合された半導体チップ10の4側面
付近に配置され、配線パターン11と半導体チップ10
とは金属細線12により電気的に接続されている。また
図3(c)に示すように、半導体装置の底面となる箇所
には、前記配線用フィルム16の配線パターン11が表
面側から一体で形成されている。そして底面部の配線パ
ターン11の先端部には、電極端子13が設けられ、B
GA型の半導体装置を構成している。そして半導体チッ
プ10の領域は、プラスチック樹脂14により封止され
ているものである。
As shown in FIG. 3, a semiconductor chip 10 is placed and joined in a concave portion of a core portion 15 made of an insulator, and a wiring film 16 covers the surface of the core portion 15.
The wiring film 16 is made of an insulating film, and the wiring pattern 11 is formed on the insulating film. The ends of the wiring film 16 are arranged near four side surfaces of the semiconductor chip 10 mounted and joined on the core part 15, and the wiring pattern 11 and the semiconductor chip 10
Are electrically connected to each other by a thin metal wire 12. Further, as shown in FIG. 3C, the wiring pattern 11 of the wiring film 16 is integrally formed from the front surface side at a position to be the bottom surface of the semiconductor device. An electrode terminal 13 is provided at the tip of the wiring pattern 11 on the bottom surface.
It constitutes a GA type semiconductor device. The area of the semiconductor chip 10 is sealed with a plastic resin 14.

【0017】本実施例の半導体装置は、前記第1の実施
例の半導体装置と同様に、表面側から底面側に配線パタ
ーン11を引き回した点は共通しているが、コア部15
に対して、配線パターン11を有した配線用フィルム1
6を適用し、前記配線用フィルム16の折曲げ加工によ
り表面側から底面側に配線パターン11を引き回した点
に特徴を有するものである。
The semiconductor device of this embodiment is similar to the semiconductor device of the first embodiment in that the wiring pattern 11 is routed from the front side to the bottom side.
, A wiring film 1 having a wiring pattern 11
6 is characterized in that the wiring pattern 11 is routed from the front side to the bottom side by bending the wiring film 16.

【0018】次に本発明の半導体装置の製造方法につい
て説明する。図4、図5は前記第2の実施例で示した半
導体装置の製造方法を示す図である。
Next, a method of manufacturing a semiconductor device according to the present invention will be described. 4 and 5 are views showing a method for manufacturing the semiconductor device shown in the second embodiment.

【0019】まずコア部15の凹部に対して、配線パタ
ーン11を有した配線用フィルム16の先端部を接合す
る。そして前記コア部15の凹部に半導体チップ10を
載置・接合し、半導体チップ10と配線パターン11と
を金属細線12により電気的に接続する。半導体チップ
10の保護のため、コア部15の凹部領域は、プラスチ
ック樹脂14により封止する。また前記配線用フィルム
16の他端は、半導体装置が完成した際は、半導体装置
の底面部に対応するので、配線用フィルム16の他端の
配線パターン11上には、半球体状の電極端子13を形
成しておく。この状態を図4、図5(a)に示してい
る。なお、図4では、開封状態で示している。
First, the leading end of the wiring film 16 having the wiring pattern 11 is joined to the concave portion of the core portion 15. Then, the semiconductor chip 10 is placed and joined to the concave portion of the core portion 15, and the semiconductor chip 10 and the wiring pattern 11 are electrically connected by the thin metal wires 12. In order to protect the semiconductor chip 10, the concave region of the core 15 is sealed with a plastic resin 14. When the semiconductor device is completed, the other end of the wiring film 16 corresponds to the bottom surface of the semiconductor device, so that the wiring pattern 11 at the other end of the wiring film 16 has a hemispherical electrode terminal. 13 is formed in advance. This state is shown in FIGS. 4 and 5 (a). It should be noted that FIG. 4 shows the unsealed state.

【0020】次に、図5(b)に示すように、コア部1
5の形状に沿って、配線用フィルム16を折曲げる。そ
して、図5(c)に示すように、さらにコア部15の形
状に沿って、配線用フィルム16を折曲げ、コア部15
の底面部に配線用フィルム16の他端を接合する。
Next, as shown in FIG.
The wiring film 16 is bent along the shape of No. 5. Then, as shown in FIG. 5C, the wiring film 16 is further bent along the shape of the core portion 15, and
The other end of the wiring film 16 is joined to the bottom surface of.

【0021】この製法を用いることにより、従来のBG
A型の半導体装置の製造の際に極細化、狭ピッチ化が難
しかったビアホール加工が不必要となり、コストダウン
にもつながる。また、半導体装置の実装後に電極端子
(金属ボール)13が接続されているかどうかを、側面
側に廻された配線パターン11を用いて調査することも
可能である。
By using this manufacturing method, the conventional BG
In manufacturing an A-type semiconductor device, it is not necessary to process a via hole, which has been difficult to make the semiconductor device extremely fine and narrow in pitch, leading to cost reduction. It is also possible to check whether or not the electrode terminal (metal ball) 13 is connected after mounting the semiconductor device, using the wiring pattern 11 turned to the side surface.

【0022】また、図4、図5に示すように、電極端子
(金属ボール)13、および配線パターン11が形成さ
れた配線用フィルム16と、半導体チップ10とがコア
部15に載置された構造において、前記配線用フィルム
16を折り曲げ加工することにより半導体装置が製造で
きるが、この場合、半導体チップ10の載置、金属ワイ
ヤー12および電極端子(金属ボール)13の加工など
が同一面上にて形成、操作できる利点がある。
As shown in FIGS. 4 and 5, a wiring film 16 on which electrode terminals (metal balls) 13 and wiring patterns 11 are formed, and a semiconductor chip 10 are mounted on a core portion 15. In the structure, a semiconductor device can be manufactured by bending the wiring film 16. In this case, the mounting of the semiconductor chip 10, the processing of the metal wires 12 and the electrode terminals (metal balls) 13, and the like are performed on the same plane. It has the advantage that it can be formed and operated.

【0023】以上、前述の実施例では、ビアホールなし
で配線パターンが半導体装置の外側(側面)から底面部
に外部で一連で配線引き回しした例を示したが、ビアホ
ール形成のコスト性を問題視しない他の実施例について
説明する。
As described above, in the above-described embodiment, an example is shown in which the wiring pattern is routed from the outside (side surface) to the bottom portion of the semiconductor device without using a via hole, but the cost of forming the via hole is not considered a problem. Another embodiment will be described.

【0024】例えば図2に示した半導体装置の構成体に
対して、表面側と裏面側との両面に配線パターン11を
形成し、その表面側の配線パターンと、裏面側の配線パ
ターンとをビアホール手段により接続することにより、
底面部に電極端子13を形成することが可能であり、半
導体装置自体の内部で配線引き回しされた構造の半導体
装置を得ることもできる。
For example, in the structure of the semiconductor device shown in FIG. 2, a wiring pattern 11 is formed on both the front side and the back side, and the wiring pattern on the front side and the wiring pattern on the back side are connected to via holes. By connecting by means,
The electrode terminal 13 can be formed on the bottom surface, and a semiconductor device having a structure in which wiring is routed inside the semiconductor device itself can be obtained.

【0025】また例えば図4に示した半導体装置の構成
体に対して、配線用フィルム16の表面側と裏面側との
両面に配線パターン11を形成し、さらにコア部15に
導電可能なビアホールを形成し、配線用フィルム16の
表面側の配線パターンと、裏面側の配線パターンとをビ
アホール手段により接続することにより、底面部に電極
端子13を形成することが可能であり、半導体装置自体
の内部で配線引き回しされた構造の半導体装置を得るこ
ともできる。
For example, with respect to the structure of the semiconductor device shown in FIG. 4, wiring patterns 11 are formed on both the front side and the back side of the wiring film 16 and conductive via holes are formed in the core 15. The electrode terminal 13 can be formed on the bottom surface by connecting the wiring pattern on the front surface side of the wiring film 16 and the wiring pattern on the rear surface side with a via hole means. Thus, a semiconductor device having a structure in which wiring is routed can be obtained.

【0026】[0026]

【発明の効果】以上説明したように本発明は、絶縁体上
の同一平面上に形成された配線パターンを折り曲げ加工
し、裏面(対面)及び側面に配線パターンを有すること
により、従来のBGA型の半導体装置に必要不可欠なビ
アホールを無くし、困難なビアホールの極細化や狭ピッ
チ化、ビアホール加工費のコストダウン化に多大な効果
をもたらす。また、従来のBGA型の半導体装置では不
可能だった実装後の電気的導通検査が、側面に廻された
配線パターンを用いることにより、可能となる。
As described above, the present invention provides a conventional BGA type by bending a wiring pattern formed on the same plane on an insulator and having wiring patterns on the back (facing) and side surfaces. This eliminates a via hole that is indispensable to the semiconductor device of the present invention, and has a great effect on making the difficult via hole extremely thin and narrow, and reducing the cost of processing the via hole. Further, an electrical continuity test after mounting, which is impossible with a conventional BGA type semiconductor device, can be performed by using a wiring pattern that is routed to the side surface.

【図面の簡単な説明】[Brief description of the drawings]

【図1】(a)は本発明の第1の実施例にかかる半導体
装置の開封状態での平面図 (b)はその断面図 (c)はその底面図
1A is a plan view of a semiconductor device according to a first embodiment of the present invention in an unsealed state, FIG. 1B is a cross-sectional view thereof, and FIG.

【図2】本発明の第1の実施例にかかる半導体装置の構
成体を示す図
FIG. 2 is a view showing a structure of a semiconductor device according to a first embodiment of the present invention;

【図3】(a)は本発明の第2の実施例にかかる半導体
装置の開封状態での平面図 (b)はその断面図 (c)はその底面図
3A is a plan view of a semiconductor device according to a second embodiment of the present invention in an unsealed state, FIG. 3B is a cross-sectional view thereof, and FIG. 3C is a bottom view thereof.

【図4】本発明の第2の実施例にかかる半導体装置の製
造方法を示す図
FIG. 4 is a view showing a method of manufacturing a semiconductor device according to a second embodiment of the present invention;

【図5】本発明の第2の実施例にかかる半導体装置の製
造方法を示す工程断面図
FIG. 5 is a process sectional view showing the method for manufacturing the semiconductor device according to the second embodiment of the present invention.

【図6】(a)は従来の半導体装置の開封状態での平面
図 (b)はその断面図 (c)はその底面図
6A is a plan view of a conventional semiconductor device in an unsealed state, FIG. 6B is a cross-sectional view thereof, and FIG. 6C is a bottom view thereof.

【符号の説明】[Explanation of symbols]

1 パッケージ部 2 半導体チップ 3 表面配線パターン 4 金属細線 5 封止樹脂 6 ビアホール 7 底面配線パターン 8 電極端子 9 絶縁体 10 半導体チップ 11 配線パターン 12 金属細線 13 電極端子 14 プラスチック樹脂 15 コア部 16 配線用フィルム DESCRIPTION OF SYMBOLS 1 Package part 2 Semiconductor chip 3 Surface wiring pattern 4 Fine metal wire 5 Sealing resin 6 Via hole 7 Bottom wiring pattern 8 Electrode terminal 9 Insulator 10 Semiconductor chip 11 Wiring pattern 12 Fine metal wire 13 Electrode terminal 14 Plastic resin 15 Core part 16 Wiring the film

フロントページの続き (56)参考文献 特開 平8−153826(JP,A) 特開 平6−295935(JP,A) 特開 平8−88296(JP,A) 特開 平7−153793(JP,A) 特開 平8−97312(JP,A) 特開 平8−148629(JP,A) (58)調査した分野(Int.Cl.7,DB名) H01L 23/12,23/28,23/50 H01L 21/60 Continuation of the front page (56) References JP-A-8-153826 (JP, A) JP-A-6-295935 (JP, A) JP-A-8-88296 (JP, A) JP-A-7-153793 (JP) , A) JP-A-8-97312 (JP, A) JP-A-8-148629 (JP, A) (58) Fields investigated (Int. Cl. 7 , DB name) H01L 23/12, 23/28, 23/50 H01L 21/60

Claims (6)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 半導体チップを搭載した絶縁体よりなる
コア部と、前記半導体チップが搭載された領域を除いた
前記コア部表面を覆った配線パターンを有した配線用フ
ィルムと、前記配線用フィルムの配線パターンと前記半
導体チップとを電気的に接続した接続手段と、前記コア
部上の半導体チップ領域を覆った封止樹脂とよりなる半
導体装置であって、前記配線パターンは前記配線用フィ
ルム上の表面側露出して形成されており、前記配線パ
ターンは、前記コア部上の前記半導体チップ付近から前
記半導体チップ底面部の前記コア部上まで前記コア部の
外部で一連で配線引き回しされた配線パターンであり、
前記半導体チップ底面部の前記コア部上の配線パターン
上には、電極端子が設けられていることを特徴とする半
導体装置。
1. A wiring film having a core portion made of an insulator on which a semiconductor chip is mounted, a wiring pattern covering a surface of the core portion excluding a region where the semiconductor chip is mounted, and the wiring film the connecting means for electrically connecting the the said semiconductor chip wiring pattern, a more becomes a semiconductor device and a sealing resin covering the semiconductor chip areas on the core portion, the wiring pattern is the wiring film on The wiring pattern is formed so as to be exposed outside the core portion from the vicinity of the semiconductor chip on the core portion to the upper portion of the core portion on the bottom surface portion of the semiconductor chip. Wiring pattern,
A semiconductor device, wherein an electrode terminal is provided on a wiring pattern on the core portion on the bottom surface of the semiconductor chip.
【請求項2】 電極端子は、ボール形状であることを特
徴とする請求項1に記載の半導体装置。
2. The semiconductor device according to claim 1, wherein the electrode terminal has a ball shape.
【請求項3】 コア部は凹部を有し、半導体チップはそ
の凹部に搭載され、前記凹部が封止樹脂で封止されてい
ることを特徴とする請求項1に記載の半導体装置。
3. The semiconductor device according to claim 1, wherein the core has a recess, the semiconductor chip is mounted in the recess, and the recess is sealed with a sealing resin.
【請求項4】 絶縁体よりなるコア部の半導体チップが
搭載される箇所の近傍に、その表面に配線パターンが露
出して設けられた配線用フィルムの先端部を接合する工
程と、前記コア部上に半導体チップを載置し、前記半導
体チップと前記配線用フィルムの表面の配線パターンと
を電気的に接続する工程と、前記コア部の半導体チップ
が載置された領域を封止樹脂により封止する工程と、前
記配線フィルムの他端であって、搭載した半導体チップ
の底面部に対応する位置の配線フィルム表面の配線パタ
ーン上に電極端子を形成する工程と、前記コア部の形状
に沿って、配線用フィルムを折曲げ、前記コア部の側面
に配線用フィルムを接合するとともに、さらに前記コア
部の形状に沿って、配線用フィルムを折曲げ、前記コア
部の底面部に配線用フィルムの他端を接合し、前記配線
用フィルム表面の配線パターンを前記コア部上の前記半
導体チップ付近から前記半導体チップ底面部の前記コア
部上まで前記コア部の表面側で一連で配線引き回しする
工程とを有することを特徴とする半導体装置の製造方
法。
4. A wiring pattern is exposed on a surface of a core portion made of an insulator near a position where a semiconductor chip is mounted.
Joining the leading end of the wiring film provided out, and placing a semiconductor chip on the core portion, and electrically connecting the semiconductor chip to a wiring pattern on the surface of the wiring film. When the step of sealing with the sealing resin of the semiconductor chip of the core part is placed region, a second end of the wiring film, equipped with the wiring film surface at a corresponding position on the bottom surface of the semiconductor chip Forming an electrode terminal on the wiring pattern, and bending the wiring film along the shape of the core portion, joining the wiring film to the side surface of the core portion, and further forming the core portion into a shape. along, folding the wiring film, bonding the other end of the wiring film on the bottom surface of the core portion, the wiring pattern of the wiring film surface or near the semiconductor chip on the core portion The method of manufacturing a semiconductor device characterized by a step of a series by wiring routing on the surface side of the core portion to the said core portion of said semiconductor chip bottom portion.
【請求項5】 配線フィルムの他端であって、搭載した
半導体チップの底面部に対応する位置の配線フィルム
の配線パターン上に電極端子を形成する工程は、ボー
ル形状の電極端子を形成する工程であることを特徴とす
る請求項4に記載の半導体装置の製造方法。
5. The wiring film table at the other end of the wiring film and corresponding to the bottom surface of the mounted semiconductor chip.
5. The method according to claim 4, wherein the step of forming the electrode terminal on the surface wiring pattern is a step of forming a ball-shaped electrode terminal.
【請求項6】 コア部の半導体チップが載置された領域
を封止樹脂により封止する工程は、コア部の凹部領域を
封止樹脂により封止する工程であることを特徴とする請
求項4に記載の半導体装置の製造方法。
6. The method according to claim 1, wherein the step of sealing the region of the core on which the semiconductor chip is mounted with a sealing resin is a step of sealing the recessed region of the core with a sealing resin. 5. The method for manufacturing a semiconductor device according to item 4.
JP5440995A 1995-03-14 1995-03-14 Semiconductor device and method of manufacturing the same Expired - Fee Related JP3174238B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5440995A JP3174238B2 (en) 1995-03-14 1995-03-14 Semiconductor device and method of manufacturing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5440995A JP3174238B2 (en) 1995-03-14 1995-03-14 Semiconductor device and method of manufacturing the same

Publications (2)

Publication Number Publication Date
JPH08250624A JPH08250624A (en) 1996-09-27
JP3174238B2 true JP3174238B2 (en) 2001-06-11

Family

ID=12969911

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5440995A Expired - Fee Related JP3174238B2 (en) 1995-03-14 1995-03-14 Semiconductor device and method of manufacturing the same

Country Status (1)

Country Link
JP (1) JP3174238B2 (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100246312B1 (en) * 1996-12-06 2000-03-15 김영환 Semiconductor package and method of making thereof
KR100233868B1 (en) * 1997-02-17 1999-12-01 김규현 Manufacturing method of metal semiconductor package and a structure thereof
WO2011111300A1 (en) 2010-03-09 2011-09-15 パナソニック株式会社 Semiconductor package having electrode on side surface, and semiconductor device

Also Published As

Publication number Publication date
JPH08250624A (en) 1996-09-27

Similar Documents

Publication Publication Date Title
US5299729A (en) Method of forming a bump electrode and manufacturing a resin-encapsulated semiconductor device
US6343019B1 (en) Apparatus and method of stacking die on a substrate
US8053278B2 (en) Multi-chip package type semiconductor device
US6781240B2 (en) Semiconductor package with semiconductor chips stacked therein and method of making the package
US5708304A (en) Semiconductor device
US8637975B1 (en) Semiconductor device having lead wires connecting bonding pads formed on opposite sides of a core region forming a shield area
JP2001015679A (en) Semiconductor device and manufacture thereof
US4994896A (en) Semiconductor device
JP3297387B2 (en) Method for manufacturing semiconductor device
US6791166B1 (en) Stackable lead frame package using exposed internal lead traces
JP2001156251A (en) Semiconductor device
JP3174238B2 (en) Semiconductor device and method of manufacturing the same
KR100390466B1 (en) multi chip module semiconductor package
JP2803656B2 (en) Semiconductor device
JP2000243875A (en) Semiconductor device
US7317244B2 (en) Semiconductor device and manufacturing method thereof
JP3234614B2 (en) Semiconductor device and manufacturing method thereof
JPS6379361A (en) Upright installation type semiconductor device
JP3495566B2 (en) Semiconductor device
JPH0547836A (en) Mounting structure of semiconductor device
JP3665609B2 (en) Semiconductor device and semiconductor device unit having a plurality of semiconductor devices mounted thereon
KR0163524B1 (en) Ball grid array package formed conducting pattern on the inner face of cap type package body
JP2568057B2 (en) Integrated circuit device
JP2000114415A (en) Electronic component
JP2001319943A (en) Semiconductor device

Legal Events

Date Code Title Description
FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080330

Year of fee payment: 7

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090330

Year of fee payment: 8

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100330

Year of fee payment: 9

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110330

Year of fee payment: 10

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110330

Year of fee payment: 10

LAPS Cancellation because of no payment of annual fees