JP3097635B2 - Plasma display panel and driving method thereof - Google Patents

Plasma display panel and driving method thereof

Info

Publication number
JP3097635B2
JP3097635B2 JP09324091A JP32409197A JP3097635B2 JP 3097635 B2 JP3097635 B2 JP 3097635B2 JP 09324091 A JP09324091 A JP 09324091A JP 32409197 A JP32409197 A JP 32409197A JP 3097635 B2 JP3097635 B2 JP 3097635B2
Authority
JP
Japan
Prior art keywords
electrode
discharge
display
electrodes
pair
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP09324091A
Other languages
Japanese (ja)
Other versions
JPH11162356A (en
Inventor
充生 上岡
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP09324091A priority Critical patent/JP3097635B2/en
Publication of JPH11162356A publication Critical patent/JPH11162356A/en
Application granted granted Critical
Publication of JP3097635B2 publication Critical patent/JP3097635B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は情報表示端末や平面
型テレビなどに用いられるプラズマディスプレイパネル
に関し、特にパネル面上の表示領域外への不要電荷の蓄
積による誘電体層の破損や不要発光を防止するためのパ
ネルの電極構造とその駆動方法に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a plasma display panel used for an information display terminal, a flat panel television, and the like, and more particularly to a plasma display panel for preventing damage to a dielectric layer and unnecessary light emission due to accumulation of unnecessary charges outside a display area on a panel surface. The present invention relates to an electrode structure of a panel for preventing the occurrence and a driving method thereof.

【0002】[0002]

【従来の技術】プラズマディスプレイパネルは、ガス放
電によって発生した紫外線によって蛍光体を励起発光さ
せ、表示動作させるディスプレイであり、放電の形態か
らAC型とDC型に分けることができる。この中でAC
型は輝度、発光効率、寿命の点でDC型より優れてい
る。更に、AC型の中でも反射型AC面放電型が輝度、
発光効率の点で優れている。図6に従来の反射型AC面
放電カラープラズマディスプレイパネルの一例の断面を
示す。透明なガラスからなる前面基板1に放電電極2が
形成される。この放電電極2は紙面に垂直な方向に帯状
に複数本形成されている。この隣り合う放電電極2の間
に、数十kHzから数百kHzのパルス状AC電圧であ
る維持パルスPsus を印加し表示放電を得る。反射型A
C面放電カラープラズマディスプレイパネルでは、蛍光
体8からの発光を遮られないように、放電電極2には酸
化錫(SnO2 )やインジウムティンオキサイド(IT
O)などの透明導電膜を使用する。しかし、これらの透
明導電膜のシート抵抗はあまり低くないため、大型パネ
ルや高精度パネルでは電極抵抗が数十kΩ以上にもな
り、印加電圧パルスが十分に立ち上がらず駆動が困難に
なる。そこで透明導電膜の一部分に、クロム/銅/クロ
ムの多層薄膜やアルミニウム薄膜などの金属薄膜、ある
いは銀などの金属厚膜によるバス電極3を形成し、抵抗
値を下げている。
2. Description of the Related Art A plasma display panel is a display in which a phosphor is excited and emitted by ultraviolet rays generated by a gas discharge to perform a display operation, and can be classified into an AC type and a DC type according to the form of discharge. AC in this
The type is superior to the DC type in terms of luminance, luminous efficiency and life. Further, among the AC types, the reflection type AC surface discharge type has a luminance,
It is excellent in terms of luminous efficiency. FIG. 6 shows a cross section of an example of a conventional reflection type AC surface discharge color plasma display panel. Discharge electrodes 2 are formed on a front substrate 1 made of transparent glass. A plurality of discharge electrodes 2 are formed in a strip shape in a direction perpendicular to the paper surface. A sustain pulse Psus, which is a pulsed AC voltage of several tens of kHz to several hundreds of kHz, is applied between the adjacent discharge electrodes 2 to obtain a display discharge. Reflection type A
In a C-plane discharge color plasma display panel, tin oxide (SnO 2 ) or indium tin oxide (IT) is applied to the discharge electrode 2 so that light emission from the phosphor 8 is not blocked.
A transparent conductive film such as O) is used. However, since the sheet resistance of these transparent conductive films is not so low, the electrode resistance of a large-sized panel or a high-precision panel becomes several tens of kΩ or more, and the applied voltage pulse does not sufficiently rise and driving becomes difficult. Therefore, a bus electrode 3 made of a metal thin film such as a multilayer thin film of chromium / copper / chromium or an aluminum thin film or a thick metal film such as silver is formed on a part of the transparent conductive film to reduce the resistance value.

【0003】そして、この放電電極2を透明な誘電体層
4で被覆する。この誘電体層4はAC型プラズマディス
プレイパネル特有の電流制限の機能を有している。絶縁
耐圧の確保と製造のし易さから、誘電体層4は通常低融
点鉛ガラスを主成分とするペーストを塗布し、軟化点温
度以上の高温で焼成することによりリフローさせ、内部
に気泡などを含まない平滑な20μm〜40μm程度の
厚さに形成する。また、誘電体層4の全体を被覆するよ
うに形成される保護層は、蒸着やスパッタによって形成
されるMgOの薄膜、あるいは印刷やスプレー法等によ
って形成されるMgOの厚膜である。膜厚は0.5μm
から1μm程度である。この保護層の役割は放電電庄の
低減と表面スパッタの防止である。但し、ここでは図示
は省略されている。
[0003] The discharge electrode 2 is covered with a transparent dielectric layer 4. The dielectric layer 4 has a current limiting function peculiar to the AC plasma display panel. To ensure dielectric strength and ease of manufacture, the dielectric layer 4 is usually coated with a paste mainly composed of low-melting-point lead glass and baked at a high temperature equal to or higher than the softening point temperature to cause reflow, so that air bubbles and the like are formed inside. Is formed to a smooth thickness of about 20 μm to 40 μm which does not contain. The protective layer formed so as to cover the entire dielectric layer 4 is a thin film of MgO formed by vapor deposition or sputtering, or a thick film of MgO formed by printing or spraying. The film thickness is 0.5 μm
From about 1 μm. The role of this protective layer is to reduce the discharge voltage and prevent surface spatter. However, illustration is omitted here.

【0004】一方、前記前面基板1に対向配置される後
面基板5には表示データを書き込むデータ電極6が形成
される。図6では紙面に並行する方向にデータ電極6が
伸び、これが後述するストライプ状に形成された赤色、
緑色、青色の蛍光体層8のそれぞれに対応する位置に形
成されている。すなわちデータ電極6は、前面基板1上
に形成された放電電極2と直交している。このデータ電
極6を、低融点鉛ガラスと白色の顔料とを混合した厚膜
ペーストを印刷焼成して形成した白色誘電体層7で被覆
する。前記白色の顔料には通常酸化チタン粉末やアルミ
ナ粉末が用いられる。この白色誘電体層7の上に図示し
ない隔壁を通常では厚膜印刷で形成し、更に、その上部
に、通常は鉄、クロム、ニッケル等の金属酸化物粉末と
低融点ガラスなどからなるペーストを厚膜印刷すること
等により黒色に着色し、明所での反射を防止している。
また、前記した隔壁は、隣接する放電セル間での誤放電
や光学的なクロストークを防ぐ効果もある。この隔壁は
紙面に並行に複数本形成される。さらに、放電セル9の
位置には、赤色、緑色、青色の発光色に対応する蛍光体
8が色毎に3度に分けて塗布される。各蛍光体8は蛍光
体塗布面積を増やし高輝度を得るために、前記した隔壁
の側面にも形成される。各蛍光体8の成膜には通常スク
リーン印刷を用いる。さらに、前記前面基板1の放電電
極2と後面基板5のデータ電極6とが直交するように隔
壁を介して両基板1,5を対向させて周囲を気密封止
し、放電セル9の内部に放電可能なガス、例えばHeと
NeとXeとの混合ガスを500torr程度の圧力で封入
する。
On the other hand, a data electrode 6 for writing display data is formed on a rear substrate 5 arranged opposite to the front substrate 1. In FIG. 6, the data electrode 6 extends in a direction parallel to the plane of the paper.
It is formed at a position corresponding to each of the green and blue phosphor layers 8. That is, the data electrode 6 is orthogonal to the discharge electrode 2 formed on the front substrate 1. The data electrode 6 is covered with a white dielectric layer 7 formed by printing and firing a thick film paste obtained by mixing a low melting point lead glass and a white pigment. Normally, titanium oxide powder or alumina powder is used for the white pigment. A partition (not shown) is usually formed by thick-film printing on the white dielectric layer 7, and a paste made of a metal oxide powder such as iron, chromium, nickel or the like and a low-melting glass or the like is further formed on the partition. It is colored black by thick film printing or the like to prevent reflection in bright places.
In addition, the above-described barrier ribs also have an effect of preventing erroneous discharge and optical crosstalk between adjacent discharge cells. A plurality of the partition walls are formed in parallel with the paper. Further, phosphors 8 corresponding to red, green, and blue emission colors are applied to the positions of the discharge cells 9 three times for each color. Each phosphor 8 is also formed on the side surface of the partition wall in order to increase the phosphor application area and obtain high luminance. Normally, screen printing is used for forming each phosphor 8. Furthermore, the two substrates 1 and 5 are opposed to each other via a partition so that the discharge electrodes 2 of the front substrate 1 and the data electrodes 6 of the rear substrate 5 are orthogonal to each other, and the periphery thereof is hermetically sealed. A dischargeable gas, for example, a mixed gas of He, Ne and Xe is sealed at a pressure of about 500 torr.

【0005】この構成のカラープラズマディスプレイパ
ネルでは、各放電セル9には放電電極が2本ずつ配置さ
れ、この放電電極間で面放電が発生し各放電セルにプラ
ズマが生じる。このとき発生する紫外光で赤色、緑色、
青色の蛍光体を励起し、可視光を発生させて前面基板1
を通して表示発光を得る。面放電を発生させる隣り合う
放電電極の一組は、それぞれ走査電極2aと維持電極2
bの役目を受け持っている。
In the color plasma display panel having this configuration, two discharge electrodes are arranged in each discharge cell 9, and a surface discharge occurs between the discharge electrodes to generate plasma in each discharge cell. Red, green,
Exciting the blue phosphor to generate visible light, the front substrate 1
Display light emission is obtained through A pair of adjacent discharge electrodes for generating a surface discharge is composed of a scan electrode 2a and a sustain electrode 2 respectively.
Responsible for b.

【0006】実際のパネル駆動の一例を図7を用いて説
明する。図7において、駆動波形は、上から順にデータ
電極7に印加される波形D、放電電極2の片側の電極で
ある走査電極2aの0〜n番目の電極に印加される波形
S0〜Sn、もう片側の電極である維持電極2bに印加
される波形Cを示している。走査電極2aと維持電極2
bとの間には、維持パルスPSUS が印加されている。書
き込み放電を発生させるには、走査電極2aとデータ電
極6との間に走査パルスPV とデータパルスPD を印加
して対向放電を発生させ、この放電が引き続き印加され
る維持パルスPSUS によって放電電極間2で維持され
る。尚、前記書き込み放電を安定にするために、走査パ
ルスPV の印加に先立ち予備放電パルスPP を印加して
放電電極2を表示領域全体に波って放電させた後、消去
パルスPE1,PE2,PE3を印加して走査電極2a、維持
電極2b、データ電極6上の壁電荷を消去する予備放電
シーケンスをとっている。以上の駆動方法によると、維
持された放電に依り前述の如く蛍光体からの可視光を得
ることができ所望の表示が実現できる。
An example of actual panel driving will be described with reference to FIG. In FIG. 7, the driving waveforms include a waveform D applied to the data electrode 7 in order from the top, waveforms S0 to Sn applied to the 0th to nth electrodes of the scanning electrode 2a, which is one electrode of the discharge electrode 2, and the other. The waveform C applied to the sustain electrode 2b which is one electrode is shown. Scan electrode 2a and sustain electrode 2
b, a sustain pulse PSUS is applied. To generate the address discharge generates a counter discharge by applying a scanning pulse P V and the data pulse P D between the scan electrode 2a and the data electrodes 6, the sustain pulse P SUS that this discharge is subsequently applied It is maintained between the discharge electrodes 2. In order to stabilize the write discharge, after discharge I wave scan pulse P discharge electrode 2 by applying a preliminary discharge pulse P P prior to application of V over the entire display area, the erase pulse P E1, A preliminary discharge sequence is performed in which P E2 and P E3 are applied to erase the wall charges on the scan electrode 2a, sustain electrode 2b, and data electrode 6. According to the driving method described above, visible light from the phosphor can be obtained as described above by the sustained discharge, and a desired display can be realized.

【0007】このような駆動方法によると、表示期間中
は、走査電極2aと維持電極2bには、逆位相の負極性
の矩形波の維持パルスPSUS が連続して印加され、かつ
データ電極6は接地状態に維持される。これは、等価的
には表示面側となる前面基板1への負の電圧、後面基板
2への正の電圧の印加である。このため、前面基板1の
誘電体層4には正の電荷が帯電し、後面基板5の白色誘
電体層7の表面には負の電荷が帯電する。このとき、表
示領域内においては、前記した予備放電シーケンスがあ
るため、走査電極2a、維持電極2b、データ電極6上
の電荷が消去されている。ところが、表示領域外のデー
タ電極6上の白色誘電体層7、前面基板1の誘電体層4
上には壁電荷が蓄積される。この蓄積された電荷とデー
タ電極6間との電位差で白色誘電体層7が絶縁破壊に至
ることがあった。また、この白色誘電体7の破損はデー
タ電極6の放電空間9への露出を引き起こし、データ電
極6につながる駆動ICの破損も引き起こしていた。ま
た、前記蓄積電荷により突発的に放電が発生するため、
誤動作や表示品位が低下するという不具合も発生するこ
とがあった。以上は、維持パルスPSUS が負極性の場合
について説明したが正極性の場合は、前述とは全く逆の
電荷が帯電し同様の不具合が発生していた。
According to such a driving method, during the display period, a sustain pulse PSUS of a rectangular wave of opposite polarity and a negative polarity is continuously applied to the scan electrode 2a and the sustain electrode 2b. Are maintained in the ground state. This is equivalent to applying a negative voltage to the front substrate 1 on the display surface side and applying a positive voltage to the rear substrate 2. Therefore, the dielectric layer 4 of the front substrate 1 is charged with positive charges, and the surface of the white dielectric layer 7 of the rear substrate 5 is charged with negative charges. At this time, in the display area, the charges on the scan electrodes 2a, the sustain electrodes 2b, and the data electrodes 6 are erased because of the above-described preliminary discharge sequence. However, the white dielectric layer 7 on the data electrode 6 outside the display area and the dielectric layer 4 on the front substrate 1
Wall charges accumulate on the top. The potential difference between the accumulated electric charge and the data electrode 6 may cause the dielectric breakdown of the white dielectric layer 7. Further, the damage of the white dielectric 7 causes the data electrode 6 to be exposed to the discharge space 9 and also causes the drive IC connected to the data electrode 6 to be damaged. In addition, since a sudden discharge occurs due to the accumulated charge,
In some cases, a malfunction such as malfunction or deterioration of display quality may occur. In the above, the case where the sustain pulse PSUS has the negative polarity has been described. However, when the sustain pulse PSUS has the positive polarity, a charge completely opposite to that described above is charged and the same problem occurs.

【0008】なお、前記したような表示パネルにおい
て、表示領域外の不要な放電による表示品質の低下の防
止を目的とした従来の例としては、特開平4−2230
25号公報、特開平8−255574号公報、及び特開
平9−97570号公報に記載の技術がある。特開平4
−223025号公報の技術は、同公報に記載されてい
るように並行する面放電電極の表示領域Elと表示領域
外E2部分の電極形状(放電ギャップ)が同一とされて
いる。このため、表示領域外E2の誘電体層に不要の壁
電荷が蓄積されて表示領域外E2に無用の放電が生じて
いた。この表示領域外E2の面放電電極間の無用な放電
を防止するために、表示領域外E2の面放電電極を被覆
する誘電体層に重ねて絶縁体層を積層することにより、
表示領域外の放電電圧を、表示領域より高くして不要な
放電の発生を抑えている。また、特開平8−25557
4号公報の技術は、表示領域外の面放電電極と対向する
位置にダミー電極を形成して、このダミー電極に印加す
る電圧を、面放電電極に誤書き込み放電が発生しない電
圧に保持することにより、表示領域外の面放電電極間の
放電を防止している。
In the above-described display panel, Japanese Patent Application Laid-Open No. Hei 4-2230 discloses a conventional example for preventing a deterioration in display quality due to unnecessary discharge outside the display area.
No. 25, Japanese Patent Application Laid-Open No. 8-255574, and Japanese Patent Application Laid-Open No. 9-97570. JP 4
In the technology disclosed in Japanese Patent No. 223025, the electrode shape (discharge gap) of the display area El of the parallel surface discharge electrodes and the portion E2 outside the display area are the same as described in the publication. For this reason, unnecessary wall charges are accumulated in the dielectric layer outside the display region E2, and unnecessary discharge is generated outside the display region E2. To prevent unnecessary discharge between the surface discharge electrodes of the display region outside E2, by laminating an insulating layer overlaid on the dielectric layer covering the surface discharge electrodes of the display region outside E2,
The discharge voltage outside the display area is set higher than that in the display area to suppress the occurrence of unnecessary discharge. Also, JP-A-8-25557
The technique disclosed in Japanese Patent Application Laid-Open No. 4 (1999) -1995 discloses a technique in which a dummy electrode is formed at a position facing a surface discharge electrode outside a display area, and a voltage applied to the dummy electrode is maintained at a voltage at which erroneous writing discharge does not occur in the surface discharge electrode. Thus, discharge between the surface discharge electrodes outside the display area is prevented.

【0009】また、特開平9−97570号公報に記載
の技術では、表示領域の内部と外部の寸法、特性を揃え
て画質の低下を防止するために形成されたダミー電極で
の誤放電を抑制する駆動方法として、ダミー電極間で面
放電を起こし壁電荷を消去させる駆動方法と、電極の走
査方向をサブフィールド数の整数倍毎に前回の走査方向
と逆転させて走査する駆動方法を用いている。また、ア
ドレス電極の表示領域外のアドレス電極を露出させ、電
荷をアドレス電極に逃がして電荷蓄積を防止している。
さらに、蓄積電荷による誤動作の防止を目的とした従来
の例としては、特開昭62−17928号公報の技術が
ある。この技術は、表示領域内の最終面放電電極の外側
に少なくとも1対の面放電電極を設けて、表示領域内の
全ての面放電電極を同一の条件下で駆動可能とする電極
構造の例である。
In the technique described in Japanese Patent Application Laid-Open No. 9-97570, erroneous discharge is suppressed at a dummy electrode formed to prevent deterioration in image quality by aligning dimensions and characteristics inside and outside a display area. As a driving method, a driving method in which surface discharge is caused between dummy electrodes to eliminate wall charges, and a driving method in which the scanning direction of the electrodes is reversed from the previous scanning direction by an integral multiple of the number of subfields to perform scanning. I have. Further, the address electrodes outside the display area of the address electrodes are exposed, and charges are released to the address electrodes to prevent charge accumulation.
Further, as a conventional example for preventing malfunction due to accumulated charge, there is a technique disclosed in Japanese Patent Application Laid-Open No. 62-17928. This technology is an example of an electrode structure in which at least one pair of surface discharge electrodes is provided outside a final surface discharge electrode in a display area, and all the surface discharge electrodes in the display area can be driven under the same conditions. is there.

【0010】[0010]

【発明が解決しようとする課題】以上に述べた従来の技
術は、表示領域外の面放電電極の不要な放電の防止技
術、表示領域の外側に設けたダミー電極上の不要な放電
の防止技術、補助電極対の追加による駆動マージンの拡
大を提供する技術である。このため、この従来技術て
は、前記したカラープラズマディスプレイパネルにおい
て生じている、表示領域外のデータ電極7上の白色誘電
体層7と、表示飯域外のデータ電極7と対向する前記前
面基板1の誘電体層4上の電荷の蓄積は防止できなかっ
た。このため、この蓄積電荷とデータ電極間との電位差
で白色誘電体層7の破壊や、この破壊による駆動ICの
破損を防止することは困難である。また、前記蓄積電荷
により、誤動作や、突発的に放電が発生するため表示品
位が低下するという不具合を完全に防止することは困難
である。
The prior art described above is a technique for preventing unnecessary discharge of a surface discharge electrode outside a display area and a technique for preventing unnecessary discharge on a dummy electrode provided outside a display area. This is a technique for providing a drive margin by adding an auxiliary electrode pair. For this reason, according to this prior art, the white dielectric layer 7 on the data electrode 7 outside the display area and the front substrate 1 facing the data electrode 7 outside the display area are generated in the above-described color plasma display panel. The accumulation of electric charges on the dielectric layer 4 could not be prevented. For this reason, it is difficult to prevent the white dielectric layer 7 from being broken due to the potential difference between the accumulated charge and the data electrode, and to prevent the drive IC from being broken due to the break. In addition, it is difficult to completely prevent a malfunction such that a malfunction or a sudden discharge occurs due to the accumulated charge and the display quality deteriorates.

【0011】本発明の目的は、プラズマディスプレイパ
ネルにおける面放電電極の無い表示領域外の部分のデー
タ電極上の白色誘電体層での破損を防止するとともに、
突発的な放電の発生を防止することを可能にしたプラズ
マディスプレイパネル及びその駆動方法を提供すること
にある。
An object of the present invention is to prevent damage to a white dielectric layer on a data electrode in a portion outside a display area where a surface discharge electrode is not provided in a plasma display panel,
An object of the present invention is to provide a plasma display panel and a method of driving the plasma display panel which can prevent occurrence of a sudden discharge.

【0012】[0012]

【課題を解決するための手段】本発明は、AC型プラズ
マディスプレイパネルにおいて、少なくとも走査電極及
び維持電極が形成されている第1の絶縁基板上の表示領
域の外側の領域で、かつデータ電極と対向する領域に補
助電極を形成すると共に、予備放電期間の前に前記補助
電極に蓄積電荷の消去パルスを印加する手段を設けた
とを特徴とする。この補助電極は少なくとも複数本の帯
状の電極からなり、かつ誘電体層で被覆された構成とし
てもよい。また、本発明では、前記第1の絶縁基板上の
表示領域の外側の領域と前記第2の絶縁基板上の表示
の外側の領域のそれぞれに対向して対をなす補助電極
を少なくとも一対形成し、前記対をなす補助電極同士の
みを電気的に接続した構成としてもよい。この場合、前
記対向して対をなす補助電極が抵抗体層で被覆され、さ
らに、互いに電気接続される構成とする。
According to the present invention, in an AC type plasma display panel, at least a region outside a display region on a first insulating substrate on which a scan electrode and a sustain electrode are formed, and a data electrode are provided. An auxiliary electrode is formed in the opposing region, and the auxiliary electrode is formed before the preliminary discharge period.
A means for applying an erase pulse of accumulated charge to the electrode is provided . The auxiliary electrode may include at least a plurality of strip-shaped electrodes and may be covered with a dielectric layer. In the present invention, the display territory on the first of the outer area of the display area of the insulating substrate second insulating substrate
An auxiliary electrode forming a pair to face the respective outer regions of the band and at least a pair formation, the auxiliary electrodes to each other forming the pair
It is also possible to adopt a configuration in which only these are electrically connected . In this case, the opposing auxiliary electrodes are covered with a resistor layer, and are further electrically connected to each other.

【0013】本発明のプラズマディスプレイパネルの駆
動方法は、前記面電極対の一方の電極で構成される走査
電極を順次走査し、前記走査電極と対向する前記データ
電極との間で所望の表示に対応させて書き込み放電を生
じさせ、続いて前記面電極対間に交流の維持パルスを印
加して放電を維持することにより表示を行い、かつ前記
補助電極に前記維持パルスとは逆極性の補助放電パルス
を印加することを特徴とする。
In the method of driving a plasma display panel according to the present invention, a scan electrode constituted by one electrode of the surface electrode pair is sequentially scanned, and a desired display is formed between the scan electrode and the data electrode facing the scan electrode. Correspondingly, a writing discharge is generated, and subsequently, an AC sustaining pulse is applied between the pair of surface electrodes to maintain a discharge to perform display, and an auxiliary discharge having a polarity opposite to that of the sustaining pulse is applied to the auxiliary electrode. It is characterized by applying a pulse.

【0014】本発明では、補助電極との間に対向放電を
周期的に発生させて、データ電極上の白色誘電体層上に
蓄積した電荷を消去するか、あるいは蓄積電荷の極性を
周期的に反転させて、蓄積電荷の量を抑えている。ま
た、対向する電極を設け、表示面側の蓄積電荷と後面側
の蓄積電荷とをこの対向電極で互いに中和している。こ
のため、従来の構造のプラズマディスプレイパネルで表
示領域外の部分に蓄積していた電荷の絶対値を低く抑え
ることができ、データ電極上の白色誘電体層に蓄積する
電荷による白色誘電体層の破損を防止し、かつ突発的な
放電を防止することができる。また、対向放電を比較的
低周期で起こすことにより蓄積電荷を抑制することが可
能となり、不要の発光輝度も充分低く抑えることがで
き、表示品位を改良することができる。
According to the present invention, a counter discharge is periodically generated between the auxiliary electrode and the auxiliary electrode to erase charges accumulated on the white dielectric layer on the data electrode or to periodically change the polarity of the accumulated charge. By inverting, the amount of accumulated charge is suppressed. Further, opposed electrodes are provided, and the accumulated charges on the display surface side and the accumulated charges on the rear surface side are neutralized by the opposed electrodes. For this reason, the absolute value of the electric charge accumulated in the portion outside the display area in the plasma display panel having the conventional structure can be suppressed to a low value, and the electric charge accumulated in the white dielectric layer on the data electrode causes the white dielectric layer to be reduced. Breakage can be prevented, and sudden discharge can be prevented. In addition, by causing the opposing discharge to occur at a relatively low cycle, accumulated charges can be suppressed, unnecessary light emission luminance can be suppressed sufficiently, and display quality can be improved.

【0015】[0015]

【発明の実施の形態】以下に、本発明をカラープラズマ
ディスプレイパネルに適用した実施形態について図を用
いて説明する。本発明の第1の実施形態のカラープラズ
マディスプレイパネルの断面構造を図1に示す。図6に
示した構造と同様に、ガラス基板である後面基板5に
は、データ電極6、白色誘電体層7、図示を省略した隔
壁、蛍光体層8を順次形成する。また、前記データ電極
6と、隔壁を介して前記後面基板5に対向される前面基
板1が有する誘電体層4で被覆された透明電極2とで各
発光色を得る放電セル9が構成される。前記隔壁は図に
は現れないが、350μmピッチとし、その幅は約80
μmで紙面に並行する複数のリプ状のパターンからな
る。一方、前面基板1上には従来と同様に、透明電極2
の上に金属のバス電極3が複数本形成され、複数本の前
記データ電極6との交点で表示領域が画定される。ここ
で、前記前面基板1には、前記表示領域の外側に補助電
極10が形成されている。この補助電極10は、前記放
電電極2と当時に前記誘電体4によって被覆される。ま
た、前記補助電極10は、前記バス電極3と同様にクロ
ム/銅/クロムの多層薄膜やアルミニウム薄膜などの金
属薄膜(0.5〜1.5μm膜厚)、あるいは銀などの
金属厚膜5〜10μm膜厚)により形成される。また、
そのパターン幅は3〜10mm程度で表示領域の周囲
で、突発的な放電の発生が表示を損なうこと無くマスク
等を施すのに困難な部分に形成される。そして、前記前
面基板1の放電電極2と、前記後面基板5のデータ電極
6とが直交するように隔壁を介して対向されて周囲が気
密封止され、放電セル9の内部に放電可能なガス、例え
ばHeとNeとXeとの混合ガスが500torr程度の圧
力で封入される。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment in which the present invention is applied to a color plasma display panel will be described below with reference to the drawings. FIG. 1 shows a cross-sectional structure of the color plasma display panel according to the first embodiment of the present invention. Similarly to the structure shown in FIG. 6, a data electrode 6, a white dielectric layer 7, partition walls (not shown), and a phosphor layer 8 are sequentially formed on a rear substrate 5 which is a glass substrate. In addition, the data electrode 6 and the transparent electrode 2 covered with the dielectric layer 4 of the front substrate 1 opposed to the rear substrate 5 with a partition interposed therebetween constitute a discharge cell 9 for obtaining each emission color. . The partition walls are not shown in the figure, but have a pitch of 350 μm and a width of about 80 μm.
It is composed of a plurality of lip-shaped patterns parallel to the paper surface in μm. On the other hand, the transparent electrode 2
A plurality of metal bus electrodes 3 are formed on the substrate, and a display area is defined at intersections with the plurality of data electrodes 6. Here, an auxiliary electrode 10 is formed on the front substrate 1 outside the display area . The auxiliary electrode 10 is covered with the discharge electrode 2 and the dielectric 4 at that time. The auxiliary electrode 10 is made of a metal thin film (0.5 to 1.5 μm thick) such as a chromium / copper / chrome multilayer thin film or an aluminum thin film, or a metal thick film 5 of silver or the like, like the bus electrode 3. -10 μm). Also,
The pattern width is about 3 to 10 mm, and is formed around the display area in a portion where it is difficult to apply a mask or the like without causing sudden discharge to impair the display. The discharge electrode 2 of the front substrate 1 and the data electrode 6 of the rear substrate 5 are opposed to each other via a partition so as to be orthogonal to each other, and the periphery thereof is hermetically sealed. For example, a mixed gas of He, Ne, and Xe is sealed at a pressure of about 500 torr.

【0016】この構成における補助電極10は、後面基
板5の表示領域外に電極を設けた従来構成とは異なり、
前面基板1上でしかも後面基板5上のデータ電極6の一
部の、表示領域以外の部分と対向するように設けたこと
に特徴がある。このように、補助電極10をデータ電極
6に対向して形成したので、補助電極10とデータ電極
6間で放電を起こすことができる。この放電の強度を制
御することにより、表示領域外のデータ電極6上の白色
誘電体層7へ蓄積した電荷を削減することや、蓄積電荷
の極性を反転することができ、これにより、表示領域外
のデータ電極6上に蓄積する電荷量を抑制することがで
きる。
The auxiliary electrode 10 in this configuration is different from the conventional configuration in which an electrode is provided outside the display area of the rear substrate 5,
It is characterized in that it is provided so as to face a part of the data electrode 6 on the front substrate 1 and on the rear substrate 5 other than the display area. Thus, since the formed opposite the auxiliary electrode 10 to the data electrodes 6, it is possible to cause discharge between the auxiliary electrode 10 and the data electrodes 6. By controlling the intensity of this discharge, the charge accumulated in the white dielectric layer 7 on the data electrode 6 outside the display area can be reduced, and the polarity of the accumulated charge can be inverted. It is possible to suppress the amount of charges accumulated on the outside data electrode 6.

【0017】次に、前記第1の実施形態のカラープラズ
マディスプレイパネルにおける駆動方法を図2を用いて
説明する。図2の駆動波形は、上から順にデータ電極6
に印加される波形D、補助電極10に印加される波形
A、放電電極2の片側の電極である走査電極2aのn番
目の電極に印加される波形Sn、もう片側の電極である
維持電極2bに印加される波形Cを示している。この駆
動においては、従来と同様に、表示を行う維持期間に
は、走査電極2aと維持電極2bとの間に負極性の維持
パルスPSUS (−150〜−200V)、書き込み期間
には、走査電極とデータ電極6との間に負極性の走査パ
ルスPW (−150〜−200V)と正極性のデータパ
ルスPD (50〜100V)を印加する。更に、予備放
電期間には、走査パルスPV の印加に先立ち予備放電パ
ルスPP 、負極性の消去パルスPE1,PE2(パルス幅1
から3μSの細幅消去パルス)、PE3(5〜30μSの
太幅消去パルス)、波高値は−100〜−200Vを印
加する。
Next, a driving method in the color plasma display panel of the first embodiment will be described with reference to FIG. The drive waveform of FIG.
D, a waveform A applied to the auxiliary electrode 10, a waveform Sn applied to the nth electrode of the scanning electrode 2a which is one electrode of the discharge electrode 2, and a sustain electrode 2b which is the other electrode. 5 shows a waveform C applied to the. In this driving, as in the related art, a negative sustain pulse P SUS (−150 to −200 V) is applied between the scan electrode 2 a and the sustain electrode 2 b during the sustain period for displaying, and the scan is performed during the write period. applying a negative scan pulse P W (-150~-200V) and positive data pulse P D (50 to 100) between the electrodes and the data electrodes 6. Further, during the pre-discharge period, prior to the application of the scanning pulse P V , the pre-discharge pulse P P and the erase pulses P E1 and P E2 of negative polarity (pulse width 1
To 3 μS), P E3 (5 to 30 μS wide erase pulse), and a peak value of −100 to −200 V.

【0018】この予備放電期間に先立ち(維持期間の後
と同等)、補助電極10に波形A(パルスPA )を印加
する。パルスPA は波高値100Vから200V程度の
正極性の矩形波パルスで周期は表示画面の切り替え周期
(垂直同期周期)と同等の100ヘルツ程度とした。パ
ルス幅は、1〜100μSである。このパルスPA を補
助電極10に印加すると、維持期間に蓄積された前記白
色誘電体層7上の負電荷が重畳されてデータ電極6との
間で補助放電(対向放電)を生じさせることができる。
この補助放電の開始電圧とほぼ同等の波高値100〜1
50Vをパルス幅1〜10μSで印加すると、放電の発
生強度を抑制することができるため、放電終了後におけ
る前記白色誘電体層7及び補助電極10を被覆する誘電
体層4上の蓄積電荷量を消滅することができる。また、
パルスPaの波高値を、放電開始電圧より充分高い電圧
150〜200Vとし、パルス幅10〜100μSで印
加すると放電を充分強く発生させることができるので、
前記白色誘電体層7上の蓄積電荷を放電前の負電荷から
正電荷に反転させることができる。このように蓄積電荷
を正電荷に反転させると、蓄積される負の電荷とで蓄積
電荷を中和することができ、これにより、前記白色誘電
体層7上の蓄積電荷の絶対量を小さく制御することがで
き前記した不具合を防止することが可能となる。
Prior to the preliminary discharge period (equivalent to after the sustain period), a waveform A (pulse P A ) is applied to the auxiliary electrode 10. Pulse P A positive polarity period square wave pulses of about 200V from the peak value 100V was switching period (vertical synchronization period) and equal to 100 Hz about the display screen. The pulse width is 1 to 100 μS. When the pulse P A is applied to the auxiliary electrode 10, the negative charge accumulated on the white dielectric layer 7 during the sustain period is superimposed, and an auxiliary discharge (opposite discharge) is generated with the data electrode 6. it can.
The peak value 100 to 1 substantially equal to the starting voltage of the auxiliary discharge
When a voltage of 50 V is applied with a pulse width of 1 to 10 μS, the intensity of discharge can be suppressed. Therefore, the accumulated charge amount on the white dielectric layer 7 and the dielectric layer 4 covering the auxiliary electrode 10 after the discharge is completed is reduced. Can be extinguished. Also,
When the peak value of the pulse Pa is set to a voltage of 150 to 200 V which is sufficiently higher than the discharge starting voltage and applied with a pulse width of 10 to 100 μS, the discharge can be generated sufficiently strongly.
The accumulated charges on the white dielectric layer 7 can be inverted from negative charges before discharge to positive charges. By inverting the stored charge to the positive charge in this way, the stored charge can be neutralized by the stored negative charge, thereby controlling the absolute amount of the stored charge on the white dielectric layer 7 to be small. It is possible to prevent the above-mentioned problems.

【0019】次に、本発明の第2の実施形態について図
3を用いて説明する。第1の実施形態と同様に前面基板
1上の表示領域外に補助電極10が形成される。この補
助電極10は、ここでは表示領域内の放電電極2と同様
に2つの電極10a,10bを並置した面放電電極対の
構造を有している。この構造においても、補助電極10
a,10bへのパルスの印加により、第1の実施形態と
同様に対向する電極で発生する補助放電を制御して白色
誘電体層7上の蓄積電荷の絶対量を小さく制御すること
ができる。また、この構成では、表示領域内と表示領域
外との外観を類似させることができるため、より表示品
位を改良することができ、パネルを装備した表示装置の
外装の開口部分に注意を払う必要がなくなる。
Next, a second embodiment of the present invention will be described with reference to FIG. As in the first embodiment, the auxiliary electrode 10 is formed outside the display area on the front substrate 1. The auxiliary electrode 10 has a structure of a surface discharge electrode pair in which two electrodes 10a and 10b are juxtaposed, like the discharge electrode 2 in the display area. Also in this structure, the auxiliary electrode 10
By applying the pulses to a and 10b, the auxiliary discharge generated at the opposing electrodes can be controlled and the absolute amount of the accumulated charges on the white dielectric layer 7 can be controlled to be small as in the first embodiment. In addition, in this configuration, the appearance inside and outside the display area can be made similar, so that the display quality can be further improved, and it is necessary to pay attention to the opening of the exterior of the display device equipped with the panel. Disappears.

【0020】なお、この第2の実施形態における駆動方
法の波形を図4に示す。図4のA,Bを前記補助電極1
0a,10bに印加する。印加パルスPA ,PB は波高
値100Vから200V程度の正極性の矩形波パルスで
周期は表示画面の切り替え周期(垂直同期周期)と同等
の100ヘルツ程度とした。パルス幅は1〜100μS
である。
FIG. 4 shows waveforms of the driving method according to the second embodiment. A and B in FIG.
0a and 10b. The applied pulses P A and P B are positive-polarity square-wave pulses having a peak value of about 100 V to about 200 V, and have a cycle of about 100 Hertz, which is equivalent to a display screen switching cycle (vertical synchronization cycle). Pulse width is 1 ~ 100μS
It is.

【0021】本発明の第3の実施形態について図5を用
いて説明する。後面基板5は図6の従来例で示したのと
同様に、ガラス基板上に、データ電極6、白色誘電体層
7、図示しない隔壁、蛍光体層8を順次形成する。各発
光色を得る放電セル9は、隔壁を介して前記データ電極
6と対向される前面基板1が有する誘電体層4で被覆さ
れる透明電極2とで構成した。前記隔壁は350μmピ
ッチとし、その幅は約80μmで紙面に並行する複数の
リプ状のパターンから成る。また、この実施形態では、
後面基板5にも補助電極10Bが形成されており、表示
領域外の部分にクロム/銅/クロムの多層薄膜やアルミ
ニウム薄膜などの金属薄膜、あるいは銀などの金属厚膜
により形成される。その上には、酸化ルテニウムを主成
分とする抵抗体層11Bが積層される。その抵抗は1〜
100KΩ/□とした。
A third embodiment of the present invention will be described with reference to FIG. As for the rear substrate 5, a data electrode 6, a white dielectric layer 7, a partition (not shown), and a phosphor layer 8 are sequentially formed on a glass substrate in the same manner as shown in the conventional example of FIG. The discharge cell 9 for obtaining each emission color was composed of the transparent electrode 2 covered with the dielectric layer 4 of the front substrate 1 facing the data electrode 6 via the partition. The partition has a pitch of 350 μm, a width of about 80 μm, and is composed of a plurality of lip-shaped patterns parallel to the paper surface. In this embodiment,
The auxiliary electrode 10B is also formed on the rear substrate 5, and is formed of a metal thin film such as a multilayer thin film of chromium / copper / chrome or an aluminum thin film, or a metal thick film such as silver on a portion outside the display region. A resistor layer 11B containing ruthenium oxide as a main component is laminated thereon. Its resistance is 1
100 KΩ / □.

【0022】一方、前面基板1上にも従来と同様に透明
電極2の上に金属のバス電極3が複数本形成され、複数
本の前記データ電極6との交点で表示領域が画定され
る。また、前記表示領域の外側に補助電極10Aが形成
される。この補助電極10Aは、前記抵抗体層11Bと
同じ材質の抵抗体層11Aで被覆した。ここで、前記補
助電極10Aは、バス電極3と同様にクロム/銅/クロ
ムの多層薄膜やアルミニウム薄膜などの金属薄膜、ある
いは銀などの金属厚膜により形成される。そして、前記
前面基板1の放電電極2と後面基板5のデータ電極6と
が直交するように隔壁を介して対向させて周囲を気密封
止し、放電セル9の内部に放電可能なガス、例えばHe
とNeとXeとの混合ガスを500torr程度の圧力で封
入した。更に、前記前面基板1と前記後面基板5のそれ
ぞれの補助電極10A,10Bが外部で電気接続され
る。
On the other hand, a plurality of metal bus electrodes 3 are also formed on the front substrate 1 on the transparent electrode 2 as in the conventional case, and a display area is defined at the intersection with the plurality of data electrodes 6. An auxiliary electrode 10A is formed outside the display area. The auxiliary electrode 10A was covered with a resistor layer 11A made of the same material as the resistor layer 11B. Here, the auxiliary electrode 10A is formed of a metal thin film such as a multilayer thin film of chromium / copper / chrome or an aluminum thin film, or a metal thick film such as silver, similarly to the bus electrode 3. Then, the discharge electrode 2 of the front substrate 1 and the data electrode 6 of the rear substrate 5 are opposed to each other via a partition so as to be orthogonal to each other, hermetically sealed around, and a gas that can be discharged into the discharge cell 9, for example, He
And a mixed gas of Ne and Xe was sealed at a pressure of about 500 torr. Further, the auxiliary electrodes 10A and 10B of the front substrate 1 and the rear substrate 5 are electrically connected outside.

【0023】この構造は、従来の表示領域外の両放電電
極上に蓄積される電荷の量を制限して余分な放電を発生
することを防ぐのとは異なり、補助電極10A,10B
が抵抗体層11A,11Bを介して放電空間9に電気的
に接続されているため、表示維持期間に、前記前面基板
1と前記後面基板5の内側に蓄積される電荷が外部接続
を通して中和され、表示領域外のデータ電極6上に蓄積
される電荷の絶対量を低く制御することが可能となる。
This structure is different from the conventional structure in which the amount of electric charge stored on both discharge electrodes outside the display area is limited to prevent generation of extra discharge, and auxiliary electrodes 10A and 10B.
Are electrically connected to the discharge space 9 via the resistor layers 11A and 11B, so that the electric charges accumulated inside the front substrate 1 and the rear substrate 5 during the display maintaining period are neutralized through the external connection. As a result, it is possible to control the absolute amount of electric charge accumulated on the data electrode 6 outside the display area to be low.

【0024】[0024]

【発明の効果】以上説明したように、本発明は、表示領
域外のデータ電極と対向する位置に補助電極を配置する
とともに、予備放電期間の前に補助電極に蓄積電荷の消
去パルスを印加する手段を設けることにより、補助電極
を利用して補助放電、換言すれば対向放電を周期的に発
生させて、データ電極上の白色誘電体層上に蓄積した電
荷を消去するか、あるいは蓄積電荷の極性を周期的に反
転させることにより、蓄積電荷の量を抑えた電極構造の
プラズマディスプレイ装置を得ることが可能となる。ま
た、表示領域外のデータ電極上に放電空間に露出された
状態で対向し、かつ相互に電気接続された一対の補助電
極が設けられていることにより、前面基板の蓄積電荷と
後面基板の蓄積電荷とをこの補助電極対で中和すること
ができ、プラズマディスプレイパネルの表示領域外の部
分に蓄積していた電荷の絶対値を低く抑えることができ
る。したがって、本発明は、データ電極上の白色誘電体
層に蓄積する電荷による白色誘電体層の破損を防止する
とともに、データ電極につながる駆動ICの破損を防ぐ
ことができる。また、突発的な放電を防止することがで
きるとともに、対向放電を比較的低周期で起こすことに
より蓄積電荷を抑制することが可能となり、不要の発光
輝度も充分低く抑えることができ表示品位を改良するこ
とも可能となる。
As described above, according to the present invention, the auxiliary electrode is arranged at a position facing the data electrode outside the display area.
At the same time, before the preliminary discharge period,
By providing means for applying a leaving pulse, an auxiliary discharge using an auxiliary electrode, in other words, a counter discharge is periodically generated to erase charges accumulated on the white dielectric layer on the data electrode. Alternatively, by periodically inverting the polarity of the stored charge, it is possible to obtain a plasma display device having an electrode structure in which the amount of the stored charge is suppressed. In addition, a pair of auxiliary electrodes, which are opposed to the data electrodes outside the display area while being exposed to the discharge space and are electrically connected to each other, are provided, so that the accumulated electric charge of the front substrate and the accumulated electric charge of the rear substrate are provided. The charges can be neutralized by the auxiliary electrode pair, and the absolute value of the charges accumulated in the portion outside the display area of the plasma display panel can be suppressed. Therefore, the present invention can prevent the white dielectric layer from being damaged by the electric charge accumulated in the white dielectric layer on the data electrode, and can prevent the drive IC connected to the data electrode from being damaged. In addition, it is possible to prevent sudden discharges, and to suppress accumulated charges by causing opposing discharges at a relatively low cycle, thereby suppressing unnecessary light emission luminance sufficiently and improving display quality. It is also possible to do.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明のプラズマディスプレイパネルの第1の
実施形態の断面図である。
FIG. 1 is a sectional view of a first embodiment of a plasma display panel of the present invention.

【図2】図1のプラズマディスプレイパネルの駆動波形
図である。
FIG. 2 is a driving waveform diagram of the plasma display panel of FIG.

【図3】本発明のプラズマディスプレイパネルの第2の
実施形態の断面図である。
FIG. 3 is a sectional view of a second embodiment of the plasma display panel of the present invention.

【図4】図2のプラズマディスプレイパネルの駆動波形
図である。
FIG. 4 is a driving waveform diagram of the plasma display panel of FIG.

【図5】本発明のプラズマディスプレイパネルの第3の
実施形態の断面図である。
FIG. 5 is a sectional view of a third embodiment of the plasma display panel of the present invention.

【図6】従来のプラズマディスプレイパネルの断面図で
ある。
FIG. 6 is a sectional view of a conventional plasma display panel.

【図7】図6のプラズマディスプレイパネルの駆動波形
図である。
FIG. 7 is a driving waveform diagram of the plasma display panel of FIG.

【符号の説明】 1 前面基板(第1の絶縁基板) 2a 走査電極 2b 維持電極 3 バス電極 4 誘電体層 5 後面基板(第2の絶縁基板) 6 データ電極 7 白色誘電体層 8 蛍光体 9 放電セル 10,10A,10B 補助電極 11A,10B 抵抗体層[Description of Signs] 1 Front substrate (first insulating substrate) 2a Scan electrode 2b Sustain electrode 3 Bus electrode 4 Dielectric layer 5 Rear substrate (second insulating substrate) 6 Data electrode 7 White dielectric layer 8 Phosphor 9 Discharge cell 10, 10A, 10B Auxiliary electrode 11A, 10B Resistor layer

───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) H01J 11/00 - 11/02 G09G 3/28 ──────────────────────────────────────────────────続 き Continued on the front page (58) Field surveyed (Int. Cl. 7 , DB name) H01J 11/00-11/02 G09G 3/28

Claims (5)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 第1の絶縁基板上に形成された並行して
対をなす帯状の面電極対と、前記第1の絶縁基板に対向
配置される第2の絶縁基板上に前記面電極対と直交する
方向に形成されたデータ電極とを備え、前記面電極対と
前記データ電極との交点で表示画素を形成し、前記表示
画素を複数個配置して表示領域を形成するプラズマディ
スプレイパネルにおいて、少なくとも前記第1の絶縁基
板上の表示領域の外側の領域で、かつ前記データ電極と
対向する領域に補助電極を形成すると共に、予備放電期
間の前に前記補助電極に蓄積電荷の消去パルスを印加す
る手段を設けたことを特徴とするプラズマディスプレイ
パネル。
1. A pair of band-shaped surface electrodes formed in parallel on a first insulating substrate, and the pair of surface electrodes formed on a second insulating substrate opposed to the first insulating substrate. A data electrode formed in a direction perpendicular to the display electrode, forming a display pixel at the intersection of the surface electrode pair and the data electrode, and arranging a plurality of the display pixels to form a display area. Forming an auxiliary electrode at least in a region outside the display region on the first insulating substrate and in a region facing the data electrode;
Before that, an erase pulse of accumulated charge is applied to the auxiliary electrode.
A plasma display panel characterized in that the plasma display panel is provided with means for performing the following .
【請求項2】 前記補助電極が少なくとも複数本の帯状
の電極からなり、かつ誘電体層で被覆されていることを
特徴とする請求項1に記載のプラズマディスプレイパネ
ル。
2. The method according to claim 1, wherein the auxiliary electrode comprises at least a plurality of strip-shaped electrodes and is covered with a dielectric layer.
The plasma display panel of claim 1, wherein.
【請求項3】 第1の絶縁基板上に形成された並行して
対をなす帯状の面電極対と、前記第1の絶縁基板に対向
配置される第2の絶縁基板上に前記面電極対と直交する
方向に形成されたデータ電極とを備え、前記面電極対と
前記データ電極との交点で表示画素を形成し、前記表示
画素を複数個配置して表示領域を形成するプラズマディ
スプレイパネルにおいて、前記第1の絶縁基板上の表示
領域の外側の領域と前記第2の絶縁基板上の表示額域の
外側の領域のそれぞれに対向して対をなす補助電極を少
なくとも一対形成し、前記対をなす補助電極同士のみを
電気的に接続したことを特徴とするプラズマディスプレ
イパネル。
3. A pair of band-shaped surface electrodes formed in parallel on a first insulating substrate, and the pair of surface electrodes on a second insulating substrate opposed to the first insulating substrate. A data electrode formed in a direction perpendicular to the display electrode, forming a display pixel at the intersection of the surface electrode pair and the data electrode, and arranging a plurality of the display pixels to form a display area. , an auxiliary electrode forming a pair to face the respective outer area of the display value area of the first insulation on the outer region and the second insulating substrate of the display region on the substrate at least a pair formation, said pair Only the auxiliary electrodes
A plasma display panel electrically connected .
【請求項4】 前記対向して対をなす補助電極が抵抗体
層で被覆されたことを特徴とする請求項3に記載のプラ
ズマディスプレイパネル。
4. The plasma display panel according to claim 3, wherein said pair of opposing auxiliary electrodes is covered with a resistor layer.
【請求項5】 請求項1または請求項2に記載のプラズ
マディスプレイパネルを駆動するに際し、前記面電極対
の一方の電極で構成される走査電極を順次走査し、前記
走査電極と対向する前記データ電極との間で所望の表示
に対応させて書き込み放電を生じさせ、続いて前記面電
極対間に交流の維持パルスを印加して放電を維持するこ
とにより表示を行い、かつ前記補助電極に前記維持パル
スとは逆極性の補助放電パルスを印加することを特徴と
するプラズマディスプレイパネルの駆動方法。
5. When driving the plasma display panel according to claim 1 or 2, the scanning electrodes constituted by one of the surface electrode pairs are sequentially scanned, and the data facing the scanning electrodes is read. A writing discharge is generated in correspondence with a desired display between the electrodes and a display is performed by applying an AC sustaining pulse between the pair of surface electrodes to maintain the discharge, and the auxiliary electrode is used to perform the display. A method for driving a plasma display panel, comprising applying an auxiliary discharge pulse having a polarity opposite to that of a sustain pulse.
JP09324091A 1997-11-26 1997-11-26 Plasma display panel and driving method thereof Expired - Fee Related JP3097635B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP09324091A JP3097635B2 (en) 1997-11-26 1997-11-26 Plasma display panel and driving method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP09324091A JP3097635B2 (en) 1997-11-26 1997-11-26 Plasma display panel and driving method thereof

Publications (2)

Publication Number Publication Date
JPH11162356A JPH11162356A (en) 1999-06-18
JP3097635B2 true JP3097635B2 (en) 2000-10-10

Family

ID=18162066

Family Applications (1)

Application Number Title Priority Date Filing Date
JP09324091A Expired - Fee Related JP3097635B2 (en) 1997-11-26 1997-11-26 Plasma display panel and driving method thereof

Country Status (1)

Country Link
JP (1) JP3097635B2 (en)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100302134B1 (en) * 1999-08-31 2001-11-01 구자홍 Active Plasma Display Panel and Method for Driving the same
KR100395407B1 (en) * 2000-09-05 2003-08-21 황기웅 a for low voltage-driving ac PDP and method therefor
KR100404843B1 (en) * 2001-05-24 2003-11-07 엘지전자 주식회사 Addressing Method and Apparatus of Plasma Display Panel
KR100499375B1 (en) 2003-06-20 2005-07-04 엘지전자 주식회사 Apparatus and method for driving plasma display panel

Also Published As

Publication number Publication date
JPH11162356A (en) 1999-06-18

Similar Documents

Publication Publication Date Title
US6411033B1 (en) Flat type plasma discharge display device with discharge start parts
JP2716013B2 (en) Color plasma display panel and method of manufacturing the same
JP3512308B2 (en) Plasma display panel
US7133007B2 (en) Full color surface discharge type plasma display device
JP3588961B2 (en) Plasma display panel
JPH10321142A (en) Plasma display panel
US20020008472A1 (en) Hollow cathode type color pdp
JP3626342B2 (en) Surface discharge type plasma display panel
JP3169628B2 (en) Plasma display panel
JP3120839B2 (en) Plasma display, driving method thereof and manufacturing method thereof
US6538381B1 (en) Plasma display panel and method for manufacturing the same
JPH08250030A (en) Plasma display panel
JP3097635B2 (en) Plasma display panel and driving method thereof
JP3898866B2 (en) Plasma display panel
KR19990067694A (en) Plasma display discharge tube and its driving method
JPH10283936A (en) Gas discharge display device
JPH0935642A (en) Color plasma display and its manufacture
JPH0765727A (en) Surface discharge type plasma display panel
JP2004087356A (en) Plasma display panel and its manufacturing method
JP2003092063A (en) Plasma display panel
WO2007108119A1 (en) Three-electrode surface discharge display
JPH0547305A (en) Plasma display panel
JP4577452B2 (en) Plasma display panel
KR100269396B1 (en) Color plasma display panel
JP2004309764A (en) Driving method for gas discharge display device

Legal Events

Date Code Title Description
S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R371 Transfer withdrawn

Free format text: JAPANESE INTERMEDIATE CODE: R371

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees