JP3082703B2 - Diversity receiver - Google Patents

Diversity receiver

Info

Publication number
JP3082703B2
JP3082703B2 JP09120793A JP12079397A JP3082703B2 JP 3082703 B2 JP3082703 B2 JP 3082703B2 JP 09120793 A JP09120793 A JP 09120793A JP 12079397 A JP12079397 A JP 12079397A JP 3082703 B2 JP3082703 B2 JP 3082703B2
Authority
JP
Japan
Prior art keywords
agc
path
level
control signal
common
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP09120793A
Other languages
Japanese (ja)
Other versions
JPH10313270A (en
Inventor
眞吾 岡本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP09120793A priority Critical patent/JP3082703B2/en
Publication of JPH10313270A publication Critical patent/JPH10313270A/en
Application granted granted Critical
Publication of JP3082703B2 publication Critical patent/JP3082703B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Radio Transmission System (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明はマイクロ波による無
線通信装置のダイバーシティ受信機に閲し、特に妨害、
干渉披を受けたパスを切り離すことで回線品質の劣化を
軽減できるダイバーシティ受信機に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a diversity receiver of a radio communication apparatus using a microwave, and particularly to an interference receiver,
The present invention relates to a diversity receiver that can reduce deterioration of line quality by separating a path that has suffered interference.

【0002】[0002]

【従来の技術】ダイバーシティ受信機では、複数のパス
を通して受信を行ない、これらを合成して受信出力を得
ているが、ある特定のパスが妨害または干渉を受けた場
合、そのパスをダイバーシティ合成から切り離すことで
回線品質の劣化を軽減するダイバーシティ受信機が提案
されている。図4は従来の2重ダイバーシティ受信機の
ブロック構成図である。このダイバーシティ受信機は、
パス1とパス2で受信を行う2重ダイバーシティ受信機
の例であり、パス1について説明する。切替器12aは
入力部1aからの受信信号を入力とし、切替制御信号1
0aにより受信信号の接続または切り離しを行い、分配
器2aに出力する。分配器2aは前記切替器からの受信
信号を人力とし、2つのAGC増幅器3aおよび3bに
分配して出力する。一方のAGC増幅器3aは共通AG
C増幅器として共通AGC電圧8により設定された利得
で分配器2aより入力された信号を増幅し、ダイバーシ
ティ合成器11および検波器4aに出力する。検波器4
aは前記AGC増幅器3aの出力信号を入力とし、該出
力信号レベルに対応した検波電圧をAGC制御器5aに
出力する。AGC制御器5aは、前記検波器4aが出力
する検波電圧値に対応したAGC電圧をAGC増幅器3
aに出力する。他方の独立AGC増幅器としてのAGC
増幅器3b、検波器4b、AGC制御器5bについても
同様に動作するが、このAGC制御器5bからのAGC
電圧は受信レベルモニタ用に用いられる。
2. Description of the Related Art In a diversity receiver, reception is performed through a plurality of paths and these are combined to obtain a reception output. However, when a certain path is disturbed or interfered, the path is converted from the diversity combination. Diversity receivers that reduce the degradation of line quality by separating them have been proposed. FIG. 4 is a block diagram of a conventional dual diversity receiver. This diversity receiver
This is an example of a dual diversity receiver that performs reception on path 1 and path 2, and path 1 will be described. The switch 12a receives a reception signal from the input unit 1a as an input, and outputs a switching control signal 1
0a connects or disconnects the received signal and outputs it to the distributor 2a. The distributor 2a uses the received signal from the switch as a manual signal and distributes and outputs the signal to the two AGC amplifiers 3a and 3b. One AGC amplifier 3a has a common AG
The signal input from the distributor 2a is amplified by the gain set by the common AGC voltage 8 as a C amplifier and output to the diversity combiner 11 and the detector 4a. Detector 4
a receives an output signal of the AGC amplifier 3a and outputs a detection voltage corresponding to the output signal level to the AGC controller 5a. The AGC controller 5a outputs an AGC voltage corresponding to the detection voltage value output from the detector 4a to the AGC amplifier 3.
output to a. AGC as the other independent AGC amplifier
The amplifier 3b, the detector 4b, and the AGC controller 5b operate in the same manner.
The voltage is used for monitoring the reception level.

【0003】また、パス2についても同様であり、切替
器12bは入力部1bからの受信信号を入力とし、切替
制御信号10bにより受信信号の接続または切り離しを
行い、分配器2bに出力する。分配器2bは前記切替器
からの受信信号を人力とし、2つのAGC増幅器3cお
よび3dに分配して出力する。一方のAGC増幅器3c
は共通AGC増幅として共通AGC電圧8により設定さ
れた利得で分配器2bより入力された信号を増幅し、ダ
イバーシティ合成器11および検波器4cに出力する。
検波器4cは前記AGC増幅器3cの出力信号を入力と
し、該出力信号レベルに対応した検波電圧をAGC制御
器5cに出力する。AGC制御器5bは、前記検波器4
cが出力する検波電圧値に対応したAGC電圧をAGC
増幅器3cに出力する。他方の独立AGC増幅器として
のAGC増幅器3d、検波器4d、AGC制御器5dに
ついても同様に動作するが、このAGC制御器5dから
のAGC電圧は受信レベルモニタ用に用いられる。
The same applies to the path 2, in which the switch 12b receives the received signal from the input unit 1b, connects or disconnects the received signal by the switching control signal 10b, and outputs it to the distributor 2b. The distributor 2b uses the received signal from the switch as a manual signal and distributes and outputs the signal to the two AGC amplifiers 3c and 3d. One AGC amplifier 3c
Amplifies the signal input from the distributor 2b with the gain set by the common AGC voltage 8 as common AGC amplification, and outputs the amplified signal to the diversity combiner 11 and the detector 4c.
The detector 4c receives the output signal of the AGC amplifier 3c as an input, and outputs a detection voltage corresponding to the output signal level to the AGC controller 5c. The AGC controller 5b includes the detector 4
AGC voltage corresponding to the detection voltage value
Output to the amplifier 3c. The AGC amplifier 3d, the detector 4d, and the AGC controller 5d as the other independent AGC amplifiers operate in the same manner, but the AGC voltage from the AGC controller 5d is used for reception level monitoring.

【0004】ここで前記AGC増帽器3aおよび3cは
2個のパスの中で入カレベルの高い方のパスの受信信号
を一定レベルまで増幅し、そのパスのAGC制御電圧、
すなわち、共通AGC電圧8で他のAGC増幅器の利得
を設定している。そのための回路構成としては、例え
ば、各AGC増幅器3a,3cのAGC電圧がAGC制
御器5a,5cに含まれる図外の整流器を介して接続さ
れており、受信レベルの高い側のパスの整流器が導通状
態となり、他のパスのAGC電圧を供給している。これ
により2つのAGC増幅器3a,3cは同一利得とな
り、各ダイバーシティパスの受信人力端子1a,1bで
のレベル差は、AGC増幅器3a,3cの出力でも保存
きれることになる。
Here, the AGC hatchers 3a and 3c amplify a received signal of a path having a higher input level among two paths to a certain level, and control an AGC control voltage of the path,
That is, the common AGC voltage 8 sets the gain of another AGC amplifier. As a circuit configuration for this purpose, for example, the AGC voltages of the AGC amplifiers 3a and 3c are connected via rectifiers (not shown) included in the AGC controllers 5a and 5c. It becomes conductive and supplies the AGC voltage of another path. As a result, the two AGC amplifiers 3a and 3c have the same gain, and the level difference between the reception human input terminals 1a and 1b of each diversity path can be preserved by the outputs of the AGC amplifiers 3a and 3c.

【0005】図5は前記共通AGC動作の説明図であ
る。図5(a)は各パスの入力レベルを示す。ここでは
時刻tlまではパス1のレベル501が高く、tlから
t2まではパス2のレベル502が高く、t2以降は再
びパス1のレベル501が高い場合を示す。このときの
各AGC電圧値およびAGC増幅器の利得の大きさを示
したのが図5(b)である。503はパス1の独立AG
C電圧9aおよびAGC増幅器3bの利得の大きさを示
し、504はパス2の独立AGC電圧9bおよびAGC
増幅器3dの利得の大きさを示す。また、505は共通
AGC電圧8およびAGC増幅器3a,3cの利得の大
きさを示す。ここで、この共通AGC電圧及び利得50
5は、入力レベルの大きいパスによって決まり、時刻t
lまではパス1で決まり、時刻tlからt2まではパス
2、また時刻t2以降は再びパス1で決まる。このとき
各AGC増幅器3a,3cの出力レベルは図5(c)の
通りとなる。すなわち、AGC増幅器3aの出力レベル
506は時刻tlまで、および時刻t2以降が一定レベ
ルとなり、AGC増幅器3cの出力レベル507は時刻
tlからt2までが一定レベルとなる。また、AGC増
幅器3aの出力レベル506とAGC増幅器3bの出力
レベル507とのレベル差は、パス1の入力レベル50
1とパス2の入力レベル502とのレベル差に等しい。
これは、後段のダイバーシティ合成器11で例えば最大
比合成を行う際に要求される機能である。
FIG. 5 is an explanatory diagram of the common AGC operation. FIG. 5A shows the input level of each path. Here, a case is shown where the level 501 of the path 1 is high until time tl, the level 502 of the path 2 is high from tl to t2, and the level 501 of the path 1 is high again after t2. FIG. 5B shows the respective AGC voltage values and the magnitude of the gain of the AGC amplifier at this time. 503 is the independent AG of pass 1
504 indicates the magnitude of the C voltage 9a and the gain of the AGC amplifier 3b.
It shows the magnitude of the gain of the amplifier 3d. Reference numeral 505 denotes the common AGC voltage 8 and the magnitude of the gain of the AGC amplifiers 3a and 3c. Here, this common AGC voltage and gain 50
5 is determined by a path having a large input level, and the time t
Up to 1 is determined by path 1, from time tl to t2 is determined by path 2, and after time t2 is determined by path 1 again. At this time, the output levels of the AGC amplifiers 3a and 3c are as shown in FIG. That is, the output level 506 of the AGC amplifier 3a is constant until time tl and after time t2, and the output level 507 of the AGC amplifier 3c is constant from time tl to t2. The level difference between the output level 506 of the AGC amplifier 3a and the output level 507 of the AGC amplifier 3b is the input level 50 of the path 1.
It is equal to the level difference between 1 and the input level 502 of pass 2.
This is a function required when the diversity combiner 11 at the subsequent stage performs, for example, maximum ratio combining.

【0006】この構成のダイバーシティ受信機におい
て、あるパスに妨害波あるいは干渉波が重畳した場合、
特にそのパスが複数のパスの中で最もレベルが高い場
合、そのパスの入力レベルで共通AGC電圧8が決まっ
てしまい、これがために他のパスの信号レベルが抑圧さ
れ、回線品質が劣化する。そのため、干渉を受けたパス
を切替器12aまたは12bによりダイバーシティ合成
より切り離している。このパスの切り離しによりダイバ
ーシティ次数は減少するが、最低限の回線品質は保持で
きる。またこの切り離しのための切替制御信号は、例え
ば復調後の誤り率を監視し、回線品質が劣化した場合、
入力レベルの高いパスから一つずつ切り離していくよう
に発生させることで実現できる。
In the diversity receiver having this configuration, when an interference wave or an interference wave is superimposed on a certain path,
In particular, when the path has the highest level among a plurality of paths, the common AGC voltage 8 is determined by the input level of the path, which suppresses the signal level of other paths and degrades the line quality. Therefore, the path affected by the interference is separated from the diversity combining by the switch 12a or 12b. Although the degree of diversity is reduced by this path separation, the minimum line quality can be maintained. In addition, the switching control signal for this disconnection, for example, monitors the error rate after demodulation, if the line quality is degraded,
This can be realized by generating one by one from paths with a high input level.

【0007】[0007]

【発明が解決しようとする課題】この従来のダイバーシ
ティ受信機では、妨害波または干渉波が伝搬路にて重畳
されたパスのみを切り離す際、他のパスのAGC電圧値
に急激な変動を与え、そのためにAGC増幅器の出力レ
ベルも急峻に変動し、一定レベルヘの収束過程で最悪の
場合にレベル断となることがある。この場合、復調器以
降、後段に接続される伝送装置等の初期立ち上げに時間
を必要とする装置の復旧に時間がかかり、システム全体
の運用に支障が生じる。図6はこれを説明するための図
であり、図6(a)の601はパス1の入力レベル、6
02はパス2の入力レベルを示す。ここではパス2に干
渉波が重畳された場合を示し、時刻t3にてパス2を切
替器12bで断としている。
In the conventional diversity receiver, when only the path on which the interfering wave or the interference wave is superimposed on the propagation path is cut off, the AGC voltage value of the other path suddenly changes. Therefore, the output level of the AGC amplifier also fluctuates sharply, and in the worst case, the level may be interrupted in the process of converging to a certain level. In this case, after the demodulator, it takes time to recover a device that requires time for initial startup such as a transmission device connected at a subsequent stage, which hinders the operation of the entire system. FIG. 6 is a diagram for explaining this. In FIG. 6A, reference numeral 601 denotes an input level of path 1;
02 indicates the input level of pass 2. Here, a case where an interference wave is superimposed on the path 2 is shown, and the path 2 is disconnected by the switch 12b at time t3.

【0008】このときの各AGC電圧値およぴAGC増
幅器3a,3cの利得の大きさを示したのが図6(b)
である。603はパス1の独立AGC電圧9aおよびA
GC増幅器3bの利得の大きさを示し、604はパス2
の独立AGC電圧9bおよびAGC増幅器3dの利得の
大ききを示す。また、605は共通AGC電圧8および
AGC増幅器3a,3cの利得の大ききを示す。ここで
605は、時刻tlまでは入力レベルの大きいパス1で
決まり、時刻tlからt3まではパス2、また時刻t3
以降は再びパス1で決まる。ここで共通AGC電圧8は
t3でのパス2の切り離しによりパス2からパス1に切
り替わることで、急峻に上昇していることが分かる。
FIG. 6B shows the AGC voltage values and the magnitudes of the gains of the AGC amplifiers 3a and 3c at this time.
It is. 603 is a path 1 independent AGC voltage 9a and A
604 indicates the magnitude of the gain of the GC amplifier 3b, and 604 indicates the path 2
5 shows the independent AGC voltage 9b and the gain of the AGC amplifier 3d. Reference numeral 605 indicates the common AGC voltage 8 and the gain of the AGC amplifiers 3a and 3c. Here, 605 is determined by pass 1 having a large input level until time tl, pass 2 from time tl to t3, and time t3.
Thereafter, it is determined again by pass 1. Here, it can be seen that the common AGC voltage 8 rises sharply by switching from path 2 to path 1 by separating path 2 at t3.

【0009】このとき、各AGC増幅器3a、3cの出
力レベルは図6(c)の通りとなる。すなわち、AGC
増幅器3aの出力レベル608は時刻tlまで、および
時刻t3以降が一定レベルとなり、AGC増幅器3cの
出力レベル607は時刻tlからt3までが一定レベル
となる。時刻t3にてパス1のAGC増幅器3aの出力
レベルが急峻に変動している。なお、以上の説明は2つ
のパスの場合であるが、3以上のパスを利用するダイバ
ーシティ受信機においても、1のパスを切り離したとき
に、他のパスにおいて急峻なレベル変動が生じることは
同じである。
At this time, the output levels of the AGC amplifiers 3a and 3c are as shown in FIG. That is, AGC
The output level 608 of the amplifier 3a is constant until time tl and after time t3, and the output level 607 of the AGC amplifier 3c is constant from time tl to t3. At time t3, the output level of the AGC amplifier 3a of path 1 fluctuates sharply. Note that the above description is for two paths. However, even in a diversity receiver using three or more paths, when one path is separated, a steep level change occurs in another path. It is.

【0010】本発明の目的は、一のダイバーシティパス
を切り離した際に、他のパスにおける急峻なレベル変動
を抑制したダイバーシティ受信機を提供することにあ
る。
It is an object of the present invention to provide a diversity receiver which suppresses a sharp level fluctuation in another path when one diversity path is disconnected.

【0011】[0011]

【課題を解決するための手段】本発明は、複数のダイバ
ーシティパスに、共通AGC増幅器と独立AGC増幅器
を備えており、入力される制御信号に基づいて共通AG
C増幅器に共通AGC電圧を供給するAGC制御器と、
自身のパスが切離されるときにこのAGC制御器に出力
する制御信号を、自身のパスの受信入力レベルが低下さ
れる方向に向けて所定の時定数をもって出力するパス切
離し制御手段を備えている。この場合、複数のパスの前
記独立AGC電圧と共通AGC電圧とのレベルを比較し
てその結果を出力する比較器を備え、前記パス切離し制
御手段は、外部から入力される切離し制御信号と前記比
較器の出力信号とに基づいて前記AGC制御器に第1の
制御信号を出力し、前記切離し制御信号に基づいて前記
AGC制御器に第2の制御信号を発生し、前記AGC制
御器は、前記第1の制御信号により自パスの共通AGC
増幅器へAGC電圧を供給し、前記第2の制御信号によ
り前記共通AGC電圧を出力する構成とする。
According to the present invention, a plurality of diversity paths are provided with a common AGC amplifier and an independent AGC amplifier, and a common AGC amplifier is provided based on an input control signal.
An AGC controller for supplying a common AGC voltage to the C amplifier;
There is provided a path separation control means for outputting a control signal output to the AGC controller when the own path is disconnected with a predetermined time constant in a direction in which the reception input level of the own path is reduced. . In this case, a comparator for comparing the levels of the independent AGC voltage and the common AGC voltage of a plurality of paths and outputting the result is provided, and the path disconnection control means is configured to compare the level of the independent AGC voltage and the common AGC voltage with the externally input disconnection control signal. And outputting a first control signal to the AGC controller based on the output signal of the AGC controller, and generating a second control signal to the AGC controller based on the disconnection control signal. Common AGC of own path by first control signal
An AGC voltage is supplied to an amplifier, and the common AGC voltage is output according to the second control signal.

【0012】[0012]

【発明の実施の形態】次に、本発明の実施形態を図面を
参照して説明する。図1は本発明の実施形態のブロック
図であり、図4に示した従来構成と同様に、パス1とパ
ス2で構成される2重ダイバーシティの例であり、従来
構成と等価な部分には同一符号を付してある。前記パス
1において、共通AGC増幅器としてのAGC増幅器3
aは共通AGC電圧8cにより設定された利得で入力ポ
ート1aより入力されかつ分配器2aで分配された信号
を増幅し、ダイバーシティ合成器11および検波器4a
に出力する。検波器4aは前記AGC増幅器3aの出力
信号を入力とし、該出力信号レベルに対応した検波電圧
をAGC制御器5aに出力する。AGC制御器5aは、
前記検波器4aが出力する検披電圧値に対応したAGC
電圧8aをAGC増幅器3aに出力する。また、独立A
GC増幅器としてのAGC増幅器3bも同様であるが、
独立したAGC電圧9aにより設定された利得で分配器
2aで分配された信号を増幅する。そして、検波器4b
はこのAGC増幅器3bの出力信号を入力とし、該出力
信号レベルに対応した検波電圧をAGC制御器5bに出
力する。AGC制御器5bは、前記検波器4bが出力す
る検披電圧値に対応したAGC電圧9aをAGC増幅器
3bに出力する。
Next, embodiments of the present invention will be described with reference to the drawings. FIG. 1 is a block diagram of an embodiment of the present invention, which is an example of double diversity composed of a path 1 and a path 2 as in the conventional configuration shown in FIG. The same reference numerals are given. In the path 1, the AGC amplifier 3 as a common AGC amplifier
a amplifies the signal input from the input port 1a and distributed by the distributor 2a with the gain set by the common AGC voltage 8c, and the diversity combiner 11 and the detector 4a
Output to The detector 4a receives the output signal of the AGC amplifier 3a as an input, and outputs a detection voltage corresponding to the output signal level to the AGC controller 5a. The AGC controller 5a
AGC corresponding to the detection voltage value output from the detector 4a
The voltage 8a is output to the AGC amplifier 3a. Independent A
The same applies to the AGC amplifier 3b as a GC amplifier,
The signal distributed by the distributor 2a is amplified with the gain set by the independent AGC voltage 9a. And the detector 4b
Receives the output signal of the AGC amplifier 3b and outputs a detection voltage corresponding to the output signal level to the AGC controller 5b. The AGC controller 5b outputs an AGC voltage 9a corresponding to the detection voltage value output from the detector 4b to the AGC amplifier 3b.

【0013】また、パス2についても同様であり、共通
AGC増幅器としてのAGC増幅器3cは共通AGC電
圧8cにより設定された利得で入力ポート1bより入力
されかつ分配器2bで分配された信号を増幅し、ダイバ
ーシティ合成器11および検波器4cに出力する。検波
器4cは前記AGC増幅器3cの出力信号を入力とし、
該出力信号レベルに対応した検波電圧をAGC制御器5
cに出力する。AGC制御器5cは、前記検波器4aが
出力する検披電圧値に対応したAGC電圧8bをAGC
増幅器3cに出力する。また、独立AGC増幅器として
のAGC増幅器3dも同様であるが、独立したAGC電
圧9bにより設定された利得で分配器2bで分配された
信号を増幅する。そして、検波器4dはこのAGC増幅
器3dの出力信号を入力とし、該出力信号レベルに対応
した検波電圧をAGC制御器5dに出力する。AGC制
御器5dは、前記検波器4dが出力する検披電圧値に対
応したAGC電圧9bをAGC増幅器3dに出力する。
The same applies to the path 2. The AGC amplifier 3c as a common AGC amplifier amplifies a signal input from the input port 1b and distributed by the distributor 2b with a gain set by the common AGC voltage 8c. , To the diversity combiner 11 and the detector 4c. The detector 4c receives the output signal of the AGC amplifier 3c as an input,
The detection voltage corresponding to the output signal level is supplied to the AGC controller 5
output to c. The AGC controller 5c converts the AGC voltage 8b corresponding to the detected voltage value output from the detector 4a into an AGC voltage.
Output to the amplifier 3c. The same applies to the AGC amplifier 3d as an independent AGC amplifier, but amplifies the signal distributed by the distributor 2b with a gain set by the independent AGC voltage 9b. The detector 4d receives the output signal of the AGC amplifier 3d as an input, and outputs a detection voltage corresponding to the output signal level to the AGC controller 5d. The AGC controller 5d outputs an AGC voltage 9b corresponding to the detection voltage value output from the detector 4d to the AGC amplifier 3d.

【0014】そして、前記AGC増幅器3a,3cは共
通AGC電圧8cを介して共通AGC動作を行ってお
り、この点については従来技術の項で述べた通りであ
る。
The AGC amplifiers 3a and 3c perform a common AGC operation via a common AGC voltage 8c, and this point is as described in the section of the prior art.

【0015】また、前記パス1及び2のそれぞれにおい
て、パス切離し制御器7a,7bと比較器6a,6bが
設けられている。すなわち、比較器6a,6bは、それ
ぞれのパスの独立AGC電圧9a,9bを共通AGC電
圧8cと比較し、その比較結果を出力する。また、パス
切離し制御器7a,7bは、比較器6a,6bからの出
力と、外部からの切離し制御信号10a,10bとによ
り、AGC電圧レベル制御信号を前記AGC制御器5
a,5cに出力する。AGC制御器5a,5cは、前記
パス切離し制御器7a,7bの出力信号を入力とし、切
離しパスのAGC増幅器3aまたは3cには出力レベル
が低下するようにAGC電圧を制御し、共通AGC電圧
については時定数を持たせ、切離しパスの受信入力レベ
ルが低下した場合と同様な状態となるように変化させる
ことにより、共通AGC電圧が他のパスからの供給に切
り替わる際の急峻な変動を抑制する。
In each of the paths 1 and 2, a path separation controller 7a, 7b and a comparator 6a, 6b are provided. That is, the comparators 6a and 6b compare the independent AGC voltages 9a and 9b of each path with the common AGC voltage 8c and output the comparison result. The path disconnection controllers 7a and 7b output the AGC voltage level control signal to the AGC controller 5 based on the outputs from the comparators 6a and 6b and the external disconnection control signals 10a and 10b.
a, 5c. The AGC controllers 5a and 5c receive the output signals of the path disconnection controllers 7a and 7b as input, control the AGC voltage to the AGC amplifier 3a or 3c of the disconnection path so that the output level decreases, and control the common AGC voltage. Has a time constant and suppresses abrupt fluctuation when the common AGC voltage is switched to supply from another path by changing the state so as to be in the same state as when the reception input level of the separated path is lowered. .

【0016】図2は図1のAGC制御器5a,5cおよ
びパス切離し制御器7a,7bの構成の一例を示すブロ
ック図であり、AGC制御器5a,5cは、整流器20
2、レベル可変器203a,203bを備え、パス切離
し制御器7a,7bは、第1レベル設定器206、第2
レベル設定器207、第3レベル設定器208、切替器
209,210、時定数回路211を備えている。前記
整流器202は入力ポート201より入力される検波器
4a,4cからの検波電圧を入力とし、レベル可変器2
03aおよび203bに出力する。レベル可変器203
aは出力ポート204を介して自身のパスのAGC増幅
器、例えばパス1ではAGC増幅器3aに接続され、レ
ベル可変器203bはポート205を介して他のパスの
対応するポートに接続される。このポート205は共通
AGC電圧として、全てのパスの対応するポートと接続
されており、接続されるパスの内、最も入力レベルの高
いパスの検波電圧が、そのパスのポートから他のパスに
供給される。
FIG. 2 is a block diagram showing an example of the configuration of the AGC controllers 5a and 5c and the path disconnection controllers 7a and 7b in FIG. 1. The AGC controllers 5a and 5c include a rectifier 20.
2. Equipped with level variable devices 203a and 203b, the path disconnection controllers 7a and 7b include a first level setting device 206 and a second level
A level setter 207, a third level setter 208, switches 209 and 210, and a time constant circuit 211 are provided. The rectifier 202 receives the detection voltages from the detectors 4a and 4c input from the input port 201 as inputs, and
03a and 203b. Level variable device 203
a is connected to the AGC amplifier of its own path via the output port 204, for example, to the AGC amplifier 3a in the path 1, and the level variable unit 203b is connected to the corresponding port of the other path via the port 205. This port 205 is connected as a common AGC voltage to the corresponding ports of all paths, and among the connected paths, the detection voltage of the path having the highest input level is supplied from the port of that path to other paths. Is done.

【0017】また、前記第1レベル設定器206はパス
切離しを行わないときのレベル可変器203a,203
bの制御電圧を設定でき、切替器209,210にその
設定値を出力する。第2レベル設定器207はパス切離
しを行うときのレベル可変器203aの制御電圧を設定
でき、切替器209にその設定値を出力する。また、第
3レベル設定器208はパス切離しを行うときのレベル
可変器203bの制御電圧を設定でき、切替器210に
その設定値を出力する。ここで、第2レベル設定器20
7と第3レベル設定器208の設定値は、第1レベル設
定器206の設定値に比較して、それぞれレベル可変器
203a,203bの制御電圧を上昇させる値、換言す
ればAGC電圧を上昇させ、その入力レベルが低下され
た状態と同様な状態となるような値に設定されている。
The first level setting unit 206 controls the level change units 203a and 203 when path separation is not performed.
The control voltage of b can be set, and the set value is output to the switches 209 and 210. The second level setting unit 207 can set a control voltage of the level variable unit 203 a when performing path separation, and outputs the set value to the switching unit 209. Further, the third level setting unit 208 can set a control voltage of the level variable unit 203b at the time of performing the path separation, and outputs the set value to the switching unit 210. Here, the second level setting device 20
7 and the set value of the third level setter 208 are compared with the set value of the first level setter 206 to increase the control voltages of the level changers 203a and 203b, in other words, to increase the AGC voltage. , Is set to a value that is similar to the state where the input level is lowered.

【0018】前記切替器209は第1レベル設定器20
6および第2レベル設定器207の設定値を入力とし、
ポート212より入力される切離し制御信号およびポー
ト213より入力される比較器6a,6bの出力信号に
対応して前記各設定値を切り替えてレベル可変器203
aに出力する。すなわち、パス切離しを行わないときは
第1レベル設定器206の設定値を選択し、レベル可変
203aは導通状態となる。一方、パス切離しを行う
ときは、比較器6a,6bの出力信号に基づき、切り離
すパスの入力レベルが他のパスよりも低下したと等価な
状態になった時点で、第2レベル設定器207の設定値
を選択し、レベル可変器203aにてレベルを低下させ
AGC増幅器3aまたは3cの出力レベルを低下させ
る。
The switch 209 is connected to the first level setting unit 20.
6 and the set value of the second level setter 207 as input,
Each of the set values is switched according to the disconnection control signal input from the port 212 and the output signals of the comparators 6a and 6b input from the port 213, and the level variable device 203 is switched.
output to a. That is, when the path separation is not performed, the setting value of the first level setting unit 206 is selected, and the level variable unit 203a is turned on. On the other hand, when performing the path separation, based on the output signals of the comparators 6a and 6b, when the input level of the path to be separated becomes equivalent to that lower than the other paths, the second level setting unit 207 performs The set value is selected, and the level is lowered by the level variable device 203a to lower the output level of the AGC amplifier 3a or 3c.

【0019】また、切替器210は第1レベル設定器2
06および第3レベル設定器208の設定値を入力と
し、ポート212より入力される切離し制御信号に対応
して前記設定値を切り替え、選択した設定値を時定数回
路211を介してレベル可変器203bに出力する。す
なわち、パス切離しを行わないときは第1レベル設定器
206の設定値を選択し、レベル可変器203bは導通
状態となる。一方、パス切離しを行うときは第3レベル
設定器208の設定値を選択し、レベル可変器203b
にてレベルを徐々に低下させ、他のパスに対する共通A
GC電圧を切り替えるよう動作させる。
The switching unit 210 is a first level setting unit 2
06 and the set value of the third level setter 208 are input, the set value is switched in response to the disconnection control signal input from the port 212, and the selected set value is changed via the time constant circuit 211 to the level changer 203b. Output to That is, when the path separation is not performed, the setting value of the first level setting unit 206 is selected, and the level variable unit 203b is turned on. On the other hand, when performing path separation, the setting value of the third level setting unit 208 is selected, and the level variable unit 203b is selected.
The level is gradually lowered at, and the common A for other paths
An operation is performed to switch the GC voltage.

【0020】以上の構成のダイバーシティ受信機の動作
を図3を用いて説明する。図3(a)に各独立AGC電
圧値およびAGC増幅器の利得の大きさを示す。301
はパス1の独立AGC電圧9aおよびAGC増幅器3b
の利得の大きさを示し、302はパス2の独立AGC電
圧9bおよびAGC増幅器3dの利得の大きさを示す。
また303は共通AGC電圧8cおよびAGC増幅器3
a,3cの利得の大きさを示す。ここで、303は、時
刻tlまでは入力レベルの大きいパス1で決まり、時刻
tlからt3まではパス2で決まる。このt1からt3
までのときは、共通AGC電圧8cはパス2の独立AG
C電圧9bと等しくなっている。
The operation of the diversity receiver having the above configuration will be described with reference to FIG. FIG. 3A shows each independent AGC voltage value and the magnitude of the gain of the AGC amplifier. 301
Is the independent AGC voltage 9a of path 1 and the AGC amplifier 3b
302 indicates the independent AGC voltage 9b of the path 2 and the gain of the AGC amplifier 3d.
Reference numeral 303 denotes a common AGC voltage 8c and an AGC amplifier 3
The magnitudes of the gains a and 3c are shown. Here, 303 is determined by path 1 having a large input level until time tl, and is determined by path 2 from time tl to t3. From t1 to t3
Up to this point, the common AGC voltage 8c
It is equal to the C voltage 9b.

【0021】ここで、パス2を切離すこととし、図2に
示したポート212の切離し制御信号の発生時刻をt3
とすると、この時点で切替器210が第1レベル設定器
206の設定値から第3レベル設定器208の設定値に
切り替え、かつこの設定値を時定数回路211を通して
レベル可変器203bに出力する。これにより、時間t
3からt4までの間では、パス2から供給するAGC電
圧が徐々に上昇される。これはパス2の入力レベルが低
下していくのと等価となる。そして、時刻t4では、比
較器6bによりパス2のAGC電圧9bが共通AGC電
圧8cよりも大きくなったことが検出でき、以降はパス
1の方が入力レベルが高いとみなされる。この検出され
た比較出力により切替器209が第1レベル設定器20
6の設定値から第2レベル設定器207の設定値に切り
替える。これにより、この時刻t4以降は、パス2は第
2レベル設定器207の設定値によるレベル可変器20
3aの制御電圧がAGC電圧としてその出力レベルが設
定され、出力レベルが低下される。また、共通AGC電
圧8cはパス1より供給される電圧となり、共通AGC
電圧8cに急峻な変動が発生することが避けられる。
Here, it is assumed that the path 2 is disconnected, and the generation time of the disconnection control signal of the port 212 shown in FIG.
Then, at this point, the switch 210 switches from the set value of the first level setter 206 to the set value of the third level setter 208, and outputs this set value to the level changer 203b through the time constant circuit 211. As a result, the time t
From 3 to t4, the AGC voltage supplied from pass 2 is gradually increased. This is equivalent to the input level of pass 2 decreasing. At time t4, the comparator 6b can detect that the AGC voltage 9b of the path 2 has become higher than the common AGC voltage 8c, and thereafter, the input level of the path 1 is considered to be higher. Based on the detected comparison output, the switch 209 sets the first level setting unit 20
The setting value of the second level setting unit 207 is switched from the setting value of No. 6 to the setting value of the second level setting unit 207. Thus, after the time t4, the path 2 is controlled by the level changer 20 based on the set value of the second level setter 207.
The output level of the control voltage 3a is set as the AGC voltage, and the output level is reduced. Further, the common AGC voltage 8c becomes a voltage supplied from the path 1, and
The occurrence of a steep change in the voltage 8c is avoided.

【0022】なお、このとき各AGC増幅器3a,3c
の出カレベルは図3(b)の通りとなる。すなわちAG
C増幅器3aの出力レベル304は時刻tlまで、およ
び時刻t4以降が一定レベルとなり、AGC増幅器3c
の出力レベル305は時刻tlからt4までが一定レベ
ルとなる。パス1のレベルがパス2のレベルより高くな
る時刻t4以降はパス2のAGC増幅器8cの出力レベ
ルを低下させ、ダイバーシティ合成より除外する。
At this time, each AGC amplifier 3a, 3c
Are as shown in FIG. 3B. That is, AG
The output level 304 of the C amplifier 3a is constant until time tl and after time t4, and the AGC amplifier 3c
Is constant from time tl to t4 . After the time t4 when the level of the path 1 becomes higher than the level of the path 2, the output level of the AGC amplifier 8c of the path 2 is reduced and excluded from the diversity combining.

【0023】また、この構成では、受信信号の切り離し
手段は全てベースバンド回路で実現できるため、装置の
小型、経済化が図れる。この点、ダイバーシティパスを
切り離す手段として、高周波用乗算器を用いて時定数を
持たせてゆっくりとレベルを低下させる方式が考えられ
るが、この方式では高周波回路が必要であり、装置の小
型化、経済化の点では不利となる。
Further, in this configuration, all of the means for separating the received signal can be realized by the baseband circuit, so that the apparatus can be reduced in size and economy. In this regard, as a means for separating the diversity path, a method of giving a time constant using a high-frequency multiplier and slowly lowering the level can be considered. In this method, a high-frequency circuit is required, so that the size of the device can be reduced. It is disadvantageous in terms of economy.

【0024】なお、本発明は前記した2つのパス構成に
限られず、3以上のパスを用いるダイバーシティ受信機
においても同様に適用可能である。
The present invention is not limited to the above-described two-path configuration, but is similarly applicable to a diversity receiver using three or more paths.

【0025】[0025]

【発明の効果】以上説明したように本発明は、共通AG
C増幅器と独立AGC増幅器を備える複数のダイバーシ
ティパスに、入力される制御信号に基づいて共通AGC
増幅器に共通AGC電圧を供給するAGC制御器と、自
身のパスが切離されるときにこのAGC制御器に出力す
る制御信号を、自身のパスの受信入力レベルが低下され
る方向に向けて所定の時定数をもって出力するパス切離
し制御手段を備えているので、伝搬路にて干渉波が重畳
されたダイバーシティパスを切り離す際、急峻なレベル
変動を発生させることなく行うことができ、AGCの過
渡応答による回線断等を避けることができ、回線品質の
劣化が軽減できる。また、受信信号の切り離し手段は全
てベースバンド回路で実現でき、高周波回路を使用する
必要がないため装置の小型、経済化が図れるという効果
がある。
As described above, the present invention provides a common AG
A common AGC based on a control signal input to a plurality of diversity paths including a C amplifier and an independent AGC amplifier
An AGC controller for supplying a common AGC voltage to the amplifier and a control signal output to the AGC controller when the own path is disconnected are directed to a predetermined direction in which the reception input level of the own path is reduced. Since the path separation control means for outputting with a time constant is provided, it is possible to separate the diversity path on which the interference wave is superimposed on the propagation path without generating a steep level fluctuation, and to perform the operation by the AGC transient response. Line disconnection can be avoided, and line quality degradation can be reduced. Further, all of the means for separating the received signal can be realized by a baseband circuit, and there is no need to use a high-frequency circuit.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明のダイバーシティ受信機の一実施形態の
ブロック図である。
FIG. 1 is a block diagram of an embodiment of a diversity receiver according to the present invention.

【図2】図1のダイバーシティ受信機におけるAGC制
御器とパス切離し制御器の構成を示すブロック図であ
る。
FIG. 2 is a block diagram showing a configuration of an AGC controller and a path disconnection controller in the diversity receiver of FIG.

【図3】図1のダイバーシティ受信機の動作を説明する
ためのタイミング図である。
FIG. 3 is a timing chart for explaining the operation of the diversity receiver in FIG. 1;

【図4】従来のダイバーシティ受信機の一例のブロック
図である。
FIG. 4 is a block diagram of an example of a conventional diversity receiver.

【図5】図4のダイバーシティ受信機における共通AG
C動作を説明するためのタイミング図である。
FIG. 5 shows a common AG in the diversity receiver of FIG.
It is a timing chart for explaining C operation.

【図6】図4のダイバーシティ受信機における問題点を
説明するためのタイミング図である。
FIG. 6 is a timing chart for explaining a problem in the diversity receiver of FIG. 4;

【符号の説明】[Explanation of symbols]

1a,1b 受信信号入力ポート 2a,2b 分配器 3a,3c 共通AGC増幅器 3b,3d 独立AGC増幅器 4a〜4d 検波器 5a〜5d AGC制御器 6a,6b 比較器 7a,7b パス切離し制御器 8a〜8c 共通AGC電圧 9a,9b 独立AGC電圧 10a,10b 切離し制御信号 11 ダイバーシティ合成器 1a, 1b Received signal input port 2a, 2b Distributor 3a, 3c Common AGC amplifier 3b, 3d Independent AGC amplifier 4a-4d Detector 5a-5d AGC controller 6a, 6b Comparator 7a, 7b Path disconnection controller 8a-8c Common AGC voltage 9a, 9b Independent AGC voltage 10a, 10b Separation control signal 11 Diversity combiner

───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) H04B 7/00 H04B 7/02 - 7/12 H04L 1/02 - 1/06 ──────────────────────────────────────────────────続 き Continued on the front page (58) Field surveyed (Int. Cl. 7 , DB name) H04B 7/00 H04B 7 /02-7/12 H04L 1/02-1/06

Claims (4)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 複数のダイバーシティパス受信系を備
え、各パスには、それぞれ受信信号を増幅する共通自動
利得制御増幅器(以下、共通AGC増幅器)と独立自動
利得制御増幅器(以下、独立AGC増幅器)とを備え、
前記共通AGC増幅器は、前記複数のパスの受信系のう
ちの最大受信入力信号で定められる共通の利得制御電圧
(以下、AGC電圧)により共通の利得に設定され、前
記独立AGC増幅器はそれぞれのパスの受信入力信号で
定められる独立のAGC電圧により利得が設定され、前
記各パスの共通AGC増幅器の出力を合成器で合成する
構成のダイバーシティ受信機において、前記各パスに
は、入力される制御信号に基づいて前記共通AGC増幅
器に共通AGC電圧を供給するAGC制御器と、自身の
パスが切離されるときに前記AGC制御器に出力する制
御信号を、自身のパスの受信入力レベルが低下される方
向に向けて所定の時定数をもって出力するパス切離し制
御手段を備えることを特徴とするダイバーシティ受信
機。
1. A plurality of diversity path receiving systems, each path having a common automatic gain control amplifier (hereinafter, common AGC amplifier) for amplifying a received signal and an independent automatic gain control amplifier (hereinafter, independent AGC amplifier). With
The common AGC amplifier is set to have a common gain by a common gain control voltage (hereinafter, AGC voltage) determined by a maximum reception input signal of the reception systems of the plurality of paths, and the independent AGC amplifiers have respective paths. , A gain is set by an independent AGC voltage determined by a reception input signal of the above, and the output of the common AGC amplifier of each path is combined by a combiner. And an AGC controller for supplying a common AGC voltage to the common AGC amplifier based on the AGC controller and a control signal output to the AGC controller when the own path is disconnected. A diversity receiver comprising path separation control means for outputting a signal with a predetermined time constant toward a direction.
【請求項2】 複数のパスの前記独立AGC電圧と共通
AGC電圧とのレベルを比較してその結果を出力する比
較器を備え、前記パス切離し制御手段は、外部から入力
される切離し制御信号と前記比較器の出力信号とに基づ
いて前記AGC制御器に第1の制御信号を出力し、前記
切離し制御信号に基づいて前記AGC制御器に第2の制
御信号を発生し、前記AGC制御器は、前記第1の制御
信号により自パスの共通AGC増幅器へAGC電圧を供
給し、前記第2の制御信号により前記共通AGC電圧を
出力する請求項1記載のダイバーシティ受信機。
And a comparator for comparing the levels of the independent AGC voltage and the common AGC voltage of a plurality of paths and outputting a result thereof, wherein the path disconnection control means includes a disconnection control signal input from the outside and Outputting a first control signal to the AGC controller based on the output signal of the comparator and generating a second control signal to the AGC controller based on the disconnection control signal; 2. The diversity receiver according to claim 1, wherein the first control signal supplies an AGC voltage to a common AGC amplifier on its own path, and outputs the common AGC voltage according to the second control signal.
【請求項3】 前記パス切離し制御手段は、前記第2の
制御信号を遅延させる時定数回路を備える請求項2記載
のダイバーシティ受信機。
3. The diversity receiver according to claim 2, wherein said path disconnection control means includes a time constant circuit for delaying said second control signal.
【請求項4】 前記パス切離し制御手段は、パス接続時
の制御信号のレベルを設定するための第1レベル設定器
と、パス切離し時の制御信号のレベルを設定する第2及
び第3の各レベル設定器と、前記比較器の出力信号と前
切離し制御信号とに基づいて前記第1または第2のレ
ベル設定器の出力を選択して前記第1の制御信号を出力
する第1の切替器と、前記切離し制御信号に基づいて前
記第1または第3のレベル設定器の出力を選択して前記
第2の制御信号を出力する第2の切替器とを備える請求
項2または3記載のダイバーシティ受信機。
4. The path disconnection control means includes a first level setting device for setting a level of a control signal when a path is connected, and a second and third level setting device for setting the level of a control signal when a path is disconnected. A level setting device and an output signal of the comparator
A first switch for selecting an output of the first or second level setter based on the disconnection control signal and outputting the first control signal; and a first switch for outputting the first control signal based on the disconnection control signal. 4. The diversity receiver according to claim 2, further comprising a second switch that selects an output of a third level setter and outputs the second control signal. 5.
JP09120793A 1997-05-12 1997-05-12 Diversity receiver Expired - Fee Related JP3082703B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP09120793A JP3082703B2 (en) 1997-05-12 1997-05-12 Diversity receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP09120793A JP3082703B2 (en) 1997-05-12 1997-05-12 Diversity receiver

Publications (2)

Publication Number Publication Date
JPH10313270A JPH10313270A (en) 1998-11-24
JP3082703B2 true JP3082703B2 (en) 2000-08-28

Family

ID=14795145

Family Applications (1)

Application Number Title Priority Date Filing Date
JP09120793A Expired - Fee Related JP3082703B2 (en) 1997-05-12 1997-05-12 Diversity receiver

Country Status (1)

Country Link
JP (1) JP3082703B2 (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060226952A1 (en) * 2005-04-08 2006-10-12 Siemens Vdo Automotive Corporation LF channel switching
JP4735122B2 (en) * 2005-08-17 2011-07-27 パナソニック株式会社 Receiving module and receiving device using the same
JP4735064B2 (en) * 2005-06-13 2011-07-27 パナソニック株式会社 Tuner receiver and digital signal receiver using the same

Also Published As

Publication number Publication date
JPH10313270A (en) 1998-11-24

Similar Documents

Publication Publication Date Title
JP3094955B2 (en) Transmission amplifier control circuit
JP2003512745A (en) Method and apparatus for diversity antenna with predictive switching on signal dropout
US6115591A (en) Space diversity receiver for use in radio transmission system and method thereof
KR20040063387A (en) Method and apparatus for in-phase combining diversity
US6201440B1 (en) Power amplifier and control circuit thereof
JP3082703B2 (en) Diversity receiver
JP2001016145A (en) Frequency characteristics corrector for radio communication equipment
JPH04222124A (en) Common-mode synthesizing circuit
JPH08288881A (en) Automatic gain control system
JPH11122154A (en) Radio signal reception device
JP4050212B2 (en) Signal receiving device
JP2560890B2 (en) Alarm judgment circuit
JPS5850059B2 (en) Reception signal control circuit
JP2737493B2 (en) Diversity receiver
JPS6343026B2 (en)
JP3362684B2 (en) Diversity combining circuit and diversity combining method
JPH08107380A (en) Diversity receiver
JP3310830B2 (en) Wireless communication equipment
JP2689875B2 (en) Optical signal receiver
JPH05347523A (en) Automatic gain control circuit
JPS5992633A (en) Diversity reception and synthesizing system
JPH0823482A (en) Antenna controller
JPH01278130A (en) Diversity receiving device
JP2002135184A (en) Diversity receiver
JPH06318891A (en) Automatic gain control amplifier circuit for diversity receiver

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees