JP3080707B2 - Television system discrimination circuit - Google Patents

Television system discrimination circuit

Info

Publication number
JP3080707B2
JP3080707B2 JP03211012A JP21101291A JP3080707B2 JP 3080707 B2 JP3080707 B2 JP 3080707B2 JP 03211012 A JP03211012 A JP 03211012A JP 21101291 A JP21101291 A JP 21101291A JP 3080707 B2 JP3080707 B2 JP 3080707B2
Authority
JP
Japan
Prior art keywords
signal
circuit
color
pulse
field
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP03211012A
Other languages
Japanese (ja)
Other versions
JPH0556436A (en
Inventor
明宏 村山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP03211012A priority Critical patent/JP3080707B2/en
Publication of JPH0556436A publication Critical patent/JPH0556436A/en
Application granted granted Critical
Publication of JP3080707B2 publication Critical patent/JP3080707B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Color Television Systems (AREA)
  • Processing Of Color Television Signals (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】この発明は、SECAM方式テレ
ビジョン受像機に用いて好適な、受信信号がカラー放送
か白黒放送かを判別するテレビジョン方式判別回路に関
する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a television system discriminating circuit suitable for use in a SECAM television receiver, which discriminates whether a received signal is a color broadcast or a black and white broadcast.

【0002】[0002]

【従来の技術】SECAM方式のカラー放送は東欧や中
近東で実施されている。SECAM放送のID(アイデ
ント)信号と呼ばれるカラー識別信号はライン(H)お
よびフィールド(V)の2箇所に挿入されており、それ
ぞれ異なる信号から成っている。SECAM方式では色
差信号を線順次で送信するので、ID信号はカラー判別
のみならず、線順次色差の判別が可能なように、ライン
では無変調キャリアを、フィールドでは最大周波数偏移
のキャリアを乗せている。
2. Description of the Related Art SECAM color broadcasting is carried out in Eastern Europe and the Middle and Near East. A color identification signal called an ID (identity) signal of the SECAM broadcast is inserted at two places of a line (H) and a field (V), and is composed of different signals. In the SECAM system, color difference signals are transmitted line-sequentially, so that an ID signal carries an unmodulated carrier in a line and a carrier with the maximum frequency shift in a field so that not only color identification but also line-sequential color difference can be identified. ing.

【0003】SECAMカラーテレビジョンでは、この
ID信号から線順次色差信号の極性と、カラー/白黒の
判別情報を引き出す必要がある。図4は従来の方式判別
回路を示すものである。
In a SECAM color television, it is necessary to extract the polarity of a line-sequential color difference signal and color / monochrome discrimination information from the ID signal. FIG. 4 shows a conventional system identification circuit.

【0004】入力クロマ信号から分離したID信号を入
力端子1に供給し、これをID復調回路2に入力する。
ID復調回路2ではfB−Y=4.25MHz、fR−
Y=4.406MHのID信号をFM復調し、ライン
毎にDC電圧の異なる交番波を得る。この復調信号はレ
ベル検出回路3に入力し、端子1入力した水平周波数
HPに基づいて生成したパルスを入力した、フリップフ
ロップ(FF)10の出力からのラインスイッチパルス
で復調信号を交番しながらコンデンサ4で積分する。も
し、両入力信号の極性が合っていればFF10のスイッ
チ極性は正しく、コンデンサ4の電圧は高くなる。逆
に、極性が反転している場合、FF10のスイッチ極性
を直す必要があるので、レベル検出回路3からエラー検
出信号をFF10に出力する。容量電圧を所定の比較電
圧で比較検出し、充分カラーであると検出できたとき、
ID判定回路5にカラー検出信号を出力する。レベル検
出回路3は端子6、7に供給したH・IDおよびV・I
Dキーパルスによりアクティブになる。この他の期間は
カットオフし、不要信号の検波を避ける。
An ID signal separated from an input chroma signal is supplied to an input terminal 1 and input to an ID demodulation circuit 2.
In the ID demodulation circuit 2, fB−Y = 4.25 MHz , fR−
The ID signal of Y = 4.406MH z to FM demodulation to obtain the different alternating waves of DC voltage for each line. The demodulated signal is input to the level detection circuit 3, and the pulse generated based on the horizontal frequency HP input to the terminal 1 is input. The demodulated signal is alternately changed by a line switch pulse from the output of the flip-flop (FF) 10. Integrate with the capacitor 4. If the polarities of both input signals match, the switch polarity of the FF 10 is correct, and the voltage of the capacitor 4 increases. Conversely, when the polarity is inverted, it is necessary to correct the switch polarity of the FF 10, so that the level detection circuit 3 outputs an error detection signal to the FF 10. The capacitance voltage is compared and detected with a predetermined comparison voltage, and when it is detected that the color is sufficient,
The color detection signal is output to the ID determination circuit 5. The level detection circuit 3 supplies H.ID and V.I supplied to the terminals 6 and 7.
It is activated by the D key pulse. The other periods are cut off to avoid detection of unnecessary signals.

【0005】ID判別回路5では、カラー検出信号が1
フィールド連続であるかを検出する。ID判回路5は
判別出力を取り出す端子9に、1フィールド連続のとき
は、カラー状態を示す直流電位を出力し、連続でないか
あるいは全くカラー信号が無いときは、キラー状態を示
す直流電位を出力する。判別出力により、色差復調系の
経路をON/OFFし、キラー状態で不要な色差信号が
画面に現れるのを防ぐことができる。
In the ID discriminating circuit 5, if the color detection signal is 1
Detect if the field is continuous. The terminal 9 ID determination Priority determination circuit 5 for taking out a discrimination output, is 1 when field continuous, output DC voltage that indicates a color state and the non or no color signal continuously is not, the DC potential indicating the killer state Output. By the discrimination output, the path of the color difference demodulation system is turned ON / OFF, and unnecessary color difference signals can be prevented from appearing on the screen in the killer state.

【0006】図5の(a)は、入力するコンポジット信
号を示し、このうち垂直同期信号から後の10〜15ラ
インのV・ID信号を、端子7に入力した波形(b)の
V・IDキーパルスにより抜き出したものである。従来
のID判回路5では、V・ID検波によるレベル検出
結果が1フィールド遅れ、効率が悪いという問題があ
る。ID信号判定のトリガ点は図5(c)に示すトリガ
パルスVCK1の立ち上がりのため、その直後にあるV
・ID信号のレベル検出の結果を判定せず、次のフィー
ルドで判定することによる。
[0006] in FIG. 5 (a) shows the composite signal to be input, V · waveform of 10 to 15 V · ID signal line after this one vertical synchronizing signal, and input to the pin 7 (b) This is extracted by an ID key pulse. In the conventional ID-size constant circuit 5, the level detection result by V · ID detection is delayed one field, the efficiency is poor. The trigger point of the ID signal determination is the rising of the trigger pulse VCK1 shown in FIG.
The determination is made in the next field without determining the result of the level detection of the ID signal.

【0007】SECAM方式を行っている地域では、H
・IDの信号の品質が極めて悪い国がありその地域では
V・IDのみでID信号を判別する方が最良という実験
結果がある。このような地域で、HおよびV両方のID
キーをオンにして受信すると、フィールドで検波した容
量電圧をラインID復調時に放電してしまい、トリガパ
ルスVCK1のタイミングでは白黒の電位に落ちてしま
う。
In an area where the SECAM system is used, H
-There is an experimental result that in some countries, the quality of the ID signal is extremely poor, and in that area, it is best to determine the ID signal using only the V-ID. In these areas, both H and V IDs
When the key is turned on and received, the capacitance voltage detected in the field is discharged at the time of line ID demodulation, and drops to a black and white potential at the timing of the trigger pulse VCK1.

【0008】また、フィールドIDのみオンしたとして
も、判定するのが次ぎのフィールドであることから、コ
ンデンサ4に充電した電荷のリークなどによる放電が原
因で充放電情報が損なわれるこになる。
Further, even if only the field ID is turned on, since the next field is to be determined, the charge / discharge information is damaged due to discharge due to leakage of the charge charged in the capacitor 4 or the like.

【0009】[0009]

【発明が解決しようとする課題】上記の事態が起こる
と、結果的に色消えあるいは色付きと色消えの状態を繰
り返す画面になり、画質を損なうことなる。
When the above-mentioned situation occurs, the screen will end up with a color fading or a screen in which the coloration and the color fading are repeated, resulting in a loss of image quality.

【0010】この発明は、セット製造の仕向け地別対応
およびユーザー調整が不要で色消えの発生しにくいSE
CAM方式判別回路を提供することにある。
According to the present invention, there is provided an SE that does not require color adjustment and does not need to be adjusted by the destination of the set manufacturing and user adjustment.
An object of the present invention is to provide a CAM system discriminating circuit.

【0011】[0011]

【課題を解決するための手段】この発明では、ID判定
回路に与えるトリガパルスの位置を変え、V・IDキー
パルスの後縁付近にトリガをもつパルスにより、ID判
別回路を駆動した。
According to the present invention, the position of the trigger pulse applied to the ID determination circuit is changed, and the ID determination circuit is driven by a pulse having a trigger near the trailing edge of the V.ID key pulse.

【0012】[0012]

【作用】上記手段により、V・IDキーパルスの後縁で
はID信号を復調した結果がレベル検出されており、V
・IDの検波結果が出ている。このタイミングでID信
号の判定を行えば、直前の検波結果を使うことができる
ので、リークやH・IDの放電の影響を受けないでID
信号の判定を行うことができる。
According to the above means, the result of demodulating the ID signal at the trailing edge of the V.ID key pulse is detected as a level.
・ ID detection result is output. If the ID signal is determined at this timing, the immediately preceding detection result can be used, so that the ID signal can be used without being affected by leakage or H · ID discharge.
A signal determination can be made.

【0013】[0013]

【実施例】図1はこの発明の一実施例を示すものであ
り、図4と同一部分には同一の符号を付してある。
FIG. 1 shows an embodiment of the present invention, and the same parts as those in FIG. 4 are denoted by the same reference numerals.

【0014】SECAMクロマ信号からID信号のみを
分離し、ID信号入力端子1に供給し、これをID復調
回路2に入力する。ID復調回路2の復調出力はレベル
検出回路3に入力し、端子11に供給した水平パルスに
基づき駆動されるFF10からのラインスイッチパルス
により極性を反転してコンデンサ4を充放電する。コン
デンサ4の電位が低い場合、レベル検出回路3は従来同
様FF10のスイッチ極性が反転していると判断し、F
F10の反転位相が正しくなるようFF10にエラー信
号を出力する。
Only the ID signal is separated from the SECAM chroma signal, supplied to the ID signal input terminal 1, and input to the ID demodulation circuit 2. The demodulated output of the ID demodulation circuit 2 is input to the level detection circuit 3, and the polarity is inverted by the line switch pulse from the FF 10 driven based on the horizontal pulse supplied to the terminal 11 to charge and discharge the capacitor 4. When the potential of the capacitor 4 is low, the level detection circuit 3 determines that the switch polarity of the FF 10 is inverted as in the related art,
An error signal is output to FF10 so that the inverted phase of F10 is correct.

【0015】コンデンサ4の電位が充分高い場合にはカ
ラー検出信号をID判定回路5に出力する。端子6およ
び端子7にそれぞれ供給したHおよびV・IDキーパル
スはともにレベル検出回路3に入力し、レベル検出回路
3をアクティブにするタイミングを制御・選択する。
When the potential of the capacitor 4 is sufficiently high, a color detection signal is output to the ID determination circuit 5. Both the H and V.ID key pulses supplied to the terminals 6 and 7, respectively, are input to the level detection circuit 3 to control and select the timing for activating the level detection circuit 3.

【0016】ID判定回路5では端子13に入力したト
リガパルスVCK2を用いてカラー検出信号の連続性を
検出する。ID判定回路5は1フィールド期間に何度か
カラー検出信号が消えるかあるいは全く無いときは白黒
と判断し、キラー状態を示す電圧を出力する。従来同様
カラー/キラーの状態によって色差復調系のクロマ経路
を遮断し、キラー・オン時に色差復調信号が画面に現れ
るのを防止している。
The ID determination circuit 5 detects the continuity of the color detection signal using the trigger pulse VCK2 input to the terminal 13. The ID determination circuit 5 determines that the color detection signal is black and white when the color detection signal disappears or does not exist at all during one field period, and outputs a voltage indicating a killer state. As in the prior art, the chroma path of the color difference demodulation system is cut off by the state of the color / killer to prevent the color difference demodulated signal from appearing on the screen when the killer is on.

【0017】図2の波形を用いて図1の動作さらに詳
しく説明する。(a)は入力するコンポジット信号を示
すものである。この信号のうち、垂直同期信号から後の
10〜15ラインのV・ID信号を波形(b)のV・I
Dキーパルスにより抜き出す。ID復調回路2では7〜
15ラインのV・ID信号を復調しても、10〜15ラ
インのV・ID信号を復調してもどちらでも良い。V・
IDキーパルスでレベル検出するのは10〜15ライン
に限られる。
The operation of FIG. 1 will be described in further detail using the waveforms of FIG. (A) shows a composite signal to be input. Of these signals, V · ID signals of 10 to 15 lines after the vertical synchronization signal are converted to V · I of waveform (b).
Extracted by D key pulse. 7 to 7 in the ID demodulation circuit 2
Either demodulation of the V / ID signal of 15 lines or demodulation of the V / ID signal of 10 to 15 lines may be used. V
The level detection by the ID key pulse is limited to 10 to 15 lines.

【0018】前述のように、入力ID信号のラインID
品質が悪く、H・IDキーでレベル検出すると放電して
しまうような場合、コンデンサ4の電圧の波形は(d)
のようになる。白黒レベルまで下がっていた電圧は、
(b)に示すようにV・ID期間に上昇し、カラーレベ
ル検出用スレッショルド電圧を越える。すると、レベル
検出回路3の出力は波形(e)のようになり、これを波
形(c)に示すトリガパルスVCK2で判断すれば、ト
リガパルスVCK2の立上がりではカラーと判断するこ
とができる。この場合1フィールド内で連続ではなく、
V・ID期間のみカラーとなり、ID判定回路5の判別
出力はキラー状態となってしまうが、これをカラーと判
断する手段は特願平1−308309号に示すようなも
のが提案されており、この手段を用いればV・IDのカ
ラー検出結果を有効に利用できる。
As described above, the line ID of the input ID signal
If the quality is poor and discharge occurs when the level is detected by the H.ID key, the voltage waveform of the capacitor 4 is (d).
become that way. The voltage that had dropped to the black and white level,
As shown in (b), the voltage rises during the V.ID period and exceeds the threshold voltage for color level detection. Then, the output of the level detection circuit 3 becomes as shown in a waveform (e). When this is determined by the trigger pulse VCK2 shown in the waveform (c), it can be determined that the color is at the rising edge of the trigger pulse VCK2. In this case, it is not continuous within one field,
Colors and becomes only V · ID period, the discrimination output of the ID determination circuit 5 becomes the killer state, means for determining which color is proposed by Unamono are shown in Japanese Patent Application No. Hei 1-308309 If this means is used, the V / ID color detection result can be used effectively.

【0019】H・IDキーがオフのフィールドIDのみ
を検出する場合は、検出期間の直後にトリガパルスVC
K2がトリガするので、リークによる検出電圧劣化の影
響がない。このようにV・IDキーによる検波結果を活
用するために、トリガパルスVCK2のタイミングを変
えるので、トリガパルスVCK2のトリガ位置はV・I
Dキーの前縁後ろであればこの発明の効果を損なうこと
はない。
When only the field ID in which the H.ID key is off is detected, the trigger pulse VC is detected immediately after the detection period.
Since K2 triggers, there is no influence of detection voltage deterioration due to leakage. As described above, the timing of the trigger pulse VCK2 is changed in order to utilize the detection result by the V · ID key, so that the trigger position of the trigger pulse VCK2 is VI · I.
The effect of the present invention is not impaired if it is behind the leading edge of the D key.

【0020】図3はSECAM方式を含む2種類以上の
方式が受信可能なマルチカラーテレビジョン受像機に適
用した、この発明の他の実施例を示すものである。この
実施例はSECAM方式の受信のほかにPAL,NTS
C方式の全受信を可能にしたものを対象としている。
FIG. 3 shows another embodiment of the present invention applied to a multi-color television receiver capable of receiving two or more types including the SECAM system. In this embodiment, in addition to the SECAM system reception, PAL, NTS
It is intended for those capable of receiving all signals of the C system.

【0021】SECAM,PAL,NTSCの各方式の
レベル検出回路の出力を対応したID判定回路5,1
2,14にそれぞれ入力する。ここで、各ID判別回路
5,12,14にはトリガパルスVCK2を入力しトリ
ガクロックとして与えている。PALおよびNTSC方
式ではSECAM方式のようなフィールドID信号が入
っていないので、垂直帰線期間内であればどのタイミン
グにクロックがあっても問題はない。各ID信号を同じ
タイミングで動作させるので、ID判別回路出力のタイ
ミングが同時に出て、次段のシステムロジック23で誤
判別あるいは判別のタイムラグが発生する心配がない。
システムロジック23は判別した結果を各部制御出力と
して出力し、PAL,NTSCの色副搬送波切り換え、
色差復調経路の切り換え、色差マトリクスの切り換えな
どを行う。
The ID judging circuits 5 and 1 correspond to the outputs of the level detecting circuits of each system of SECAM, PAL and NTSC.
2 and 14, respectively. Here, a trigger pulse VCK2 is input to each of the ID discriminating circuits 5, 12, and 14, and is given as a trigger clock. Since the PAL and NTSC systems do not include a field ID signal as in the SECAM system, there is no problem even if a clock is present at any timing within the vertical blanking period. Since each ID signal is operated at the same timing, the timing of the output of the ID discrimination circuit is output at the same time, and there is no fear that the next stage of the system logic 23 will cause erroneous discrimination or a time lag of discrimination.
The system logic 23 outputs the result of the determination as a control output of each unit, and switches the color subcarriers of PAL and NTSC.
Switching of a color difference demodulation path, switching of a color difference matrix, and the like are performed.

【0022】この発明に用いたトリガパルスVCK2の
発生手段にはいろいろなものが考えられる。たとえば、
Vブランキングパルス、Hブランキングパルスおよびゲ
ートパルスをサンドキャスルの形で入力し、内部でV前
縁からの遅延時間をHカウントし、あるカウント値にな
ったタイミングでVCK2を発生させることが考えられ
る。また同一チップ内に同期信号がある場合には、V同
期分離回路出力からカウントダウンして得たパルスをト
リガパルスとしてもよい。
Various means can be considered for generating the trigger pulse VCK2 used in the present invention. For example,
V blanking pulse, H blanking pulse and gate pulse are input in the form of a sandcastle, the delay time from the leading edge of V is counted internally, and VCK2 is generated at the timing when a certain count value is reached. Can be If there is a synchronization signal in the same chip, a pulse obtained by counting down from the output of the V synchronization separation circuit may be used as a trigger pulse.

【0023】[0023]

【発明の効果】以上記載したように、この発明のテレビ
ジョン方式判別回路によれば、セット製造の指向地別対
応およびユーザー調整が不要で色消えの発生しにくいS
ECAM方式判別回路を提供することができる。
As described above, according to the television system discriminating circuit of the present invention, it is not necessary to cope with the directional location of the set manufacture and to make user adjustments, so that color erasure hardly occurs.
An ECAM system determination circuit can be provided.

【図面の簡単な説明】[Brief description of the drawings]

【図1】この発明の一実施例を示すシステム図である。FIG. 1 is a system diagram showing an embodiment of the present invention.

【図2】図1の動作を説明するためのタイミング図であ
る。
FIG. 2 is a timing chart for explaining the operation of FIG. 1;

【図3】この発明の他の実施例を示すシステム図であ
る。
FIG. 3 is a system diagram showing another embodiment of the present invention.

【図4】従来の判別回路を示すシステム図である。FIG. 4 is a system diagram showing a conventional discrimination circuit.

【図5】図4の動作を説明するためのタイミング図であ
る。
FIG. 5 is a timing chart for explaining the operation of FIG. 4;

【符号の説明】[Explanation of symbols]

2………ID復調回路 3………レベル検出回路 4………コンデンサ 10………FF 11………ゲート発生回路 2 ID demodulation circuit 3 Level detection circuit 4 Capacitor 10 FF 11 Gate generation circuit

───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) H04N 9/00 H04N 9/70 H04N 5/46 ──────────────────────────────────────────────────続 き Continued on the front page (58) Field surveyed (Int. Cl. 7 , DB name) H04N 9/00 H04N 9/70 H04N 5/46

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 SECAM方式テレビジョン信号のフ
ールドカラー識別信号を検出するためのパルスが有する
期間情報を少なくとも用いて受信信号がカラーか白黒か
を判定する判定回路と、 この判定回路の出力の連続性を検出する検出回路とを備
え、前記フィールドカラー識別信号を検出するためのパルス
が有する期間情報を用いた受信信号の判定に引き続い
て、記連続性検出を、前記パルスの前縁より遅れて始
るフィールド周期パルスを用いて行うことを特徴とす
るテレビジョン方式判別回路。
Pulses have to detect full I <br/> Rudokara identification signal 1. A SECAM system television signal
A determining circuit using at least the received signal period information a color or black and white, and a detection circuit for detecting the continuity of the output of this determine Teikairo, pulses for detecting the field color identification signal
Of received signal using period information
Te, before Killen a connection of the detection, the television system judgment circuit and performing using field synchronizing pulses before beginning <br/> or Ru behind the edge of the pulse.
【請求項2】 前記フィールド周期パルスを、SECA
M以外のテレビジョン方式の連続性検出にも用いること
を特徴とする請求項1記載のテレビジョン方式判別回
路。
2. The method according to claim 1, wherein said field period pulse is SECA.
2. The television system discriminating circuit according to claim 1, wherein the circuit is also used for detecting continuity of television systems other than M.
JP03211012A 1991-08-22 1991-08-22 Television system discrimination circuit Expired - Fee Related JP3080707B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP03211012A JP3080707B2 (en) 1991-08-22 1991-08-22 Television system discrimination circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP03211012A JP3080707B2 (en) 1991-08-22 1991-08-22 Television system discrimination circuit

Publications (2)

Publication Number Publication Date
JPH0556436A JPH0556436A (en) 1993-03-05
JP3080707B2 true JP3080707B2 (en) 2000-08-28

Family

ID=16598878

Family Applications (1)

Application Number Title Priority Date Filing Date
JP03211012A Expired - Fee Related JP3080707B2 (en) 1991-08-22 1991-08-22 Television system discrimination circuit

Country Status (1)

Country Link
JP (1) JP3080707B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6414714B1 (en) * 1994-10-07 2002-07-02 Sony Corporation Video camera and video camera setup method

Also Published As

Publication number Publication date
JPH0556436A (en) 1993-03-05

Similar Documents

Publication Publication Date Title
JPH0566076B2 (en)
EP0063961A2 (en) Dual-standard SECAM/PAL color tv receiver with automatic control of operating mode
JP3080707B2 (en) Television system discrimination circuit
JP2956233B2 (en) Automatic color television standard identification method
US4148058A (en) PAL switching control circuit
EP0782329B1 (en) Horizontal synchronizing signal-generating circuit and method therefor
US4689680A (en) Circuit arrangement for generating clamping pulses
US4296433A (en) Color television receiving system with forced chroma transients
US7777813B2 (en) Color burst automatic detection device
KR100248789B1 (en) Circuit arrangement for the digital identification of a transmission standard
GB1566713A (en) Identification circuit
JP3164352B2 (en) Television receiver
US4246599A (en) Abnormal separation detecting circuits of chromatic signals of SECAM systems
JPS6316200Y2 (en)
JPS59115688A (en) Line half frequency clock phase matching method and device in pal or secam color television receiver
JP2823291B2 (en) SECAM type line identification circuit
KR100395698B1 (en) Television receiver
KR950002687B1 (en) Multiple systems adaptive television receiver
JP3367716B2 (en) TV diversity equipment
EP0464329B1 (en) Color signal demodulating circuit
JP2503023Y2 (en) AGC circuit for video intermediate frequency signal
JPH031694A (en) Color signal eliminating circuit
JPS592232B2 (en) Multi-system color television receiver
JPS5911315B2 (en) SECAM color television receiver
JPH0832889A (en) Video signal processing circuit

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20000606

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090623

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090623

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100623

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100623

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110623

Year of fee payment: 11

LAPS Cancellation because of no payment of annual fees