JP3058002B2 - LCD multi-sync drive device and drive method - Google Patents

LCD multi-sync drive device and drive method

Info

Publication number
JP3058002B2
JP3058002B2 JP6056836A JP5683694A JP3058002B2 JP 3058002 B2 JP3058002 B2 JP 3058002B2 JP 6056836 A JP6056836 A JP 6056836A JP 5683694 A JP5683694 A JP 5683694A JP 3058002 B2 JP3058002 B2 JP 3058002B2
Authority
JP
Japan
Prior art keywords
signal
line
pixel
horizontal
pixel signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP6056836A
Other languages
Japanese (ja)
Other versions
JPH07245732A (en
Inventor
欣宏 濱田
統 助川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP6056836A priority Critical patent/JP3058002B2/en
Publication of JPH07245732A publication Critical patent/JPH07245732A/en
Application granted granted Critical
Publication of JP3058002B2 publication Critical patent/JP3058002B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明はLCD(液晶ディスプレ
イ)の駆動装置及び駆動方法に関し、特に、LCDにお
いて文字信号等を拡大して表示する駆動装置及び駆動方
法に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a driving apparatus and a driving method for an LCD (Liquid Crystal Display), and more particularly to a driving apparatus and a driving method for enlarging and displaying a character signal or the like on an LCD.

【0002】本発明は、以下の説明で明らかとされる様
に、例えばXGA(水平1024×垂直768画素)表
示液晶パネルにVGA(水平640×垂直480画素)
信号を表示する際に、文字信号等を1.5倍に拡大して
表示する場合に特に有効である。
As will be apparent from the following description, the present invention relates to a VGA (horizontal 640 × vertical 480 pixel) display liquid crystal panel for an XGA (horizontal 1024 × vertical 768 pixel) display liquid crystal panel, for example.
This is particularly effective when displaying a signal by enlarging a character signal or the like by 1.5 times.

【0003】[0003]

【従来の技術】液晶ディスプレイ(「LCD」という)
は、そのフラットパネルによるコンパクト性、低電圧駆
動性、特に低消費電力性によりその需要はますます拡大
しつつある。
2. Description of the Related Art Liquid crystal displays ("LCDs")
Due to its flat panel compactness, low voltage driveability, and especially low power consumption, its demand is increasing.

【0004】従来のLCDの駆動方式として、例えば特
開平3−132274号公報には、NTSC規格と共に
フルライン型の液晶ディスプレイを駆動する方式とし
て、同一のフルライン型の液晶モジュールを用いてイン
ターレース走査と倍速順次走査(ノンインターレース走
査)を実現するための液晶表示装置の構成が提案されて
いる。
As a conventional LCD driving method, for example, Japanese Patent Application Laid-Open No. 3-132274 discloses a method for driving a full-line type liquid crystal display together with the NTSC standard by using the same full-line type liquid crystal module using interlaced scanning. A configuration of a liquid crystal display device for realizing double-speed sequential scanning (non-interlace scanning) has been proposed.

【0005】より詳細には、特開平3−132274号
公報には、第1、2垂直ドライバのシフト速度を2倍に
する手段と、映像信号を倍速変換する手段と、水平ドラ
イバのクロックを2倍にする手段とを備え、インターレ
ース走査は、第1、第2垂直ドライバをフィールド毎に
交互に通常速度で動作させ、通常の映像信号を通常速度
で動作する水平ドライバに印加することにより行ない、
また、第1、第2垂直ドライバを1ライン毎に通常速度
の2倍の速度で動作させると共に、通常速度の2倍にさ
れた映像信号を通常速度の2倍で動作する水平ドライバ
に印加することにより倍速順次走査を行なう構成が開示
されている。
More specifically, Japanese Patent Application Laid-Open No. 3-132274 discloses a means for doubling the shift speed of the first and second vertical drivers, a means for converting the video signal to a double speed, and a means for changing the clock of the horizontal driver to two. Interlaced scanning is performed by operating the first and second vertical drivers alternately at a normal speed for each field and applying a normal video signal to a horizontal driver operating at the normal speed.
Further, the first and second vertical drivers are operated at twice the normal speed for each line, and the video signal doubled at the normal speed is applied to the horizontal driver operating at twice the normal speed. Accordingly, a configuration for performing double-speed sequential scanning is disclosed.

【0006】また、特開昭57−205790号公報に
は、コントラストを落とさずに120×160ドットの
グラフィック表示又はテレビジョン画面の表示を可能と
する液晶多重行表示方式が開示され、映像信号の1フィ
ールドの水平走査線数をA、液晶マトリックスの行数を
Bとした場合、水平走査期間のm(=2A/B)倍毎に
映像信号を抜き取り、n行の駆動回路に供給して、n×
m期間表示することで、最大n行分の表示を可能とし、
m×n期間の表示によって表示期間を長くとり液晶のコ
ントラストを向上する構成が提案されている。但し、
m,nは自然数による倍数であって、1.5倍等の非整
数ではない。
Japanese Patent Application Laid-Open No. 57-205790 discloses a liquid crystal multi-line display system capable of displaying a graphic image of 120 × 160 dots or a television screen without lowering the contrast. Assuming that the number of horizontal scanning lines in one field is A and the number of rows in the liquid crystal matrix is B, a video signal is extracted every m (= 2A / B) times of the horizontal scanning period and supplied to a driving circuit of n rows. nx
By displaying for m periods, it is possible to display up to n rows,
There has been proposed a configuration in which the display period is extended by the display of the mxn period to improve the contrast of the liquid crystal. However,
m and n are multiples of natural numbers and are not non-integers such as 1.5 times.

【0007】[0007]

【発明が解決しようとする課題】ところで、クロック周
波数、水平・垂直走査周波数が異なる信号がCRTモニ
ターに入力されると、たとえ同期した画像が映し出され
ても、画像の大きさが異なって映し出されることにな
る。このため、CRTを用いたマルチシンクディスプレ
イでは、CRTの走査基本原理によって、画面上、左上
より右下方向にビームを走査させ、その走査周波数を入
力信号のままとし、左右(水平)、上下(垂直)方向の
走査振幅の大きさのみを偏向ヨークに流す電流値の大小
で制御している。
When signals having different clock frequencies and horizontal and vertical scanning frequencies are input to a CRT monitor, even if a synchronized image is displayed, the image size is displayed differently. Will be. For this reason, in a multi-sync display using a CRT, the beam is scanned from the upper left to the lower right from the upper left on the screen according to the basic scanning principle of the CRT. Only the magnitude of the scanning amplitude in the (vertical) direction is controlled by the magnitude of the current flowing through the deflection yoke.

【0008】ここで、マルチシンクディスプレイとは、
マルチシンク(マルチシンクとは複数の信号に同期可能
な自動周波数追従を表わす)機能によりマルチレゾルー
ション(複数の解像度)表示に対応するよう構成された
ディスプレイを表わし、一台のディスプレイで、例えば
640×400、640×480、1024×768、
1120×750ドット等の複数の解像度表示に対応可
能とされるものである。なお、「MultiSync」
はNECホームエレクトロニクス株式会社の商標である
(米国ではNEC HOME ELECTRONICS(U.S.A) INC.の登録商
標、米国商標登録番号第1,443,951号)。
Here, the multi-sync display is
A multi-sync (multi-sync means an automatic frequency tracking that can be synchronized with a plurality of signals) function is a display configured to support multi-resolution (a plurality of resolutions) display. × 400, 640 × 480, 1024 × 768,
It is capable of supporting a plurality of resolution displays such as 1120 × 750 dots. In addition, "MultiSync"
Is a trademark of NEC Home Electronics Co., Ltd. (registered trademark of NEC HOME ELECTRONICS (USA) INC. In the United States, US trademark registration number 1,443,951).

【0009】マルチシンクディスプレイにおいて、偏向
ヨークに流す電流値を可変する場合、リニアリティが保
たれること、画像のセンターリングがとれていることな
ど、技術的にクリアしなければならない点があるが、C
RTを用いたディスプレイでは、CRTの走査において
連続走査の基本原理を利用しているため、マルチシンク
機能の実現は比較的容易であった。
In a multi-sync display, when the value of the current supplied to the deflection yoke is varied, there are technical points that must be cleared, such as maintaining linearity and centering the image. C
In a display using an RT, the basic principle of continuous scanning is used in CRT scanning, so that the realization of the multi-sync function was relatively easy.

【0010】しかしながら、LCDでは、例えば典型的
にはアクティブマトリクス駆動方式等の制御にみられる
ように、画素はデジタル構成でその番地が決定され、信
号の書き込み点(番地)は、送られてくる信号の順番
に、画素に書き込む線(点)に順次固定して用いられる
ことが基本方式であるため、信号方式の異なる文字・画
像データについてマルチシンク機能を実現することは困
難であった。
However, in an LCD, for example, as typically seen in the control of an active matrix driving method or the like, the address of a pixel is determined in a digital configuration, and a signal writing point (address) is sent. Since it is a basic method that signals are sequentially fixed to lines (points) to be written to pixels in the order of signals, it has been difficult to realize a multi-sync function for character / image data having different signal systems.

【0011】とくに、XGA(eXtended Graphics Arra
y;水平1024×垂直768画素)表示のLCDパネ
ルにVGA(Video Graphics Array;水平640×垂直
480画素)信号をそのまま表示すると、小さな画面と
なり、VGA専用表示パネルと比較すると商品価値が大
きく損なわれることになる。
Particularly, XGA (eXtended Graphics Arra)
y: If a VGA (Video Graphics Array; horizontal 640 × vertical 480 pixel) signal is displayed as it is on an LCD panel of horizontal 1024 × vertical 768 pixel display, the screen becomes small, and the commercial value is greatly impaired as compared with a VGA-only display panel. Will be.

【0012】実例として、対角26cm(10.4型)
のXGA表示パネルに、そのままVGA信号を映し出す
と、VGA信号は対角17cm(6.5型)、すなわち
もとのXGA表示パネルの約1/3程度の面積表示とな
ってしまう。
As an example, 26 cm diagonal (10.4 type)
When the VGA signal is projected on the XGA display panel as it is, the VGA signal has a diagonal of 17 cm (6.5 type), that is, about 表示 of the area of the original XGA display panel.

【0013】現在、世界はマルチ情報化時代であり、マ
ルチメディア化が進むことにより、コンピュータの表示
端末等においても、VGA表示では例えば解像度の点で
不充分とされ、高精細なXGA表示が要求されつつあ
り、また、CRTディスプレイモニターとしては、複数
のレゾルーション表示に対応可能なマルチシンク機能を
備えたディスプレイ装置が主流である。
At present, the world is in the age of multi-information, and with the advance of multimedia, VGA display is not sufficient in terms of resolution, for example, even for computer display terminals, and high-definition XGA display is required. As a CRT display monitor, a display device having a multi-sync function capable of displaying a plurality of resolutions is mainly used.

【0014】このため、LCDにておいても、現在もな
お一般的に用いられているVGAのソフトウェアの文字
信号等を1.5倍に拡大して、XGA表示パネルで表示
することが必要とされる。
For this reason, even on the LCD, it is necessary to magnify the character signals of VGA software, which is still generally used, by 1.5 times and display them on an XGA display panel. Is done.

【0015】ノート型パーソナルコンピュータに一般的
に採用されているLCDのサイズは対角24cm(9.
4型)とされているが、これは、LCDを製造するメー
カーの量産性の都合からきているものであり、一般的に
A4型ノートサイズのパーソナルコンピュータでは、対
角26cm(10.4型)のLCDまで搭載可能であ
る。そして、この程度のサイズのLCDになるとXGA
表示が可能とされるため、VGAのソフト文字信号等を
1.5倍に拡大表示することが有効とされる。
The size of an LCD generally used in a notebook personal computer is 24 cm diagonal (9.
4), which is due to the mass productivity of LCD manufacturers. Generally, a personal computer of A4 type notebook size has a diagonal of 26 cm (10.4 type). LCD can be mounted. And when it comes to LCD of this size, XGA
Since display is possible, it is effective to magnify and display VGA soft character signals by 1.5 times.

【0016】ところで、従来技術で説明した特開平3−
132274号公報に開示された液晶表示装置は、いわ
ゆる倍速順次走査方式によって高画質化する技術に係る
ものであり、後述される本発明とは構成が異なり、加え
て消費電力が増加するものであるため、好ましい方式と
は言いがたい。
By the way, Japanese Unexamined Patent Publication No.
The liquid crystal display device disclosed in Japanese Patent No. 132274 is related to a technique for improving image quality by a so-called double-speed sequential scanning method, and has a different configuration from the present invention described later, and additionally increases power consumption. Therefore, it is hard to say that it is a preferable method.

【0017】また、特開昭57−205790号公報に
開示された駆動方式にはm×n期間の表示によって表示
期間を長くとれるので、液晶のコントラストを向上させ
ることができるとしているが、特開昭57−20579
0号公報に開示された駆動方式は、倍数が非整数ではな
く自然数に限定され、本発明の用途とは異なるものであ
り、この駆動方式をもって、VGAの文字表示信号等を
1.5倍に拡大する方式に適用することは困難である。
Further, the driving method disclosed in Japanese Patent Application Laid-Open No. 57-205790 states that the display period can be extended by m × n period display, so that the contrast of the liquid crystal can be improved. Showa 57-20579
The driving method disclosed in Japanese Patent Publication No. 0 is different from the application of the present invention in that the multiple is not a non-integer but a natural number and is different from the application of the present invention. It is difficult to apply to the expanding method.

【0018】したがって、本発明は、前記問題点を解消
し、簡易な構成により、LCDディスプレイのマルチシ
ンク化を達成するLCDの駆動装置及び方法を提供する
ことを目的とする。
SUMMARY OF THE INVENTION Accordingly, it is an object of the present invention to solve the above-mentioned problems and to provide an LCD driving apparatus and method for achieving multi-sync of an LCD display with a simple configuration.

【0019】[0019]

【課題を解決するための手段】前記目的を達成するため
本発明は、LCDパネルと、該LCDパネルを駆動する
垂直ドライバ及び水平ドライバと、信号処理回路と、を
備え、前記信号処理回路は垂直駆動制御部と水平駆動制
御部とを備え、前記垂直駆動制御部は、1水平走査期間
遅延回路と混合回路とを含み、隣接する2つのライン信
号から成るライン対について、一のラインの信号
のまま第1ライン信号として出力すると共に1水平走
査期間遅延回路をして混合回路にて他のラインの信号
と混合し第2のライン信号として出力し、前記他のライ
の信号は1水平走査期間遅延回路をして第3のライ
ン信号として出力し、前記水平駆動制御部は、ライン上
の隣接する2つの画素信号から成る画素信号対につい
て、一方の画素信号を2画素に延長する回路を有し、ラ
イン上の隣接する画素信号対を連続する3つの画素に書
き込むように制御し、前記LCDパネル上において画素
数を縦及び横方向とも、1.5倍に拡大して書き込むよ
うに構成されたLCDマルチシンク駆動装置を提供す
る。
In order to achieve the above object, the present invention comprises an LCD panel, a vertical driver and a horizontal driver for driving the LCD panel, and a signal processing circuit. and a drive control unit and the horizontal drive controller, the vertical drive controller includes a mixing circuit and one horizontal scanning period delay circuit, the line pair consisting of two adjacent line signal, the signal of one line , it outputs a first line signal, and outputs as a second line signal mixed in the mixing circuit and through the one horizontal scanning period delay circuit and signal <br/> of other lines, the other line the third line is the signal by passing the 1 horizontal scanning period delay circuit
The horizontal drive control unit has a circuit for extending one pixel signal to two pixels for a pixel signal pair composed of two adjacent pixel signals on a line, and Provided is an LCD multi-sync drive device configured to control a signal pair to be written to three consecutive pixels and to write the number of pixels on the LCD panel by 1.5 times in both the vertical and horizontal directions. I do.

【0020】また、本発明のLCDマルチシンク駆動装
置においては、画素信号対のうち2画素分に延長する画
素信号を隣接する2ライン(第Nラインと第N+1ライ
ン)間で交互に入れ換えるように構成したことを特徴と
するものである。
Further, in the LCD multi-sync drive device of the present invention, a pixel signal extending to two pixels of a pixel signal pair is alternately replaced between two adjacent lines (the Nth line and the (N + 1) th line). It is characterized by having comprised.

【0021】さらに、本発明のLCDマルチシンク駆動
装置においては、水平駆動信号部は、画素信号を1画素
分保持する回路と、2つの画素信号を混合する回路とを
有し、ライン上の隣接する2つの画素信号から成る画素
信号対についてそれぞれ、一の画素信号、一と他の画素
信号を混合した出力、及び他の画素信号を出力し、LC
Dパネル上の画素数を縦、横方向とも1.5倍に拡大し
て書き込むように構成してもよい。
Further, in the LCD multi-sync drive device of the present invention, the horizontal drive signal section has a circuit for holding one pixel signal and a circuit for mixing two pixel signals, For each pixel signal pair composed of two pixel signals to be processed, one pixel signal, an output obtained by mixing one and another pixel signal, and another pixel signal are output.
A configuration may be adopted in which the number of pixels on the D panel is written 1.5 times in both the vertical and horizontal directions.

【0022】そして、本発明は、LCDパネルと、該L
CDパネルを駆動する垂直及び水平駆動回路を制御する
手段を備えたLCDの駆動方法であって、垂直方向の制
御手段は、隣接する2つのラインから成るライン対につ
いて、一のライン、1水平走査期間分遅延された前記一
のラインと他のラインを混合した出力、及び1水平走査
期間分遅延された他のラインを順次出力し、水平方向の
制御手段は、ライン上の隣接する2つの画素信号から成
る画素信号対について、一の画素信号を2画素分書き込
み、他の画素信号を次の画素に書き込み、隣接する2ラ
イン間では前記画素信号対のうち2画素分書き込む画素
信号を交互に入れ換え、LCDパネル上の画素数を縦、
横方向とも1.5倍に拡大して書き込むように制御する
LCDマルチシンク駆動方法を提供する。
The present invention relates to an LCD panel and the LCD panel.
What is claimed is: 1. A method for driving an LCD comprising means for controlling a vertical and horizontal drive circuit for driving a CD panel, wherein the control means in the vertical direction comprises one line and one horizontal scan for a pair of two adjacent lines. A mixed output of the one line delayed by the period and another line delayed by one horizontal scanning period, and sequentially outputs the other line. The horizontal control means controls two adjacent pixels on the line. For a pixel signal pair composed of signals, one pixel signal is written for two pixels, another pixel signal is written for the next pixel, and pixel signals to be written for two pixels of the pixel signal pair are alternately written between two adjacent lines. Swap, change the number of pixels on the LCD panel to vertical,
Provided is an LCD multi-sync driving method for controlling writing to be enlarged 1.5 times in the horizontal direction.

【0023】また、本発明のLCDマルチシンク駆動方
法においては、水平方向の制御手段が、ライン上の隣接
する2つの画素信号から成る画素信号対(第m画素信号
と第m+1画素信号)について、第m画素信号、第m画
素信号と第m+1画素信号の加算信号、及び第m+1画
素信号を出力してもよい。
In the LCD multi-sync driving method according to the present invention, the horizontal control means controls a pixel signal pair (m-th pixel signal and m + 1-th pixel signal) composed of two adjacent pixel signals on a line. The m-th pixel signal, the addition signal of the m-th pixel signal and the (m + 1) -th pixel signal, and the (m + 1) -th pixel signal may be output.

【0024】[0024]

【作用】上記構成のもと、本発明は、好ましくはXGA
表示のLCDにおいてVGA表示の信号を入力時、縦方
向(垂直方向)については2ラインを3ラインに拡大
し、横方向(水平方向)には2画素から3画素を書き込
むようにして、16×16画素を24×24画素、すな
わち縦・横ともに1.5倍に拡大して書き込むことによ
り、LCDにおけるマルチシンク機能を実現している。
According to the above construction, the present invention preferably comprises an XGA
When a VGA display signal is input to the display LCD, two lines are enlarged to three lines in the vertical direction (vertical direction), and two to three pixels are written in the horizontal direction (horizontal direction). The multi-sync function in the LCD is realized by writing 16 pixels at 24 × 24 pixels, that is, 1.5 times both vertically and horizontally.

【0025】そして、本発明に係る駆動装置及び方法に
よれば、隣接する2ライン間では2つの画素のうち2画
素分に延長する画素を交互に入れ換える、すなわち隣接
する2ライン間で1画素をずらす空間画素ズラシの効果
により、密度のバランスが向上し、ムラのない素直な画
像が得られる。
According to the driving apparatus and method according to the present invention, pixels extending to two pixels out of two pixels are alternately replaced between two adjacent lines, ie, one pixel is replaced between two adjacent lines. Due to the effect of the shifted spatial pixel shift, the balance of the density is improved, and a straight image without unevenness can be obtained.

【0026】[0026]

【実施例】図面を参照して、本発明の実施例を以下に説
明する。
Embodiments of the present invention will be described below with reference to the drawings.

【0027】[0027]

【第1実施例】図1は、本発明の一実施例のLCDマル
チシンク駆動装置の全体構成を示すブロック図である。
図1において、1はXGA表示画素をもつLCDを、1
の点線で囲んだ部分8はXGAの表示パネルでVGAの
信号データをそのまま表示したときの表示面積をそれぞ
れ示している。また、2は垂直方向駆動回路(「垂直ド
ライバ」ともいう)を、3a,3bは水平方向駆動回路
(「水平ドライバ」ともいう)を、4は本発明の要部を
なす信号処理回路をそれぞれ示している。
FIG. 1 is a block diagram showing the overall configuration of an LCD multi-sync driving device according to an embodiment of the present invention.
In FIG. 1, reference numeral 1 denotes an LCD having XGA display pixels;
A portion 8 surrounded by a dotted line indicates a display area when the VGA signal data is displayed as it is on the XGA display panel. Reference numeral 2 denotes a vertical driving circuit (also referred to as a "vertical driver"), 3a and 3b denote horizontal driving circuits (also referred to as "horizontal drivers"), and 4 denotes a signal processing circuit which is a main part of the present invention. Is shown.

【0028】信号処理回路4は、入力データ信号7より
入力した信号がXGAの信号の場合はそのまま出力し、
VGAの信号の場合には、これを1.5倍に拡大するも
のである。また、5はLCDタイミング回路であり、6
は水平同期信号、垂直同期信号、及びクロック信号を示
し、入力データ信号7に同期した信号が入力される。
When the signal input from the input data signal 7 is an XGA signal, the signal processing circuit 4 outputs the signal as it is,
In the case of a VGA signal, this is magnified 1.5 times. Reference numeral 5 denotes an LCD timing circuit;
Indicates a horizontal synchronizing signal, a vertical synchronizing signal, and a clock signal, and a signal synchronized with the input data signal 7 is input.

【0029】図2は、図1の信号処理回路4における垂
直方向の拡大方式の説明図である。図示左端のブロック
15は拡大前の入力信号を表わし、ブロック15内の
、、…等は走査線を表わしている。また、図示右端
のブロック16は信号処理ブロック11により拡大され
た出力信号を表わし、ブロック16内の1、2、…等は
走査線を表わしている。図中、12と14は走査線を1
ライン期間の遅延させる一水平走査遅延回路を示し、1
3は信号混合回路を示している。一水平走査遅延回路1
4はラインメモリ(「ラインバッファ」ともいう)、あ
るいは信号がアナログの場合1ライン・ディレイ・ライ
ン等から構成される。
FIG. 2 is an explanatory diagram of a vertical enlargement method in the signal processing circuit 4 of FIG. .., Etc. in the block 15 represent the scanning lines before the enlargement. Further, a block 16 at the right end in the figure represents the output signal enlarged by the signal processing block 11, and 1, 2, ..., etc. in the block 16 represent scanning lines. In the figure, reference numerals 12 and 14 designate one scanning line.
1 shows a horizontal scanning delay circuit for delaying a line period;
Reference numeral 3 denotes a signal mixing circuit. One horizontal scanning delay circuit 1
Reference numeral 4 denotes a line memory (also referred to as a "line buffer") or a one-line delay line when the signal is analog.

【0030】図2において、文字信号が縦、横方向の画
素数が16×16画素で構成されたVGA信号が入力さ
れた場合を例にとると、第1ラインの信号はそのままL
CDの第1ライン信号として出力される。
In FIG. 2, when a VGA signal in which the character signal is composed of 16 × 16 pixels in the vertical and horizontal directions is input, the signal on the first line is left as it is.
It is output as the first line signal of CD.

【0031】また、第1ラインは一水平走査遅延回路1
2を通して、第2ラインの信号と信号混合回路13にて
混合され、この信号混合回路13の出力がLCDの第2
ライン信号とされる。
The first line is one horizontal scanning delay circuit 1
2 and the signal of the second line is mixed by the signal mixing circuit 13, and the output of the signal mixing circuit 13
This is a line signal.

【0032】さらに、LCDの第3ラインの信号とし
て、第2ラインの信号を一水平走査遅延回路14を通し
て1水平走査期間遅延させた信号を用いる。
Further, a signal obtained by delaying the signal of the second line by one horizontal scanning delay circuit 14 by one horizontal scanning period is used as the signal of the third line of the LCD.

【0033】隣接する2つのライン(ライン対)から3
つのラインを出力するという上記操作を、VGA入力ラ
インの第16ラインまでライン対毎に繰り返すことによ
り、LCDの第24ラインまでの信号を構成することが
可能とされ、ライン本数は垂直方向に1.5倍(=24
/16)拡大することができる。1.5倍に拡大された
文字信号は縦方向が24画素となる。
3 from adjacent two lines (line pairs)
By repeating the above operation of outputting one line for each line pair up to the 16th VGA input line, signals up to the 24th line of the LCD can be formed, and the number of lines is 1 in the vertical direction. .5 times (= 24
/ 16) Can be enlarged. The character signal enlarged 1.5 times has 24 pixels in the vertical direction.

【0034】なお、信号処理回路4から出力されたライ
ン信号はLCDタイミング回路5の制御のもと水平方向
駆動回路3a,3bに供給され、水平方向駆動回路3
a,3bに基づき、該当するラインについてLCDの画
素の書き込みが行なわれる。ここで、アクティブマトリ
クス方式の液晶パネルを例として画素の書き込みについ
て簡単に説明すると、水平方向駆動回路3a,3bはラ
イン上の画素信号に基づき不図示のデータバス(「ドレ
インバス」ともいう)に信号電圧をそれぞれ供給し、垂
直方向駆動回路2はラインに対応して選択される不図示
のゲートバス(「スキャンバス」ともいう)をアクティ
ブとし、該選択されたゲートバスに接続された不図示の
薄膜トランジスタ(TFT)がオン状態となり、データ
バスとゲートバスの交点の薄膜トランジスタを介してキ
ャパシタ(不図示)に信号電圧がチャージされ、この信
号電圧が液晶に印加される。
The line signal output from the signal processing circuit 4 is supplied to the horizontal driving circuits 3a and 3b under the control of the LCD timing circuit 5, and
Based on a and 3b, writing of the pixels of the LCD is performed for the corresponding line. Here, writing of pixels will be briefly described by taking an active matrix type liquid crystal panel as an example. The horizontal driving circuits 3a and 3b connect a data bus (also referred to as a "drain bus") (not shown) based on pixel signals on the lines. The vertical drive circuit 2 supplies a signal voltage, activates a gate bus (also referred to as a “scan bus”) (not shown) selected corresponding to a line, and connects the gate bus (not shown) connected to the selected gate bus. Is turned on, a signal voltage is charged to a capacitor (not shown) through the thin film transistor at the intersection of the data bus and the gate bus, and this signal voltage is applied to the liquid crystal.

【0035】図2において、の信号が一水平走査遅延
回路12で一水平期間遅延された信号を′のように表
わしている。なお、信号がアナログ信号の場合、信号混
合回路13の出力は、信号レベルを考慮して(′+
)/2とされる。
In FIG. 2, a signal obtained by delaying the signal by one horizontal period by one horizontal scanning delay circuit 12 is represented by '. When the signal is an analog signal, the output of the signal mixing circuit 13 is (`+
) / 2.

【0036】次に図3を参照して、本実施例における水
平方向の拡大操作を説明する。図3は、図1の信号処理
回路4の水平方向の拡大処理を模式的に示した説明図で
ある。図中31は、LCDの第Nラインの水平方向の模
式図であり、同図に示すように、1画素はR(赤)、G
(緑)、B(青)の3色で構成されている。
Next, the horizontal enlarging operation in this embodiment will be described with reference to FIG. FIG. 3 is an explanatory diagram schematically showing the horizontal enlargement process of the signal processing circuit 4 of FIG. In the figure, reference numeral 31 is a schematic diagram of the Nth line of the LCD in the horizontal direction. As shown in FIG.
(Green) and B (blue).

【0037】ここで赤信号のみに着目すると、R1には
上部の水平ドライバ(図1の3a)より信号が伝送さ
れ、R2には下部の水平ドライバ(図1の3b)より信
号が伝送されてLCDに書き込まれる。
Focusing on the red signal alone, a signal is transmitted to R1 from the upper horizontal driver (3a in FIG. 1), and a signal is transmitted to R2 from the lower horizontal driver (3b in FIG. 1). Written to LCD.

【0038】第Nラインでは、図中32のように、R
1,R2,R2,R3,R4,R4,…と書き込み、次
に、第N+1ラインでは、図中33のように、R1,R
1,R2,R3,R3,R4,…と、それぞれ元の水平
方向の2画素を3画素に書き込むようにする。なお、赤
信号以外の緑及び青信号についても同様である。
In the N-th line, as shown in FIG.
, R2, R2, R3, R4, R4,..., And then, in the (N + 1) th line, as shown in FIG.
.., R2, R3, R3, R4,..., The original two pixels in the horizontal direction are written into three pixels. The same applies to green and blue signals other than the red signal.

【0039】すなわち、第Nラインでは、隣接する2つ
の画素信号(これを「画素信号対」という、赤信号につ
いては図中32のR1とR2)のうち、例えば第1番目
の画素信号を所定の1画素に書き込み、続いて第2番目
の画素信号を2画素分書き込み、計3画素分を書き込む
ようにし、この操作をラインを構成する画素信号対につ
いて行なう。そして、次の第N+1ラインでは、第Nラ
インの画素信号対における第1番目の画素信号は2画素
分に延長して書き込み、第2番目の画素信号は次の1画
素に書き込むようにするものである。
That is, in the N-th line, for example, the first pixel signal of two adjacent pixel signals (this is called a “pixel signal pair”, and R 1 and R 2 in FIG. , One pixel is written, and then the second pixel signal is written for two pixels, so that a total of three pixels are written. This operation is performed for the pixel signal pairs forming the line. Then, in the next (N + 1) th line, the first pixel signal in the pixel signal pair of the Nth line is extended and written for two pixels, and the second pixel signal is written to the next one pixel. It is.

【0040】このように、隣接する第Nラインと第N+
1ラインでは画素信号対について2画素分に延長する画
素信号を交互に入れ換えて書き込みを行なうことによ
り、第Nラインと第N+1ライン間で1画素のズラシが
行なわれ、空間画素ズラシの効果として密度のバランス
が向上し、全体が色ムラ等のない素直で且つ鮮明な画像
が得られる。
As described above, the Nth line and the N + th line
In one line, pixel signals extending to two pixels are alternately exchanged for the pixel signal pair and writing is performed, thereby shifting one pixel between the Nth line and the (N + 1) th line. Is improved, and a straight and clear image without color unevenness or the like can be obtained as a whole.

【0041】16×16画素で構成したVGA信号は、
図2に示した垂直方向の拡大と図3に示した水平方向の
拡大により、24×24画素信号としてXGAの画素を
持つLCDに拡大して書き込まれ、鮮明に1.5倍の画
素となり、XGAの画素を持つLCDの面積を有効に利
用できる。
The VGA signal composed of 16 × 16 pixels is
Due to the vertical enlargement shown in FIG. 2 and the horizontal enlargement shown in FIG. 3, a 24 × 24 pixel signal is enlarged and written on the LCD having XGA pixels, and becomes a clear 1.5 times pixel. The area of an LCD having XGA pixels can be effectively used.

【0042】実例を挙げれば、対角26cm(10.4
型)のXGA表示パネルは画素ピッチが0.201mm
であり、本実施例に従いVGA信号1.5倍表示を行な
うことにより、画素ピッチは0.30mmとなり、現在
一般的に利用されている23cm(9.4型)VGA表
示パネルの画素ピッチ0.3mmと同一サイズとなり、
文字サイズは同一の大きさで表示することができる。
As an example, a diagonal of 26 cm (10.4
Type) XGA display panel has a pixel pitch of 0.201 mm
The pixel pitch becomes 0.30 mm by displaying the VGA signal 1.5 times according to the present embodiment, and the pixel pitch of the 23 cm (9.4 type) VGA display panel which is currently generally used is 0.20 mm. 3mm and the same size,
The character size can be displayed in the same size.

【0043】[0043]

【第2実施例】図4は、本発明における水平方向の拡大
方式の別の実施例である。図中31は、LCDの第Nラ
インの水平方向の模式図であり、1画素は赤(R)、緑
(G)、青(B)の3色で構成されている。
Second Embodiment FIG. 4 shows another embodiment of the horizontal enlargement method according to the present invention. In the figure, reference numeral 31 is a schematic diagram of the Nth line of the LCD in the horizontal direction, and one pixel is composed of three colors of red (R), green (G), and blue (B).

【0044】ここで赤信号のみに着目すると、R1に
は、上部の水平ドライバ(図1の3a)より信号が伝送
され、R2には下部の水平ドライバ(図1の3b)より
信号が伝送されてLCDに書き込まれる。
Focusing on the red signal alone, a signal is transmitted to R1 from the upper horizontal driver (3a in FIG. 1), and a signal is transmitted to R2 from the lower horizontal driver (3b in FIG. 1). Is written to the LCD.

【0045】ここで、第Nラインでは、図中41のよう
に、R1,R1+R2,R2,R3,R3+R4,R
4,R5,…のように書き込む。赤信号以外の緑、青信
号についても同様とされる。
Here, in the N-th line, R1, R1 + R2, R2, R3, R3 + R4, R
Write as 4, R5,. The same applies to green and blue signals other than red signals.

【0046】すなわち、隣合う2つの画素信号のうち、
第1の画素信号はそのまま書き込み、第1の画素信号と
第2の画素信号とを加算したものを第2の画素に書き込
み、元の第2の画素は次(3番目)の画素に書き込む。
これをラインを構成する画素信号対のそれぞれについて
行なうことにより、16×16画素で構成したVGA信
号は、図2で説明した垂直方向の拡大と共に、24×2
4画素信号としてXGAの画素を持つLCDに拡大して
書き込まれ、鮮明に縦横1.5倍の画素となり、XGA
の画素を持つLCDの面積を有効に利用できる。
That is, of two adjacent pixel signals,
The first pixel signal is written as it is, the sum of the first pixel signal and the second pixel signal is written to the second pixel, and the original second pixel is written to the next (third) pixel.
This is performed for each of the pixel signal pairs constituting the line, so that the VGA signal composed of 16 × 16 pixels can be expanded in the vertical direction described with reference to FIG.
Enlarged and written as 4-pixel signals on an LCD having XGA pixels, and the pixels become 1.5 times vertically and horizontally sharply.
The area of the LCD having the number of pixels can be effectively used.

【0047】実例を挙げれば、対角26cm(10.4
型)のXGA表示パネルは画素ピッチが0.201mm
であり、本実施例に従い、VGA信号の縦横1.5倍表
示を行なうことで画素ピッチは0.30mmとなり、現
在一般的に利用されている23cm(9.4型)VGA
表示パネルの画素ピッチ0.3mmと同一サイズとな
り、文字サイズは同一の大きさで表示することができ
る。
As an example, a diagonal of 26 cm (10.4
Type) XGA display panel has a pixel pitch of 0.201 mm
According to the present embodiment, the pixel pitch becomes 0.30 mm by displaying the VGA signal 1.5 times vertically and horizontally, which is a 23 cm (9.4 type) VGA which is currently generally used.
The size is the same as the pixel pitch of the display panel of 0.3 mm, and the characters can be displayed in the same size.

【0048】ここで、画素信号がアナログ信号の場合
は、赤信号R1とR2の加算は、信号レベルを考慮して
(R1+R2)/2と構成する。これは、アナログ信号
の場合、駆動回路は通常アナログドライバで構成される
ため、加算した信号レベルを1/2している。なお、画
素信号がデジタル信号の場合は加算だけでもよい。
Here, when the pixel signal is an analog signal, the addition of the red signals R1 and R2 is configured as (R1 + R2) / 2 in consideration of the signal level. This is because, in the case of an analog signal, the driving circuit is usually constituted by an analog driver, so that the added signal level is halved. When the pixel signal is a digital signal, only the addition may be performed.

【0049】マルチメディア化が加速されると、現在主
流のVGA画素のLCDはさらに高精細化が要求される
が、現在稼動しているソフトウェアをも含めて実行可能
な上位互換機が要求される場合、本発明の構成は特に有
効に作用する。
When the multimedia technology is accelerated, the LCD of VGA pixels, which are currently mainstream, is required to have higher definition. However, an upper compatible machine which can execute including the currently operating software is required. In this case, the configuration of the present invention works particularly effectively.

【0050】以上本発明を上記第1、第2の実施例に即
して説明したが、本発明は、これらの実施態様にのみ限
定されるものではないことは勿論であり、本発明の原理
に準ずる各種実施態様を含むものである。例えば、本発
明の構成はXGA画素表示のLCDにおけるVGAの画
素信号拡大の対応機能に限定されるものではなく、LC
Dにおける他のレゾルーション表示に対しても適用可能
である。また、上記実施例では薄膜トランジスタ(TF
T)基板を用いたLCDに基づき本発明を説明したが、
本発明はこれ以外に、例えばSTN(Super Twisted Ne
matic)形LCDにも同様にして適用できる。さらに、
本発明はLCDを駆動するドライバがデジタルドライバ
及びアナログドライバのいずれに対しても適用できる。
Although the present invention has been described with reference to the first and second embodiments, it is needless to say that the present invention is not limited only to these embodiments. Various embodiments according to the present invention are included. For example, the configuration of the present invention is not limited to the function of expanding the pixel signal of the VGA in the LCD of the XGA pixel display.
The present invention is applicable to other resolution displays in D. In the above embodiment, the thin film transistor (TF
T) Although the present invention has been described based on an LCD using a substrate,
The present invention also includes, for example, STN (Super Twisted Ne
matic) type LCD. further,
The present invention is applicable to a digital driver and an analog driver for driving the LCD.

【0051】[0051]

【発明の効果】以上説明したように、XGAのLCDに
て、VGAの信号を映した場合、何等拡大しなければ、
画素ピッチが0.201mmであるが、本発明のLCD
駆動装置によれば、VGA信号を水平、垂直に1.5倍
表示を行なうことにより、画素ピッチは0.30mmと
なり、現在一般的に使用されている23cm(9.4
型)VGA表示パネルの画素ピッチ0.03mmと同一
サイズとなり、文字サイズは同一の大きさで表示できる
ことになり、LCDにおいてもマルチシンク機能を達成
することが可能とされる。
As described above, when a VGA signal is projected on an XGA LCD, if it is not enlarged at all,
The pixel pitch is 0.201 mm.
According to the driving device, the VGA signal is displayed 1.5 times in the horizontal and vertical directions, so that the pixel pitch becomes 0.30 mm, which is 23 cm (9.4) which is generally used at present.
(Type) It becomes the same size as the pixel pitch of 0.03 mm of the VGA display panel, the character size can be displayed in the same size, and the multi-sync function can be achieved also in the LCD.

【0052】また、本発明の駆動装置及び駆動方法によ
れば、隣接する2つのライン、すなわち第Nラインと第
N+1ラインでは画素信号対について2画素分に延長す
る画素信号を交互に入れ換えて書き込みを行なうことに
より、第Nラインと第N+1ラインで1画素のズラシが
行なわれ、密度のバランスが向上し、全体が素直で且つ
鮮明な画像が得られる。
Further, according to the driving apparatus and the driving method of the present invention, two adjacent lines, that is, the Nth line and the (N + 1) th line, are alternately replaced with pixel signals extending to two pixels for a pixel signal pair and written. Is performed, one pixel is shifted between the Nth line and the (N + 1) th line, the density balance is improved, and a clear and clear image is obtained as a whole.

【0053】さらに、本発明の駆動装置及び駆動方法に
おいては、1ラインを形成する2つの画素信号(第m画
素信号と第m+1画素信号)について、第m画素信号、
第m画素信号と第m+1画素信号の混合信号、及び第m
+1画素信号を順次出力するように構成しても、画質は
劣化せず鮮明な画像が得られる。
Further, in the driving device and the driving method according to the present invention, the two pixel signals (the m-th pixel signal and the (m + 1) -th pixel signal) forming one line are replaced by the m-th pixel signal,
A mixed signal of the mth pixel signal and the (m + 1) th pixel signal;
Even if the +1 pixel signal is sequentially output, a clear image can be obtained without deteriorating the image quality.

【0054】そして、本発明のLCDマルチシンク駆動
装置によれば、垂直・水平方向の制御回路は、1水平走
査期間遅延回路と混合回路、あるいは1画素遅延保持回
路等から成る簡易な構成により、XGA表示のLCDに
おいてVGA表示を可能とし、LCDのマルチシンク機
能実現の低コスト化に貢献するものである。
According to the LCD multi-sync driving device of the present invention, the control circuit in the vertical / horizontal direction has a simple configuration including a one-horizontal scanning period delay circuit and a mixing circuit, or a one-pixel delay holding circuit. This enables VGA display on an XGA display LCD, thereby contributing to cost reduction of the multi-sync function of the LCD.

【0055】また、本発明の駆動装置及び駆動方法によ
れば、マルチメディア化の加速に伴い、LCDがさらに
高精細化した場合にも、該高精細LCDにおけるマルチ
シンク機能を容易に実現可能とするという効果を奏する
ものである。
Further, according to the driving device and the driving method of the present invention, even if the LCD is further refined with the acceleration of multimedia, it is possible to easily realize the multi-sync function in the high-definition LCD. This has the effect of doing so.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の一実施例に係るLCDマルチシンク駆
動装置の全体構成を示すブロック図である。
FIG. 1 is a block diagram showing an overall configuration of an LCD multi-sync drive device according to one embodiment of the present invention.

【図2】本発明の一実施例の信号処理回路4の垂直方向
の拡大方式の説明図である。
FIG. 2 is an explanatory diagram of a vertical enlargement method of a signal processing circuit 4 according to an embodiment of the present invention.

【図3】本発明の一実施例の信号処理回路4の水平方向
の拡大方式の説明図である。
FIG. 3 is an explanatory diagram of a horizontal enlargement method of the signal processing circuit 4 according to one embodiment of the present invention.

【図4】本発明における水平方向の拡大方式の他の実施
例の説明図である。
FIG. 4 is an explanatory diagram of another embodiment of the horizontal enlargement method according to the present invention.

【符号の説明】[Explanation of symbols]

1 LCD 2 LCDの垂直方向駆動装置 3a,3b LCDの水平方向駆動装置 4 信号処理回路 5 LCDタイミング回路 6 水平、垂直及びクロック入力信号 7 R,G,Bの映像入力信号 8 入力信号を拡大しない場合の表示サイズ 11 信号処理小ブロック 12 一水平走査期間遅延回路 13 信号混合回路 14 一水平走査期間遅延回路 15 拡大前の信号(、…走査線) 16 拡大された信号(1、2…は走査線を示す) 31 LCDの第Nラインの配列 32 LCDの第Nラインの配列に1.5倍信号を拡大
して書き込んだ一例 33 LCDの第N+1ラインの配列に1.5倍信号を
拡大して書き込んだ一例 R1,G1,B1,R2,G2,B2 LCDの画素構
成 41 LCDの第Nラインの配列に1.5倍信号を拡大
して書き込んだ一例 42 1.5倍にして書き込む信号のタイミング
Reference Signs List 1 LCD 2 LCD vertical driving device 3a, 3b LCD horizontal driving device 4 Signal processing circuit 5 LCD timing circuit 6 Horizontal, vertical and clock input signal 7 Video input signal of R, G, B 8 Input signal is not expanded Display size in case 11 Small signal processing block 12 One horizontal scanning period delay circuit 13 Signal mixing circuit 14 One horizontal scanning period delay circuit 15 Signal before enlargement (,... Scan lines) 16 Enlarged signal (1, 2,. 31 An example of an arrangement of the N-th line of the LCD 32 An example in which a 1.5-fold signal is written in the array of the N-th line of the LCD 33 An enlargement of a 1.5-fold signal in the arrangement of the N + 1-th line of the LCD Example of R1, G1, B1, R2, G2, B2 LCD pixel configuration 41 A 1.5-times enlarged signal written on the Nth line array of the LCD Example 42 Timing of signal to be written by 1.5 times

Claims (5)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】LCDパネルと、該LCDパネルを駆動す
る垂直ドライバ及び水平ドライバと、信号処理回路と、
を備え前記信号処理回路は垂直駆動制御部と水平駆動制
御部とを備え、 前記垂直駆動制御部は、1水平走査期間遅延回路と混合
回路とを含み、隣接する2つのライン信号から成るライ
ン対について、一のラインの信号そのまま第1ライ
ン信号として出力すると共に1水平走査期間遅延回路
して混合回路にて他のラインの信号と混合し第2の
ライン信号として出力し、前記他のラインの信号は1水
平走査期間遅延回路をして第3のライン信号として
力し、 前記水平駆動制御部は、ライン上の隣接する2つの画素
信号から成る画素信号対について、一方の画素信号を2
画素に延長する回路を有し、ライン上の隣接する画素信
号対を連続する3つの画素に書き込むように制御し、 前記LCDパネル上において画素数を縦及び横方向と
も、1.5倍に拡大して書き込むように構成されたこと
を特徴とするLCDマルチシンク駆動装置。
An LCD panel, a vertical driver and a horizontal driver for driving the LCD panel, a signal processing circuit,
The signal processing circuit includes a vertical drive control unit and a horizontal drive control unit, the vertical drive control unit includes a horizontal scanning period delay circuit and a mixing circuit, and includes a line pair including two adjacent line signals. for the signal of one line, as first line
And outputs as a tone signal, one horizontal scanning period delay circuit <br/> the passing to a mixed circuit of another line signal mixed with the second of
And outputs as a line signal, said signal of another line output to <br/> force as a third line signals through the one horizontal scanning period delay circuit, the horizontal drive controller are adjacent on the line 2 For a pixel signal pair consisting of two pixel signals, one pixel signal is
It has a circuit to extend to pixels, controls to write adjacent pixel signal pairs on a line to three consecutive pixels, and expands the number of pixels on the LCD panel by 1.5 times in both vertical and horizontal directions that it is configured to be written
LCD multisync driving apparatus according to claim.
【請求項2】前記画素信号対のうち2画素分に延長する
画素信号を隣接する2ライン(第Nラインと第N+1ラ
イン)間で交互に入れ換えるように構成したことを特徴
とする請求項1記載のLCDマルチシンク駆動装置。
2. A method according to claim 1, characterized by being configured so as to switch the pixel signal to extend the two pixels of the pixel signal to alternate between two adjacent lines (N-th line and the N + 1 line) LCD multi-sync drive as described .
【請求項3】LCDパネルと、該LCDパネルを駆動す
る垂直ドライバ及び水平ドライバと、信号処理回路と、
を備え、 前記信号処理回路は垂直駆動制御部と水平駆動制御部と
を備え、 前記垂直駆動制御部は、1水平走査期間遅延回路と混合
回路とを含み、隣接する2つのライン信号から成るライ
ン対について、一のラインの信号そのまま第1ライ
ン信号として出力すると共に1水平走査期間遅延回路
して混合回路にて他のラインの信号と混合し第2の
ライン信号として出力し、前記他のラインの信号は1水
平走査期間遅延回路をして第3のライン信号として
力し、 前記水平駆動信号部は、画素信号を1画素分保持する回
路と、2つの画素信号を混合する混合回路と、を有し、
ライン上の隣接する2つの画素信号から成る画素信号対
について、一の画素信号、一の画素信号と他の画素信号
混合回路で混合した出力信号、及び他の画素信号
らなる3つの画素信号を出力することで、ライン上隣接
する2つの画素信号から成る画素信号対を連続する3つ
の画素に書き込むように制御し、 LCDパネル上の画素数を縦、横方向とも1.5倍に拡
大して書き込むように構成されたことを特徴とするLC
Dマルチシンク駆動装置。
3. An LCD panel, a vertical driver and a horizontal driver for driving the LCD panel, a signal processing circuit,
The signal processing circuit includes a vertical drive control unit and a horizontal drive control unit, the vertical drive control unit includes a horizontal scanning period delay circuit and a mixing circuit, and includes a line including two adjacent line signals. for pairs, the signal of one line, as first line
And outputs as a tone signal, one horizontal scanning period delay circuit <br/> the passing to a mixed circuit of another line signal mixed with the second of
And outputs as a line signal, said signal of another line output to <br/> force as a third line signals through the one horizontal scanning period delay circuit, the horizontal driving signal unit, one pixel of the pixel signal A holding circuit and a mixing circuit for mixing the two pixel signals,
One pixel signal, one pixel signal and another pixel signal of a pixel signal pair composed of two adjacent pixel signals on a line
Mixed output signal mixing circuit bets, and some other pixel signal
By outputting the Ranaru three pixel signals adjacent on line
Three consecutive pixel signal pairs consisting of two pixel signals
LC that of controls to write to the pixels, the number of pixels on the LCD panel vertically, characterized in that it is configured to write to expand in the transverse direction to 1.5 times
D multi-sync drive.
【請求項4】LCDパネルと、該LCDパネルを駆動す
る垂直及び水平駆動回路を制御する手段を備えたLCD
の駆動方法であって、 垂直方向の制御手段は、隣接する2つのラインから成る
ライン対について、一のライン、1水平走査期間分遅延
された前記一のラインと他のラインを混合した出力、及
び1水平走査期間分遅延された他のラインを順次出力
し、 水平方向の制御手段は、ライン上の隣接する2つの画素
信号から成る画素信号対について、一の画素信号を2画
素分書き込み、他の画素信号を次の画素に書き込み、 隣接する2ライン間では前記画素信号対のうち2画素分
書き込む画素信号を交互に入れ換え、 LCDパネル上の画素数を縦、横方向とも1.5倍に拡
大して書き込むように制御するLCDマルチシンク駆動
方法。
4. An LCD comprising an LCD panel and means for controlling vertical and horizontal drive circuits for driving the LCD panel.
The vertical control means outputs, for a line pair consisting of two adjacent lines, an output obtained by mixing one line and another line delayed by one line and one horizontal scanning period; And the other lines delayed by one horizontal scanning period are sequentially output. The horizontal control means writes one pixel signal for two pixels for a pixel signal pair composed of two adjacent pixel signals on the line, Write another pixel signal to the next pixel, alternately replace the pixel signals to be written for two pixels of the pixel signal pair between two adjacent lines, and increase the number of pixels on the LCD panel by 1.5 times in both the vertical and horizontal directions LCD multi-sync drive method that controls writing to be enlarged.
【請求項5】前記水平方向の制御手段が、ライン上の隣
接する2つの画素信号から成る画素信号対(第m画素信
号と第m+1画素信号)について、第m画素信号、第m
画素信号と第m+1画素信号の加算信号、及び第m+1
画素信号を出力することを特徴とする請求項4記載の
CDマルチシンク駆動方法。
5. The apparatus according to claim 1, wherein said horizontal control means controls the m-th pixel signal and the m-th pixel signal for a pixel signal pair (m-th pixel signal and m + 1-th pixel signal) composed of two adjacent pixel signals on a line.
The sum signal of the pixel signal and the (m + 1) th pixel signal, and
5. The L according to claim 4 , wherein a pixel signal is output.
CD multi-sync drive method.
JP6056836A 1994-03-03 1994-03-03 LCD multi-sync drive device and drive method Expired - Fee Related JP3058002B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6056836A JP3058002B2 (en) 1994-03-03 1994-03-03 LCD multi-sync drive device and drive method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6056836A JP3058002B2 (en) 1994-03-03 1994-03-03 LCD multi-sync drive device and drive method

Publications (2)

Publication Number Publication Date
JPH07245732A JPH07245732A (en) 1995-09-19
JP3058002B2 true JP3058002B2 (en) 2000-07-04

Family

ID=13038487

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6056836A Expired - Fee Related JP3058002B2 (en) 1994-03-03 1994-03-03 LCD multi-sync drive device and drive method

Country Status (1)

Country Link
JP (1) JP3058002B2 (en)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0546124A (en) * 1991-08-21 1993-02-26 Yokogawa Electric Corp Liquid crystal display device

Also Published As

Publication number Publication date
JPH07245732A (en) 1995-09-19

Similar Documents

Publication Publication Date Title
JP2937130B2 (en) Active matrix type liquid crystal display
JPH09325741A (en) Picture display system
TW200521941A (en) Display device and driving method thereof
JPH09130708A (en) Liquid crystal image display device
EP1376519A1 (en) Image display device and driver circuit with resolution adjustment
JP2000258748A (en) Liquid crystal display device
JP2004334171A (en) Liquid crystal display panel, liquid crystal display, and driving method
JP3749433B2 (en) Liquid crystal display device and liquid crystal driving method
JPH08320674A (en) Liquid crystal driving device
JPH07140933A (en) Method for driving liquid crystal display device
JPH11282437A (en) Interface device of liquid-crystal display panel
JP3058002B2 (en) LCD multi-sync drive device and drive method
JPH0854601A (en) Active matrix type liquid crystal display device
KR100255987B1 (en) Driving circuit capable of making a liquid crystal display panel display an expanded picture without special signal processor
EP1111576A2 (en) Liquid crystal display and driving method for liquid crystal display
JP2924842B2 (en) Liquid crystal display
JP3623304B2 (en) Liquid crystal display
JPH11296133A (en) Driving circuit for picture display device
JPH08122743A (en) Video display device
JP3360649B2 (en) Liquid crystal display
JP3826930B2 (en) Liquid crystal display
JP3408507B2 (en) Liquid crystal display device and driving method thereof
JPH11133934A (en) Liquid crystal drive and liquid crystal drive method
JP2001042838A (en) Liquid crystal display device and its driving method
JP3764285B2 (en) Driving method and driving circuit for liquid crystal display device

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20000321

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080421

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080421

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090421

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100421

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110421

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120421

Year of fee payment: 12

LAPS Cancellation because of no payment of annual fees