JP2993274B2 - Video signal converter - Google Patents

Video signal converter

Info

Publication number
JP2993274B2
JP2993274B2 JP4120232A JP12023292A JP2993274B2 JP 2993274 B2 JP2993274 B2 JP 2993274B2 JP 4120232 A JP4120232 A JP 4120232A JP 12023292 A JP12023292 A JP 12023292A JP 2993274 B2 JP2993274 B2 JP 2993274B2
Authority
JP
Japan
Prior art keywords
output
signal
field
sub
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP4120232A
Other languages
Japanese (ja)
Other versions
JPH05316483A (en
Inventor
雅樹 床井
厚 石津
喜夫 関
陽一郎 三木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP4120232A priority Critical patent/JP2993274B2/en
Priority to KR1019930008110A priority patent/KR970002697B1/en
Priority to EP19930107763 priority patent/EP0569976A3/en
Priority to US08/061,704 priority patent/US5365274A/en
Publication of JPH05316483A publication Critical patent/JPH05316483A/en
Application granted granted Critical
Publication of JP2993274B2 publication Critical patent/JP2993274B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Television Systems (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明はオフセットサブサンプリ
ングにより帯域圧縮された高品位テレビ信号を現行の標
準テレビ信号に変換するための映像信号変換装置に関す
るものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a video signal conversion apparatus for converting a high-definition television signal band-compressed by offset subsampling into a current standard television signal.

【0002】[0002]

【従来の技術】高品位テレビ信号はその帯域が20MH
z以上あり、衛星などを利用して伝送する場合には何ら
かの方法で帯域圧縮を行う必要がある。高品位テレビ信
号の帯域を大幅に圧縮する有効な技術としては、多重サ
ブナイキストサンプリングによって信号帯域を圧縮する
MUSE(Multiple Sub-Nyquist sampling Encoding)
方式が用いられている(文献:二宮、他「高品位テレビ
の衛星1チャンネル伝送方式(MUSE)」テレビジョ
ン学会技術報告TEBS95−2 37ページ〜42ペ
ージ)。
2. Description of the Related Art High-definition television signals have a bandwidth of 20 MHz.
z or more, and when transmitting using a satellite or the like, it is necessary to perform band compression by some method. An effective technique for significantly compressing the bandwidth of high-definition television signals is MUSE (Multiple Sub-Nyquist sampling Encoding), which compresses the signal bandwidth by multiple sub-Nyquist sampling.
(Ref: Ninomiya, et al., "One-Channel Satellite Transmission System for High-Definition Television (MUSE)," Television Society Technical Report TEBS95-2, pp. 37-42.)

【0003】このMUSE方式は、フィールド間および
フレーム間でオフセットサブサンプリングを行い、4フ
ィールドでサンプリング位相が一巡する処理を行うこと
により画像を伝送する方式である。
The MUSE system is a system for transmitting an image by performing offset sub-sampling between fields and between frames and performing a process in which the sampling phase makes one cycle in four fields.

【0004】MUSE方式は、現行標準テレビ信号であ
るNTSC方式とは互換性はなく、MUSE方式で伝送
されてきた信号を元の画像に復元するためには、高価な
専用の信号処理回路(MUSEデコーダ)が必要とな
る。そのため、高品位テレビ信号を現行のテレビ受信機
で手軽に受信するために、MUSE信号をMUSEデコ
ーダの動画処理に相当する処理のみで復調し、現行のN
TSC信号に変換する映像信号変換装置が開発されてい
る(文献:「MUSE/NTSCコンバータ」電子技術
1989−4)。
[0004] The MUSE system is not compatible with the NTSC system which is the current standard television signal, and an expensive dedicated signal processing circuit (MUSE) is required to restore a signal transmitted by the MUSE system to an original image. Decoder). Therefore, in order to easily receive a high-definition television signal with the current television receiver, the MUSE signal is demodulated only by processing corresponding to the moving image processing of the MUSE decoder, and the current N
A video signal converter for converting to a TSC signal has been developed (document: "MUSE / NTSC Converter", Electronic Technology 1989-4).

【0005】これらの装置では、構成を簡略化するため
に静止画として伝送されてきた信号に対しても、同一フ
ィールド内の信号のみで内挿処理を行っているために、
静止画部分でフィールド間やフレーム間のオフセットサ
ブサンプリングに起因する折り返し歪と呼ばれる画質劣
化が生じていた。
[0005] In these devices, to simplify the configuration, even for signals transmitted as still images, interpolation processing is performed only with signals in the same field.
In a still image portion, image quality degradation called aliasing caused by offset subsampling between fields or between frames has occurred.

【0006】これに対し、MUSE−NTSCコンバー
タにおいてもフレーム間やフィールド間の処理を行うこ
とにより、折り返し歪を除去し、高画質化を図る方式が
提唱されている(文献:「MUSE−NTSCコンバー
タの開発」1991年テレビジョン学会年次大会 ITEC'
91 14-9)。
On the other hand, in the MUSE-NTSC converter, a method for removing aliasing distortion and improving image quality by performing processing between frames and between fields has been proposed (document: "MUSE-NTSC Converter"). Development "1991 Annual Conference of the Institute of Television Engineers of Japan
91 14-9).

【0007】図9は従来の映像信号変換装置のブロック
図を示すものである。図9おいて、101はMUSE信
号を入力する入力端子、102は帯域圧縮されたMUS
E信号に対して、フレーム間オフセットサブサンプリン
グによって間引かれた非標本点に1フレーム期間遅延し
た信号の標本点を挿入して内挿処理を行うフレーム間内
挿回路、103,104はフィールドメモリ、105は
ラインメモリ、106は非標本点を同一フィールド内の
標本点から内挿するフィールド内内挿回路、107は動
き検出回路、108、109は加算器、110は混合
器、111は高品位テレビ信号の走査線数を現行標準テ
レビ信号に変換する走査線変換回路、112は現行標準
テレビ信号を出力する出力端子である。
FIG. 9 is a block diagram of a conventional video signal conversion device. In FIG. 9, 101 is an input terminal for inputting a MUSE signal, and 102 is a band-compressed MUS.
An inter-frame interpolation circuit for performing an interpolation process by inserting sample points of a signal delayed by one frame period into non-sample points thinned out by inter-frame offset subsampling with respect to the E signal, and 103 and 104 are field memories. , 105 are line memories, 106 is a field interpolation circuit for interpolating non-sample points from sample points in the same field, 107 is a motion detection circuit, 108 and 109 are adders, 110 is a mixer, and 111 is high quality. A scanning line conversion circuit 112 for converting the number of scanning lines of a television signal into a current standard television signal, and 112 is an output terminal for outputting the current standard television signal.

【0008】以上のように構成された従来の映像信号変
換装置において、その動作を説明すると、まず、入力端
子101に入力されたMUSE信号は、フレーム間内挿
回路102によって、現信号の非標本点に1フレーム期
間遅延した信号の標本点が挿入される。フレーム間内挿
の様子を図10で説明する。
The operation of the conventional video signal converter having the above-described configuration will be described. First, the MUSE signal input to the input terminal 101 is supplied to the non-sampled non-sampled current signal by the frame interpolation circuit 102. A sample point of the signal delayed by one frame period is inserted at the point. The state of frame interpolation will be described with reference to FIG.

【0009】入力されるMUSE信号、すなわちフレー
ム間内挿処理回路102の端子Bに供給される信号は図
10のBに示すように、フレーム間オフセットサブサン
プリングにより一つおきに画素が間引かれているのでX
で示す位置が非標本点となる。一方、端子Aに供給され
る信号はフィールドメモリ103、104およびライン
メモリ105によって遅延された1フレーム期間前にフ
レーム間内挿された信号であるので、図10のAに示す
画素のならびとなっている。フレーム間内挿処理回路1
02は、端子Bに供給される信号が非標本点である場合
は端子Aに供給される信号を選び、端子Cより出力す
る。よって端子Cからは図10のCに示すように現信号
と1フレーム期間遅延した信号とで内挿処理した信号が
得られる。
The input MUSE signal, that is, the signal supplied to the terminal B of the inter-frame interpolation processing circuit 102 is, as shown in FIG. 10B, every other pixel is thinned out by inter-frame offset subsampling. X
The position indicated by is a non-sample point. On the other hand, since the signal supplied to the terminal A is a signal interpolated one frame before the frame period delayed by the field memories 103 and 104 and the line memory 105, the pixel shown in FIG. ing. Frame interpolation processing circuit 1
In the case of 02, when the signal supplied to the terminal B is a non-sample point, the signal supplied to the terminal A is selected and output from the terminal C. Therefore, a signal obtained by performing an interpolation process on the current signal and the signal delayed by one frame period is obtained from the terminal C as shown in FIG.

【0010】フレーム間内挿された信号は、加算器10
8、109においてフィールド間での平均化処理が行わ
れ、フィールド間オフセットサブサンプリングに起因す
るフィールド間のフリッカ成分が除去される。フィール
ド間の平均化処理の様子を図11に示す。図9における
端子Cの出力信号の走査線位置が図11における走査線
位置C(nライン)であるとすると、図9における点D
と点Eの走査線位置は図11におけるD(n−562ラ
イン),E(n−563ライン)となる。よって加算器
108、109では走査線位置C,D,Eの信号で平均
化処理が施される。
The interpolated signal is added to an adder 10
In steps 8 and 109, an averaging process is performed between the fields, and a flicker component between the fields due to the offset subsampling between the fields is removed. FIG. 11 shows the state of the averaging process between the fields. Assuming that the scanning line position of the output signal of the terminal C in FIG. 9 is the scanning line position C (n line) in FIG. 11, a point D in FIG.
And the scanning line positions at point E are D (n-562 line) and E (n-563 line) in FIG. Therefore, in the adders 108 and 109, averaging processing is performed on the signals of the scanning line positions C, D, and E.

【0011】入力端子101に入力されたMUSE信号
はまた、フィールド内内挿回路106で同一フィールド
内の画素により非標本点が内挿処理される。混合器11
0ではフレーム間内挿とフィールド平均された静止画処
理系の信号と、フィールド内内挿された動画処理系の信
号が、動き検出回路107によって検出された動き量に
応じて適応的に混合される。走査線変換回路111では
混合器110より出力される走査線数1125本の高品
位テレビ信号が走査線数525本の現行標準テレビ信号
に変換されて出力端子112より出力される。
In the MUSE signal input to the input terminal 101, a non-sample point is interpolated by a pixel in the same field by a field interpolation circuit 106. Mixer 11
In the case of 0, the signal of the still image processing system subjected to frame interpolation and field averaging and the signal of the moving image processing system interpolated in the field are adaptively mixed according to the amount of motion detected by the motion detection circuit 107. You. In the scanning line conversion circuit 111, a high-definition television signal having 1125 scanning lines output from the mixer 110 is converted into a current standard television signal having 525 scanning lines and output from the output terminal 112.

【0012】[0012]

【発明が解決しようとする課題】しかしながら図9に示
した構成では、高品位テレビ信号レートのまま静止画処
理を行っているために、本来のMUSEデコーダ並の多
量のフィールドメモリ容量が必要であるという課題を有
していた。
However, in the configuration shown in FIG. 9, since still image processing is performed at a high-definition television signal rate, a large amount of field memory capacity equivalent to that of the original MUSE decoder is required. There was a problem that.

【0013】本発明はかかる点に鑑み、メモリ容量を削
減し、かつ簡易な回路構成で静止画処理を行い、フレー
ムの折り返し歪を除去することを目的とし、また、フィ
ールド間の折り返し歪を除去することを目的とする。さ
らに、垂直解像度の劣化を防止することを目的とする
SUMMARY OF THE INVENTION In view of the foregoing, it is an object of the present invention to reduce the memory capacity, perform still image processing with a simple circuit configuration, and remove aliasing distortion between frames, and eliminate aliasing distortion between fields. The purpose is to do. Furthermore, the purpose is to prevent the deterioration of the vertical resolution

【0014】[0014]

【課題を解決するための手段】上記目的を達するため、
第1の発明は、オフセットサブサンプリングにより帯域
圧縮された高品位テレビ信号を入力し、サブサンプリン
グされた信号に対してフィールド内の標本点から非標本
点を内挿する内挿手段と、内挿処理された信号の走査線
数を現行標準テレビ信号に変換する走査線変換手段と、
走査線変換手段の出力を間引くサブサンプリング手段
と、サブサンプリングされた信号を1フレーム期間遅延
するメモリと、前記メモリの出力と前記サブサンプリン
グ手段の出力を切り換える切り換え器を備えた映像信号
変換装置である。
In order to achieve the above object,
A first invention is an interpolation means for inputting a high-definition television signal band-compressed by offset subsampling and interpolating a non-sampled point from a sampled point in a field to the subsampled signal; Scanning line conversion means for converting the number of scanning lines of the processed signal into a current standard television signal;
A video signal conversion device comprising: a sub-sampling unit for thinning out the output of the scanning line conversion unit; a memory for delaying the sub-sampled signal for one frame period; and a switch for switching between the output of the memory and the output of the sub-sampling unit. is there.

【0015】また、第2の発明は、オフセットサブサン
プリングにより帯域圧縮された高品位テレビ信号を入力
し、サブサンプリングされた信号に対してフィールド内
の標本点から非標本点を内挿する内挿手段と、内挿処理
された信号の走査線数を現行標準テレビ信号に変換する
走査線変換手段と、走査線変換手段の出力を間引くサブ
サンプリング手段と、サブサンプリングされた信号を記
憶する縦続接続された第1、第2および第3のフィール
ドメモリと、第2のフィールドメモリの出力と前記サブ
サンプリング手段の出力を切り換える第1の切り換え器
と、前記第1のフィールドメモリの出力と前記第3のフ
ィールドメモリの出力を切り換える第2の切り換え器
と、第2の切り換え器の出力と前記第1の切り換え器の
出力の平均化処理を行うフィールド間演算手段を備えた
映像信号変換装置である。
In a second aspect of the present invention, a high-definition television signal band-compressed by offset subsampling is input, and interpolation is performed on the subsampled signal by interpolating non-sample points from sample points in a field. Means, scanning line conversion means for converting the number of scanning lines of the interpolated signal into a current standard television signal, subsampling means for thinning out the output of the scanning line conversion means, and cascade connection for storing the subsampled signals. The first, second and third field memories, a first switch for switching the output of the second field memory and the output of the sub-sampling means, the output of the first field memory and the third A second switch for switching the output of the field memory of the first embodiment, and averaging the output of the second switch and the output of the first switch. Cormorant is a video signal conversion apparatus provided with inter-field arithmetic unit.

【0016】第3の発明は、オフセットサブサンプリン
グにより帯域圧縮された高品位テレビ信号を入力し、サ
ブサンプリングされた信号に対してフィールド内の標本
点から非標本点を内挿する内挿手段と、内挿処理された
信号の走査線数を現行標準テレビ信号に変換する走査線
変換手段と、走査線変換手段の出力を間引くサブサンプ
リング手段と、サブサンプリングされた信号を記憶する
縦続接続された第1、第2および第3のフィールドメモ
リと、第2のフィールドメモリの出力と前記サブサンプ
リング手段の出力を切り換える第1の切り換え器と、前
記第1のフィールドメモリの出力と前記第3のフィール
ドメモリの出力を切り換える第2の切り換え器と、第2
の切り換え器の出力と前記第1の切り換え器の出力の平
均化処理を行うフィールド間演算手段と、フィールド間
演算手段の出力の低域成分を前記第1の切り換え器の出
力に置き換える低域置換手段を備えた映像信号変換装置
である。
According to a third aspect of the present invention, there is provided an interpolation means for inputting a high-definition television signal band-compressed by offset subsampling and interpolating a non-sampled point from a sampled point in a field with respect to the subsampled signal. A scanning line conversion means for converting the number of scanning lines of the interpolated signal into a current standard television signal, a sub-sampling means for thinning out the output of the scanning line conversion means, and a cascade connection for storing the sub-sampled signals. First, second and third field memories, a first switch for switching between the output of the second field memory and the output of the sub-sampling means, the output of the first field memory and the third field A second switch for switching the output of the memory;
Inter-field arithmetic means for averaging the output of the first switch and the output of the first switch, and low-frequency replacement for replacing the low-frequency component of the output of the inter-field arithmetic means with the output of the first switch It is a video signal conversion device provided with means.

【0017】[0017]

【作用】第1の発明は前記した構成により、オフセット
サブサンプリングにより帯域圧縮された高品位テレビ信
号をまずフィールド内で内挿し、走査線数を現行標準テ
レビ信号に変換したのちに再び本来の標本点のみをサブ
サンプリングしてからフィールドメモリに供給して、現
行標準テレビ信号レートでフレーム間内挿処理を行うこ
とにより、少ないメモリ容量でフレームの折り返し歪を
除去することができる。
According to the first aspect of the present invention, a high-definition television signal band-compressed by offset sub-sampling is first interpolated in the field, the number of scanning lines is converted into the current standard television signal, and then the original sample is reproduced. By subsampling only the points and supplying them to the field memory and performing frame interpolation at the current standard television signal rate, it is possible to remove aliasing distortion of frames with a small memory capacity.

【0018】第2の発明は前記した構成により、フィー
ルド間の平均化処理を行うことでフィールドの折り返し
歪を除去することができる。
According to the second aspect of the present invention, by performing the averaging process between the fields, the aliasing distortion of the fields can be removed.

【0019】第3の発明は前記した構成により、フィー
ルド間の演算を高域成分に限定して行うことで水平低域
−垂直高域の周波数特性を改善し、垂直解像度の劣化を
防止することができる。
According to the third aspect of the present invention, the above-described structure improves the frequency characteristics of the horizontal low band-vertical high band by limiting the operation between fields to the high band components, and prevents the deterioration of the vertical resolution. Can be.

【0020】[0020]

【実施例】以下、本発明の第1の実施例の映像信号変換
装置について、図面を参照しながら説明する。図1は本
発明の第1の実施例における映像信号変換装置のブロッ
ク図を示すものである。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS A video signal converter according to a first embodiment of the present invention will be described below with reference to the drawings. FIG. 1 is a block diagram of a video signal conversion device according to a first embodiment of the present invention.

【0021】図1において、11はMUSE信号を入力
する入力端子、12は帯域圧縮されたMUSE信号に対
してフィールド内の標本点から非標本点を内挿するフィ
ールド内内挿回路、13は高品位テレビ信号の走査線数
を現行標準テレビ信号に変換する走査線変換回路、14
は走査線変換された信号に対して本来の標本点のみを再
びサブサンプリングする標本点サブサンプリング回路、
15,16はフィールドメモリ、17は標本点サブサン
プリング回路14により間引かれた画素に1フレーム期
間遅延した信号の画素を挿入して復元するフレーム間内
挿回路、18は動き検出回路、19は混合器、20は高
品位テレビ信号から変換された現行標準テレビ信号を取
り出すための出力端子である。
In FIG. 1, reference numeral 11 denotes an input terminal for inputting a MUSE signal, 12 denotes a field interpolation circuit for interpolating a band-compressed MUSE signal from a sampling point in a field to a non-sampling point, and 13 denotes a high level. A scanning line conversion circuit for converting the number of scanning lines of a high-definition television signal into a current standard television signal;
Is a sampling point sub-sampling circuit for sub-sampling only the original sampling points again for the scan line converted signal,
Reference numerals 15 and 16 denote field memories, 17 denotes a frame interpolation circuit for inserting and restoring pixels of a signal delayed by one frame period into pixels decimated by the sampling point subsampling circuit 14, 18 denotes a motion detection circuit, and 19 denotes a motion detection circuit. The mixer 20 is an output terminal for extracting the current standard television signal converted from the high definition television signal.

【0022】以上のように構成されたこの実施例の映像
信号変換装置の動作を、図2の画素構成図を参照しなが
ら説明する。
The operation of the video signal converter according to this embodiment configured as described above will be described with reference to the pixel configuration diagram of FIG.

【0023】入力端子11に入力されたMUSE信号
(図2のS1)はフィールド内内挿回路12においてフ
ィールド内の標本点から非標本点の内挿が行われる(図
2のS2)。このとき、フィールド内内挿回路12は垂
直方向の帯域が制限された特性をもち、次段の走査線変
換回路13の前置フィルタを兼ねる。内挿処理された信
号は走査線変換回路13に入力され、走査線数1125
本の高品位テレビ信号は走査線数525本の現行標準テ
レビ信号へと走査線が間引かれ(図2のS3)、変換さ
れる。走査線変換された信号に対して、フィールド内内
挿回路12で内挿された非標本点が標本点サブサンプリ
ング回路14において再び間引かれる(図2のS4)。
すなわち、本来の標本点のみがサブサンプリングされ、
縦続接続されたフィールドメモリ15,16に入力され
る。
The MUSE signal (S1 in FIG. 2) input to the input terminal 11 is subjected to interpolation of non-sample points from sample points in the field by the field interpolation circuit 12 (S2 in FIG. 2). At this time, the field interpolation circuit 12 has the characteristic that the band in the vertical direction is limited, and also serves as a pre-filter of the scanning line conversion circuit 13 in the next stage. The signal subjected to the interpolation processing is input to the scanning line conversion circuit 13, and the number of scanning lines 1125
The high-definition television signals are converted into a current standard television signal having 525 scanning lines by thinning out the scanning lines (S3 in FIG. 2). The non-sampled points interpolated by the field interpolation circuit 12 with respect to the signals subjected to the scan line conversion are thinned again by the sample point subsampling circuit 14 (S4 in FIG. 2).
That is, only the original sample points are subsampled,
The data is inputted to the cascade-connected field memories 15 and 16.

【0024】標本点サブサンプリング回路14の出力S
4は入力されるMUSE信号S1に比べて、画素数にし
て約1/2であるのでフィールドメモリ15,16の容
量も1/2に削減できる。
The output S of the sampling point subsampling circuit 14
4 is about half the number of pixels as compared with the input MUSE signal S1, so that the capacity of the field memories 15 and 16 can be reduced to half.

【0025】標本点サブサンプリング回路14の出力S
4はフレーム間内挿回路17において、間引かれた画素
位置に1フレーム期間前の信号の画素(図2のS5)が
挿入されてフレーム間オフセットサブサンプリングによ
る折り返し成分が復元される(図2のS6)。
The output S of the sampling point subsampling circuit 14
Reference numeral 4 denotes an inter-frame interpolation circuit 17 in which the pixel of the signal one frame period earlier (S5 in FIG. 2) is inserted into the decimated pixel position, and the aliasing component due to the inter-frame offset subsampling is restored (FIG. 2). S6).

【0026】このようにフレーム間内挿処理を行うこと
によって、フレーム間オフセットサブサンプリングに起
因する折り返し歪を除去することができる。
By performing the inter-frame interpolation processing as described above, it is possible to remove aliasing distortion caused by inter-frame offset subsampling.

【0027】さらに、動き検出回路18ではフィールド
メモリの前後の信号により画像の動きが検出されて、フ
レーム間内挿回路17から出力される静止画処理信号と
フィールド内内挿回路12から出力されるフィールド内
処理されただけの動画処理信号とが検出された動きの量
に応じて混合器19で混合処理され、動画像においても
画質劣化(2重像の発生など)のない現行標準テレビ信
号が出力端子20に得られる。
Further, the motion detection circuit 18 detects the motion of the image based on the signals before and after the field memory, and outputs the still image processing signal output from the inter-frame interpolation circuit 17 and the still image processing signal output from the field interpolation circuit 12. The moving image processing signal that has only been processed in the field is mixed and processed by the mixer 19 in accordance with the detected amount of motion, and the current standard television signal with no image quality deterioration (such as generation of a double image) even in a moving image is obtained. Obtained at output terminal 20.

【0028】以上のようにこの実施例によれば、帯域圧
縮された高品位テレビ信号を現行テレビ信号の走査線数
に変換したあとにフレーム間内挿処理を行うことによっ
て、大幅にメモリ容量を削減した構成でフレームの折り
返し歪を除去することができる。
As described above, according to this embodiment, the memory capacity can be significantly reduced by performing frame interpolation after converting the band-compressed high-definition television signal into the number of scanning lines of the current television signal. With the reduced configuration, the aliasing distortion of the frame can be removed.

【0029】図3は本発明の第2の実施例における映像
信号変換装置のブロック図を示すものである。図3にお
いて、11はMUSE信号を入力する入力端子、12は
帯域圧縮されたMUSE信号に対してフィールド内の標
本点から非標本点を内挿するフィールド内内挿回路、1
3は高品位テレビ信号の走査線数を現行標準テレビ信号
に変換する走査線変換回路、14は走査線変換された信
号に対して本来の標本点のみを再びサブサンプリングす
る標本点サブサンプリング回路、15,16,21はフ
ィールドメモリ、17,22は標本点サブサンプリング
回路14により間引かれた画素を1フレーム期間遅延し
た信号の画素を挿入して復元するフレーム間内挿回路、
18は動き検出回路、19は混合器、20は高品位テレ
ビ信号から変換された現行標準テレビ信号を取り出すた
めの出力端子、23はフィールド間の平均化処理を行う
フィールド間演算回路である。
FIG. 3 is a block diagram showing a video signal converter according to a second embodiment of the present invention. In FIG. 3, reference numeral 11 denotes an input terminal for inputting a MUSE signal, 12 denotes a field interpolation circuit for interpolating a band-compressed MUSE signal from a sampling point in a field to a non-sampling point, 1
3 is a scanning line conversion circuit for converting the number of scanning lines of a high-definition television signal into a current standard television signal; 14 is a sampling point sub-sampling circuit for re-sampling only the original sampling points of the scanning line converted signal; 15, 16, 21 are field memories; 17, 22 are frame interpolating circuits for inserting and restoring pixels of a signal delayed by one frame period from pixels decimated by the sampling point sub-sampling circuit 14;
Reference numeral 18 denotes a motion detection circuit, 19 denotes a mixer, 20 denotes an output terminal for extracting a current standard television signal converted from a high-definition television signal, and 23 denotes an inter-field arithmetic circuit that performs an averaging process between fields.

【0030】以上のように構成されたこの実施例の映像
信号変換装置の動作を、第1の実施例と対比しながら説
明する。
The operation of the video signal converter according to the present embodiment configured as described above will be described in comparison with the first embodiment.

【0031】入力端子11に入力されたMUSE信号は
フィールド内内挿回路12、走査線変換回路13、標本
点サブサンプリング回路14、フィールドメモリ15,
16、フレーム間内挿回路17をとおして、第1の実施
例と全く同様の処理が行われ、同様の信号を得る。
The MUSE signal input to the input terminal 11 is supplied to a field interpolation circuit 12, a scanning line conversion circuit 13, a sampling point sub-sampling circuit 14, a field memory 15,
16. Through the frame interpolating circuit 17, the same processing as in the first embodiment is performed, and the same signal is obtained.

【0032】フィールドメモリ15,16によって遅延
された信号S5はフィールドメモリ21によってさらに
1フィールド期間遅延されて第2のフレーム間内挿回路
22に入力される。フレーム間内挿回路22では標本点
サブサンプリング回路14の出力S4が1フィールド期
間遅延された信号S7と、フィールドメモリ21の出力
S8とでフレーム間内挿処理を行いS9を得る。したが
って、フレーム間内挿回路22の出力S9は、フレーム
間内挿回路17の出力S6を1フィールド期間遅延した
信号となる。
The signal S5 delayed by the field memories 15 and 16 is further delayed by one field period by the field memory 21 and input to the second frame interpolation circuit 22. In the inter-frame interpolation circuit 22, an inter-frame interpolation process is performed on the signal S7 obtained by delaying the output S4 of the sampling point sub-sampling circuit 14 by one field period and the output S8 of the field memory 21 to obtain S9. Therefore, the output S9 of the inter-frame interpolation circuit 22 is a signal obtained by delaying the output S6 of the inter-frame interpolation circuit 17 by one field period.

【0033】信号S6と信号S9はフィールド間演算回
路23に入力されてフィールド間の平均化処理が行われ
る。
The signals S6 and S9 are input to the inter-field arithmetic circuit 23, where the averaging process between the fields is performed.

【0034】フィールド間演算回路23は、例えば図4
に示す構成になる。図4において、31は信号S9を入
力する入力端子、32は信号S6を入力する入力端子、
33はラインメモリ、34,35は加算器、36出力端
子である。
The inter-field operation circuit 23 is provided, for example, in FIG.
The configuration shown in FIG. In FIG. 4, 31 is an input terminal for inputting the signal S9, 32 is an input terminal for inputting the signal S6,
33 is a line memory, 34 and 35 are adders and 36 output terminals.

【0035】入力信号S6とS9は、1フィールド期間
の時間差をもつので走査線位置がインタレース関係にな
っている。この様子を図5に示す。いま信号S6がnラ
イン目であったとすると、信号S9は1フィールド期間
(262H)前のn−262ライン目、信号S10はさ
らに1ライン期間前のn−263ライン目にあたり、そ
れぞれの走査線位置は図5に示したようになる。ライン
メモリ33の入力S9と出力S10は加算器34におい
て加算平均がとられ信号S11を得る。加算器34の出
力S11は、図5により走査線の重心位置が本線信号S
6と同じであるので、加算器35において信号S6と加
算平均がとられS12を得る。
Since the input signals S6 and S9 have a time difference of one field period, the scanning line positions are interlaced. This is shown in FIG. Assuming that the signal S6 is the n-th line, the signal S9 corresponds to the n-262th line one field period (262H) before, and the signal S10 corresponds to the n-263th line one line period before, and the respective scanning line positions Is as shown in FIG. The input S9 and the output S10 of the line memory 33 are averaged by an adder 34 to obtain a signal S11. According to FIG. 5, the output S11 of the adder 34 indicates that the position of the center of gravity
6, the signal S6 is averaged with the adder 35 to obtain S12.

【0036】これらの処理によって、フレーム間内挿さ
れてフレームの折り返し歪が除去された信号が、さらに
フィールド間で平均化されることにより、フィールド間
のフリッカ成分であるフィールドの折り返し歪を除去す
ることができる。
By performing these processes, the signal interpolated between frames and from which the aliasing distortion of the frame has been removed is further averaged between the fields, thereby eliminating the aliasing distortion of the field which is a flicker component between the fields. be able to.

【0037】さらに、動き検出回路18ではフィールド
メモリの前後の信号により画像の動きが検出されて、フ
ィールド間演算回路23から出力される静止画処理信号
とフィールド内内挿回路12から出力されるフィールド
内処理されただけの動画処理信号とが検出された動きの
量に応じて混合器19で混合処理され、動画像において
も画質劣化(2重像の発生など)のない現行標準テレビ
信号が出力端子20に得られる。
Further, the motion detection circuit 18 detects the motion of the image based on the signals before and after the field memory, and outputs the still image processing signal output from the inter-field operation circuit 23 and the field output from the field interpolation circuit 12. A moving image processing signal that has only been subjected to internal processing is mixed and processed by the mixer 19 in accordance with the detected amount of motion, and a current standard television signal that does not degrade image quality (such as generation of a double image) even in a moving image is output. Obtained at terminal 20.

【0038】以上のようにこの実施例によれば、第1の
実施例に対し、映像信号をさらに1フィールド期間遅延
させるためのフィールドメモリをつけたし、フレーム間
内挿した信号をフィールド間で平均処理することによっ
て、フレームの折り返し歪ならびにフィールドの折り返
し歪を除去することができる。
As described above, according to this embodiment, a field memory for further delaying a video signal by one field period is added to the first embodiment, and a signal interpolated between frames is averaged between fields. By doing so, it is possible to remove the aliasing distortion of the frame and the aliasing distortion of the field.

【0039】図6は本発明の第3の実施例における映像
信号変換装置のブロック図を示すものである。図6にお
いて、11はMUSE信号を入力する入力端子、12は
帯域圧縮されたMUSE信号に対してフィールド内の標
本点から非標本点を内挿するフィールド内内挿回路、1
3は高品位テレビ信号の走査線数を現行標準テレビ信号
に変換する走査線変換回路、14は走査線変換された信
号に対して本来の標本点のみを再びサブサンプリングす
る標本点サブサンプリング回路、15,16,21はフ
ィールドメモリ、17,22は標本点サブサンプリング
回路14により間引かれた画素を1フレーム期間遅延し
たフィールドの画素を挿入して復元するフレーム間内挿
回路、23はフィールド間の平均処理を行うフィールド
間演算回路、24はフィールド間演算回路23の出力信
号の低域成分をフレーム間内挿回路17の出力信号に置
き換える低域置換回路、18は動き検出回路、19は混
合器、20は高品位テレビ信号から変換された現行標準
テレビ信号を取り出すための出力端子である。
FIG. 6 is a block diagram showing a video signal converter according to a third embodiment of the present invention. In FIG. 6, reference numeral 11 denotes an input terminal for inputting a MUSE signal, 12 denotes a field interpolation circuit for interpolating a band-compressed MUSE signal from a sampling point in a field to a non-sampling point, 1
3 is a scanning line conversion circuit for converting the number of scanning lines of a high-definition television signal into a current standard television signal; 14 is a sampling point sub-sampling circuit for re-sampling only the original sampling points of the scanning line converted signal; 15, 16 and 21 are field memories, 17 and 22 are frame interpolating circuits for restoring the pixels thinned out by the sampling point sub-sampling circuit 14 by inserting the pixels of the field delayed by one frame period, and 23 is an inter-field interpolating circuit. , A low-frequency replacement circuit for replacing a low-frequency component of the output signal of the inter-field arithmetic circuit 23 with an output signal of the inter-frame interpolation circuit 17, a motion detection circuit 18, and a mixing circuit 19. The device 20 is an output terminal for extracting a current standard television signal converted from a high definition television signal.

【0040】以上のように構成されたこの実施例の映像
信号変換装置の動作を、第2の実施例と対比しながら説
明する。
The operation of the video signal converter according to the present embodiment configured as described above will be described in comparison with the second embodiment.

【0041】入力端子11に入力されたMUSE信号は
フィールド内内挿回路12、走査線変換回路13、標本
点サブサンプリング回路14、フィールドメモリ15,
16,21、フレーム間内挿回路17,22、フィール
ド間演算回路23をとおして、第2の実施例と全く同様
の処理が行われ、同様の信号を得る。
The MUSE signal input to the input terminal 11 is supplied to a field interpolation circuit 12, a scanning line conversion circuit 13, a sampling point subsampling circuit 14, a field memory 15,
16, 16, the interpolating circuits 17, 22, and the inter-field arithmetic circuit 23, the same processing as in the second embodiment is performed, and the same signal is obtained.

【0042】フレーム間内挿処理後の信号S6にはフィ
ールドの折り返し歪成分が存在する。フィールドの折り
返し歪はフィールド間のフリッカ成分としてあらわれる
ので、通常はフィールド間の平均化処理を行うことで除
去できるが、フレーム間内挿したMUSE信号をさらに
水平−垂直スペクトル表現で示すと図7のようになる。
図7によって明らかなように、フィールドの折り返し歪
は水平方向周波数の高域成分(MUSE信号レートで4
MHz以上)に存在しており、この帯域にかぎってフィ
ールド間の平均をとることで、より精度の高いフィール
ドの折り返し歪を除去するフィルタを構成することがで
きる。
The signal S6 after the frame interpolating process has a field aliasing component. Since the aliasing distortion of the field appears as a flicker component between the fields, it can be normally removed by averaging between the fields. However, if the MUSE signal interpolated between the frames is further shown in a horizontal-vertical spectrum expression, it is shown in FIG. Become like
As is apparent from FIG. 7, the aliasing distortion of the field is a high frequency component of the horizontal frequency (4 at MUSE signal rate).
MHz or more), and by averaging the fields only in this band, it is possible to configure a filter that removes the aliasing distortion of the field with higher accuracy.

【0043】フィールド間演算回路23の出力S12と
フレーム間内挿回路17の出力S6は低域置換回路24
に入力されて、信号S12の低域が信号S6に置き換え
られて出力信号S15を得る。
The output S12 of the inter-field arithmetic circuit 23 and the output S6 of the inter-frame interpolation circuit 17 are
, And the low band of the signal S12 is replaced with the signal S6 to obtain the output signal S15.

【0044】低域置換回路24の一例としては図8の構
成が考えられる。図8において、41はフィールド間演
算回路23の出力S12を入力する入力端子、42はフ
レーム間内挿回路17の出力S6を入力する入力端子、
43はフィールドの折り返し歪の存在する水平方向周波
数成分を抽出するハイパスフィルタ(HPF)、44は
ハイパスフィルタ43の逆特性をもつローパスフィルタ
(LPF)、45は加算器、46は出力端子である。
As an example of the low-frequency replacement circuit 24, the configuration shown in FIG. 8, reference numeral 41 denotes an input terminal for inputting the output S12 of the inter-field arithmetic circuit 23, reference numeral 42 denotes an input terminal for inputting the output S6 of the inter-frame interpolation circuit 17,
Reference numeral 43 denotes a high-pass filter (HPF) for extracting a horizontal frequency component in which a field aliasing exists, 44 denotes a low-pass filter (LPF) having the inverse characteristic of the high-pass filter 43, 45 denotes an adder, and 46 denotes an output terminal.

【0045】入力端子41に入力された信号S12は、
ハイパスフィルタ43によって水平方向の高域成分(図
7における4MHz以上に相当する成分)のみが通過
し、低域成分(図7における0〜4MHzに相当する成
分)は除去されて信号S13を得る。一方、入力信号S
6は逆に、ローパスフィルタ44によって水平方向の低
域のみが通過し、高域成分は除去されて信号S14を得
る。信号S13と信号S14は加算器45でたし合わさ
れることによって、高域成分はフィールド間の加算平均
がされて折り返しが除去された成分であり、低域成分は
信号S6がそのまますげかえられた信号S15を得る。
The signal S12 input to the input terminal 41 is
The high-pass filter 43 passes only a high-frequency component in the horizontal direction (a component corresponding to 4 MHz or more in FIG. 7), and removes a low-frequency component (a component corresponding to 0 to 4 MHz in FIG. 7) to obtain a signal S13. On the other hand, the input signal S
Conversely, the low pass filter 44 passes only the low band in the horizontal direction and removes the high band component to obtain the signal S14. The signal S13 and the signal S14 are added together by the adder 45, so that the high-frequency component is a component obtained by averaging between fields and aliasing is removed, and the low-frequency component is replaced with the signal S6 as it is. A signal S15 is obtained.

【0046】このような処理を行うことによって、折り
返し歪の存在しない水平方向周波数の低域成分にはフィ
ールド間の平均化処理がなされないので、より精度の高
いフィールドの折り返し歪除去処理を行うことができ
る。例えば、具体的にはフィールドのフリッカ成分のう
ち、フィールドの折り返し歪成分は除去し、インターレ
ース走査に起因する成分(おもに水平の低域かつ垂直の
高域に存在する成分)などが平均化されないので垂直解
像度を損なうことがない。
By performing such processing, the averaging between the fields is not performed on the low-frequency component of the horizontal frequency in which no aliasing distortion exists, so that the aliasing distortion removal processing of the field with higher accuracy can be performed. Can be. For example, specifically, among the flicker components of the field, the aliasing component of the field is removed, and components resulting from interlaced scanning (mainly components present in the horizontal low band and the vertical high band) are not averaged. There is no loss of vertical resolution.

【0047】さらに、動き検出回路18ではフィールド
メモリの前後の信号により画像の動きが検出されて、低
域置換回路24から出力される静止画処理信号とフィー
ルド内内挿回路12から出力されるフィールド内処理さ
れただけの動画処理信号とが検出された動きの量に応じ
て混合器19で混合処理され、動画像においても画質劣
化(2重像の発生など)のない現行標準テレビ信号が出
力端子20に得られる。
Further, the motion detection circuit 18 detects the motion of the image based on the signals before and after the field memory, and outputs the still image processing signal output from the low-frequency replacement circuit 24 and the field output from the field interpolation circuit 12. A moving image processing signal that has only been subjected to internal processing is mixed and processed by the mixer 19 in accordance with the detected amount of motion, and a current standard television signal that does not degrade image quality (such as generation of a double image) even in a moving image is output. Obtained at terminal 20.

【0048】以上のようにこの実施例によれば、第2の
実施例に対し、水平方向周波数の高域成分にかぎってフ
ィールド間の平均化処理を行うことで、第2の実施例の
効果に加え、フィールドの折り返しを除去しつつ垂直解
像度の劣化をも防止することができる。
As described above, according to this embodiment, the effect of the second embodiment is obtained by performing the averaging process between the fields only for the high frequency component of the horizontal frequency in the second embodiment. In addition to this, it is possible to prevent the vertical resolution from deteriorating while eliminating the folding of the field.

【0049】なお、本実施例では走査線変換回路におい
て走査線を間引く際のプリフィルタ特性をフィールド内
内挿回路に包含させたが、とくに帯域制限を行わないフ
ィールド内内挿回路を用いて、垂直方向の帯域を制限す
るプリフィルタを走査線変換回路の前に挿入する構成に
してもよい。
In this embodiment, the pre-filter characteristics for thinning out the scanning lines in the scanning line conversion circuit are included in the field interpolation circuit. However, the field interpolation circuit which does not particularly perform band limitation is used. A configuration may be employed in which a pre-filter for limiting the band in the vertical direction is inserted before the scanning line conversion circuit.

【0050】また、動き検出回路の入力信号は時間方向
の差分が検出できるものであればよく、特に実施例に限
定されるものではない。
The input signal of the motion detection circuit is not particularly limited as long as it can detect a difference in the time direction.

【0051】[0051]

【発明の効果】以上説明したように、本発明によれば、
走査線数を現行テレビ信号に変換したのちに再び本来の
標本点のみをサブサンプリングしたものをフィールドメ
モリに供給することにより、少ないメモリ容量で折り返
し歪を除去することができ、その実用的効果は大きい。
As described above, according to the present invention,
By converting the number of scanning lines to the current TV signal and then sub-sampling only the original sample points to the field memory, the aliasing distortion can be eliminated with a small memory capacity. large.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の第1の実施例における映像信号変換装
置のブロック図
FIG. 1 is a block diagram of a video signal conversion device according to a first embodiment of the present invention.

【図2】同実施例の信号流れを説明するための画素構成
FIG. 2 is a pixel configuration diagram for explaining a signal flow in the embodiment.

【図3】第2の実施例における映像信号変換装置のブロ
ック図
FIG. 3 is a block diagram of a video signal conversion device according to a second embodiment.

【図4】同実施例のフィールド間演算回路の構成例を示
すブロック図
FIG. 4 is a block diagram showing a configuration example of an inter-field arithmetic circuit according to the embodiment;

【図5】同実施例のフィールド間演算回路の動作を説明
するための走査線配置図
FIG. 5 is a scanning line layout diagram for explaining the operation of the inter-field arithmetic circuit of the embodiment.

【図6】第3の実施例における映像信号変換装置のブロ
ック図
FIG. 6 is a block diagram of a video signal conversion device according to a third embodiment.

【図7】MUSE信号の水平−垂直2次元スペクトルを
示した図
FIG. 7 is a diagram showing a horizontal-vertical two-dimensional spectrum of a MUSE signal.

【図8】同実施例のフィールド間演算回路のブロック図FIG. 8 is a block diagram of an inter-field arithmetic circuit according to the embodiment;

【図9】従来の映像信号変換装置のブロック図FIG. 9 is a block diagram of a conventional video signal conversion device.

【図10】同信号の流れを説明するための画素構成図FIG. 10 is a pixel configuration diagram for explaining the flow of the signal.

【図11】同動作を説明するための走査線配置図FIG. 11 is a scanning line layout diagram for explaining the operation.

【符号の説明】[Explanation of symbols]

11 MUSE信号の入力端子 12 フィールド内内挿回路 13 走査線変換回路 14 標本点サブサンプリング回路 15 フィールドメモリ 16 フィールドメモリ 17 フレーム間内挿回路 18 動き検出回路 19 混合器 20 変換された現行標準テレビ信号の出力端子 21 フィールドメモリ 22 フレーム間内挿回路 23 フィールド間演算回路 24 低域置換回路 11 MUSE signal input terminal 12 Field interpolation circuit 13 Scan line conversion circuit 14 Sampling point sub-sampling circuit 15 Field memory 16 Field memory 17 Frame interpolation circuit 18 Motion detection circuit 19 Mixer 20 Converted current standard television signal Output terminal 21 field memory 22 frame interpolation circuit 23 field operation circuit 24 low-frequency replacement circuit

───────────────────────────────────────────────────── フロントページの続き (72)発明者 三木 陽一郎 大阪府門真市大字門真1006番地 松下電 器産業株式会社内 (58)調査した分野(Int.Cl.6,DB名) H04N 7/01 ────────────────────────────────────────────────── ─── Continuation of the front page (72) Inventor Yoichiro Miki 1006 Kazuma Kadoma, Kazuma, Osaka Prefecture Matsushita Electric Industrial Co., Ltd. (58) Field surveyed (Int. Cl. 6 , DB name) H04N 7/01

Claims (9)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】オフセットサブサンプリングにより帯域圧
縮された高品位テレビ信号を入力し、サブサンプリング
された信号に対してフィールド内の標本点から非標本点
を内挿する内挿手段と、内挿処理された信号の走査線数
を現行標準テレビ信号に変換する走査線変換手段と、前
記走査線変換手段の出力を間引くサブサンプリング手段
と、サブサンプリングされた信号を1フレーム期間遅延
させるメモリと、前記メモリの出力と前記サブサンプリ
ング手段の出力を切り換える切り換え器とを備えたこと
を特徴とする映像信号変換装置。
An interpolation means for inputting a high-definition television signal band-compressed by offset subsampling and interpolating a non-sampled point from a sampled point in a field to the subsampled signal, and an interpolation process Scanning line conversion means for converting the number of scanning lines of the obtained signal into a current standard television signal, subsampling means for thinning out the output of the scanning line conversion means, memory for delaying the subsampled signal by one frame period, A video signal converter comprising a switch for switching between an output of a memory and an output of said sub-sampling means.
【請求項2】入力信号の画像の動きを検出する動き検出
回路と、検出された動きに応じて切り換え手段の出力と
走査線変換手段の出力を混合する混合器を備えたことを
特徴とする請求項1記載の映像信号変換装置。
2. A system according to claim 1, further comprising a motion detecting circuit for detecting a motion of the image of the input signal, and a mixer for mixing an output of the switching means and an output of the scanning line converting means in accordance with the detected motion. The video signal conversion device according to claim 1.
【請求項3】サブサンプリング手段はフィールド内内挿
手段によって内挿された非標本点を再び間引き、切り換
え器は前記サブサンプリング手段によって間引かれた非
標本点の位置に、メモリの出力を挿入するよう動作する
ことを特徴とする請求項1記載の映像信号変換装置。
3. The sub-sampling means thins out the non-sampled points interpolated by the field interpolation means again, and the switch inserts the output of the memory at the position of the non-sampled points thinned out by the sub-sampling means. 2. The video signal conversion device according to claim 1, wherein the video signal conversion device operates to perform the operation.
【請求項4】オフセットサブサンプリングにより帯域圧
縮された高品位テレビ信号を入力し、サブサンプリング
された信号に対してフィールド内の標本点から非標本点
を内挿する内挿手段と、内挿処理された信号の走査線数
を現行標準テレビ信号に変換する走査線変換手段と、前
記走査線変換手段の出力を間引くサブサンプリング手段
と、サブサンプリングされた信号を記憶する縦続接続さ
れた第1、第2および第3のフィールドメモリと、前記
第2のフィールドメモリの出力と前記サブサンプリング
手段の出力を切り換える第1の切り換え器と、前記第1
のフィールドメモリの出力と前記第3のフィールドメモ
リの出力を切り換える第2の切り換え器と、前記第2の
切り換え器の出力と前記第1の切り換え器の出力の平均
化処理を行うフィールド間演算手段を備えたことを特徴
とする映像信号変換装置。
4. An interpolation means for inputting a high-definition television signal band-compressed by offset sub-sampling and interpolating a non-sampled point from a sampled point in a field to the sub-sampled signal, and an interpolation process. Scanning line conversion means for converting the number of scanning lines of the converted signal into a current standard television signal, sub-sampling means for thinning out the output of the scanning line conversion means, and a cascade-connected first memory for storing the sub-sampled signal. Second and third field memories, a first switch for switching between the output of the second field memory and the output of the subsampling means,
A second switch for switching between the output of the field memory and the output of the third field memory, and an inter-field calculating means for averaging the output of the second switch and the output of the first switch A video signal conversion device comprising:
【請求項5】入力信号の画像の動きを検出する動き検出
回路と、検出された動きに応じてフィールド間演算手段
の出力と走査線変換手段の出力とを混合する混合器を備
えたことを特徴とする請求項4記載の映像信号変換装
置。
5. A motion detecting circuit for detecting a motion of an image of an input signal, and a mixer for mixing an output of the inter-field calculating means and an output of the scanning line converting means in accordance with the detected motion. The video signal conversion device according to claim 4, wherein:
【請求項6】サブサンプリング手段はフィールド内内挿
手段によって内挿された非標本点を再び間引き、第1の
切り換え器は前記サブサンプリング手段によって間引か
れた非標本点の位置に第2のフィールドメモリの出力画
素を挿入するよう動作し、第2の切り換え器は第1のフ
ィールドメモリの出力信号の非標本点の位置に第3のフ
ィールドメモリの出力画素を挿入するよう動作すること
を特徴とする請求項4記載の映像信号変換装置。
6. A sub-sampling means for thinning out the non-sampled points interpolated by the field interpolation means again, and a first switcher sets a second non-sampled point at the position of the non-sampled points thinned out by the sub-sampling means. The second switch is operable to insert an output pixel of the third field memory at a position of a non-sample point of the output signal of the first field memory. The video signal conversion device according to claim 4, wherein
【請求項7】オフセットサブサンプリングにより帯域圧
縮された高品位テレビ信号を入力し、サブサンプリング
された信号に対してフィールド内の標本点から非標本点
を内挿する内挿手段と、内挿処理された信号の走査線数
を現行標準テレビ信号に変換する走査線変換手段と、前
記走査線変換手段の出力を間引くサブサンプリング手段
と、サブサンプリングされた信号を記憶する縦続接続さ
れた第1、第2および第3のフィールドメモリと、第2
のフィールドメモリの出力と前記サブサンプリング手段
の出力を切り換える第1の切り換え器と、前記第1のフ
ィールドメモリの出力と前記第3のフィールドメモリの
出力を切り換える第2の切り換え器と、前記第2の切り
換え器の出力と前記第1の切り換え器の出力の平均化処
理を行うフィールド間演算手段と、前記フィールド間演
算手段の出力の低域成分を前記第1の切り換え器の出力
に置き換える低域置換手段を備えたことを特徴とする映
像信号変換装置。
7. An interpolation means for inputting a high-definition television signal band-compressed by offset sub-sampling and interpolating a non-sampled point from a sampled point in a field to the sub-sampled signal, and an interpolation process. Scanning line conversion means for converting the number of scanning lines of the converted signal into a current standard television signal, sub-sampling means for thinning out the output of the scanning line conversion means, and a cascade-connected first memory for storing the sub-sampled signal. Second and third field memories;
A first switch for switching between the output of the field memory and the output of the sub-sampling means, a second switch for switching between the output of the first field memory and the output of the third field memory, and the second switch. And an inter-field computing means for averaging the output of the first switching device and the output of the first switching device, and a low-frequency component for replacing a low-frequency component of the output of the inter-field computing device with the output of the first switching device. A video signal conversion device comprising replacement means.
【請求項8】入力信号の画像の動きを検出する動き検出
回路と、検出された動きに応じて低域置換手段の出力と
走査線変換手段の出力とを混合する混合器を備えたこと
を特徴とする請求項7記載の映像信号変換装置。
8. A system comprising: a motion detecting circuit for detecting a motion of an image of an input signal; and a mixer for mixing an output of the low-frequency replacing means and an output of the scanning line converting means in accordance with the detected motion. The video signal conversion device according to claim 7, wherein:
【請求項9】サブサンプリング手段はフィールド内内挿
手段によって内挿された非標本点を再び間引き、第1の
切り換え器は前記サブサンプリング手段によって間引か
れた非標本点の位置に第2のフィールドメモリの出力画
素を挿入するよう動作し、第2の切り換え器は第1のフ
ィールドメモリの出力信号の非標本点の位置に第3のフ
ィールドメモリの出力画素を挿入するよう動作すること
を特徴とする請求項7記載の映像信号変換装置。
9. A sub-sampling means for thinning out the non-sampled points interpolated by the field interpolation means again, and a first switcher sets a second non-sampled point at the position of the non-sampled points thinned out by the sub-sampling means. The second switch is operable to insert an output pixel of the third field memory at a position of a non-sample point of the output signal of the first field memory. The video signal conversion device according to claim 7, wherein
JP4120232A 1992-05-13 1992-05-13 Video signal converter Expired - Fee Related JP2993274B2 (en)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP4120232A JP2993274B2 (en) 1992-05-13 1992-05-13 Video signal converter
KR1019930008110A KR970002697B1 (en) 1992-05-13 1993-05-12 Video signal converting apparatus
EP19930107763 EP0569976A3 (en) 1992-05-13 1993-05-13 Video signal converting apparatus with reduced processing for aliasing interference
US08/061,704 US5365274A (en) 1992-05-13 1993-05-13 Video signal converting apparatus with reduced processing for aliasing interference

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4120232A JP2993274B2 (en) 1992-05-13 1992-05-13 Video signal converter

Publications (2)

Publication Number Publication Date
JPH05316483A JPH05316483A (en) 1993-11-26
JP2993274B2 true JP2993274B2 (en) 1999-12-20

Family

ID=14781129

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4120232A Expired - Fee Related JP2993274B2 (en) 1992-05-13 1992-05-13 Video signal converter

Country Status (1)

Country Link
JP (1) JP2993274B2 (en)

Also Published As

Publication number Publication date
JPH05316483A (en) 1993-11-26

Similar Documents

Publication Publication Date Title
JP2704476B2 (en) Video noise reduction device
KR970002697B1 (en) Video signal converting apparatus
EP0524009A2 (en) Video signal processing apparatus for reducing aliasing interference
JP2993274B2 (en) Video signal converter
JP2765408B2 (en) Video signal converter
JP2906878B2 (en) High-definition video signal processor
JPH0569350B2 (en)
JP2557466B2 (en) Low-frequency replacement circuit for MUSE decoder
JP2819897B2 (en) Motion detection circuit
JP3097140B2 (en) Television signal receiving and processing device
JPS58177078A (en) Television signal processing circuit
JP2601021B2 (en) Video signal format converter
JPH05292475A (en) Video signal processor
JP2813228B2 (en) Method converter
JP2604486B2 (en) Video signal converter
JPH06315171A (en) Video signal converter
JPH0817480B2 (en) Video signal processing device
JPH0815336B2 (en) Video signal processing device
JPH0530480A (en) Video signal processing device
JPH07274129A (en) Television signal processor
JPH05145902A (en) High-definition television signal processor
JPH07274130A (en) Television signal conversion processor
JPH0851597A (en) Decompression device for band compression image signal
JPH0488796A (en) Muse-ntsc converter dealing with edtv
JPH06141293A (en) Dc offset elimination television signal processing circuit

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees