JP2979712B2 - Filter device - Google Patents

Filter device

Info

Publication number
JP2979712B2
JP2979712B2 JP3119655A JP11965591A JP2979712B2 JP 2979712 B2 JP2979712 B2 JP 2979712B2 JP 3119655 A JP3119655 A JP 3119655A JP 11965591 A JP11965591 A JP 11965591A JP 2979712 B2 JP2979712 B2 JP 2979712B2
Authority
JP
Japan
Prior art keywords
signal
circuit
low
filter
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP3119655A
Other languages
Japanese (ja)
Other versions
JPH04346510A (en
Inventor
稔 芦部
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP3119655A priority Critical patent/JP2979712B2/en
Publication of JPH04346510A publication Critical patent/JPH04346510A/en
Application granted granted Critical
Publication of JP2979712B2 publication Critical patent/JP2979712B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Filters That Use Time-Delay Elements (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は高域周波数成分の除去あ
るいは再標本化を行う低域通過型のフィルタ装置に関す
る。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a low-pass filter for removing or resampling high frequency components.

【0002】[0002]

【従来の技術】従来から高域周波数成分の除去あるいは
標本化された信号の再標本化を目的として低域通過型フ
ィルタが用いられている。このような場合、フィルタの
カットオフ点において減衰量が急峻に変化する、いいか
えれば、ロールオフ率の小さな低域通過型フィルタを用
いればカットオフ点以下の信号成分をより多く取り出す
ことが可能となる。しかし、その一方でロールオフ率が
小さくなるとリンギング妨害が増加する。例えば図8
(a)に示すようなステップ信号に対してロールオフ率
の小さな低域通過型フィルタを施すと図8(b)のよう
な信号となる。
2. Description of the Related Art Conventionally, a low-pass filter has been used for the purpose of removing high-frequency components or re-sampling a sampled signal. In such a case, the amount of attenuation changes abruptly at the cutoff point of the filter. In other words, if a low-pass filter having a small roll-off rate is used, it is possible to extract more signal components below the cutoff point. Become. However, on the other hand, when the roll-off rate is reduced, ringing disturbance increases. For example, FIG.
When a low-pass filter having a small roll-off ratio is applied to the step signal shown in FIG. 8A, a signal as shown in FIG.

【0003】そのため従来、特に画像信号に対して適用
する場合には減衰特性のなだらかな、即ちロールオフ率
の大きな低域通過型フィルタを用いる方式が多用されて
いる。
For this reason, a system using a low-pass filter having a gradual attenuation characteristic, that is, a large roll-off rate, has been frequently used, particularly when applied to an image signal.

【0004】[0004]

【発明が解決しようとする課題】上述の従来技術では、
ロールオフ率の大きな低域通過型フィルタを用いるため
に利用可能な信号帯域を十分に利用できないという欠点
があった。本発明の目的はこのような従来方式の欠点を
除去あるいは緩和せしめ、ロールオフ率の小さな低域通
過型フィルタを用いてもリンギング妨害の発生が抑制さ
れるフィルタ装置を提供することにある。
In the above-mentioned prior art,
The use of a low-pass filter with a large roll-off rate has a disadvantage that the available signal band cannot be fully utilized. SUMMARY OF THE INVENTION An object of the present invention is to eliminate or alleviate the drawbacks of the conventional system and to provide a filter device in which occurrence of ringing disturbance is suppressed even when a low-pass filter having a small roll-off ratio is used.

【0005】[0005]

【課題を解決するための手段】第1の発明のフィルタ装
置は、高域周波数成分の除去あるいは再標本化を行う低
域通過型のフィルタ装置において、所望の通過帯域特性
を有するロールオフ率の小さい低域通過型フィルタと、
この低域通過型フィルタの入力側に接続され入力信号に
与える波形整形の度合を制御できる波形整形回路と、入
力信号のレベル変化を検出してレベル変化の大きな部分
に大きな波形整形を施すよう前記波形整形回路を制御す
る制御信号を出力する制御信号発生回路とを備えて構成
されている。
SUMMARY OF THE INVENTION The filter device of the first invention, the low-pass filter device for removing or re-sampling of high frequency components, the desired pass band characteristic
A low-pass filter with a small roll-off rate having
Connected to the input side of this low-pass filter
A waveform shaping circuit that can control the degree of waveform shaping
Detects the level change of the force signal and detects the large part of the level change
Control the waveform shaping circuit to apply a large waveform shaping to the
And a control signal generating circuit for outputting a control signal.
Have been.

【0006】また、第2の発明のフィルタ装置は、再標
本化を行う低域通過型のフィルタ装置において、入力信
号を透過し再標本化を実行する所望の通過帯域特性を有
するロールオフ率の小さい低域通過型フィルタと、入力
信号を遅延させ再標本化点の前後近傍の二つの入力信号
の標本値を出力する遅延回路と、前記低域通過型フィル
タから出力される再標本化信号の標本値を前記遅延回路
から得られる二つの入力信号の標本値の間となるよう補
正する補正回路とを備えて構成されている。
A filter device according to a second aspect of the present invention is a low-pass filter device for performing resampling.
Have the desired passband characteristics to pass through the signal and perform resampling.
Low-pass filter with low roll-off rate
Two input signals before and after the resampling point, delaying the signal
A delay circuit that outputs a sample value of the low-pass filter;
The sampled value of the resampled signal output from the
Between the sample values of the two input signals obtained from
And a correction circuit for correcting the error.

【0007】[0007]

【作用】第1の発明では、前置フィルタ回路により入力
信号のレベル変化を検出してレベル変化が大きな部分に
対して波形整形を施した後、波形整形された信号に対し
てロールオフ率の小さな低域通過型フィルタを施す。即
ち、例えば図6(a)に示すようなレベル変化が大きな
ステップ信号が入力された場合、レベルが急激に変化し
ている部分に対して前置フィルタ回路によりまず波形整
形を施して図6(b)に示されるような波形とする。そ
の後、ロールオフ率の小さな低域通過型フィルタを施せ
ば図6(c)に示すように大きなリンギングを発生する
ことが無くなる。
According to the first aspect of the present invention, the level change of the input signal is detected by the pre-filter circuit, and the waveform shaping is performed on the portion where the level change is large. Apply a small low-pass filter. That is, for example, when a step signal having a large level change as shown in FIG. 6A is input, a portion where the level is rapidly changing is first subjected to waveform shaping by a pre-filter circuit, and the waveform is changed as shown in FIG. The waveform is as shown in b). Thereafter, if a low-pass filter having a small roll-off rate is applied, large ringing does not occur as shown in FIG.

【0008】例えば画像信号に対してこの第1の発明の
フィルタ装置を適用することで、レベル変化の大きな部
分の目立ち易いリンギングの発生を抑え、レベル変化の
小さな部分の解像度を必要以上に落とさない出力信号を
得ることが可能となる。
For example, by applying the filter device of the first invention to an image signal, occurrence of conspicuous ringing in a portion having a large level change is suppressed, and the resolution of a portion having a small level change is not reduced more than necessary. An output signal can be obtained.

【0009】第2の発明では、標本化された入力信号に
対してロールオフ率の小さな低域通過型フィルタを施し
て再標本化信号とした後、補正回路においてこの再標本
化信号の標本値をその近傍に位置する入力信号の標本値
を用いて補正する。例えば図7に示すような標本化され
た信号S1,S2,…,S6が入力された場合に、隣合
う標本点間の中心位置で各々再標本化する場合を考え
る。まずロールオフ率の小さな低域通過型フィルタによ
り再標本化信号F1,F2,…,F5を求める。次に、
再標本化信号に対して補正回路により補正を加える。例
えば再標本化点F4に注目し、再標本化信号F4とその
近傍に位置する入力信号S4,S5とを比較して、S4
とS5のうち大きな方より大きくなく、S4とS5のう
ち小さな方より小さくない範囲に再標本化信号F4の信
号レベルを補正する。図7の場合には、S4とS5が等
しいためF4はS4,S5と同じ値に補正される。この
第2の発明による補正を加えることで再標本化信号から
入力信号に存在しないリンギングを除去することが可能
となる。なお、上述の例でF4の値を完全にS4,S5
の値と一致させる必要は必ずしも無く、ある程度小さく
する程度でもよい。
In the second aspect of the invention, the sampled input signal is subjected to a low-pass filter having a small roll-off rate to obtain a resampled signal. Is corrected using the sample value of the input signal located in the vicinity thereof. For example, consider a case where when sampled signals S1, S2,..., S6 as shown in FIG. 7 are input, resampling is performed at the center position between adjacent sample points. First, resampled signals F1, F2,..., F5 are obtained by a low-pass filter having a small roll-off rate. next,
The resampling signal is corrected by a correction circuit. For example, focusing on the resampling point F4, comparing the resampling signal F4 with the input signals S4 and S5 located near the resampling signal F4,
The signal level of the resampled signal F4 is corrected to a range not larger than the larger one of S4 and S5 and smaller than the smaller one of S4 and S5. In the case of FIG. 7, since S4 and S5 are equal, F4 is corrected to the same value as S4 and S5. By applying the correction according to the second aspect, it is possible to remove ringing that does not exist in the input signal from the resampled signal. In the above example, the value of F4 is completely changed to S4, S5
It is not always necessary to make the value coincide with the value of.

【0010】また、第2の発明において補正回路が再標
本化信号に補正を加える際に、入力信号のレベル変化を
検出してその変化の大きな部分ほど補正の度合を大きく
してもよい。一般にある一定区間内でのレベル変化が大
きな部分ほどリンギングは大きくなって目立ち易くな
る。従って、レベル変化の大きな部分ほど補正の度合を
大きくすることで、レベル変化の小さな部分で不必要な
補正を施すことを防ぐことが可能となる。
In the second invention, when the correction circuit corrects the resampled signal, the level change of the input signal may be detected and the degree of the correction may be increased as the level of the change increases. In general, the ringing becomes larger and more conspicuous in a portion where the level change within a certain section is large. Therefore, by increasing the degree of correction in a portion having a large level change, it is possible to prevent unnecessary correction in a portion having a small level change.

【0011】さらに、第2の発明において補正回路が再
標本化信号に補正を加える際に、再標本化信号の標本値
とその近傍に位置する入力信号の標本値の平均値との差
分を検出して、差分の大きな部分ほど補正の度合を大き
くしてもよい。即ち、再標本化された信号が入力信号か
ら大きくずれているほど大きな補正を施すことで、リン
ギングの目立たない部分で不必要な補正を施すことを防
ぐことが可能となる。
Further, in the second invention, when the correction circuit corrects the resampled signal, a difference between a sample value of the resampled signal and an average value of sample values of an input signal located near the resampled signal is detected. Then, the degree of correction may be increased as the difference becomes larger. That is, by performing a larger correction as the resampled signal deviates greatly from the input signal, it is possible to prevent unnecessary correction from being performed in a portion where ringing is not conspicuous.

【0012】[0012]

【実施例】次に図1から図5を参照して本発明の実施例
について説明する。これら実施例で用いる各フィルタ回
路は一例として1次元の低域通過型フィルタであると
し、又、入力信号は標本化されているものとする。
Next, an embodiment of the present invention will be described with reference to FIGS. Each filter circuit used in these embodiments is, for example, a one-dimensional low-pass filter, and the input signal is sampled.

【0013】まず第1の発明の実施例について説明す
る。
First, an embodiment of the first invention will be described.

【0014】図1は第1の発明の一実施例の基本構成を
示すブロック図である。
FIG. 1 is a block diagram showing a basic configuration of an embodiment of the first invention.

【0015】図1の実施例において、入力信号50は前
置フィルタ回路100を構成する制御信号発生回路1お
よび波形整形回路2に入力される。制御信号発生回路1
においては、入力信号50のレベル変化を検出し、波形
整形の度合を調整するための制御信号51を発生する。
波形整形回路2では入力信号50に対してロールオフ率
の大きな低減通過型フィルタを施すことで入力信号50
を波形整形し、波形整形された信号と入力信号50とを
制御信号51の値によって重み付け加算することで整形
信号52を出力する。フィルタ回路3では整形信号52
に対して公知技術を用いてロールオフ率の小さな低域通
過型フィルタを施し、信号53を出力する。信号53は
フィルタ回路3によって所望の信号帯域が除去され、か
つ波形整形回路2によってリンギングの目立たない信号
となっている。
In the embodiment shown in FIG. 1, an input signal 50 is input to a control signal generating circuit 1 and a waveform shaping circuit 2 which constitute a pre-filter circuit 100. Control signal generation circuit 1
, A level change of the input signal 50 is detected, and a control signal 51 for adjusting the degree of waveform shaping is generated.
In the waveform shaping circuit 2, the input signal 50 is subjected to a low pass filter having a large roll-off rate, so that the input signal 50
Is shaped, and the shaped signal and the input signal 50 are weighted and added by the value of the control signal 51 to output a shaped signal 52. In the filter circuit 3, the shaped signal 52
Is subjected to a low-pass filter with a small roll-off rate using a known technique, and a signal 53 is output. The signal 53 is a signal in which a desired signal band is removed by the filter circuit 3 and the ringing is inconspicuous by the waveform shaping circuit 2.

【0016】図2に前置フィルタ回路100の具体的な
構成例を示す。
FIG. 2 shows a specific configuration example of the pre-filter circuit 100.

【0017】前置フィルタ回路100において、入力信
号50はまず遅延回路D1に入力され、遅延回路D1の
出力信号60は遅延回路D2に入力される。ここで、遅
延回路D1およびD2は1標本化間隔分の期間Tだけ信
号を遅延させる回路である。次に入力信号50と1標本
化期間Tだけ遅延した信号60との差分62、および1
標本化間隔Tだけ遅延した信号60と2標本化間隔2T
だけ遅延した信号61との差分63が求められる。差分
62および63は各々絶対値回路8,9で絶対値64,
65に変換され、さらに最大値回路10において絶対値
64,65のうち大きな方が選択されて最大値信号66
が求められる。この最大値信号66を注目する標本点前
後での信号レベルの変化量とする。最大値信号66は乗
数発生回路11において波形整形の度合いを表す重み付
け信号67,68に変換される。重み付け信号67と6
8との和は常に1とし、最大値信号66が大きい部分で
は重み付け信号68が1で重み付け信号67が0、最大
値信号66が小さい部分では重み付け信号68が0で重
み付け信号67が1となるようにする。重み付け信号は
最大値信号66の値によって連続的に変化するようにし
ておく。以上が図1の制御信号発生回路1に相当する部
分であり、重み付け信号67,68が図1の制御信号5
1に相当する。
In the pre-filter circuit 100, the input signal 50 is first input to the delay circuit D1, and the output signal 60 of the delay circuit D1 is input to the delay circuit D2. Here, the delay circuits D1 and D2 are circuits for delaying a signal by a period T for one sampling interval. Next, the difference 62 between the input signal 50 and the signal 60 delayed by one sampling period T, and 1
The signal 60 delayed by the sampling interval T and two sampling intervals 2T
A difference 63 from the signal 61 delayed by only this is obtained. The differences 62 and 63 are calculated by the absolute value circuits 8 and 9,
65, and the maximum value circuit 10 selects the larger one of the absolute values 64 and 65 to obtain the maximum value signal 66.
Is required. The maximum value signal 66 is defined as the amount of change in the signal level before and after the sample point of interest. The maximum value signal 66 is converted by the multiplier generation circuit 11 into weighting signals 67 and 68 indicating the degree of waveform shaping. Weighting signals 67 and 6
The sum with 8 is always 1, the weighting signal 68 is 1 and the weighting signal 67 is 0 in the portion where the maximum value signal 66 is large, and the weighting signal 68 is 0 and the weighting signal 67 is 1 in the portion where the maximum value signal 66 is small. To do. The weighting signal is made to continuously change according to the value of the maximum value signal 66. The above is the portion corresponding to the control signal generation circuit 1 of FIG. 1, and the weighting signals 67, 68
Equivalent to 1.

【0018】次に波形整形回路2に相当する部分につい
て説明する。入力信号50はフィルタ回路12および遅
延回路13に入力される。フィルタ回路12においては
公知技術を用いてロールオフ率の大きな低減通過型フィ
ルタが入力信号50に対して施され信号69となる。遅
延回路13においてはフィルタ回路12においてフィル
タ処理を施すのに必要な時間だけ入力信号50を遅延さ
せ、信号70として出力する。乗算器M1において信号
69と重み付け信号68とを乗算し、乗算器M2におい
て信号70と重み付け信号67とを乗算し、各乗算結果
を加算することで整形信号52を出力する。
Next, a portion corresponding to the waveform shaping circuit 2 will be described. The input signal 50 is input to the filter circuit 12 and the delay circuit 13. In the filter circuit 12, a reduction pass filter having a large roll-off ratio is applied to the input signal 50 by using a known technique, and a signal 69 is obtained. In the delay circuit 13, the input signal 50 is delayed by a time necessary for performing filter processing in the filter circuit 12 and output as a signal 70. The multiplier M1 multiplies the signal 69 by the weighting signal 68, the multiplier M2 multiplies the signal 70 by the weighting signal 67, and adds the respective multiplication results to output the shaped signal 52.

【0019】なお、上述の実施例では前置フィルタ回路
100において波形整形の度合を重み付け加算によって
実現しているが、フィルタ回路12におけるフィルタ係
数を変化させることによって実現しても同じ効果が得ら
れる。その場合には遅延回路13、乗算器M1,M2、
乗数発生回路11が不要となり、代わりにフィルタ回路
12のフィルタ係数を最大値信号66に従って発生する
ための回路を設ける。
In the above-described embodiment, the degree of waveform shaping is realized by weighted addition in the pre-filter circuit 100, but the same effect can be obtained by changing the filter coefficient in the filter circuit 12. . In that case, the delay circuit 13, the multipliers M1, M2,
The multiplier generation circuit 11 becomes unnecessary, and a circuit for generating the filter coefficient of the filter circuit 12 according to the maximum value signal 66 is provided instead.

【0020】また、上述の実施例の制御信号発生回路1
では単に前後の標本点の信号レベルの変化量によって制
御信号51を発生しているが、信号レベルの変化の仕方
によって制御信号51を変化させてもよい。
Further, the control signal generating circuit 1 of the above-described embodiment
Although the control signal 51 is generated simply based on the amount of change in the signal level at the preceding and following sample points, the control signal 51 may be changed according to the manner in which the signal level changes.

【0021】第1の発明のフィルタ装置によって帯域制
限された画像信号を表示装置に表示する際には、信号レ
ベル変化の大きな部分ほど高域周波数成分の強調を行う
ようにすることで、レベル変化の大きな部分での画像の
ぼけを少なくすることが可能である。
When the image signal band-limited by the filter device of the first invention is displayed on the display device, the higher the frequency change, the more the higher frequency components are emphasized. It is possible to reduce blurring of an image in a large portion of the image.

【0022】次に第2の発明の実施例について説明す
る。
Next, an embodiment of the second invention will be described.

【0023】図3は第2の発明の一実施例の基本構成を
示すブロック図である。
FIG. 3 is a block diagram showing a basic configuration of an embodiment of the second invention.

【0024】図3の実施例において、入力信号50はフ
ィルタ回路3および遅延回路4に入力される。フィルタ
回路3は図1のフィルタ回路3と全く同じ構成で実現さ
れるものであり、ロールオフ率の小さな低域通過型のフ
ィルタ回路である。遅延回路4ではフィルタ回路3にお
いてフィルタ処理を施すのに必要な時間だけ入力信号5
0を遅延させ、信号54として出力する。信号54とフ
ィルタ回路3の出力である再標本化信号55とは補正回
路5に入力され、信号54の値を用いて再標本化信号5
5に補正が加えられる。
In the embodiment shown in FIG. 3, an input signal 50 is input to the filter circuit 3 and the delay circuit 4. The filter circuit 3 is realized with exactly the same configuration as the filter circuit 3 of FIG. 1, and is a low-pass filter circuit having a small roll-off rate. In the delay circuit 4, the input signal 5 is provided only for a time necessary for performing the filter
0 is delayed and output as a signal 54. The signal 54 and the resampled signal 55 output from the filter circuit 3 are input to the correction circuit 5, and the resampled signal 5
5 is corrected.

【0025】図3の基本構成のより具体的な構成例を図
4に示す。図4の構成において、遅延回路D3,D4,
D5および乗算器M3,M4,M5,M6および加算器
によって構成されている部分が図3のフィルタ回路3に
相当する。図3の遅延回路4はフィルタ回路の遅延回路
D3,D4と共用している。大小判定回路14およびリ
ミット回路15が図3の補正回路5に相当する。
FIG. 4 shows a more specific configuration example of the basic configuration shown in FIG. 4, the delay circuits D3, D4,
A portion constituted by D5, multipliers M3, M4, M5, M6 and an adder corresponds to the filter circuit 3 in FIG. The delay circuit 4 of FIG. 3 is shared with the delay circuits D3 and D4 of the filter circuit. The magnitude determination circuit 14 and the limit circuit 15 correspond to the correction circuit 5 in FIG.

【0026】まず遅延回路D3,D4,D5によって各
々入力信号50を1標本化期間T,2標本化期間2T,
3標本化期間3T遅延させた信号71,72,73を作
る。乗算器M3,M4,M5,M6において各々信号5
0,71,72,73に対してフィルタ係数が乗算され
てその総和を求めることで再標本化信号55が得られ
る。この構成の場合フィルタタップ数は4であるが、タ
ップ数を多くとる場合にも同様の構成で実現される。図
7を用いて説明すれば入力信号50が信号S1,S2,
…,S6であり、再標本化信号55が信号F1,F2,
…,F5である。ただし、図7で示した再標本化信号5
5の波形はフィルタタップ数が4より大きな場合に表れ
る波形の一例である。
First, the input signals 50 are firstly sampled for one sampling period T, two sampling periods 2T,
Signals 71, 72 and 73 delayed by 3 sampling periods and 3T are generated. Signals 5 are output from multipliers M3, M4, M5 and M6, respectively.
The resampled signal 55 is obtained by multiplying 0, 71, 72, 73 by a filter coefficient and calculating the sum thereof. In this configuration, the number of filter taps is four, but the same configuration can be used when a large number of taps are used. Referring to FIG. 7, if the input signal 50 is the signal S1, S2,
, S6, and the resampled signal 55 is a signal F1, F2,
..., F5. However, the resampled signal 5 shown in FIG.
The waveform 5 is an example of a waveform that appears when the number of filter taps is larger than 4.

【0027】遅延回路D3,D4によって遅延された信
号71,72は大小判定回路14に入力される。大小判
定回路14では、信号71と72とのうち大きな方を信
号75、小さな方を信号76として出力する。信号7
5,76および再標本化信号55はリミット回路15に
入力され、再標本化信号55は信号75と76とではさ
まれる範囲の信号レベルを持つように補正されて補正信
号56となる。図7において、例えば信号50,71,
72,73が各々S3,S4,S5,S6となっている
時には再標本化信号55はF4となる。この時、信号7
5はS4、信号76はS5となる。図7ではたまたまS
4とS5とが等しくなっているため、F4はS4,S5
と同じ値に補正されることになる。以上の処理により再
標本化信号55に含まれるリンギングが除去される。な
お、リミット回路15における補正としてF4の値を完
全にS4,S5の値と一致させる必要は必ずしも無く、
ある程度小さくする程度でよい。
The signals 71 and 72 delayed by the delay circuits D3 and D4 are input to the magnitude determination circuit 14. The magnitude judgment circuit 14 outputs the larger one of the signals 71 and 72 as the signal 75 and the smaller one as the signal 76. Signal 7
The resampling signal 55 is input to the limit circuit 15, and the resampling signal 55 is corrected so as to have a signal level in a range between the signals 75 and 76, and becomes a correction signal 56. In FIG. 7, for example, signals 50, 71,
When 72 and 73 are S3, S4, S5 and S6, respectively, the resampled signal 55 is F4. At this time, signal 7
5 is S4, and the signal 76 is S5. It happens to be S in FIG.
Since F4 and S5 are equal, F4 is equal to S4, S5
Will be corrected to the same value as. The ringing included in the resampled signal 55 is removed by the above processing. It is not always necessary to completely match the value of F4 with the values of S4 and S5 as a correction in the limit circuit 15,
It is sufficient to make the size somewhat smaller.

【0028】第2の発明のフィルタ装置は図5に示す構
成によっても実現することができる。図5の実施例は図
3を用いて説明した実施例に制御信号発生回路6を付加
し、制御信号57によって補正回路7を制御する構成と
なっている。
The filter device according to the second aspect of the present invention can also be realized by the configuration shown in FIG. The embodiment of FIG. 5 has a configuration in which a control signal generation circuit 6 is added to the embodiment described with reference to FIG. 3 and the correction circuit 7 is controlled by a control signal 57.

【0029】図5の実施例において、入力信号50はフ
ィルタ回路3,遅延回路4および制御信号発生回路6に
入力される。フィルタ回路3および遅延回路4の構成は
図3を用いて説明した実施例でのそれらの構成と全く同
じであり、各々再標本化信号55,信号54を出力す
る。制御信号発生回路6においては、図1の制御信号発
生回路1と同様にして再標本化前後の信号レベルの変
化量を検出し、その変化量に応じた2つの重み付け値を
制御信号57として発生する。信号54,再標本化信号
55および制御信号57が補正回路7に入力され、図3
の補正回路5と同じ構成によって補正された再標本化信
号を生成し、この補正された再標本化信号とフィルタ回
路3からの再標本化信号55とを制御信号57に基づい
て重み付け加算した信号を補正信号58として出力す
る。
In the embodiment shown in FIG. 5, an input signal 50 is input to a filter circuit 3, a delay circuit 4, and a control signal generation circuit 6. The configurations of the filter circuit 3 and the delay circuit 4 are exactly the same as those of the embodiment described with reference to FIG. 3, and output a resampled signal 55 and a signal 54, respectively. The control signal generation circuit 6 detects the amount of change in the signal level before and after the re-sampling point in the same manner as the control signal generation circuit 1 of FIG. 1, and uses two weights according to the change as the control signal 57. Occur. The signal 54, the resampling signal 55, and the control signal 57 are input to the correction circuit 7,
A resampled signal corrected by the same configuration as that of the correction circuit 5, and a signal obtained by weighting and adding the corrected resampled signal and the resampled signal 55 from the filter circuit 3 based on the control signal 57. Is output as the correction signal 58.

【0030】なお、補正信号58を制御信号57に基づ
いた重み付け加算によって求めるのではなく、再標本化
信号55をリミット回路15(図4参照)で補正する際
にその補正の度合を制御信号57に応じて変化させるこ
とで求める構成としてもよい。
It should be noted that the correction signal 58 is not obtained by weighted addition based on the control signal 57, but the degree of the correction is corrected when the resampling signal 55 is corrected by the limit circuit 15 (see FIG. 4). May be obtained by changing according to the following.

【0031】また、制御信号57を発生させる際に、信
号レベルの変化量を用いるだけではなく信号レベルの変
化の仕方をも用いて発生させてもよいし、再標本化信号
55とその近傍の入力信号50の標本値の平均値との差
分を用いて発生させてもよい。
When generating the control signal 57, the control signal 57 may be generated not only by using the amount of change in the signal level but also by using the manner of change in the signal level. It may be generated using a difference between the average value of the sample values of the input signal 50 and the average value.

【0032】なお、上述の各実施例で用いたフィルタ回
路は1次元フィルタであるが、2次元以上のフィルタ回
路であっても同じ効果が得られる。
Although the filter circuit used in each of the above embodiments is a one-dimensional filter, the same effect can be obtained with a two-dimensional or more filter circuit.

【0033】[0033]

【発明の効果】以上説明したように本発明によれば、ロ
ールオフ率の小さな低域通過型フィルタを用いた場合で
もリンギング妨害の発生を抑制することが可能なフィル
タ装置を提供することが可能となる。
As described above, according to the present invention, it is possible to provide a filter device capable of suppressing occurrence of ringing disturbance even when a low-pass filter having a small roll-off rate is used. Becomes

【図面の簡単な説明】[Brief description of the drawings]

【図1】第1の発明の一実施例の基本構成を示すブロッ
ク図である。
FIG. 1 is a block diagram showing a basic configuration of an embodiment of the first invention.

【図2】図1の実施例における前置フィルタ回路100
の構成を示すブロック図である。
FIG. 2 shows a pre-filter circuit 100 in the embodiment of FIG.
FIG. 3 is a block diagram showing the configuration of FIG.

【図3】第2の発明の一実施例の基本構成を示すブロッ
ク図である。
FIG. 3 is a block diagram showing a basic configuration of an embodiment of the second invention.

【図4】図3の実施例の具体的な構成を示すブロック図
である。
FIG. 4 is a block diagram showing a specific configuration of the embodiment of FIG. 3;

【図5】第2の発明の他の実施例の基本構成を示すブロ
ック図である。
FIG. 5 is a block diagram showing a basic configuration of another embodiment of the second invention.

【図6】第1の発明のフィルタ装置における信号波形を
示す図である。
FIG. 6 is a diagram showing a signal waveform in the filter device of the first invention.

【図7】第2の発明のフィルタ装置における信号波形を
示す図である。
FIG. 7 is a diagram showing a signal waveform in the filter device of the second invention.

【図8】従来技術のフィルタ装置における信号波形を示
す図である。
FIG. 8 is a diagram showing a signal waveform in a conventional filter device.

【符号の説明】[Explanation of symbols]

1,6 制御信号発生回路 2 波形整形回路 3,12 フィルタ回路 4,13,D1〜D5 遅延回路 5,7 補正回路 8,9 絶対値回路 10 最大値回路 11 乗数発生回路 14 大小判定回路 15 リミット回路 100 前置フィルタ回路 M1〜M6 乗算器 1, 6 control signal generation circuit 2 waveform shaping circuit 3, 12 filter circuit 4, 13, D1 to D5 delay circuit 5, 7 correction circuit 8, 9 absolute value circuit 10 maximum value circuit 11 multiplier generation circuit 14 size determination circuit 15 limit Circuit 100 Pre-filter circuit M1-M6 Multiplier

フロントページの続き (58)調査した分野(Int.Cl.6,DB名) H03H 17/00 - 17/08 Continuation of the front page (58) Field surveyed (Int.Cl. 6 , DB name) H03H 17/00-17/08

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 高域周波数成分の除去あるいは再標本化
を行う低域通過型のフィルタ装置において、所望の通過
帯域特性を有するロールオフ率の小さい低域通過型フィ
ルタと、この低域通過型フィルタの入力側に接続され入
力信号に与える波形整形の度合を制御できる波形整形回
路と、入力信号のレベル変化を検出してレベル変化の大
きな部分に大きな波形整形を施すよう前記波形整形回路
を制御する制御信号を出力する制御信号発生回路とを備
えたことを特徴とするフィルタ装置。
In a low-pass filter device for removing or resampling a high frequency component, a desired pass
Low-pass filter with band characteristic and low roll-off rate
Connected to the input side of this low-pass filter.
Waveform shaping circuit that can control the degree of waveform shaping applied to force signals
Circuit and the level change of the input signal
The waveform shaping circuit so as to apply a large waveform shaping to the part
A control signal generating circuit for outputting a control signal for controlling the
Filter and wherein the was e.
【請求項2】 再標本化を行う低域通過型のフィルタ装
置において、入力信号を透過し再標本化を実行する所望
の通過帯域特性を有するロールオフ率の小さい低域通過
型フィルタと、入力信号を遅延させ再標本化点の前後近
傍の二つの入力信号の標本値を出力する遅延回路と、前
記低域通過型フィルタから出力される再標本化信号の標
本値を前記遅延回路から得られる二つの入力信号の標本
値の間となるように補正する補正回路とを備えたことを
特徴とするフィルタ装置。
2. A low-pass filter apparatus for performing resampling, wherein the input signal is transmitted and resampling is performed.
Low pass with low roll-off rate with pass band characteristics of
Type filter, delays the input signal and moves around the resampling point
A delay circuit that outputs sample values of two neighboring input signals,
Of the resampled signal output from the low-pass filter.
This value is a sample of two input signals obtained from the delay circuit.
And a correction circuit for correcting the value to be between the values .
JP3119655A 1991-05-24 1991-05-24 Filter device Expired - Lifetime JP2979712B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3119655A JP2979712B2 (en) 1991-05-24 1991-05-24 Filter device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3119655A JP2979712B2 (en) 1991-05-24 1991-05-24 Filter device

Publications (2)

Publication Number Publication Date
JPH04346510A JPH04346510A (en) 1992-12-02
JP2979712B2 true JP2979712B2 (en) 1999-11-15

Family

ID=14766807

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3119655A Expired - Lifetime JP2979712B2 (en) 1991-05-24 1991-05-24 Filter device

Country Status (1)

Country Link
JP (1) JP2979712B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006093884A (en) * 2004-09-21 2006-04-06 Oki Electric Ind Co Ltd Filtering device
US9479149B1 (en) * 2015-07-07 2016-10-25 Infineon Technologies Ag Overshoot compensation

Also Published As

Publication number Publication date
JPH04346510A (en) 1992-12-02

Similar Documents

Publication Publication Date Title
KR100374395B1 (en) Digitized signal equalizer
JPH06188838A (en) Sampling rate converter
JPH08163408A (en) Noise detection circuit, noise elimination circuit and control emphasis circuit
EP0450720B1 (en) Ghost cancellation circuit
JP2979712B2 (en) Filter device
JPH0477180A (en) Ghost elimination circuit
JP2003198878A (en) Contour correction circuit
US6987542B2 (en) Detection and correction of asymmetric transient signals
JPH08102644A (en) Adaptive filter system
JPH1051269A (en) Low-pass filter
JP2005175743A (en) Video signal processing apparatus, video signal processing method, and video signal processing program
JPH0770956B2 (en) Frequency characteristic setting device
JPH01273414A (en) Fir filter
JP3300453B2 (en) Image quality adjustment device
JP2629705B2 (en) Sound quality adjustment device
JP3430087B2 (en) Ghost removal device
JP2932761B2 (en) Digital signal equalizer
JPH0294965A (en) Method for correcting outline and digital outline correcting circuit
JPS60192468A (en) Picture quality adjusting device
JP2005033307A (en) Design method of digital filter
JP2574509B2 (en) Video signal processing device
JP3297326B2 (en) Digital filter device
JPH0728198B2 (en) Octave multiple filter
JPH03237889A (en) Contour correction device for video signal
JPH073935B2 (en) Sound quality adjustment device

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19990817