JP2977567B2 - Boost circuit - Google Patents

Boost circuit

Info

Publication number
JP2977567B2
JP2977567B2 JP29961089A JP29961089A JP2977567B2 JP 2977567 B2 JP2977567 B2 JP 2977567B2 JP 29961089 A JP29961089 A JP 29961089A JP 29961089 A JP29961089 A JP 29961089A JP 2977567 B2 JP2977567 B2 JP 2977567B2
Authority
JP
Japan
Prior art keywords
circuit
signal
limit
boost
expansion
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP29961089A
Other languages
Japanese (ja)
Other versions
JPH03160809A (en
Inventor
明 瀬志本
明大 肥田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SHINNIPPON MUSEN KK
Original Assignee
SHINNIPPON MUSEN KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SHINNIPPON MUSEN KK filed Critical SHINNIPPON MUSEN KK
Priority to JP29961089A priority Critical patent/JP2977567B2/en
Publication of JPH03160809A publication Critical patent/JPH03160809A/en
Application granted granted Critical
Publication of JP2977567B2 publication Critical patent/JP2977567B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Tone Control, Compression And Expansion, Limiting Amplitude (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、オーディオ信号を処理するブースト回路に
関する。
Description: TECHNICAL FIELD The present invention relates to a boost circuit for processing an audio signal.

〔従来の技術〕[Conventional technology]

第4図は従来のこの種のオーディオ信号を処理するブ
ースト回路の一例の構成を示す。
FIG. 4 shows a configuration of an example of a conventional boost circuit for processing such an audio signal.

図において11は入力端子、12は利得制御回路、13は検
波回路、14は加算回路、15は出力端子である。
In the figure, 11 is an input terminal, 12 is a gain control circuit, 13 is a detection circuit, 14 is an addition circuit, and 15 is an output terminal.

入力端子11からの入力信号を利得制御回路12が処理
し、処理した信号を加算回路14が入力信号に加算して出
力端子15から出力する。
The gain control circuit 12 processes the input signal from the input terminal 11, and the added signal is added to the input signal by the addition circuit 14 and output from the output terminal 15.

検波回路13が出力信号を検出し、この出力信号のレベ
ルに応じて利得制御回路12の利得をコントロールし、低
レベル信号を増幅し、高レベル信号を減衰する動作をす
る。
The detection circuit 13 detects the output signal, controls the gain of the gain control circuit 12 according to the level of the output signal, amplifies the low-level signal, and attenuates the high-level signal.

図には、検波回路13がブースト回路自身の出力信号を
検出する構成のものを示したが、検波信号をブースト回
路の後に接続する増幅回路からとる構成のものもある。
Although FIG. 1 shows a configuration in which the detection circuit 13 detects the output signal of the boost circuit itself, there is also a configuration in which the detection signal is obtained from an amplifier circuit connected after the boost circuit.

〔発明が解決しようとする課題〕[Problems to be solved by the invention]

従来の上記のような利得制御回路を利用したブースト
回路では、低レベル信号を増幅、高レベル信号を減衰す
るため、ダイナミックレンジが狭くなるという問題があ
った。
The conventional boost circuit using the above-described gain control circuit has a problem that a dynamic range is narrowed because a low-level signal is amplified and a high-level signal is attenuated.

また、検波回路の検波信号を次段増幅回路からとる構
成のものでは、ブースト回路単体で使用することができ
ないという問題があった。
Further, in the configuration in which the detection signal of the detection circuit is obtained from the next-stage amplifier circuit, there is a problem that the boost circuit cannot be used alone.

本発明は、上記問題を解消することができる新規構成
のブースト回路を提供することを目的とする。
An object of the present invention is to provide a boost circuit having a novel configuration that can solve the above-described problem.

〔課題を解決するための手段〕[Means for solving the problem]

本発明のブースト回路は、入力信号のうち高レベル信
号を減衰するリミット回路と、該リミット回路の出力信
号を指数関数的に増幅する伸張回路と、上記リミット回
路の出力信号を検出し、該出力信号に応じて上記リミッ
ト回路及び伸張回路をコントロールする検波回路と、上
記リミット回路及び伸張回路によって処理された信号を
入力信号に加算する加算とで構成したものである。
A boost circuit according to the present invention includes a limit circuit that attenuates a high-level signal among input signals, an expansion circuit that exponentially amplifies an output signal of the limit circuit, and an output signal of the limit circuit, The detection circuit controls the limit circuit and the expansion circuit in accordance with the signal, and the addition circuit adds the signal processed by the limit circuit and the expansion circuit to the input signal.

〔作 用〕(Operation)

入力信号を高レベル信号のみを減衰するリミット回路
を通した後、伸張回路で指数関数的に増幅する構成のた
め、従来のものに比べ、ダイナミックレンジが広くな
る。
After the input signal is passed through a limit circuit that attenuates only the high-level signal, the signal is exponentially amplified by a decompression circuit. Therefore, the dynamic range is wider than that of a conventional signal.

〔実施例〕〔Example〕

第1図は本発明の一実施例の構成を示す。 FIG. 1 shows the configuration of one embodiment of the present invention.

図において1は入力端子、2はリミット回路、3は伸
張回路、4は検波回路、5は加算回路、6は出力端子で
ある。
In the figure, 1 is an input terminal, 2 is a limit circuit, 3 is an expansion circuit, 4 is a detection circuit, 5 is an addition circuit, and 6 is an output terminal.

低レベルの入力信号に対してはリミット回路2は動作
せず、見かけ上ゲイン1のバッファ回路であり、伸張回
路3が入力信号を指数関数的に増幅することとなる。
The limit circuit 2 does not operate for a low-level input signal, but is an apparently buffer circuit having a gain of 1, and the expansion circuit 3 amplifies the input signal exponentially.

信号レベルが中レベル、高レベルと上がっていくと、
リミット回路2が動作して、伸張回路3により指数関数
的に増幅されても飽和して波形が歪むことのないように
信号レベルを減衰する。
As the signal level rises to medium and high levels,
The limit circuit 2 operates and attenuates the signal level so that the signal level is not saturated and the waveform is distorted even if the signal is amplified exponentially by the expansion circuit 3.

リミット回路2と伸張回路3を以上のように動作させ
るために、検波回路4がリミット回路2の出力信号を検
出し、この出力信号のレベルに応じてコントロールす
る。すなわち、検波回路4からのコントロール信号は、
リミット回路2にはフィードバックされ、伸張回路3に
はフィードフォワードされる。
In order to operate the limit circuit 2 and the expansion circuit 3 as described above, the detection circuit 4 detects the output signal of the limit circuit 2 and controls it according to the level of the output signal. That is, the control signal from the detection circuit 4 is
The signal is fed back to the limit circuit 2 and fed forward to the expansion circuit 3.

上記のような構成のため、ダイナミックレンジを狭め
ることなく、ブーストすることができ、オーディオ信号
に今までにない躍動感を与えることとなる。
With the above-described configuration, boosting can be performed without reducing the dynamic range, and an unprecedented dynamism is given to the audio signal.

第2図は従来のものと本発明の実施例の入出力特性の
一例を示す。
FIG. 2 shows an example of the input / output characteristics of the prior art and the embodiment of the present invention.

第3図はローブースト回路に採用した本発明の一実施
例の具体的な回路構成を示す。
FIG. 3 shows a specific circuit configuration of one embodiment of the present invention employed in a low boost circuit.

リミット回路の入力にLPFをつけることによって低周
波数についてのみブースト動作を行なう。
By adding an LPF to the input of the limit circuit, the boost operation is performed only at low frequencies.

上記回路構成は集積回路に向いている。 The above circuit configuration is suitable for an integrated circuit.

〔発明の効果〕〔The invention's effect〕

以上説明したように、本発明によれば、ダイナミック
レンジを狭めることなく、オーディオ信号をブーストす
ることができ、ヘッドフォンステレオ等のローブースト
回路に採用すると、低音の補償と同時に躍動感を与える
ことができる。
As described above, according to the present invention, an audio signal can be boosted without narrowing a dynamic range, and when adopted in a low-speed circuit such as a headphone stereo, it is possible to give a lively feeling while compensating for bass. it can.

また、帰還を回路内で行なう構成としたため、単体で
使うことができ、利用しやすく、集積回路化するのにも
適している。
In addition, since the feedback is performed in the circuit, it can be used alone, is easy to use, and is suitable for forming an integrated circuit.

【図面の簡単な説明】[Brief description of the drawings]

第1図は本発明の一実施例の構成を示すブロック図、第
2図は従来のものと本発明の実施例の入出力特性の一例
を示すグラフ図、第3図はローブースト回路に採用した
本発明の一実施例の具体的な回路構成を示す回路図、第
4図は従来のこの種のオーディオ信号を処理するブース
ト回路の一例の構成を示すブースト図である。 1……入力端子、2……リミット回路、3……伸張回
路、4……検波回路、5……加算回路、6……出力端
子、 なお図中同一符号は同一の部分を示す。
FIG. 1 is a block diagram showing a configuration of an embodiment of the present invention, FIG. 2 is a graph showing an example of input / output characteristics of a conventional device and an embodiment of the present invention, and FIG. 3 is adopted in a low boost circuit. FIG. 4 is a circuit diagram showing a specific circuit configuration of an embodiment of the present invention, and FIG. 4 is a boost diagram showing a configuration of an example of a conventional boost circuit for processing this kind of audio signal. DESCRIPTION OF SYMBOLS 1 ... Input terminal, 2 ... Limit circuit, 3 ... Expansion circuit, 4 ... Detection circuit, 5 ... Addition circuit, 6 ... Output terminal, In addition, the same code | symbol in the figure shows the same part.

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】オーディオ信号を処理するブースト回路に
おいて、入力信号のうち高レベル信号を減衰するリミッ
ト回路と、該リミット回路の出力信号を指数関数的に増
幅する伸張回路と、上記リミット回路の出力信号を検出
し、該出力信号に応じて上記リミット回路及び伸張回路
をコントロールする検波回路と、上記リミット回路及び
伸張回路によって処理された信号を入力信号に加算する
加算回路とを備えたことを特徴とするブースト回路。
A boost circuit for processing an audio signal, a limit circuit for attenuating a high-level signal among input signals, an expansion circuit for exponentially amplifying an output signal of the limit circuit, and an output of the limit circuit. A detection circuit that detects a signal and controls the limit circuit and the expansion circuit according to the output signal; and an addition circuit that adds a signal processed by the limit circuit and the expansion circuit to an input signal. And boost circuit.
JP29961089A 1989-11-20 1989-11-20 Boost circuit Expired - Fee Related JP2977567B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP29961089A JP2977567B2 (en) 1989-11-20 1989-11-20 Boost circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP29961089A JP2977567B2 (en) 1989-11-20 1989-11-20 Boost circuit

Publications (2)

Publication Number Publication Date
JPH03160809A JPH03160809A (en) 1991-07-10
JP2977567B2 true JP2977567B2 (en) 1999-11-15

Family

ID=17874857

Family Applications (1)

Application Number Title Priority Date Filing Date
JP29961089A Expired - Fee Related JP2977567B2 (en) 1989-11-20 1989-11-20 Boost circuit

Country Status (1)

Country Link
JP (1) JP2977567B2 (en)

Also Published As

Publication number Publication date
JPH03160809A (en) 1991-07-10

Similar Documents

Publication Publication Date Title
TW376639B (en) Method and circuit for adaptively enhancing contour components of a luminance signal
KR910009055A (en) Video signal noise reduction circuit
JP2977567B2 (en) Boost circuit
JPH06338746A (en) Agc circuit for audio apparatus
JPH08107359A (en) Digital signal processing unit
JPH06244645A (en) Amplifier circuit
JP2640552B2 (en) Audio signal output device
KR970004684B1 (en) Hi-fi noise elimination apparatus for vcr
JPH07326939A (en) Limiter circuit
JPS61239706A (en) Amplifier circuit
JP3052534B2 (en) Bass boost circuit
KR900007930B1 (en) Conversion accnracy improving circuitry of a/d, d/a converter
JPS6334341Y2 (en)
JP3263544B2 (en) ALC circuit
JPH06164275A (en) Signal processor
JPS6032860U (en) Amplifier with automatic gain control
JPH06104671A (en) Amplifier
JPH0634294B2 (en) Input signal switching circuit
JP3298111B2 (en) Auto gain controller
JPS60149288U (en) AGC circuit
JPH0563476A (en) Agc circuit
JPH07336150A (en) Amplifier
JPH06252655A (en) Method and device for controlling sound volume
JPS6013621B2 (en) noise reduction system
JPS63160405A (en) Sound volume adjusting circuit

Legal Events

Date Code Title Description
R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080910

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090910

Year of fee payment: 10

LAPS Cancellation because of no payment of annual fees