JP2944340B2 - Control device for dot impact printer - Google Patents

Control device for dot impact printer

Info

Publication number
JP2944340B2
JP2944340B2 JP33265692A JP33265692A JP2944340B2 JP 2944340 B2 JP2944340 B2 JP 2944340B2 JP 33265692 A JP33265692 A JP 33265692A JP 33265692 A JP33265692 A JP 33265692A JP 2944340 B2 JP2944340 B2 JP 2944340B2
Authority
JP
Japan
Prior art keywords
impact
distributed
signal
cycle
counter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP33265692A
Other languages
Japanese (ja)
Other versions
JPH06179264A (en
Inventor
芳光 高沢
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Niigata Fuji Xerox Manufacturing Co Ltd
Original Assignee
Niigata Fuji Xerox Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Niigata Fuji Xerox Manufacturing Co Ltd filed Critical Niigata Fuji Xerox Manufacturing Co Ltd
Priority to JP33265692A priority Critical patent/JP2944340B2/en
Publication of JPH06179264A publication Critical patent/JPH06179264A/en
Application granted granted Critical
Publication of JP2944340B2 publication Critical patent/JP2944340B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Dot-Matrix Printers And Others (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は、ドットインパクトプリ
ンタのプリントヘッドのピンを駆動するためのドットイ
ンパクトプリンタ制御装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a dot impact printer control device for driving pins of a print head of a dot impact printer.

【0002】[0002]

【従来の技術】ドットインパクトプリンタのプリントヘ
ッドは、図3に示すように、複数個のピン12を縦に直
線的に配列した構成を採用しており、このプリントヘッ
ドを駆動するための従来のドットインパクトプリンタ制
御装置は、インパクト周期カウンタの出力のインパクト
周期信号のタイミングによって複数個のコモン相制御回
路を同時に動作させ、全てのピン12が同じタイミング
でインパクトするように制御している。
2. Description of the Related Art As shown in FIG. 3, a print head of a dot impact printer employs a structure in which a plurality of pins 12 are arranged vertically and linearly. The dot impact printer control device operates a plurality of common phase control circuits simultaneously according to the timing of the impact cycle signal output from the impact cycle counter, and controls all the pins 12 to impact at the same timing.

【0003】[0003]

【発明が解決しようとする課題】上述したように、従来
のドットインパクトプリンタは、プリントヘッドの全て
のピンが同時にインパクトを行うため、同時に動作する
ピンの数が増すに従って打撃音が大きくなり、印字のと
きの騒音が大きいという欠点を有している。また、全て
のピンが同時にインパクトを行うため、印字のときのピ
ーク電流が高くなるという問題点も有している。
As described above, in the conventional dot impact printer, all the pins of the print head make an impact at the same time. Has the disadvantage that the noise is large. In addition, since all the pins make an impact at the same time, there is also a problem that the peak current at the time of printing increases.

【0004】[0004]

【課題を解決するための手段】本発明のドットインパク
トプリンタの制御装置は、インパクトスタート信号によ
って動作を開始してインパクト周期信号を出力するイン
パクト周期カウンタと、前記インパクト周期信号によっ
て動作を開始してそれぞれ異なる値の所定の時間を経過
したときに分散信号を出力する複数個の分散カウンタ回
路と、複数個の前記分散カウンタ回路のそれぞれに対応
して設けられ対応する前記分散カウンタ回路の出力信号
を入力してから前記インパクト周期信号を入力するまで
対応する前記分散カウンタ回路のカウント動作を中止さ
せる複数のフリップフロップと、複数個の前記分散カウ
ンタ回路のそれぞれに対応して設けられ対応する前記分
散カウンタ回路の出力信号によって動作を開始して対応
するプリントヘッドのピンを駆動する複数個のコモン相
制御回路とを備えている。
A control device for a dot impact printer according to the present invention starts operation by an impact start signal and outputs an impact period signal, and starts operation by the impact period signal. A plurality of distributed counter circuits that output a distributed signal when a predetermined time of a different value has elapsed, and an output signal of the corresponding distributed counter circuit provided corresponding to each of the plurality of distributed counter circuits. A plurality of flip-flops for interrupting the counting operation of the corresponding distributed counter circuit from input to the input of the impact period signal, and the corresponding distributed counter provided for each of the distributed counter circuits; The operation is started by the output signal of the circuit and the corresponding print head is And a plurality of common phase control circuit for driving the pin.

【0005】[0005]

【実施例】次に、本発明の実施例について図面を参照し
て説明する。
Next, embodiments of the present invention will be described with reference to the drawings.

【0006】図1は本発明の一実施例を示すブロック
図、図2は図1の実施例の動作を示す波形図、図3は図
1の実施例で駆動するドットインパクトプリンタのプリ
ントヘッドのピンの一例を示す図で、(a)は正面図、
(b)はP部の拡大正面図である。
FIG. 1 is a block diagram showing one embodiment of the present invention, FIG. 2 is a waveform diagram showing the operation of the embodiment of FIG. 1, and FIG. 3 is a print head of a dot impact printer driven in the embodiment of FIG. FIG. 4 is a diagram showing an example of a pin, (a) is a front view,
(B) is an enlarged front view of the part P.

【0007】図1において、インパクト周期カウンタ1
は、基準となる周期時間をインパクト周期データ5によ
ってあらかじめ設定されており、カウンタクロック8を
カウントすることによってプリントヘッドのピンのイン
パクト周期の基準時間を出力する。インパクト周期カウ
ンタ1は、インパクトスタート信号7がオンになると動
作を開始してインパクト周期データ5によって設定され
た時間Tを周期としたパルス信号のインパクト周期信号
10を出力し、インパクトスタート信号7がオフになる
とインパクト周期信号10の出力を停止する。
In FIG. 1, an impact cycle counter 1
The reference cycle time is set in advance by the impact cycle data 5 and counts the counter clock 8 to output the reference time of the impact cycle of the pin of the print head. The impact cycle counter 1 starts operation when the impact start signal 7 is turned on, outputs an impact cycle signal 10 of a pulse signal having a cycle of time T set by the impact cycle data 5, and turns off the impact start signal 7. Then, the output of the impact period signal 10 is stopped.

【0008】4個の分散カウンタ回路2a〜2dは、図
3(b)に示すようなプリントヘッドの異なったグルー
プに所属するピン12a〜12dに対応しており、それ
らの時間差をカウントするカウンタである。これらは、
それぞれ分散カウンタデータ6a〜6dによってあらか
じめ時間差a〜dが設定されている。
The four distributed counter circuits 2a to 2d correspond to the pins 12a to 12d belonging to different groups of the print head as shown in FIG. 3B, and are counters for counting the time difference between them. is there. They are,
Time differences a to d are set in advance by the distribution counter data 6a to 6d, respectively.

【0009】分散カウンタ回路2a〜2dは、インパク
ト周期カウンタ1からのインパクト周期信号10を基準
としてそれぞれ時間差a〜dとなるまでカウンタクロッ
ク8をカウントし、それぞれ分散信号11a〜11dを
出力する。
The dispersion counter circuits 2a to 2d count the counter clocks 8 based on the impact period signal 10 from the impact period counter 1 until the time differences a to d, respectively, and output the dispersion signals 11a to 11d, respectively.

【0010】分散カウンタ回路2a〜2dはまた、イン
パクト周期信号10の1周期に1回のパルス信号を出力
するために、それぞれフリップフロップ(F/F)4a
〜4dを接続し、それぞれ分散カウンタ回路2a〜2d
から出力があったとき、次にインパクト周期信号10を
入力するまでカウント動作を中止する。
The dispersion counter circuits 2a to 2d also output flip-flops (F / F) 4a in order to output a pulse signal once in one cycle of the impact cycle signal 10.
To 4d, and distributed counter circuits 2a to 2d, respectively.
, The counting operation is stopped until the next impact cycle signal 10 is input.

【0011】分散カウンタ回路2a〜2dは、それぞれ
時間差a〜dを個別に設定することができる。従って、
プリントヘッドのピン12の数と同数の分散カウンタ回
路を設けることにより、個別のピン12に対して対応さ
せることができる。
The distribution counter circuits 2a to 2d can individually set the time differences a to d. Therefore,
By providing the same number of distribution counter circuits as the number of pins 12 of the print head, it is possible to correspond to individual pins 12.

【0012】コモン相制御回路3a〜3dは、それぞれ
分散信号11a〜11dをスタートトリガとしてコモン
相出力信号9a〜9dを対応するプリントヘッドのピン
12a〜12dに対して出力し、インパクト動作を行わ
せる。
The common phase control circuits 3a to 3d output the common phase output signals 9a to 9d to the corresponding print head pins 12a to 12d with the dispersion signals 11a to 11d as start triggers to perform an impact operation. .

【0013】次に上述のように構成したドットインパク
トプリンタの制御装置の動作について説明する。
Next, the operation of the control device of the dot impact printer constructed as described above will be described.

【0014】インパクト周期カウンタ1は、インパクト
スタート信号7がオフからオンになると、あらかじめ設
定されている時間Tを周期とするパルス信号をインパク
ト周期信号10として出力し、分散カウンタ回路2a〜
2dの動作をトリガする。フリップフロップ(F/F)
4a〜4dは、インパクト周期信号10のパルス信号に
より分散カウンタ回路2a〜2dをカウント動作させ、
それぞれの分散カウンタ回路2a〜2dからのカウント
終了の出力があった時にフリップフロップ(F/F)4
a〜4dをリセットさせ分散カウンタ回路2a〜2dの
動作を中止する。この動作が中止されている間、それぞ
れの分散カウンタデータ6a〜6dは、分散カウンタ回
路2a〜2dに再セットされる。
When the impact start signal 7 turns from off to on, the impact cycle counter 1 outputs a pulse signal having a cycle of a preset time T as an impact cycle signal 10, and the distributed counter circuits 2a to 2c.
Trigger 2d action. Flip-flop (F / F)
4a to 4d are pulse signals of the impact period signal 10
The distributed counter circuits 2a to 2d are operated to count,
Count from each of the distributed counter circuits 2a to 2d
Flip-flop (F / F) 4 when the end is output
a to 4d are reset and distributed counter circuits 2a to 2d
Stop the operation. While this operation is suspended,
These distribution counter data 6a to 6d are distributed counter times.
The roads 2a to 2d are reset.

【0015】分散カウンタ回路2a〜2dは、それぞれ
個別に設定されている時間差a〜dをカウントし、カウ
ントを終了した時点でそれぞれ分散信号11a〜11d
を出力する。
The dispersion counter circuits 2a to 2d count the individually set time differences a to d, and when the counting is completed, the dispersion signals 11a to 11d, respectively.
Is output.

【0016】コモン相制御回路3a〜3dは、対応する
分散カウンタ回路2a〜2dから分散信号11a〜11
dを入力すると、対応するピン12a〜12dに対して
コモン相出力信号9a〜9dを出力し、それらを動作さ
せる。
The common phase control circuits 3a to 3d output the shared signals 11a to 11d from the corresponding shared counter circuits 2a to 2d.
When d is input, common phase output signals 9a to 9d are output to the corresponding pins 12a to 12d to operate them.

【0017】これにより、ピン12a〜12dは、それ
ぞれ時間差a〜dをもって動作するため、印字のときの
騒音が小さくなり、また、ピーク電流も低くなる。
As a result, since the pins 12a to 12d operate with time differences a to d, noise during printing is reduced and peak current is also reduced.

【0018】[0018]

【発明の効果】以上説明したように、本発明のドットイ
ンパクトプリンタの制御装置は、縦に直線的に配列した
複数個のピンを複数のグループに分け、その複数のグル
ープに対応した複数のコモン相制御回路と、各コモン相
制御回路に対応した複数の分散カウンタ回路を設け、各
分散カウンタ回路に異なった時間差を設定し、インパク
ト周期カウンタによって複数の分散カウンタ回路を同時
に駆動してそれぞれに設定した時間差をカウントさせ、
カウントが終了した時点で分散信号を出力させて対応す
るコモン相制御回路を動作させることにより、プリント
ヘッドのピンを時間差をもって動作させることが可能に
なるという効果があり、従って印字のときの騒音を小さ
くし、ピーク電流を低くすることができるという効果が
ある。
As described above, the control device for a dot impact printer according to the present invention divides a plurality of pins arranged linearly in a vertical direction into a plurality of groups and a plurality of common pins corresponding to the plurality of groups. A phase control circuit and a plurality of distributed counter circuits corresponding to each common phase control circuit are provided.A different time difference is set for each distributed counter circuit, and a plurality of distributed counter circuits are simultaneously driven by an impact period counter and set for each. Count the time difference
By outputting the dispersion signal at the time when the counting is completed and operating the corresponding common phase control circuit, there is an effect that it is possible to operate the pins of the print head with a time lag, thereby reducing noise at the time of printing. This has the effect of making it possible to reduce the peak current.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の一実施例を示すブロック図である。FIG. 1 is a block diagram showing one embodiment of the present invention.

【図2】図1の実施例の動作を示す波形図である。FIG. 2 is a waveform chart showing the operation of the embodiment of FIG.

【図3】図1の実施例で駆動するドットインパクトプリ
ンタのプリントヘッドのピンの一例を示す図で、(a)
は正面図、(b)はP部の拡大正面図である。
3A is a diagram illustrating an example of pins of a print head of a dot impact printer driven in the embodiment of FIG. 1; FIG.
Is a front view, and (b) is an enlarged front view of a portion P.

【符号の説明】[Explanation of symbols]

1 インパクト周期カウンタ 2a〜2d 分散カウンタ回路 3a〜3d コモン相制御回路 4a〜4d フリップフロップ(F/F) 5 インパクト周期データ 6a〜6d 分散カウンタデータ 7 インパクトスタート信号 8 カウンタクロック 9a〜9d コモン相出力信号 10 インパクト周期信号 11a〜11d 分散信号 12・12a〜12d ピン DESCRIPTION OF SYMBOLS 1 Impact cycle counter 2a-2d Distributed counter circuit 3a-3d Common phase control circuit 4a-4d Flip-flop (F / F) 5 Impact cycle data 6a-6d Distributed counter data 7 Impact start signal 8 Counter clock 9a-9d Common phase output Signal 10 Impact period signal 11a-11d Distributed signal 12.12a-12d Pin

フロントページの続き (58)調査した分野(Int.Cl.6,DB名) B41J 2/30 B41J 2/255 B41J 2/51 Continuation of the front page (58) Field surveyed (Int.Cl. 6 , DB name) B41J 2/30 B41J 2/255 B41J 2/51

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 インパクト周期データによって基準とな
る周期時間をあらかじめ設定されておりインパクトスタ
ート信号によって動作を開始してインパクト周期信号を
出力するインパクト周期カウンタと、前記インパクト周
期信号によって動作を開始して分散カウントデータによ
って設定されたそれぞれ異なる値の所定の時間を経過し
たときに分散信号を出力する複数個の分散カウンタ回路
と、複数個の前記分散カウンタ回路のそれぞれに対応し
て設けられ対応する前記分散カウンタ回路の出力信号に
よって動作を開始して対応するプリントヘッドのピンを
駆動する複数個のコモン相制御回路とを備えることを特
徴とするドットインパクトプリンタの制御装置。
1. An impact cycle counter which presets a cycle time as a reference according to impact cycle data, starts operation by an impact start signal and outputs an impact cycle signal, and starts operation by the impact cycle signal. A plurality of distributed counter circuits that output a distributed signal when a predetermined time of a different value set by the distributed count data has elapsed, and a plurality of the distributed counter circuits provided corresponding to the plurality of the distributed counter circuits, respectively. A control device for a dot impact printer, comprising: a plurality of common phase control circuits that start operating according to an output signal of a distributed counter circuit and drive pins of a corresponding print head.
【請求項2】 インパクト周期データによって基準とな
る周期時間をあらかじめ設定されておりインパクトスタ
ート信号によって動作を開始してインパクト周期信号を
出力するインパクト周期カウンタと、前記インパクト周
期信号によって動作を開始して分散カウントデータによ
って設定されたそれぞれ異なる値の所定の時間を経過し
たときに分散信号を出力する複数個の分散カウンタ回路
と、複数個の前記分散カウンタ回路のそれぞれに対応し
て設けられ対応する前記分散カウンタ回路の出力信号を
入力してから前記インパクト周期信号を入力するまで対
応する前記分散カウンタ回路のカウント動作を中止させ
る複数のフリップフロップと、複数個の前記分散カウン
タ回路のそれぞれに対応して設けられ対応する前記分散
カウンタ回路の出力信号によって動作を開始して対応す
るプリントヘッドのピンを駆動する複数個のコモン相制
御回路とを備えることを特徴とするドットインパクトプ
リンタの制御装置。
2. An impact cycle counter which presets a cycle time as a reference by the impact cycle data, starts an operation by an impact start signal and outputs an impact cycle signal, and starts an operation by the impact cycle signal. A plurality of distributed counter circuits that output a distributed signal when a predetermined time of a different value set by the distributed count data has elapsed, and a plurality of the distributed counter circuits provided corresponding to the plurality of the distributed counter circuits, respectively. A plurality of flip-flops for stopping the counting operation of the corresponding distributed counter circuit from the input of the output signal of the distributed counter circuit until the input of the impact period signal, corresponding to each of the plurality of distributed counter circuits. An output of the corresponding distributed counter circuit provided Multiple common phases that are triggered by signals to drive the corresponding printhead pins
A control device for a dot impact printer, comprising a control circuit .
JP33265692A 1992-12-14 1992-12-14 Control device for dot impact printer Expired - Fee Related JP2944340B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP33265692A JP2944340B2 (en) 1992-12-14 1992-12-14 Control device for dot impact printer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP33265692A JP2944340B2 (en) 1992-12-14 1992-12-14 Control device for dot impact printer

Publications (2)

Publication Number Publication Date
JPH06179264A JPH06179264A (en) 1994-06-28
JP2944340B2 true JP2944340B2 (en) 1999-09-06

Family

ID=18257406

Family Applications (1)

Application Number Title Priority Date Filing Date
JP33265692A Expired - Fee Related JP2944340B2 (en) 1992-12-14 1992-12-14 Control device for dot impact printer

Country Status (1)

Country Link
JP (1) JP2944340B2 (en)

Also Published As

Publication number Publication date
JPH06179264A (en) 1994-06-28

Similar Documents

Publication Publication Date Title
US4146922A (en) Constant velocity driving means
JPH02258355A (en) Electronic apparatus
JPS5856871A (en) Variable printing density coder device
JP2944340B2 (en) Control device for dot impact printer
JP2947363B2 (en) Matrix printer
US4833375A (en) Digital motor control system
JPH0645244B2 (en) Inkjet printer printing method
JPS6016351B2 (en) Dot printer paper feed motor control circuit
JPS6220035B2 (en)
EP0373187B1 (en) Digital printhead energy control system
JPH10181017A (en) Recording apparatus and control method therefor
JPS58102779A (en) Control system of printing of emphatic character
JP2796763B2 (en) Print head control method
JP3350388B2 (en) Serial / parallel data conversion circuit
JP3097711B2 (en) Impact dot printer
JPH02289361A (en) Printing controller in serial printer
JPH04835B2 (en)
JPS6241113B2 (en)
JPS5832933Y2 (en) Half dot print control device
JPH0223411Y2 (en)
JPS6251752B2 (en)
JP2784654B2 (en) Recording control device
JPS6137117B2 (en)
JPS5846029B2 (en) display circuit
JPS6114969A (en) Dot printer

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19990608

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080625

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090625

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100625

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100625

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110625

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110625

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120625

Year of fee payment: 13

LAPS Cancellation because of no payment of annual fees