JP2861055B2 - Image signal processing device - Google Patents

Image signal processing device

Info

Publication number
JP2861055B2
JP2861055B2 JP1140747A JP14074789A JP2861055B2 JP 2861055 B2 JP2861055 B2 JP 2861055B2 JP 1140747 A JP1140747 A JP 1140747A JP 14074789 A JP14074789 A JP 14074789A JP 2861055 B2 JP2861055 B2 JP 2861055B2
Authority
JP
Japan
Prior art keywords
signal
line
memory
image signal
switch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP1140747A
Other languages
Japanese (ja)
Other versions
JPH036990A (en
Inventor
敏彦 三村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP1140747A priority Critical patent/JP2861055B2/en
Priority to US07/527,440 priority patent/US5325189A/en
Publication of JPH036990A publication Critical patent/JPH036990A/en
Application granted granted Critical
Publication of JP2861055B2 publication Critical patent/JP2861055B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は、画像信号をフィルタリング処理する画像信
号処理装置に関する。
Description: BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an image signal processing apparatus for filtering an image signal.

[従来の技術] 近年、半導体メモリの大容量化に伴い、半導体メモリ
を多用する電子スチル・カメラが注目されている。その
ような電子スチル・カメラでは、撮像素子の例えばRGB
出力を切り換えて得られるスイッチY信号を、一旦FIFO
(First-in First-out)型メモリに入力し、当該FIFOメ
モリの出力から、2本の1Hライン・メモリにより1H遅延
信号と2H遅延信号を形成し、FIFOメモリ出力、1H遅延信
号及び2H遅延信号を垂直FIR(有限インパルス応答)型
フィルタに入力して垂直アパーチャ補正を行なう。これ
により輝度信号が得られる。
[Prior Art] In recent years, with the increase in the capacity of semiconductor memories, electronic still cameras that make extensive use of semiconductor memories have attracted attention. In such an electronic still camera, for example, RGB
The switch Y signal obtained by switching the output is temporarily
(First-in First-out) type memory, form 1H delay signal and 2H delay signal by two 1H line memories from the output of the FIFO memory, FIFO memory output, 1H delay signal and 2H delay The signal is input to a vertical FIR (finite impulse response) filter to perform vertical aperture correction. As a result, a luminance signal is obtained.

また、前記1H遅延信号からR,G,Bの各信号を取り出
し、それぞれに水平FIRフィルタ処理を施した後、色差
信号R−Y,B−Yに変換し、色差線順次化する。
Also, the R, G, and B signals are extracted from the 1H delay signal, subjected to horizontal FIR filter processing, converted to chrominance signals RY, BY, and color difference line sequential.

このようにして得られて輝度信号及び線順次化色差信
号をクランプし、ブランキング処理を施し、輝度信号に
は複合同期信号を付加して、公知の磁気記録再生装置に
よりビデオ・フロッピーに磁気記録する。
The luminance signal and the line-sequential chrominance signal obtained in this manner are clamped, subjected to a blanking process, a composite synchronization signal is added to the luminance signal, and magnetic recording is performed on a video floppy by a known magnetic recording / reproducing apparatus. I do.

[発明が解決しようとする課題] 上記従来例では、所定容量のFIFOメモリの他に、垂直
アパーチャ補正のために2本の1Hライン・メモリが必要
である。これは回路規模の大型化の製造コストの上昇を
招く。
[Problems to be Solved by the Invention] In the above conventional example, two 1H line memories are required for vertical aperture correction in addition to the FIFO memory having a predetermined capacity. This leads to an increase in manufacturing cost due to an increase in circuit size.

そこで、本発明はこのような問題点を解消し、撮像さ
れた被写体に対応した複数種の成分信号により構成され
るカラー画像信号か、記録媒体から読み出されるカラー
画像信号かを、例えば、FIFOメモリ等に各成分信号毎に
分割して記憶し、当該メモリに分割して記憶されている
1画面分のカラー画像信号の任意の部分に対応する成分
信号を繰り返して読み出し、読み出した成分信号に対し
てフィルタリング処理を施すことができ、メモリを有効
に活用することができる画像信号処理装置を提供するこ
とを目的とする。
Therefore, the present invention solves such a problem, and determines whether a color image signal composed of a plurality of types of component signals corresponding to a captured object or a color image signal read from a recording medium, for example, a FIFO memory. The component signals corresponding to an arbitrary portion of the color image signal for one screen which are divided and stored in the memory are repeatedly read out. It is an object of the present invention to provide an image signal processing apparatus capable of performing a filtering process by using a memory and effectively utilizing a memory.

[課題を解決するための手段] 本発明に係る画像信号処理装置は、被写体を撮像し、
撮像された被写体像に対応した複数種の成分信号により
構成されるカラー画像信号を出力する撮像手段と、記録
媒体に記録されているカラー画像信号を読み出し、出力
する再生手段と、複数の記憶領域を有し、前記撮像手段
から入力される1画面分のカラー画像信号を各成分信号
毎に前記複数の記憶領域に分割して記憶したり、前記再
生手段から入力される1画面分のカラー画像信号を各成
分信号毎に前記複数の記憶領域に分割して記憶したり
し、記憶されたカラー画像信号を各記憶領域から読み出
すメモリ手段と、前記メモリ手段における複数の記憶領
域のうちの任意の記憶領域に記憶されている成分信号を
繰り返し読み出すメモリ制御手段と、前記メモリ手段か
ら読み出された成分信号を入力し、入力された成分信号
を用いてフィルタリング処理を行うフィルタリング手段
とを備えることを特徴とする。
[Means for Solving the Problems] An image signal processing device according to the present invention captures an image of a subject,
Imaging means for outputting a color image signal composed of a plurality of types of component signals corresponding to a captured subject image; reproducing means for reading and outputting a color image signal recorded on a recording medium; and a plurality of storage areas And stores a color image signal for one screen input from the imaging unit into the plurality of storage areas for each component signal, or stores a color image signal for one screen input from the reproduction unit. A memory means for dividing a signal for each component signal into the plurality of storage areas and storing the divided color image signals from the respective storage areas; and an arbitrary one of the plurality of storage areas in the memory means. A memory control means for repeatedly reading out component signals stored in a storage area, a component signal read out from the memory means, and a filter filter using the input component signal; Characterized in that it comprises a filtering means for performing grayed process.

[作用] 上述の構成により、メモリに各成分信号毎に分割され
て記憶されている1画面分のカラー画像信号の任意の部
分に対応する成分信号を繰り返して読み出し、読み出し
た画像信号に対してフィルタリング処理を施すことがで
きる。
[Operation] With the configuration described above, component signals corresponding to an arbitrary portion of a color image signal for one screen, which are divided and stored for each component signal in the memory, are repeatedly read out. Filtering processing can be performed.

[実施例] 以下、図面を参照して本発明の実施例を説明する。Embodiment An embodiment of the present invention will be described below with reference to the drawings.

第1図は本発明を適用した電子スチル・カメラの一実
施例の構成ブロック図を示す。なお、図面の理解を容易
にするために、各回路へのクロック信号線及びクロック
信号発生回路については図示を省略した。10は撮影レン
ズ、12はRGBストライプ・フィルタを装備した撮像素子
であり、撮像素子12は撮影レンズ10による被写体像を電
気信号に変換する。サンプル・ホールド(S/H)回路12
は撮像素子12から出力されるR,G,Bの各信号をサンプル
・ホールドする。これにより、映像部分のみが取り出さ
れる。レベル調整回路16は、システム制御回路18からの
制御信号に従いS/H回路14のR,G,Bの各出力信号をレベル
調整する。具体的には、露出センサ20の出力に従い、適
正露出になるようにS/H回路14のR,G,B出力の各々をレベ
ル調整すると共に、Rセンサ22及びBセンサ24の出力に
従い、色バランス調整のために例えばR信号とB信号の
レベルを調整する。
FIG. 1 is a block diagram showing the configuration of an embodiment of an electronic still camera to which the present invention is applied. To facilitate understanding of the drawings, illustration of clock signal lines and clock signal generation circuits to each circuit is omitted. Reference numeral 10 denotes a photographing lens, and 12 denotes an image sensor equipped with an RGB stripe filter. The image sensor 12 converts a subject image by the photographing lens 10 into an electric signal. Sample and hold (S / H) circuit 12
Samples and holds the R, G, and B signals output from the image sensor 12. As a result, only the video portion is extracted. The level adjustment circuit 16 adjusts the levels of the R, G, and B output signals of the S / H circuit 14 according to a control signal from the system control circuit 18. Specifically, in accordance with the output of the exposure sensor 20, the level of each of the R, G, and B outputs of the S / H circuit 14 is adjusted so as to obtain an appropriate exposure, and the color is adjusted in accordance with the outputs of the R sensor 22 and the B sensor 24. For balance adjustment, for example, the levels of the R signal and the B signal are adjusted.

A/D変換器26はレベル調整回路16のR,G,Bの各出力をそ
れぞれディジタル化する。なお、A/D変換器26は撮像素
子のオプティカル・ブラック部分の信号をクランプし、
A/D変換用の抵抗ラダーのガンマ特性によりガンマ変換
した信号を出力する。スイッチ28は3倍速で切り換えら
れ、これにより、A/D変換器26のR,G,B出力から所謂スイ
ッチY信号が形成される。即ち、スイッチY信号はR,G,
Bの3倍速の順次信号である。そして、スイッチ30をラ
イン毎に切り換えて、スイッチY信号をライン毎に循環
的にFIFOメモリ31,32,33に分配する。即ち、撮像素子12
による撮影画像の最上ラインを第1ラインとし、mを整
数とすると、メモリ31には第1,第4,第7,…,第(3m+
1)ラインの信号が書き込まれ、メモリ32には第2,第5,
第8、…第(3m+2)ラインの信号、メモリ33には第3,
第6,…,第(3m+3)ラインの信号が書き込まれる。
The A / D converter 26 digitizes each of the R, G, and B outputs of the level adjustment circuit 16 respectively. The A / D converter 26 clamps the signal of the optical black portion of the image sensor,
Outputs a signal that has been gamma converted by the gamma characteristic of the resistor ladder for A / D conversion. The switch 28 is switched at triple speed, whereby a so-called switch Y signal is formed from the R, G, B outputs of the A / D converter 26. That is, the switch Y signal is R, G,
This is a sequential signal at 3 times the speed of B. Then, the switch 30 is switched for each line, and the switch Y signal is cyclically distributed to the FIFO memories 31, 32, and 33 for each line. That is, the image sensor 12
The first line is the top line of the image captured by, and m is an integer, the first, fourth, seventh,..., (3m +
1) The signal of the line is written, and the second, fifth,
Eighth,... The signal of the (3m + 2) th line.
The signals of the sixth,..., (3m + 3) th lines are written.

FIFOメモリ31,32,33については、基本的には同じライ
ンの記憶データを繰り返し読み出せるものや、指定のラ
インの記憶データを読み出せるものであればよい。前者
に対しては、例えば水平読出しカウンタからのインクリ
メント・パルスを外部制御信号によりマスクできるよう
にすればよく、また後者に対しては水平読出しカウンタ
及び垂直読出しカウンタを指定の値に変更できればよ
い。
Basically, the FIFO memories 31, 32, and 33 need only be ones that can repeatedly read storage data of the same line or ones that can read storage data of a specified line. For the former, for example, the increment pulse from the horizontal read counter may be masked by an external control signal, and for the latter, the horizontal read counter and the vertical read counter may be changed to specified values.

次に、FIFOメモリ31,32,33の信号を同時に読み出し、
マトリクス・スイッチ34により切り換えて、連続する3
本のラインの信号を取り出す。例えば、先ず、メモリ31
から第1ライン、メモリ32から第2ライン、メモリ33か
ら第3ラインの信号を取り出し、マトリクス・スイッチ
34ではそのまま通す。次に、メモリ32から第2ラインの
信号を、メモリ33から第3ラインの信号を再び読み出
し、メモリ31から第4ラインの信号を読み出し、マトリ
クス・スイッチ34でこれらを並べ代えて、タップ34aか
ら第2ライン、中間タップ34bから第3ライン、タップ3
4cから第4ラインの信号を出力する。同様にして、次の
タイミングでは、マトリクス・スイッチ34は、タップ34
aから第3ライン、中間タップ34bから第4ライン、タッ
プ34cから第5ラインの信号を出力する。
Next, the signals of the FIFO memories 31, 32 and 33 are simultaneously read out,
Switching by matrix switch 34, 3
Extract the signal of the book line. For example, first, the memory 31
From the first line, the second line from the memory 32, and the third line from the memory 33.
At 34, let it pass. Next, the signal of the second line is read out again from the memory 32, the signal of the third line is read out again from the memory 33, the signal of the fourth line is read out from the memory 31, and these are rearranged by the matrix switch 34. 2nd line, middle tap 34b to 3rd line, tap 3
The signal of the fourth line is output from 4c. Similarly, at the next timing, the matrix switch 34
A signal is output from the third line from a, the fourth line from the intermediate tap 34b, and the fifth line from the tap 34c.

このようにして、マトリクス・スイッチ34の3つのタ
ップ34a,34b,34cからは、撮像素子12の隣接する3ライ
ンからの信号を同時に、且つその読出しラインを1ライ
ンずつ下に下げていったように読み出した信号が得られ
る。従って、マトリクス・スイッチ34の3つの出力信号
を有限インパルス応答型(FIR)型垂直フィルタ36に入
力して、アパーチャ補正できる。垂直フィルタ36の出力
はD/A変換器38によりアナログ信号に戻されて疑似Y信
号になる。
In this way, signals from the three adjacent lines of the image sensor 12 are simultaneously lowered from the three taps 34a, 34b, 34c of the matrix switch 34, and the readout lines thereof are lowered one line at a time. The signal read out is obtained. Therefore, the three output signals of the matrix switch 34 are input to the finite impulse response (FIR) type vertical filter 36, so that the aperture can be corrected. The output of the vertical filter 36 is converted back to an analog signal by the D / A converter 38 to become a pseudo Y signal.

他方、マトリクス・スイッチ34の中間タップ(垂直フ
ィルタ36の位相中心にあたるところ)34bの信号はスイ
ッチ40により再びR,G,Bの信号に分解され、それぞれ、
水平フィルタ44,46,48により水平帯域制限された後、色
差マトリクス回路48,50に入力され、色差マトリクス回
路48により色差信号R−Yに、色差マトリクス回路50に
より色差信号B−Yに変換される。スイッチ52をライン
毎に切り換えることにより、色差マトリクス回路48,50
の出力を線順次化し、D/A変換器54でアナログ信号に変
換する。
On the other hand, the signal of the intermediate tap 34b of the matrix switch 34 (corresponding to the phase center of the vertical filter 36) 34b is again decomposed into R, G, and B signals by the switch 40.
After the horizontal band is limited by the horizontal filters 44, 46 and 48, the signals are input to the color difference matrix circuits 48 and 50, and are converted into the color difference signals RY by the color difference matrix circuit 48 and the color difference signals BY by the color difference matrix circuit 50. You. By switching the switch 52 line by line, the color difference matrix circuits 48, 50
Are output in a line-sequential manner, and are converted into analog signals by a D / A converter 54.

D/A変換器38から出力される疑似輝度信号及びD/A変換
器54から出力される線順次色差信号はそれぞれ、LPF56,
58により帯域制限され、クランプ回路60,62によりクラ
ンプされ、ブランキング回路64,66によりブランキング
される。ブランキング回路64の出力には加算器68により
同期信号が重畳される。そして、ブランキング回路62の
出力が録画再生装置70の線順次色差信号入力に印加さ
れ、加算器68の出力が録画再生装置70の輝度入力に印加
され、磁気ディスク、固体メモリ装置などの記録媒体に
記録される。
The pseudo-luminance signal output from the D / A converter 38 and the line-sequential color difference signal output from the D / A converter 54 are respectively an LPF 56,
The band is limited by 58, clamped by clamp circuits 60 and 62, and blanked by blanking circuits 64 and 66. A synchronizing signal is superimposed on the output of the blanking circuit 64 by an adder 68. Then, the output of the blanking circuit 62 is applied to the line-sequential color difference signal input of the recording / reproducing device 70, the output of the adder 68 is applied to the luminance input of the recording / reproducing device 70, and the recording medium such as a magnetic disk, a solid-state memory device, etc. Will be recorded.

第1図の実施例では、スイッチY信号から記録用の輝
度信号を形成したが、スイッチY信号から高域成分を取
り出してYH信号とし、RGB信号からYL信号を形成し、両
者を合成して記録用の輝度信号を形成してもよい。ま
た、色差信号からスイッチY信号の補正信号を作り、そ
れをスイッチY信号に加算して、記録用の輝度信号を形
成してもよい。また、本実施例は、RGBストライプ・フ
ィルタに限定されず、撮像素子12の画素配置も、正方状
のものや、二次元的にオフセットされているものなど、
各種の配置に適用できる。
In the embodiment of Figure 1 has formed the luminance signal for recording from the switch Y signal, the Y H signal is taken out high frequency components from the switch Y signal to form a Y L signal from the RGB signal, combining both To form a luminance signal for recording. Alternatively, a correction signal for the switch Y signal may be generated from the color difference signal and added to the switch Y signal to form a recording luminance signal. In addition, the present embodiment is not limited to the RGB stripe filter, and the pixel arrangement of the image sensor 12 may be a square arrangement, a two-dimensionally offset arrangement, or the like.
Applicable to various arrangements.

第2図は本発明の別の実施例の構成ブロック図を示
す。なお、全体を制御するシステム制御回路、露出セン
サ及び測色センサは実施例に直接関係しないので図示を
省略した。撮影レンズ110による光学像は撮像素子112に
より電気信号に変換され、撮像素子112が出力するR,G,B
の各信号はS/H回路114でサンプル・ホールドされ、レベ
ル調整回路116で露出調整及び色バランス調整される。
レベル調整回路116のR、G、Bの各出力は、スイッチ1
18及びクランプ回路120を介してA/D変換器122に入力さ
れ、そこでガンマ特性を加味したディジタル値に変換さ
れる。なお、スイッチ118は後述するスチル・ビデオ録
画再生装置124からの再生信号の処理に、クランプ回路1
20以降の回路を流用するためのものであり、また、クラ
ンプ回路120も再生時にのみ使用される。
FIG. 2 is a block diagram showing the configuration of another embodiment of the present invention. Note that a system control circuit, an exposure sensor, and a colorimetric sensor for controlling the whole are not shown in the drawings because they are not directly related to the embodiment. The optical image obtained by the photographing lens 110 is converted into an electric signal by the image sensor 112, and R, G, and B output by the image sensor 112 are output.
Are sampled and held by the S / H circuit 114, and exposure adjustment and color balance adjustment are performed by the level adjustment circuit 116.
The R, G, and B outputs of the level adjustment circuit 116 are connected to the switch 1
The signal is input to the A / D converter 122 via the circuit 18 and the clamp circuit 120, where it is converted into a digital value taking gamma characteristics into account. The switch 118 is used to process a reproduction signal from the still video recording / reproducing device 124 described later,
The circuit after 20 is used, and the clamp circuit 120 is also used only during reproduction.

先ず、記録時の信号の流れを説明すると、A/D変換器1
22のR,G,B出力は3倍速で切り換わるスイッチ126により
RGB順次信号(スイッチY信号)に変換され、第3図に
示すように、スイッチ128,130によりFIFO型フィールド1
32に奇ラインの信号、FIFOフィールド・メモリ134に偶
ラインの信号が分配される。メモリ132,134に書き込ま
れた信号は、交互にライン単位で2回読み出される。メ
モリ132,134の出力はスイッチ136,138により切り換えら
れる。これにより、スイッチ136,138からは、第1ライ
ン、第2ライン、第2ライン、第3ライン、第3ライ
ン、第4ライン、…というように、第2ライン以降の信
号が2回連続して出現する信号が得られる。
First, the signal flow during recording will be described.
22 R, G, B outputs are switched at 3 times speed by switch 126
The signal is converted into an RGB sequential signal (switch Y signal) and, as shown in FIG.
The signal of the odd line is distributed to 32, and the signal of the even line is distributed to the FIFO field memory 134. The signals written to the memories 132 and 134 are alternately read twice in line units. The outputs of the memories 132 and 134 are switched by switches 136 and 138. As a result, from the switches 136 and 138, the signals on the second and subsequent lines, such as the first line, the second line, the second line, the third line, the third line, the fourth line,. Is obtained.

スイッチ136の出力は、記録時には何もしないオフセ
ット除去回路140を介して、2個のライン・メモリ142,1
44の直列回路の印加される。ライン・メモリ142,144は
記録時にはそれぞれ0.5Hのライン・メモリとして機能す
るので、ライン・メモリ144の出力はライン・メモリ142
の入力に対して1H遅延する。スイッチ138の出力、スイ
ッチ136の出力(オフセット除去回路140を経由した信
号)及びそれより1H遅延した信号が垂直フィルタ146に
印加される。スイッチ136の出力はスイッチ138の出力に
対して1H遅延しているので、垂直フィルタ146には、OH
(遅延なし)、1H遅延及び2H遅延した信号が入力するこ
とになり、垂直アパーチャ補正が行なわれる。
The output of the switch 136 is supplied to two line memories 142, 1 via an offset removing circuit 140 which does nothing during recording.
44 series circuits are applied. Since the line memories 142 and 144 each function as a 0.5H line memory during recording, the output of the line memory 144 is
1H delay for input. The output of the switch 138, the output of the switch 136 (the signal passed through the offset removing circuit 140), and the signal delayed by 1H therefrom are applied to the vertical filter 146. Since the output of the switch 136 is delayed by 1H from the output of the switch 138, the vertical filter 146 has OH
(No delay), signals delayed by 1H and 2H are input, and vertical aperture correction is performed.

HPF148は垂直フィルタ146の出力から高域成分を取り
出し、加算器150がHPF148の出力に、後述する色信号処
理で形成される低域輝度信号を加算し、ブランキング回
路152がブランキング処理し、記録・再生で切り換わる
スイッチ154を介してD/A変換器156に印加されてアナロ
グ信号に変換され、その後スイッチ158及びLPF160を介
して同期加算器162に印加され、同期信号を付加されて
スチル・ビデオ録画再生装置124に入力する。
The HPF 148 extracts a high-frequency component from the output of the vertical filter 146, an adder 150 adds a low-frequency luminance signal formed by color signal processing described later to an output of the HPF 148, and a blanking circuit 152 performs a blanking process, The signal is applied to a D / A converter 156 via a switch 154 that switches between recording and playback, and is converted to an analog signal.Then, the signal is applied to a synchronous adder 162 via a switch 158 and an LPF 160, and a synchronous signal is added to the still image. -Input to the video recording / playback device 124.

他方、色信号については、RGB分離回路164が垂直フィ
ルタ146の中間タップからのRGB順次信号を1/3周期のR,
G,Bの各信号に分離する。RGB分離回路164のR,G,Bの各出
力はLPF166,168,170により帯域制限されて色差マトリク
ス回路172に供給され、そこで色差信号R−Yと同B−
Yに変換される。同時に、低域輝度信号が形成され、加
算器150に供給される。色差信号R−Y,B−Yはスイッチ
174により線順次化され、ブランキング回路176でブラン
キングされ、スイッチ154、D/A変換器156、スイッチ158
及びLPF178を介してスチル・ビデオ録画再生装置124に
供給される。
On the other hand, for the color signal, the RGB separation circuit 164 converts the RGB sequential signal from the intermediate tap of the vertical filter 146 into R,
Separate into G and B signals. The outputs of R, G, and B of the RGB separation circuit 164 are band-limited by LPFs 166, 168, and 170 and supplied to a color difference matrix circuit 172, where the color difference signals RY and B-B are output.
Converted to Y. At the same time, a low-frequency luminance signal is formed and supplied to the adder 150. The color difference signals RY and BY are switches
The signal is line-sequentialized by 174, blanked by a blanking circuit 176, a switch 154, a D / A converter 156, and a switch 158.
And supplied to the still video recording / playback device 124 via the LPF 178.

スチル・ビデオ録画再生装置124から再生された信号
については、輝度信号及び線順次色差信号は個別にクラ
ンプ回路120で直流レベルを固定化され、A/D変換器122
で第4図に示すようにサンプリングされ、そのディジタ
ル信号は第5図に示すように、スイッチ128,130により
メモリ132,134に配分される。メモリ132,134から読み出
された信号は、輝度信号がスイッチ138によりスイッチ1
54に送られ、線順次色差信号がスイッチ136によりオフ
セット除去回路140に送られる。
With respect to the signal reproduced from the still video recording / reproducing device 124, the luminance signal and the line-sequential color difference signal are individually fixed at the DC level by the clamp circuit 120, and the A / D converter 122
The digital signal is sampled as shown in FIG. 4 and distributed to the memories 132 and 134 by the switches 128 and 130 as shown in FIG. The signals read from the memories 132 and 134 are as follows.
The line-sequential color difference signal is sent to the offset removing circuit 140 by the switch 136.

オフセット除去回路140によりR−Y成分とB−Y成
分のペデスタル・レベルを同じに調整され、ライン・メ
モリ142,144及び加算器180により色差線順次の補間信号
を形成して、ライン・スイッチ182により線同時の色差
信号R−Y,B−Yを形成し、エンコーダ184がNTSCのビデ
オ信号に変換し、ブランキング回路186がブランキング
を挿入する。なお、再生時には、ライン・メモリ142,14
4はそれぞれ、そのクロック周期により1Hのライン・メ
モリとして機能する。ブランキング回路186の出力はス
イッチ154に印加される。
The pedestal levels of the R-Y component and the B-Y component are adjusted to be the same by the offset removing circuit 140, and the line memories 142 and 144 and the adder 180 form a color difference line-sequential interpolation signal. Simultaneous color difference signals RY and BY are formed, an encoder 184 converts the signals into NTSC video signals, and a blanking circuit 186 inserts blanking. During playback, the line memories 142, 14
Each of the 4 functions as a 1H line memory depending on its clock cycle. The output of blanking circuit 186 is applied to switch 154.

このようにして、スイッチ154には再生信号の輝度信
号及び色差信号が供給され、以降は、D/A変換器156によ
りアナログ信号に変換され、スイッチ158、帯域制限のL
PF187,188及び出力アンプ189,190を介して出力端子から
出力される。
In this way, the luminance signal and the color difference signal of the reproduction signal are supplied to the switch 154, and thereafter, are converted into analog signals by the D / A converter 156, and the switch 158
The signal is output from the output terminal via the PFs 187 and 188 and the output amplifiers 189 and 190.

第2図の実施例では、メモリ132,134を構成するFIFO
メモリ素子のブロック分割数が第1図の実施例に比べて
少なくなるので、IC化した時のピン数が少なくなるとい
う利点がある。また、ライン・メモリ142,144を記録時
と再生時の両方で使用するので、全体としては無駄の無
い回路構成を構築できる。
In the embodiment shown in FIG. 2, FIFOs constituting the memories 132 and 134 are used.
Since the number of divided blocks of the memory element is smaller than that of the embodiment shown in FIG. 1, there is an advantage that the number of pins when integrated is reduced. In addition, since the line memories 142 and 144 are used both during recording and during reproduction, a circuit configuration that does not waste as a whole can be constructed.

[発明の効果] 以上、説明したように、本発明によれば、撮影された
被写体に対応した複数種の成分信号により構成されるカ
ラー画像信号か、記録媒体から読み出されるカラー画像
信号かを、例えばFIFOメモリ等に各成分信号毎に分割し
て記憶し、当該メモリに分割して記憶されている1画面
分のカラー画像信号の任意の部分に対応する成分信号を
繰り返して読み出し、読み出した成分信号に対してフィ
ルタリング処理を施すことができ、メモリを有効に活用
することができる。従って、この画像信号処理装置によ
り、撮像された被写体に対応したカラー画像及び記録媒
体から読み出されるカラー画像信号に対応したカラー画
像の垂直方向に対してフィルタリング処理を施すディジ
タル・フィルタを構成した場合には、ライン・メモリの
数を節減でき、構成を簡略化し装置の小型化、及び低コ
スト化を図ることができる。
[Effects of the Invention] As described above, according to the present invention, a color image signal composed of a plurality of types of component signals corresponding to a photographed subject or a color image signal read from a recording medium is determined. For example, each component signal is divided and stored in a FIFO memory or the like, and a component signal corresponding to an arbitrary portion of a color image signal for one screen stored dividedly in the memory is repeatedly read out. Filtering processing can be performed on the signal, and the memory can be used effectively. Therefore, when this image signal processing device constitutes a digital filter that performs filtering processing in the vertical direction of a color image corresponding to a captured object and a color image corresponding to a color image signal read from a recording medium, Can reduce the number of line memories, simplify the configuration, and reduce the size and cost of the device.

【図面の簡単な説明】[Brief description of the drawings]

第1図は本発明の一実施例の構成ブロック図、第2図は
第2の実施例の構成ブロック図、第3図は記録時(撮影
時)のメモリ132,134の使用態様の説明図、第4図は第
2図で再生信号のサンプリング点の説明図、第5図は第
2図で再生時のメモリ132,134の使用態様の説明図であ
る。 12,112:撮像素子、31,32,33,132,134:FIFOメモリ、70,1
24:録画再生装置、142,144:ライン・メモリ
FIG. 1 is a block diagram showing the configuration of an embodiment of the present invention, FIG. 2 is a block diagram showing the configuration of a second embodiment, FIG. 3 is an explanatory diagram of the use of the memories 132 and 134 during recording (at the time of photographing). FIG. 4 is an explanatory diagram of the sampling points of the reproduced signal in FIG. 2, and FIG. 5 is an explanatory diagram of the manner of use of the memories 132 and 134 during reproduction in FIG. 12,112: Image sensor, 31, 32, 33, 132, 134: FIFO memory, 70, 1
24: Recording / playback device, 142, 144: Line memory

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】被写体を撮像し、撮像された被写体像に対
応した複数種の成分信号により構成されるカラー画像信
号を出力する撮像手段と、 記録媒体に記録されているカラー画像信号を読み出し、
出力する再生手段と、 複数の記憶領域を有し、前記撮像手段から入力される1
画面分のカラー画像信号を各成分信号毎に前記複数の記
憶領域に分割して記憶したり、前記再生手段から入力さ
れる1画面分のカラー画像信号を各成分信号毎に前記複
数の記憶領域に分割して記憶したりし、記憶されたカラ
ー画像信号を各記憶領域から読み出すメモリ手段と、 前記メモリ手段における複数の記憶領域のうちの任意の
記憶領域に記憶されている成分信号を繰り返し読み出す
メモリ制御手段と、 前記メモリ手段から読み出された成分信号を入力し、入
力された成分信号を用いてフィルタリング処理を行うフ
ィルタリング手段 とを備えることを特徴とする画像信号処理装置。
An image pickup means for picking up an image of a subject and outputting a color image signal composed of a plurality of types of component signals corresponding to the picked-up image of the subject; reading a color image signal recorded on a recording medium;
A reproducing unit for outputting, a plurality of storage areas, and one input from the imaging unit.
A color image signal for one screen is divided and stored in the plurality of storage areas for each component signal, or a color image signal for one screen input from the reproducing means is stored in the plurality of storage areas for each component signal. Memory means for reading out the stored color image signal from each storage area, and repeatedly reading component signals stored in an arbitrary storage area among a plurality of storage areas in the memory means An image signal processing apparatus comprising: a memory control unit; and a filtering unit that inputs a component signal read from the memory unit and performs a filtering process using the input component signal.
JP1140747A 1989-05-23 1989-06-02 Image signal processing device Expired - Fee Related JP2861055B2 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP1140747A JP2861055B2 (en) 1989-06-02 1989-06-02 Image signal processing device
US07/527,440 US5325189A (en) 1989-05-23 1990-05-23 Image processing with a multiple-memory apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1140747A JP2861055B2 (en) 1989-06-02 1989-06-02 Image signal processing device

Publications (2)

Publication Number Publication Date
JPH036990A JPH036990A (en) 1991-01-14
JP2861055B2 true JP2861055B2 (en) 1999-02-24

Family

ID=15275791

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1140747A Expired - Fee Related JP2861055B2 (en) 1989-05-23 1989-06-02 Image signal processing device

Country Status (1)

Country Link
JP (1) JP2861055B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4819513B2 (en) * 2006-01-26 2011-11-24 株式会社日立国際電気 Television camera and base station device

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2968536B2 (en) * 1989-03-22 1999-10-25 株式会社東芝 Electronic still camera

Also Published As

Publication number Publication date
JPH036990A (en) 1991-01-14

Similar Documents

Publication Publication Date Title
KR100666290B1 (en) Image pick up device and image pick up method
EP0469836B1 (en) Image signal processing apparatus
US5262849A (en) Digital camera processing device having variably settable interpolation
US5801772A (en) Digital video camera apparatus and aspect ratio converting apparatus
EP0456369B1 (en) Electronic camera featuring single image processing
US5325189A (en) Image processing with a multiple-memory apparatus
JP2797393B2 (en) Recording and playback device
US6020922A (en) Vertical line multiplication method for high-resolution camera and circuit therefor
JP2861055B2 (en) Image signal processing device
US5471243A (en) Electronic still camera
JP3015044B2 (en) Image recording / reproducing device, image reproducing device, and image recording device
JPH0488782A (en) Image pickup device
JP3761971B2 (en) Imaging device
JPH07322114A (en) Image pickup device
JP3018297B2 (en) Color imaging device
JP3581457B2 (en) Imaging device
JP3890095B2 (en) Image processing device
JP2703931B2 (en) Imaging device
JP2668445B2 (en) Imaging device
JP2775341B2 (en) Color imaging device
JP3846305B2 (en) Imaging apparatus and method, recording medium, and program
JP3281454B2 (en) Imaging recording device
JPH02143695A (en) Picture processing system for picture processor
JPH08279947A (en) Image pickup device
JPH02298188A (en) Signal processor unit for image pickup device

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees