JP2852172B2 - Write detection circuit - Google Patents

Write detection circuit

Info

Publication number
JP2852172B2
JP2852172B2 JP8160293A JP8160293A JP2852172B2 JP 2852172 B2 JP2852172 B2 JP 2852172B2 JP 8160293 A JP8160293 A JP 8160293A JP 8160293 A JP8160293 A JP 8160293A JP 2852172 B2 JP2852172 B2 JP 2852172B2
Authority
JP
Japan
Prior art keywords
circuit
output
write detection
back electromotive
magnetic head
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP8160293A
Other languages
Japanese (ja)
Other versions
JPH06295406A (en
Inventor
和彦 井上
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NIPPON DENKI AISHII MAIKON SHISUTEMU KK
Original Assignee
NIPPON DENKI AISHII MAIKON SHISUTEMU KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NIPPON DENKI AISHII MAIKON SHISUTEMU KK filed Critical NIPPON DENKI AISHII MAIKON SHISUTEMU KK
Priority to JP8160293A priority Critical patent/JP2852172B2/en
Publication of JPH06295406A publication Critical patent/JPH06295406A/en
Application granted granted Critical
Publication of JP2852172B2 publication Critical patent/JP2852172B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Digital Magnetic Recording (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は信号の書込が正常に行な
われたかを検出する書込検出回路に関し、特に磁気ヘッ
ドを使用した磁気記録装置の書込検出回路に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a write detection circuit for detecting whether a signal has been written normally, and more particularly to a write detection circuit for a magnetic recording apparatus using a magnetic head.

【0002】[0002]

【従来の技術】従来の書込検出回路は、図3に示すよう
に、3端子の磁気ヘッド2の両端に発生した逆起電圧を
入力するピークホールド回路3と、ピークホールド回路
3の出力をプラス(+)入力して整形する2個のコンパ
レータ6と、コンパレータ6の出力を入力して検出結果
に変換するAND回路11とを有している。
2. Description of the Related Art As shown in FIG. 3, a conventional write detection circuit includes a peak hold circuit 3 for inputting a back electromotive force generated between both ends of a three-terminal magnetic head 2, and an output of the peak hold circuit 3. There are provided two comparators 6 for inputting and shaping by plus (+), and an AND circuit 11 for inputting the output of the comparator 6 and converting it into a detection result.

【0003】次に動作について、図3のブロック図及び
図4の信号波形図を用いて説明する。磁気記録装置にデ
ータを書き込むには、磁気ヘッド2に流れる電流を切換
えることで書き込まれる。磁気ヘッド2に流れる電流方
向を切換えると、磁気ヘッド2の両端にはバイアス(V
B1)を基準とした逆起電圧a,bが発生する。この逆
起電圧をピークホールド回路3に入力し、そのピークホ
ールド回路3の出力c,dをコンパレータ6でバイアス
(VB8)と比較し、ピークホールド回路3の出力がバ
イアス(VB8)より大きい時、コンパレータ6の出力
e,fが高(H)レベルとなる。このコンパレータ6の
出力e,fをAND回路11に入れ、そのAND回路1
1の出力kを書込検出パルスmの信号としている。
Next, the operation will be described with reference to a block diagram of FIG. 3 and a signal waveform diagram of FIG. To write data in the magnetic recording device, the data is written by switching the current flowing through the magnetic head 2. When the direction of the current flowing through the magnetic head 2 is switched, the bias (V
Back electromotive voltages a and b are generated based on B1). This back electromotive force is input to the peak hold circuit 3, and the outputs c and d of the peak hold circuit 3 are compared with the bias (VB8) by the comparator 6. When the output of the peak hold circuit 3 is larger than the bias (VB8), The outputs e and f of the comparator 6 become high (H) level. The outputs e and f of the comparator 6 are input to an AND circuit 11, and the AND circuit 1
The output k of 1 is a signal of the write detection pulse m.

【0004】[0004]

【発明が解決しようとする課題】このような従来の書込
検出回路は、磁気ヘッド2の両端に発生した逆起電圧
a,bから直接書込検出パルスmの信号をつくってい
る。そのため、磁気ヘッド2を変えたり、磁気ヘッド2
の製造上のバラツキや磁気ヘッド2に流す電流を変えた
りすると、磁気ヘッド2で発生する逆起電圧a,bのピ
ーク電圧が変化し、ピークホールド回路3でのピーク電
圧も変化する。コンパレータ6で比較する電圧は、一定
であるため、ピークホールド回路3の出力電圧が変化す
ると、コンパレータ6がHレベルを出力する時間が変化
し、その結果書込検出パルスmの信号の時間(パルス
幅)が変わってしまうという問題点があった。
In such a conventional write detection circuit, a signal of the write detection pulse m is directly generated from the back electromotive voltages a and b generated at both ends of the magnetic head 2. Therefore, the magnetic head 2 is changed,
When the manufacturing variation of the magnetic head 2 or the current flowing through the magnetic head 2 is changed, the peak voltages of the back electromotive voltages a and b generated in the magnetic head 2 change, and the peak voltage in the peak hold circuit 3 also changes. Since the voltage to be compared by the comparator 6 is constant, when the output voltage of the peak hold circuit 3 changes, the time during which the comparator 6 outputs the H level changes, and as a result, the time of the signal of the write detection pulse m (pulse Width) was changed.

【0005】本発明の目的は、前記問題点を解決し、書
込検出信号のパルス幅を一定となるようにした書込検出
回路を提供することにある。
An object of the present invention is to provide a write detection circuit which solves the above-mentioned problem and makes the pulse width of a write detection signal constant.

【0006】[0006]

【課題を解決するための手段】本発明の第1の構成は、
磁気ヘッドに発生した一対の逆起電圧が入力される一対
のピークホールド回路と、前記一対のピークホールド回
路の各出力と基準値とを比較する一対のコンパレータ
と、前記一対のコンパレータの出力を入力とするAND
回路とを備えた書込検出回路において、前記AND回路
の出力を入力とする単安定マルチバイブレータを設け、
前記単安定マルチバイブレータの出力を検出信号となす
ことを特徴とする。
According to a first aspect of the present invention, there is provided:
A pair of peak hold circuits to which a pair of back electromotive voltages generated in the magnetic head are input, a pair of comparators for comparing each output of the pair of peak hold circuits with a reference value, and an output of the pair of comparators AND
A write detection circuit comprising: a monostable multivibrator having an output of the AND circuit as an input;
The output of the monostable multivibrator is used as a detection signal.

【0007】本発明の第2の構成は、前記第1の構成に
おいて、前記一対の逆起電圧が入力されるOR回路を設
け、前記OR回路の出力を直接、又は単安定マルチバイ
ブレータを介した信号を入力とする第3のコンパレータ
を設け、前記第3のコンパレータの出力を前記AND回
路の入力に加えることを特徴とする。
According to a second configuration of the present invention, in the first configuration, an OR circuit to which the pair of back electromotive voltages is input is provided, and an output of the OR circuit is directly or via a monostable multivibrator. A third comparator to which a signal is input is provided, and an output of the third comparator is added to an input of the AND circuit.

【0008】[0008]

【実施例】本発明の一実施例について図面を参照して説
明する。図1は本発明の一実施例の書込検出回路を示す
ブロック図、図2は図1の各部の信号波形図である。
An embodiment of the present invention will be described with reference to the drawings. FIG. 1 is a block diagram showing a write detection circuit according to one embodiment of the present invention, and FIG. 2 is a signal waveform diagram of each part in FIG.

【0009】図1において、本実施例の書込検出回路
が、図3と相違する部分は、OR回路4,単安定マルチ
バイブレータ5,1個のコンパレータ7,単安定マルチ
バイブレータ10が追加されている点である。
In FIG. 1, the write detection circuit of this embodiment is different from that of FIG. 3 in that an OR circuit 4, a monostable multivibrator 5, a single comparator 7, and a monostable multivibrator 10 are added. It is a point.

【0010】図2にも示されているように、磁気ヘッド
2で発生した逆起電圧a,bはピークホールド回路3及
びOR回路4に入力される。ピークホールド回路3に入
力された逆起電圧は、出力c,dに示すように、ピーク
ホールドされた状態で、コンパレータ6に入力され、バ
イアス(VB8)で比較され、そのコンパレータ6の出
力e,fの信号は、AND回路9に入力される。
As shown in FIG. 2, the back electromotive voltages a and b generated by the magnetic head 2 are input to a peak hold circuit 3 and an OR circuit 4. The back electromotive force input to the peak hold circuit 3 is input to the comparator 6 in a state where the peak is held, as shown in outputs c and d, and is compared by the bias (VB8). The signal of f is input to the AND circuit 9.

【0011】一方、OR回路4に入力された逆起電圧
a,bは、論理ORをとり、出力gのような波形とな
り、さらにこのOR回路4の出力gを単安定マルチバイ
ブレータ5及びコンパレータ7で波形整形され、AND
回路9に入力される。
On the other hand, the back electromotive voltages a and b input to the OR circuit 4 take a logical OR to form a waveform like an output g, and the output g of the OR circuit 4 is further converted to a monostable multivibrator 5 and a comparator 7. Waveform shaped by AND
Input to the circuit 9.

【0012】AND回路9の出力は、単安定マルチバイ
ブレータ10に入力され、この単安定マルチバイブレー
タ10により書込検出信号出力jを出力する。
The output of the AND circuit 9 is input to a monostable multivibrator 10, and the monostable multivibrator 10 outputs a write detection signal output j.

【0013】本実施例では、書込検出信号の出力時間
(パルス幅)は単安定マルチバイブレータ10で決めら
れているため、磁気ヘッド2を変えたり、磁気ヘッド2
に流れる電流を変えたりして逆起電圧a,bのピーク値
が変化しても、書込検出信号の出力時間は変化しない。
In this embodiment, since the output time (pulse width) of the write detection signal is determined by the monostable multivibrator 10, the magnetic head 2 is changed or
The output time of the write detection signal does not change even if the peak value of the back electromotive voltages a and b changes due to a change in the current flowing through the circuit.

【0014】従来回路では、逆起電圧a,bをそのまま
ピークホールド回路3に入力し、その出力を書込検出信
号としているため、逆起電圧のピーク値が変化すると、
ピークホールド回路3の出力がバイアス(VB8)を超
える時間が変化することになり、その結果書込検出信号
の時間が変化する。
In the conventional circuit, the back electromotive voltages a and b are directly input to the peak hold circuit 3 and the output thereof is used as a write detection signal. Therefore, when the peak value of the back electromotive voltage changes,
The time during which the output of the peak hold circuit 3 exceeds the bias (VB8) changes, and as a result, the time of the write detection signal changes.

【0015】また本発明の実施例の単安定マルチバイブ
レータ5の回路を省略した場合でも、同じように一定時
間の書込検出信号が得られる。
Even when the circuit of the monostable multivibrator 5 according to the embodiment of the present invention is omitted, a write detection signal for a fixed time can be obtained in the same manner.

【0016】次に、本実施例の効果について、定量的に
説明する。ここで、逆起電力eは次の式で表される。
Next, the effect of this embodiment will be described quantitatively. Here, the back electromotive force e is represented by the following equation.

【0017】e=L×ΔI/ΔT 〔V〕 (L:磁気ヘッドのインダクタンス、ΔI/ΔT:磁気
ヘッドに流れる電流の変化量) たとえば、L=4μH,I=20mA,T=50nse
cとすると、ΔI/ΔTは次式となる。
E = L × ΔI / ΔT [V] (L: magnetic head inductance, ΔI / ΔT: change in current flowing through the magnetic head) For example, L = 4 μH, I = 20 mA, T = 50 ns
Assuming that c, ΔI / ΔT is given by the following equation.

【0018】ΔI/ΔT=20mA/50nsec 逆起電圧eはe=L×ΔI/ΔT=4μ×20m/50
n=1.6〔V〕となる。
ΔI / ΔT = 20 mA / 50 nsec The back electromotive voltage e is e = L × ΔI / ΔT = 4 μ × 20 m / 50
n = 1.6 [V].

【0019】次に磁気ヘッドを6μHのものに変えた時
の逆起電圧eは、次式となる。
Next, the back electromotive voltage e when the magnetic head is changed to 6 μH is as follows.

【0020】e=L×ΔI/ΔT=6μ×20m/50
n=2.4〔V〕 磁気ヘッドのインダクタンスが4μHから6μHに変わ
ると、逆起電圧のピーク電圧に0.8〔V〕の差ができ
る。
E = L × ΔI / ΔT = 6 μ × 20 m / 50
n = 2.4 [V] When the inductance of the magnetic head changes from 4 μH to 6 μH, there is a difference of 0.8 [V] in the peak voltage of the back electromotive voltage.

【0021】また、磁気ヘッドに流す電流Iを30mA
に変えた時の逆起電圧eは、次式となる。
The current I flowing through the magnetic head is 30 mA.
The back electromotive voltage e when changing to

【0022】e=L×ΔI/ΔT=4μ×30m/50
n=2.4〔V〕 磁気ヘッドに流れる電流が20mAから30mAに変わ
ると、逆起電圧のピーク電圧に0.8〔V〕の差ができ
る。
E = L × ΔI / ΔT = 4 μ × 30 m / 50
n = 2.4 [V] When the current flowing through the magnetic head changes from 20 mA to 30 mA, there is a difference of 0.8 [V] in the peak voltage of the back electromotive force.

【0023】また磁気ヘッドには製造上のバラツキがあ
り、そのバラツキ幅が±20%であれば、逆起電圧にも
±20%のバラツキがあることになる。このため、従来
回路のように逆起電圧をピークホールドし、その出力を
コンパレータ6でバイアスVB8と比較する構成では逆
起電圧のピーク電圧が変化すると、ピークホールドの出
力e,fの電圧も変化し、ピークホールドの出力電圧が
バイアスVB8の電圧を超える時間が変化するため、そ
の結果書込検出信号の出力時間が変化する。
Further, the magnetic head has a manufacturing variation, and if the variation width is ± 20%, the back electromotive voltage also has a variation of ± 20%. Therefore, in the configuration in which the back electromotive voltage is peak-held as in the conventional circuit and the output thereof is compared with the bias VB8 by the comparator 6, when the peak voltage of the back electromotive voltage changes, the voltages of the peak hold outputs e and f also change. Since the time during which the output voltage of the peak hold exceeds the voltage of the bias VB8 changes, the output time of the write detection signal changes as a result.

【0024】たとえばピークホールド回路3の放電時定
数タウが〔1〕である場合に、バイアス(VB8)が1
V、逆起電圧eが2Vの時コンパレータの出力がHレベ
ルとなる時間tは、次式となる。
For example, when the discharge time constant tau of the peak hold circuit 3 is [1], the bias (VB8) becomes 1
When V and the back electromotive voltage e are 2 V, the time t when the output of the comparator is at the H level is given by

【0025】t≒(e−VB8)/2=(2−1)/2
=1〔sec〕 また、逆起電圧eが1.5Vになれば、tは次式とな
る。
T ≒ (e-VB8) / 2 = (2-1) / 2
= 1 [sec] Further, if the back electromotive voltage e becomes 1.5 V, t becomes the following equation.

【0026】 t≒(1.5−1)/1=0.5〔sec〕 逆起電圧のピーク電圧が変化すれば、コンパレータの出
力時間も変化し、その結果書込検出信号の出力時間も変
化することになる。
T ≒ (1.5-1) /1=0.5 [sec] If the peak voltage of the back electromotive voltage changes, the output time of the comparator also changes, and as a result, the output time of the write detection signal also changes. Will change.

【0027】本実施例では、逆起電圧をピークホールド
した結果を書込検出信号とするのではなく、逆起電圧で
単安定マルチバイブレータ回路を動作させて書込検出信
号をつくるため、一定時間の書込検出信号が得られる。
In this embodiment, the write detection signal is generated by operating the monostable multivibrator circuit with the back electromotive voltage instead of using the result of peak hold of the back electromotive voltage as the write detection signal. Is obtained.

【0028】[0028]

【発明の効果】以上説明したように、本発明は、逆起電
圧波形の整形回路、書込検出信号を出力する単安定マル
チバイブレータ等を付加することで、磁気ヘッドを変え
たり、製造上磁気ヘッドのバラツキがあったり、磁気ヘ
ッドに流れる電流を変えたりして、磁気ヘッドの逆起電
圧のピーク電圧が変化しても、一定の書込検出信号を得
られるという効果がある。
As described above, according to the present invention, a magnetic head can be changed or a magnetic head can be manufactured by adding a shaping circuit for a back electromotive voltage waveform, a monostable multivibrator for outputting a write detection signal, and the like. Even if the head varies or the current flowing through the magnetic head is changed to change the peak voltage of the back electromotive voltage of the magnetic head, there is an effect that a constant write detection signal can be obtained.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の一実施例の書込検出回路を示すブロッ
ク図である。
FIG. 1 is a block diagram showing a write detection circuit according to one embodiment of the present invention.

【図2】図1に示した実施例の各部の信号波形図であ
る。
FIG. 2 is a signal waveform diagram of each part of the embodiment shown in FIG.

【図3】従来の書込検出回路を示すブロック図である。FIG. 3 is a block diagram showing a conventional write detection circuit.

【図4】図3に示したブロック図の各部の信号波形図で
ある。
FIG. 4 is a signal waveform diagram of each part of the block diagram shown in FIG. 3;

【符号の説明】[Explanation of symbols]

1 バイアス(VB1) 2 磁気ヘッド 3 ピークホールド回路 4 OR回路 5,10 単安定マルチバイブレータ 6,7 コンパレータ 8 バイアス(VB8) 9 AND回路 11 AND回路 a〜k 各部における波形 Reference Signs List 1 bias (VB1) 2 magnetic head 3 peak hold circuit 4 OR circuit 5, 10 monostable multivibrator 6, 7 comparator 8 bias (VB8) 9 AND circuit 11 AND circuit a to k

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 磁気ヘッドに発生した一対の逆起電圧が
入力される一対のピークホールド回路と、前記一対のピ
ークホールド回路の各出力と基準値とを比較する一対の
コンパレータと、前記一対のコンパレータの出力を入力
とするAND回路とを備えた書込検出回路において、前
記AND回路の出力を入力とする単安定マルチバイブレ
ータを設け、前記単安定マルチバイブレータの出力を検
出信号となすことを特徴とする書込検出回路。
1. A pair of peak hold circuits to which a pair of back electromotive voltages generated in a magnetic head are inputted, a pair of comparators for comparing each output of the pair of peak hold circuits with a reference value, A write detection circuit comprising: an AND circuit that receives an output of a comparator; and a monostable multivibrator that receives an output of the AND circuit as an input, wherein an output of the monostable multivibrator is used as a detection signal. Write detection circuit.
【請求項2】 請求項1の書込検出回路において、前記
一対の逆起電圧が入力されるOR回路を設け、前記OR
回路の出力を直接、又は単安定マルチバイブレータを介
した信号を入力とする第3のコンパレータを設け、前記
第3のコンパレータの出力を前記AND回路の入力に加
えることを特徴とする書込検出回路。
2. The write detection circuit according to claim 1, further comprising an OR circuit to which said pair of back electromotive voltages are inputted, wherein said OR circuit is provided.
A write detection circuit, comprising: a third comparator to which an output of a circuit is directly input or a signal via a monostable multivibrator is provided, and an output of the third comparator is added to an input of the AND circuit. .
JP8160293A 1993-04-08 1993-04-08 Write detection circuit Expired - Fee Related JP2852172B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP8160293A JP2852172B2 (en) 1993-04-08 1993-04-08 Write detection circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8160293A JP2852172B2 (en) 1993-04-08 1993-04-08 Write detection circuit

Publications (2)

Publication Number Publication Date
JPH06295406A JPH06295406A (en) 1994-10-21
JP2852172B2 true JP2852172B2 (en) 1999-01-27

Family

ID=13750873

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8160293A Expired - Fee Related JP2852172B2 (en) 1993-04-08 1993-04-08 Write detection circuit

Country Status (1)

Country Link
JP (1) JP2852172B2 (en)

Also Published As

Publication number Publication date
JPH06295406A (en) 1994-10-21

Similar Documents

Publication Publication Date Title
US5214319A (en) Monotonic pulse detector
JP2852172B2 (en) Write detection circuit
US6104199A (en) Magnetic-head short-circuit detector
JP2992584B2 (en) Pulse detection circuit
JP2707191B2 (en) Multitrack magnetic signal reproducing device
US20020176191A1 (en) Reproducing amplifier and magnetic recording and reproducing apparatus employing the reproducing amplifier
JP2586363B2 (en) Magnetic disk drive
JPS63217709A (en) Circuit for removing unnecessary transition parts from imput signal
JP3164697B2 (en) A / D converter
JPH0744802A (en) Detecting circuit for open of load
JP3196949B2 (en) Data signal phase comparison circuit
JP2860321B2 (en) Write circuit of fuse type semiconductor memory
JP3116706B2 (en) Trigger input circuit
JPS6061955A (en) Reading circuit for magnetic disk data
JP2773504B2 (en) Signal comparison circuit
JP3755447B2 (en) Magnetic recording device
JPH0725843Y2 (en) Zero cross detection circuit
JP3714651B2 (en) Control signal playback circuit for video equipment
JP2969146B2 (en) Output detection circuit of magnetoresistive element
JPH02281402A (en) Writing circuit for magnetic storage device
JPH0845008A (en) Recording and reproducing device
JP3714650B2 (en) Control signal playback circuit for video equipment
JP2518931B2 (en) Floppy disk write circuit
JPH0112213Y2 (en)
JPH03238602A (en) Electromagnet driving circuit for generating magnetic field impressed on magneto-optical disk driving device and driving method for the same

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19981013

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees