JP2804119B2 - Fire detector with self-operation monitoring function - Google Patents

Fire detector with self-operation monitoring function

Info

Publication number
JP2804119B2
JP2804119B2 JP25710989A JP25710989A JP2804119B2 JP 2804119 B2 JP2804119 B2 JP 2804119B2 JP 25710989 A JP25710989 A JP 25710989A JP 25710989 A JP25710989 A JP 25710989A JP 2804119 B2 JP2804119 B2 JP 2804119B2
Authority
JP
Japan
Prior art keywords
circuit
control circuit
voltage
reset
capacitor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP25710989A
Other languages
Japanese (ja)
Other versions
JPH03119499A (en
Inventor
俊一 森田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nohmi Bosai Ltd
Original Assignee
Nohmi Bosai Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nohmi Bosai Ltd filed Critical Nohmi Bosai Ltd
Priority to JP25710989A priority Critical patent/JP2804119B2/en
Publication of JPH03119499A publication Critical patent/JPH03119499A/en
Application granted granted Critical
Publication of JP2804119B2 publication Critical patent/JP2804119B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Fire-Detection Mechanisms (AREA)
  • Alarm Systems (AREA)
  • Fire Alarms (AREA)

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は、火災の発生を感知する火災感知器に関し、
特に、かかる火災感知器の自己の動作を監視する機能を
有した火災感知器に関するものである。
Description: TECHNICAL FIELD The present invention relates to a fire detector for detecting the occurrence of a fire,
In particular, the present invention relates to a fire detector having a function of monitoring the operation of the fire detector.

[背景・従来技術] 最近の発達したエレクトロニクス技術を背景に、火災
の発生を感知するための火災感知器の構成回路に対し、
CPUやMPU等の集積回路を使用することが増加している。
これら集積回路は高度の処理能力を有するものの、外部
ノイズ等により処理手順が一部でも誤って変化した場合
には正常な処理手順に復帰しなくなり、火災時にあって
も失報してしまうという問題を抱えている。
[Background / Prior art] Against the background of recently developed electronics technology, the configuration circuit of a fire detector for detecting the occurrence of a fire
The use of integrated circuits such as CPUs and MPUs is increasing.
Although these integrated circuits have a high processing capability, if any part of the processing procedure is erroneously changed due to external noise, etc., it will not return to the normal processing procedure, and even if there is a fire, there will be a problem that a false alarm will occur. I have

[発明が解決しようとする問題点] 近年、火災感知器は美観上の配慮として小型化の要望
が強く部品の収納面積は従来に増し大きな制約が課せら
れている。従って、感知器機能の信頼性を維持する上で
簡易かつ安価な機能監視手段が望まれている。
[Problems to be Solved by the Invention] In recent years, there has been a strong demand for miniaturization of fire detectors as aesthetic considerations, and the storage area for parts has been increased compared to the conventional one, and great restrictions have been imposed. Therefore, a simple and inexpensive function monitoring means for maintaining the reliability of the sensor function is desired.

従って、本発明の目的は、簡単な構成でCPUやMPU等の
集積回路の動作を監視することができるようにすること
である。
Therefore, an object of the present invention is to enable the operation of an integrated circuit such as a CPU or an MPU to be monitored with a simple configuration.

[問題を解決するための手段] 上記目的を達成するため、本発明によれば、動作状態
及び待機状態を繰り返す制御回路の制御の下に、定めら
れた処理手順に基づいて火災監視を行う火災感知器にお
いて、 前記制御回路をも含む前記火災感知器の各内部回路へ
の給電線の電圧を監視し、該給電線電圧が所定電圧以下
のときに、前記制御回路に対してリセット信号を出力し
て該制御回路を待機状態とするリセット回路と、 前記各内部回路に対し並列に前記給電線に接続されるコ
ンデンサであって、前記動作状態における前記制御回路
が前記定められた処理手順を実行するに充分な程度の時
間に渡って前記各内部回路に電源供給を行うことができ
る容量値を有した前記コンデンサと、 電源側と前記各内部回路及び前記コンデンサとの間に
接続され、前記制御回路が待機状態にあるときにオンさ
れて前記電源側から前記コンデンサに対し電源供給を行
わせるスイッチング手段と、を備えたことを特徴とする
火災感知器が提供される。
[Means for Solving the Problem] To achieve the above object, according to the present invention, a fire that performs fire monitoring based on a predetermined processing procedure under the control of a control circuit that repeats an operation state and a standby state. In the sensor, a voltage of a power supply line to each internal circuit of the fire detector including the control circuit is monitored, and a reset signal is output to the control circuit when the power supply line voltage is equal to or lower than a predetermined voltage. A reset circuit that puts the control circuit in a standby state; and a capacitor that is connected to the power supply line in parallel with each of the internal circuits, wherein the control circuit in the operating state executes the predetermined processing procedure. Connected between the power supply side and each of the internal circuits and the capacitor, the capacitor having a capacitance value capable of supplying power to each of the internal circuits for a time sufficient for A switching unit that is turned on when the control circuit is in a standby state to supply power to the capacitor from the power supply side.

[作用] 電源投入時に制御回路の動作の初期化を行うリセット
回路を利用している。このようなリセット回路は電源投
入時の過渡状態時に動作の安定化を行うため火災感知器
内にすでに設けられている場合が多く、その場合には、
そのすでに設けられているリセット回路を本発明のため
に共用することができる。制御回路の動作時には、給電
線もしくは電源端子間に接続されたコンデンサより電源
が供給される。制御回路がノイズ等により、定められた
処理手順を実行する時間より長い或る時間に渡って動作
し続けた場合は、コンデンサの端子間電圧がリセット回
路での所定電圧以下となるようにコンデンサの容量値を
設定することで、制御回路の異常時でも或る時間の経過
後リセット回路のリセット信号により制御回路を正常状
態に復帰させることができ、このように安価でかつ信頼
性の高い火災感知器が提供される。
[Operation] A reset circuit for initializing the operation of the control circuit when the power is turned on is used. Such a reset circuit is often already provided in the fire detector in order to stabilize the operation in the transient state at the time of turning on the power, in which case,
The already provided reset circuit can be shared for the present invention. During operation of the control circuit, power is supplied from a power supply line or a capacitor connected between power supply terminals. If the control circuit continues to operate for a certain time longer than the time for executing the predetermined processing procedure due to noise or the like, the voltage of the capacitor is adjusted so that the voltage between the terminals of the capacitor becomes equal to or less than the predetermined voltage in the reset circuit. By setting the capacitance value, even when the control circuit is abnormal, the control circuit can be returned to the normal state by the reset signal of the reset circuit after a certain period of time. A vessel is provided.

[実施例] 以下、本発明の実施例を図に基づいて説明する。Example An example of the present invention will be described below with reference to the drawings.

第1図は、本発明による、自己動作監視機能を有した
火災感知器の内部回路を示すものであり、火災検出回路
2及び信号出力回路3の制御を行う制御回路(MPU)1
は、タイマ4により所定時間毎に付勢される。すなわ
ち、タイマ4は所定時間毎にフリップ・フロップ(F/
F)回路5をセットし、フリップ・フロップ回路5がセ
ットされると、MPUすなわち制御回路1のデータ処理用
としてクロック回路6で発生されるクロックがAND回路
7を介して制御回路1に供給される。制御回路1はクロ
ックが供給されると、火災検出回路2を制御して環境情
報を検出すると共に、例えば所定温度以上の熱、または
所定量以上の煙等が存在した場合には信号出力回路3を
介して図示しない火災受信機へ火災信号を送出するとい
う制御を行う。必要な処理の終了後には、制御回路1
は、OR回路12を介してフリップ・フロップ回路5にリセ
ット信号を出力して該フリップ・フロップ回路5をリセ
ットする。フリップ・フロップ回路5がリセットされる
と、該フリップ・フロップ回路5の出力端子Qは低電位
となってAND回路7のゲートは閉じられ、制御回路1へ
のクロックの供給は禁止され、これにより制御回路1
は、フリップ・フロップ回路5がタイマ4により再びセ
ットされるまで待機状態となる。
FIG. 1 shows an internal circuit of a fire detector having a self-operation monitoring function according to the present invention, and a control circuit (MPU) 1 for controlling a fire detection circuit 2 and a signal output circuit 3.
Is activated by the timer 4 at predetermined time intervals. That is, the timer 4 sets the flip-flop (F / F
F) When the circuit 5 is set and the flip-flop circuit 5 is set, the clock generated by the clock circuit 6 for data processing of the MPU, that is, the control circuit 1 is supplied to the control circuit 1 via the AND circuit 7. You. When the clock is supplied, the control circuit 1 controls the fire detection circuit 2 to detect environmental information, and, for example, when heat of a predetermined temperature or more or smoke of a predetermined amount or more is present, a signal output circuit 3 Is controlled to send a fire signal to a fire receiver (not shown) via. After the necessary processing is completed, the control circuit 1
Outputs a reset signal to the flip-flop circuit 5 via the OR circuit 12 to reset the flip-flop circuit 5. When the flip-flop circuit 5 is reset, the output terminal Q of the flip-flop circuit 5 becomes low potential, the gate of the AND circuit 7 is closed, and the supply of the clock to the control circuit 1 is prohibited. Control circuit 1
Is in a standby state until the flip-flop circuit 5 is set again by the timer 4.

電源供給は、図示しない火災受信機から火災感知器の
端子tR1及びtR2、並びにスイッチ8を介して行われ、ス
イッチ8の火災感知器内部側では、火災受信機の電源に
対し並列に、従って火災感知器の各内部回路に対しても
並列にコンデンサ10が接続されている。スイッチ8は、
フリップ・フロップ回路5の出力端子Qからインバータ
回路9で反転されて与えられる信号によりオン・オフさ
れ、フリップ・フロップ回路5がリセットされてQ端子
が低電位を出力しているとき、すなわち制御回路1が待
機状態のときにはオンされて、火災感知器の各内部回路
に電源を供給すると共に、各内部回路に並列に接続され
たコンデンサ10を充電する。フリップ・フロップ回路5
がセットされてQ端子が高電位を出力したとき、すなわ
ち制御回路1が動作状態となるとスイッチ8はオフさ
れ、各内部回路へはコンデンサ10の放電電荷により電源
が供給される。コンデンサ10の容量は、制御回路1の動
作時の内部回路消費電流と正常時の制御回路1の処理時
間とで決定され、制御回路1の正常状態での処理時間よ
り大きい或る時間に渡って充分な電源が供給できるよう
な容量値が選択される。
The power is supplied from a fire receiver (not shown) via the terminals t R1 and t R2 of the fire detector and the switch 8, and inside the fire detector of the switch 8, in parallel with the power supply of the fire receiver, Therefore, the capacitor 10 is connected in parallel to each internal circuit of the fire detector. Switch 8
When the flip-flop circuit 5 is turned on / off by a signal inverted from the output terminal Q of the flip-flop circuit 5 and given by the inverter circuit 9, the flip-flop circuit 5 is reset and the Q terminal outputs a low potential, that is, the control circuit. When 1 is in a standby state, it is turned on to supply power to each internal circuit of the fire detector and to charge a capacitor 10 connected in parallel to each internal circuit. Flip-flop circuit 5
Is set and the Q terminal outputs a high potential, that is, when the control circuit 1 is in the operating state, the switch 8 is turned off, and power is supplied to each internal circuit by the discharge charge of the capacitor 10. The capacitance of the capacitor 10 is determined by the internal circuit current consumption during operation of the control circuit 1 and the processing time of the control circuit 1 in a normal state, and over a certain period of time that is longer than the processing time of the control circuit 1 in a normal state. A capacitance value that can supply sufficient power is selected.

リセット回路11は、例えば第5図に示すように構成さ
れていて、20はコンパレータ、21はFETすなわち電界効
果トランジスタ、22は定電流源、23〜26は各種の抵抗で
ある。第5図の動作について説明すると、コンパレータ
20は、コンデンサ10から供給される電圧を抵抗23、24に
より分割し、定電流源22と抵抗25により固定されている
基準電圧と比較している。コンデンサ10の電圧が下がる
とコンパレータ20のマイナス端子の電圧が下がり、プラ
ス端子の基準電圧より下がったときに、コンパレータ20
は、FET21のゲートへ“H"信号すなわち高電位信号を送
り、FET21をオンする。FET21がオンされるとソースから
ドレインへ電流が流れ、その結果、制御回路1へ“H"信
号を送出する。コンデンサ10の電圧が正常であると、コ
ンパレータ20からFET21のゲートへは“L"信号すなわち
低電位信号が送られているので、FET21はオフされてい
て、リセット回路11の出力は“L"信号となっている。こ
こで、制御回路1は、“H"信号を受けた場合にリセット
するものであることはいうまでもない。上記回路構成に
より、リセット回路11は、電源電圧を監視し電源電圧が
所定電圧以下の場合は、リセット信号を出力し、所定電
圧以上になった場合は、リセット信号を解除する機能を
有し、電源投入時の電源立ち上がりの低電圧時に制御回
路1の状態を初期状態として、低電源電圧時における制
御回路1の不安定動作を回避するために一般的に用いら
れているものであるが、本発明では上記制御回路1のリ
セットを行う共に、OR回路12を介してフリップ・フロッ
プ回路5をリセットするためにも用いられる。
The reset circuit 11 is configured, for example, as shown in FIG. 5, where 20 is a comparator, 21 is an FET, that is, a field effect transistor, 22 is a constant current source, and 23 to 26 are various resistors. The operation of FIG. 5 will be described.
Reference numeral 20 denotes a voltage supplied from the capacitor 10 which is divided by the resistors 23 and 24, and is compared with a reference voltage fixed by the constant current source 22 and the resistor 25. When the voltage of the capacitor 10 decreases, the voltage of the negative terminal of the comparator 20 decreases.
Sends an "H" signal, that is, a high-potential signal, to the gate of the FET 21 to turn on the FET 21. When the FET 21 is turned on, a current flows from the source to the drain, and as a result, an “H” signal is sent to the control circuit 1. If the voltage of the capacitor 10 is normal, an “L” signal, that is, a low-potential signal is sent from the comparator 20 to the gate of the FET 21, so that the FET 21 is turned off and the output of the reset circuit 11 is an “L” signal. It has become. Here, it goes without saying that the control circuit 1 resets when it receives the "H" signal. With the above circuit configuration, the reset circuit 11 has a function of monitoring a power supply voltage, outputting a reset signal when the power supply voltage is equal to or lower than a predetermined voltage, and releasing the reset signal when the power supply voltage is equal to or higher than the predetermined voltage, It is generally used to avoid the unstable operation of the control circuit 1 at the time of a low power supply voltage by setting the state of the control circuit 1 to an initial state at the time of a low voltage at the time of power supply rising at the time of power-on. In the present invention, the control circuit 1 is reset and the flip-flop circuit 5 is reset via the OR circuit 12.

制御回路1の処理手順が正常の場合は、処理の終了時
に該制御回路1からOR回路12を介してフリップ・フロッ
プ回路5に与えられるリセット信号、並びにタイマ4か
らフリップ・フロップ回路5に与えられるセット信号に
より、上記スイッチ8のオン・オフ操作が繰り返される
が、ノイズ等により制御回路1の処理手順に異常が生じ
た場合、制御回路1は予め予想された処理時間を経過し
てもフリップ・フロップ回路5をリセットせず待機状態
とはならない。このため電源として働くコンデンサ10は
放電を継続しその端子間電圧が低下し続け、ついにはリ
セット回路11に設定された所定電圧に達し、リセット回
路11は、制御回路1と、OR回路12を介してフリップ・フ
ロップ回路5とにリセット信号を出力して制御回路1及
びフリップ・フロップ回路5をリセットし、これにより
制御回路1を強制的に初期状態に復帰させる。同時にフ
リップ・フロップ回路5のリセットによりスイッチ8が
オンし、コンデンサ10は再び充電が開始され、電源電圧
が所定電圧に達するとリセット回路11のリセット信号は
解除され、制御回路1は正常な処理手順に復帰すること
ができる。
When the processing procedure of the control circuit 1 is normal, the reset signal supplied from the control circuit 1 to the flip-flop circuit 5 via the OR circuit 12 at the end of the processing, and the reset signal supplied from the timer 4 to the flip-flop circuit 5 The on / off operation of the switch 8 is repeated by the set signal. However, if an abnormality occurs in the processing procedure of the control circuit 1 due to noise or the like, the control circuit 1 performs the flip-flop operation even if the processing time predicted in advance elapses. The flop circuit 5 is not reset and does not enter the standby state. For this reason, the capacitor 10 serving as a power supply continues to discharge, and the voltage between its terminals continues to decrease, and eventually reaches a predetermined voltage set in the reset circuit 11. The reset circuit 11 is connected to the control circuit 1 and the OR circuit 12. Then, a reset signal is output to the flip-flop circuit 5 to reset the control circuit 1 and the flip-flop circuit 5, thereby forcibly returning the control circuit 1 to the initial state. At the same time, the switch 8 is turned on by the reset of the flip-flop circuit 5, the capacitor 10 starts charging again, and when the power supply voltage reaches a predetermined voltage, the reset signal of the reset circuit 11 is released, and the control circuit 1 executes the normal processing procedure. Can be returned to.

なお、上記したように、本発明ではコンデンサ10への
充電、並びに制御回路1等の内部回路への給電を交互に
行わせるようにして制御回路1を間欠的に動作させ、該
制御回路1の間欠動作時においては、リセット回路11で
設定された所定電圧値にコンデンサ10の端子電圧が放電
してしまうまでに制御回路1の動作が終了しないと、制
御回路の処理状態が異常であるものとして強制的にリセ
ットさせて正常状態に復帰させるようにしているが、こ
のように制御回路を間欠的に動作させることは、制御回
路の異常処理状態を判断することができるだけではな
く、制御回路1等の内部回路での消費電流を低減させる
効果をも併せ持つ。
As described above, in the present invention, the control circuit 1 is intermittently operated by alternately performing charging of the capacitor 10 and power supply to the internal circuits such as the control circuit 1. At the time of the intermittent operation, if the operation of the control circuit 1 is not completed before the terminal voltage of the capacitor 10 is discharged to the predetermined voltage value set by the reset circuit 11, the processing state of the control circuit is regarded as abnormal. Although a forcible reset is performed to return to a normal state, operating the control circuit intermittently in this way not only can determine an abnormal processing state of the control circuit, but also can control the control circuit 1 and the like. Has the effect of reducing the current consumption of the internal circuit.

第2図は、第1図に示したスイッチ8とほぼ同様の機
能を有するが、電圧の安定化機能を付加した構成を有す
るスイッチ部8′を示したものである。ツェナダイオー
ド8aには抵抗8bを介し図示しない火災受信機より電流が
供給され一定のツェナ電圧を発生しており、トランジス
タ8cは該一定のツェナ電圧をベースに受けて、コレクタ
に与えられる火災受信機からの電源をコレクタ・エミッ
タ間で安定化して、エミッタから火災感知器の各内部回
路に与える。ツェナダイオード8aの両端間に発生するツ
ェナ電圧は一定であり、またトランジスタ8cのベース・
エミッタ間電圧も一定であるので、エミッタから各内部
回路に与えられる電源電圧は、一定のツェナ電圧から一
定のベース・エミッタ間電圧だけ電圧降下した一定電圧
値である。
FIG. 2 shows a switch section 8 'having substantially the same function as the switch 8 shown in FIG. 1, but having a configuration for adding a voltage stabilizing function. The Zener diode 8a is supplied with current from a fire receiver (not shown) via a resistor 8b to generate a constant Zener voltage, and the transistor 8c receives the constant Zener voltage at its base, and is supplied to the collector. Is stabilized between the collector and the emitter, and is supplied from the emitter to each internal circuit of the fire detector. The Zener voltage generated between both ends of the Zener diode 8a is constant.
Since the emitter-to-emitter voltage is also constant, the power supply voltage applied from the emitter to each internal circuit is a constant voltage value obtained by dropping a constant zener voltage by a constant base-emitter voltage.

トランジスタ8cのベース・エミッタ間にはスイッチ8d
が接続されており、該スイッチ8dは、フリップ・フロッ
プ回路5がセットされてQ端子から高電位信号が与えら
れたとき、すなわち制御回路1が動作状態のときに閉路
してトランジスタ8cをオフ状態とし、火災感知器の各内
部回路への電源供給を停止し、フリップ・フロップ回路
5がリセットされてQ端子から低電位信号が与えられた
とき、すなわち制御回路1が待機状態のときに開路して
トランジスタ8cをオン状態とする。第2図では、機能論
理を合わせるため、第1図でのインバータ回路9は除か
れている。
Switch 8d between base and emitter of transistor 8c
The switch 8d is closed when the flip-flop circuit 5 is set and a high potential signal is supplied from the Q terminal, that is, when the control circuit 1 is in the operating state, and the switch 8d is turned off. The power supply to each internal circuit of the fire detector is stopped, and when the flip-flop circuit 5 is reset and a low potential signal is given from the Q terminal, that is, when the control circuit 1 is in a standby state, the circuit is opened. To turn on the transistor 8c. In FIG. 2, the inverter circuit 9 in FIG. 1 is omitted to match the functional logic.

以上の第2図の構成により、フリップ・フロップ回路
5からの出力信号により、スイッチ部8′は第1図のス
イッチ8と同様に動作し、しかも火災受信機から火災感
知器に印加される電源電圧に変動があっても、コンデン
サ10は一定の電圧値で安定化されて充電されるというこ
とが分かる。
With the configuration shown in FIG. 2, the switch section 8 'operates in the same manner as the switch 8 shown in FIG. 1 by the output signal from the flip-flop circuit 5, and furthermore, the power supplied from the fire receiver to the fire detector. It can be seen that even when the voltage fluctuates, the capacitor 10 is stabilized and charged at a constant voltage value.

第2図の場合、スイッチ8dが閉路してトランジスタ8c
がオフしている間、火災感知器の各内部回路には、トラ
ンジスタ8cのベース電流に相当する電流が火災受信機か
ら抵抗8b及びスイッチ8dを介して供給されるが、一般的
にトランジスタの電流増幅率は大きくコレクタ電流に比
較しベース電流は充分に小さくすることができ、制御回
路(MPU)1等の内部回路で消費される回路電流に比較
すると殆ど無視できる。従ってトランジスタ8cが不導通
となったとき、火災感知器の制御回路等の各内部回路へ
の電流供給は、実質的にコンデンサ10の放電電流で行わ
れる。
In the case of FIG. 2, the switch 8d is closed and the transistor 8c is closed.
While the switch is off, a current corresponding to the base current of the transistor 8c is supplied to each internal circuit of the fire detector from the fire receiver via the resistor 8b and the switch 8d. The amplification factor is large, and the base current can be made sufficiently small as compared with the collector current, and can be almost neglected as compared with the circuit current consumed in the internal circuit such as the control circuit (MPU) 1. Therefore, when the transistor 8c becomes non-conductive, the current supply to each internal circuit such as the control circuit of the fire detector is substantially performed by the discharge current of the capacitor 10.

なお、スイッチ8dは例えばトランジスタ等、半導体で
も構成できるもので、半導体で構成した場合でも同様に
フリップ・フロップ回路5により閉路・開路もしくはオ
ン・オフされる。
The switch 8d can be formed of a semiconductor such as a transistor, for example. Even when the switch 8d is formed of a semiconductor, the switch 8d is similarly closed / opened or turned on / off by the flip-flop circuit 5.

第3図は、第1図と同様の火災感知器の内部回路を示
すものであるが、スイッチ8がスイッチ部8″に置き換
わっている点が第1図のものと異なっている。スイッチ
部8″は、抵抗13、15、ダイオード14、及びスイッチ16
を含んで示されており、第3図のスイッチ部8″以外の
部分、すなわち、制御回路(MPU)1、火災検出回路
2、信号出力回路3、タイマ4、フリップ・フロップ
(F/F)回路5、クロック回路6、AND回路7、リセット
回路11、及びOR回路12の機能は第1図で説明したものと
同様のため説明は省略する。
FIG. 3 shows the same internal circuit of the fire detector as in FIG. 1, but differs from that of FIG. 1 in that the switch 8 is replaced by a switch section 8 ". ″ Indicates resistors 13, 15, a diode 14, and a switch 16
3 except for the switch section 8 ″ shown in FIG. 3, that is, a control circuit (MPU) 1, a fire detection circuit 2, a signal output circuit 3, a timer 4, and a flip-flop (F / F). The functions of the circuit 5, the clock circuit 6, the AND circuit 7, the reset circuit 11, and the OR circuit 12 are the same as those described in FIG.

フリップ・フロップ回路5がリセットされて低電位を
出力しているとき、すなわち制御回路1が待機状態のと
きにはスイッチ16はオフされ、コンデンサ10へは抵抗13
とダイオード14を介し図示しない火災受信機より電源が
供給され、コンデンサ10は充電される。
When the flip-flop circuit 5 is reset and outputs a low potential, that is, when the control circuit 1 is in a standby state, the switch 16 is turned off, and the resistor 13 is connected to the capacitor 10.
Then, power is supplied from a fire receiver (not shown) via the diode 14 and the capacitor 10 is charged.

フリップ・フロップ回路5がセットされて高電位を出
力し制御回路1が動作状態となると、該フリップ・フロ
ップ回路5からの高電位出力によりスイッチ16はオンさ
れ、ダイオード14のアノードに印加される電圧は抵抗13
と抵抗15とで分圧される電圧まで低下する。このアノー
ドに印加される電圧は、少なくとも、リセット回路11の
検出電圧とダイオード14の電圧降下値とを加算した値よ
りも小さい値となるよう、抵抗13及び抵抗15は選択され
ている。ダイオード14のアノード電圧が低下するとダイ
オード14は遮断状態となり、火災感知器の各内部回路へ
はコンデンサ10の充電電荷が放電することにより電源が
供給される。制御回路1の処理手順が正常の場合は上記
スイッチ16のオン・オフ操作が繰り返されるが、ノイズ
等により制御回路1の処理手順に異常が生じた場合、制
御回路1は予め予想された処理時間を経過してもフリッ
プ・フロップ回路をリセットせず待機状態とならない。
このためコンデンサ10は放電を継続し電源電圧も低下を
継続してついにはリセット回路11の検出電圧に達し、こ
れによりリセット回路11はリセット信号を出力して制御
回路1及びフリップ・フロップ回路5をリセットし、制
御回路1を強制的に初期状態に復帰させる。同時にフリ
ップ・フロップ回路5のリセットによりスイッチ16がオ
フし、コンデンサ10には再び火災受信機から充電が開始
され、充電電圧が所定電圧に達するとリセット回路11の
リセット信号は解除され制御回路1は正常な処理手順に
復帰することができる。
When the flip-flop circuit 5 is set to output a high potential and the control circuit 1 is activated, the switch 16 is turned on by the high potential output from the flip-flop circuit 5, and the voltage applied to the anode of the diode 14 Is resistor 13
And the voltage of the resistor 15. The resistors 13 and 15 are selected such that the voltage applied to the anode is smaller than at least the value obtained by adding the detection voltage of the reset circuit 11 and the voltage drop of the diode 14. When the anode voltage of the diode 14 decreases, the diode 14 is turned off, and power is supplied to each internal circuit of the fire detector by discharging the charge of the capacitor 10. When the processing procedure of the control circuit 1 is normal, the on / off operation of the switch 16 is repeated. However, when an abnormality occurs in the processing procedure of the control circuit 1 due to noise or the like, the control circuit 1 executes the processing time predicted in advance. Does not reset the flip-flop circuit and does not enter the standby state.
As a result, the capacitor 10 continues to discharge, and the power supply voltage also continues to decrease until the voltage reaches the detection voltage of the reset circuit 11, whereby the reset circuit 11 outputs a reset signal to control the control circuit 1 and the flip-flop circuit 5. Reset is performed, and the control circuit 1 is forcibly returned to the initial state. At the same time, the switch 16 is turned off by the reset of the flip-flop circuit 5, and the capacitor 10 starts charging again from the fire receiver. When the charging voltage reaches a predetermined voltage, the reset signal of the reset circuit 11 is released and the control circuit 1 It is possible to return to a normal processing procedure.

第4図は、第3図のスイッチ部8″と類似している
が、抵抗13、トランジスタ19、及びツェナダイオード18
で構成された電圧安定化機能を有している点で第3図の
ものと相違している。スイッチ17は抵抗15を介してトラ
ンジスタ19のベースをほぼ接地するように働く。
FIG. 4 is similar to the switch section 8 ″ of FIG. 3, except that a resistor 13, a transistor 19, and a zener diode 18 are provided.
3 is different from that of FIG. The switch 17 functions to substantially ground the base of the transistor 19 via the resistor 15.

フリップ・フロップ(F/F)回路5がリセット状態の
場合、スイッチ17はオフされ、ツェナダイオード18のツ
ェナ電圧とトランジスタ19のベース・エミッタ間電圧降
下値で決定される電圧、並びにトランジスタ19のコレク
タ電流によりコンデンサ10は充電される。
When the flip-flop (F / F) circuit 5 is in the reset state, the switch 17 is turned off, and the voltage determined by the Zener voltage of the Zener diode 18 and the base-emitter voltage drop of the transistor 19, and the collector of the transistor 19 The capacitor 10 is charged by the current.

フリップ・フロップ回路5がセット状態の場合、スイ
ッチ17はオンされトランジスタ19のベース電圧は感知器
印加電圧と抵抗13及び15とで決定される電圧まで低下さ
れる。この低下電圧は、少なくともリセット回路11の検
出電圧とトランジスタ19のベース・エミッタ間電圧との
加算値より小さくなるよう、抵抗13と抵抗15は選択され
る。ベース電圧が低下されるとトランジスタ19はオフし
コレクタ電流は遮断され、感知器各回路へはコンデンサ
10の放電電流により電源が供給される。
When the flip-flop circuit 5 is in the set state, the switch 17 is turned on and the base voltage of the transistor 19 is reduced to the voltage determined by the sensor applied voltage and the resistors 13 and 15. The resistors 13 and 15 are selected so that this reduced voltage is at least smaller than the sum of the detection voltage of the reset circuit 11 and the base-emitter voltage of the transistor 19. When the base voltage drops, transistor 19 turns off, the collector current is cut off, and a capacitor is connected to each sensor circuit.
Power is supplied by the 10 discharge currents.

制御回路1の処理手順が正常の場合は上記スイッチ17
のオン・オフ制御が繰り返されるが、ノイズ等により制
御回路1の処理手順に異常が生じた場合は、制御回路1
は予め予想された処理時間を経過してもフリップ・フロ
ップ回路5をリセットせず待機状態とはならない。この
ためコンデンサ10は放電を継続し電源電圧も低下し続け
てついにはリセット回路11の所定電圧に達しリセット回
路11はリセット信号を出力して制御回路1及びフリップ
・フロップ回路5をリセット5制御回路1を強制的に初
期状態に復帰させる。同時にフリップ・フロップ回路5
のリセットによりスイッチ19がオフしコンデンサ10には
再び充電が開始され、電源電圧が所定電圧に達するとリ
セット回路11のリセット信号は解除され制御回路1は正
常な処理手順に復帰することができる。
If the processing procedure of the control circuit 1 is normal,
The on / off control of the control circuit 1 is repeated. If an abnormality occurs in the processing procedure of the control circuit 1 due to noise or the like, the control circuit 1
Does not reset the flip-flop circuit 5 even if the processing time predicted in advance elapses, and does not enter the standby state. For this reason, the capacitor 10 continues to discharge and the power supply voltage continues to decrease until the voltage reaches a predetermined voltage of the reset circuit 11, and the reset circuit 11 outputs a reset signal to control the control circuit 1 and the flip-flop circuit 5 to the reset 5 control circuit. 1 is forcibly returned to the initial state. At the same time flip-flop circuit 5
By resetting, the switch 19 is turned off and the capacitor 10 starts charging again. When the power supply voltage reaches a predetermined voltage, the reset signal of the reset circuit 11 is released and the control circuit 1 can return to the normal processing procedure.

[発明の効果] 以上、本発明によれば、制御回路の動作時には、給電
線もしくは電源端子間に接続されたコンデンサより電源
を供給し、制御回路がノイズ等により、定められた処理
手順を実行する時間より長い或る時間に渡って動作し続
けた場合は、コンデンサからの供給電圧が所定電圧以下
となった時点でリセット回路から制御回路にリセット信
号を与えるように構成したので、火災感知器の異常動作
監視機能を安価かつ高い信頼性でもって実現できるとい
う効果がある。
[Effects of the Invention] As described above, according to the present invention, during operation of the control circuit, power is supplied from a capacitor connected between a power supply line or a power supply terminal, and the control circuit executes a predetermined processing procedure due to noise or the like. If the operation continues for a certain time longer than the predetermined time, the reset signal is sent from the reset circuit to the control circuit when the supply voltage from the capacitor becomes equal to or lower than the predetermined voltage. There is an effect that the abnormal operation monitoring function can be realized with low cost and high reliability.

【図面の簡単な説明】[Brief description of the drawings]

第1図は、本発明の一実施例による自己動作監視機能を
有する火災感知器を示すブロック回路図、第2図、第3
図及び第4図は、本発明の別の実施例を示すブロック回
路図であり、各図において、スイッチ構成がそれぞれ第
1図に示したスイッチ8と異なっている。第5図は、第
1図または第3図に示されたリセット回路11の詳細を示
す回路図、である。図において、1は制御回路、2は火
災検出回路、3は信号出力回路、4はタイマ、5はフリ
ップ・フロップ回路、6はクロック回路、8はスイッ
チ、8′及び8″はスイッチ部、10はコンデンサ、11は
リセット回路、tR1及びtR2は電源端子、である。
FIG. 1 is a block circuit diagram showing a fire detector having a self-operation monitoring function according to an embodiment of the present invention, and FIGS.
FIG. 4 and FIG. 4 are block circuit diagrams showing another embodiment of the present invention. In each figure, the switch configuration is different from the switch 8 shown in FIG. FIG. 5 is a circuit diagram showing details of the reset circuit 11 shown in FIG. 1 or FIG. In the figure, 1 is a control circuit, 2 is a fire detection circuit, 3 is a signal output circuit, 4 is a timer, 5 is a flip-flop circuit, 6 is a clock circuit, 8 is a switch, 8 'and 8 "are switch units, 10' Is a capacitor, 11 is a reset circuit, and t R1 and t R2 are power supply terminals.

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】動作状態及び待機状態を繰り返す制御回路
の制御の下に、定められた処理手順に基づいて火災監視
を行う火災感知器において、 前記制御回路をも含む前記火災感知器の各内部回路への
給電線の電圧を監視し、該給電線電圧が所定電圧以下の
ときに、前記制御回路に対してリセット信号を出力して
該制御回路を待機状態とするリセット回路と、 前記各内部回路に対し並列に前記給電線に接続されるコ
ンデンサであって、前記動作状態における前記制御回路
が前記定められた処理手順を実行するに充分な程度の時
間に渡って前記各内部回路に電源供給を行うことができ
る容量値を有した前記コンデンサと、 電源側と前記各内部回路及び前記コンデンサとの間に接
続され、前記制御回路が待機状態にあるときにオンされ
て前記電源側から前記コンデンサに対し電源供給を行わ
せるスイッチング手段と、 を備えたことを特徴とする火災感知器。
1. A fire detector for monitoring a fire based on a predetermined processing procedure under the control of a control circuit that repeats an operation state and a standby state, wherein each of the insides of the fire sensor also includes the control circuit. A reset circuit that monitors a voltage of a power supply line to the circuit and outputs a reset signal to the control circuit when the power supply line voltage is equal to or lower than a predetermined voltage to put the control circuit in a standby state; A capacitor connected to the power supply line in parallel with a circuit, for supplying power to each of the internal circuits for a time sufficient for the control circuit in the operating state to execute the predetermined processing procedure; The capacitor having a capacitance value capable of performing the following operations: connected between the power supply side and each of the internal circuits and the capacitor, and turned on when the control circuit is in a standby state, and Fire detector characterized by comprising a switching means for causing the power supply to al the capacitor.
JP25710989A 1989-10-03 1989-10-03 Fire detector with self-operation monitoring function Expired - Fee Related JP2804119B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP25710989A JP2804119B2 (en) 1989-10-03 1989-10-03 Fire detector with self-operation monitoring function

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP25710989A JP2804119B2 (en) 1989-10-03 1989-10-03 Fire detector with self-operation monitoring function

Publications (2)

Publication Number Publication Date
JPH03119499A JPH03119499A (en) 1991-05-21
JP2804119B2 true JP2804119B2 (en) 1998-09-24

Family

ID=17301859

Family Applications (1)

Application Number Title Priority Date Filing Date
JP25710989A Expired - Fee Related JP2804119B2 (en) 1989-10-03 1989-10-03 Fire detector with self-operation monitoring function

Country Status (1)

Country Link
JP (1) JP2804119B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4857412B2 (en) * 2006-12-12 2012-01-18 祐二 小原 Method and apparatus for decomposing waste plastic material

Also Published As

Publication number Publication date
JPH03119499A (en) 1991-05-21

Similar Documents

Publication Publication Date Title
US5991887A (en) Low power wake up circuitry, with internal power down of the wake up circuitry itself
US5539910A (en) Circuit configuration for monitoring the supply voltage of a processor unit
US10331204B2 (en) Semiconductor device with power on reset circuitry
JPH10511492A (en) Power down reset circuit
US10401399B2 (en) Low-power voltage detection circuit
JP3484212B2 (en) Power loss sensor
CN108279760A (en) A kind of power on detection circuit, chip and wearable device
US11726542B2 (en) Power management circuit and method
US6501342B2 (en) Power-conserving external clock for use with a clock-dependent integrated circuit
US20110115527A1 (en) Method and detector for determining a state of a switch
US6281723B1 (en) Device and method for power-on/power-off checking of an integrated circuit
KR100271951B1 (en) Power-on reset circuit
US20130145193A1 (en) Data processing device and data processing system
JPH05304722A (en) Power retention type integrated circuit
JP2804119B2 (en) Fire detector with self-operation monitoring function
US6492849B2 (en) Supply voltage detection circuit
JPH01174268A (en) Detector for instantaneous disconnection of dc power supply
JPH01258459A (en) Integrated circuit using battery as power source
US5655070A (en) Power fault monitoring circuit with microprocessor reset
JPH1078834A (en) Power voltage detecting circuit and ic card equipped with the same
JP2002165155A (en) Power supply voltage control apparatus
JPH0779562A (en) Dc/dc converter
JPH0248720A (en) One chip microcomputer and its operation control method
JPH02201618A (en) System resetting circuit
JPH044276Y2 (en)

Legal Events

Date Code Title Description
R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees