JP2798422B2 - Liquid crystal display - Google Patents

Liquid crystal display

Info

Publication number
JP2798422B2
JP2798422B2 JP1150406A JP15040689A JP2798422B2 JP 2798422 B2 JP2798422 B2 JP 2798422B2 JP 1150406 A JP1150406 A JP 1150406A JP 15040689 A JP15040689 A JP 15040689A JP 2798422 B2 JP2798422 B2 JP 2798422B2
Authority
JP
Japan
Prior art keywords
liquid crystal
crystal display
pixel
display panel
tab
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP1150406A
Other languages
Japanese (ja)
Other versions
JPH0317629A (en
Inventor
克彦 鎗田
博文 国藤
眞澄 流石
仁 川口
英夫 川村
勤 磯野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP1150406A priority Critical patent/JP2798422B2/en
Publication of JPH0317629A publication Critical patent/JPH0317629A/en
Application granted granted Critical
Publication of JP2798422B2 publication Critical patent/JP2798422B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/36Assembling printed circuits with other printed circuits
    • H05K3/361Assembling flexible printed circuits with other printed circuits

Landscapes

  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は液晶表示装置、特にシールドケースに開口さ
れた窓に液晶表示パネル(LCD)が設けられ、該液晶表
示パネルの駆動配線部等を上記シールドケースに内蔵す
るフラットタイプの液晶表示装置に係り、とりわけ、薄
型、かつ、高耐熱性、高信頼性が要求される液晶表示装
置に適用して有効な技術に関する。
DETAILED DESCRIPTION OF THE INVENTION [Industrial Application Field] The present invention relates to a liquid crystal display device, in particular, a liquid crystal display panel (LCD) is provided in a window opened in a shield case, and a driving wiring portion of the liquid crystal display panel is provided. The present invention relates to a flat-type liquid crystal display device built in the above-mentioned shield case, and more particularly to a technology effective when applied to a liquid crystal display device which is required to be thin and have high heat resistance and high reliability.

〔従来の技術〕[Conventional technology]

例えば、薄膜トランジスタ(TFT)と画素電極とを画
素の一構成要素とする従来のアクティブ・マトリクス方
式のカラー液晶表示装置は、マトリクス状に複数の画素
が配置された液晶表示パネルを有している。液晶表示パ
ネルの各画素は、隣接する2本の走査信号線(ゲート信
号線または水平信号線とも称す)と隣接する2本の映像
信号線(ドレイン信号線または垂直信号線とも称す)と
の交差領域内に配置されている。走査信号線は、列方向
(水平方向)に延在し、かつ、行方向(垂直方向)に複
数本配置されている。一方、映像信号線は、走査信号線
と交差する行方向に延在し、かつ、列方向に複数本配置
されている。
For example, a conventional active matrix type color liquid crystal display device in which a thin film transistor (TFT) and a pixel electrode are one component of a pixel has a liquid crystal display panel in which a plurality of pixels are arranged in a matrix. Each pixel of the liquid crystal display panel intersects two adjacent scanning signal lines (also referred to as gate signal lines or horizontal signal lines) and two adjacent video signal lines (also referred to as drain signal lines or vertical signal lines). It is located in the area. The scanning signal lines extend in the column direction (horizontal direction) and are arranged in a row direction (vertical direction). On the other hand, a plurality of video signal lines extend in a row direction intersecting with the scanning signal lines, and a plurality of video signal lines are arranged in a column direction.

液晶表示パネルは、第1の透明ガラス基板上に薄膜ト
ランジスタおよび透明画素電極、薄膜トランジスタの保
護膜、配向膜が順次設けられた第1の基板と、第2の透
明ガラス基板上にカラーフィルタ、カラーフィルタの保
護膜、共通透明画素電極、配向膜が順次設けられた第2
の基板と、両基板の各配向膜の間に封入された液晶と、
パネルの周辺部に設けられた該液晶の封止部材(シール
材)とによって構成されている。透明画素電極と薄膜ト
ランジスタとは、画素ごとに設けられている。また、薄
膜トランジスタのソース電極、ドレイン電極のうち一方
の電極は、透明画素電極に接続され、もう一方の電極
は、映像信号線に接続され、かつ、ゲート電極は、走査
信号線に接続されている。
The liquid crystal display panel includes a first substrate on which a thin film transistor and a transparent pixel electrode, a protective film for the thin film transistor, and an alignment film are sequentially provided on a first transparent glass substrate, and a color filter and a color filter on a second transparent glass substrate. A second protective film, a common transparent pixel electrode, and an alignment film are sequentially provided.
And a liquid crystal sealed between the alignment films of both substrates,
And a liquid crystal sealing member (sealant) provided at the periphery of the panel. The transparent pixel electrode and the thin film transistor are provided for each pixel. In addition, one of a source electrode and a drain electrode of the thin film transistor is connected to a transparent pixel electrode, the other electrode is connected to a video signal line, and the gate electrode is connected to a scanning signal line. .

従来の液晶表示装置は、例えば、主として上下2枚の
薄いシールドケースと、薄膜トランジスタアレイを有
し、シールドケースに設けられた窓に取り付けられる液
晶表示パネルと、液晶表示パネルを駆動させる半導体集
積回路チップ(以下駆動ICという)を実装したTAB(テ
ープオートメイティドボンディング、ポリイミドなどの
フレキシブル・プリント配線基板の一種)と、TABとチ
ップ部品を搭載したプリント配線基板(PCB:プリンティ
ドサーキットボード(Pinted Circuit Board))とから
構成される。液晶表示パネルの外周部に設けられた走査
信号線および映像信号線の入力端子と、TABの出力側ア
ウタリード(出力端子)とが、異方性導電膜(面に対し
て垂直方向には電流が流れるが、水平方向には流れない
性質を持った膜)によって電気的に接続されている。ま
た、TABの入力側アウタリード(入力端子)と、液晶表
示装置の外部の信号送出手段に接続されるPCBの端子と
が半田付けにより電気的機械的に接続されている。さら
に、駆動ICの電極(ボンディングパッド)とTABのイン
ターリードとが接続されている。
2. Description of the Related Art A conventional liquid crystal display device includes, for example, two thin upper and lower shield cases, a thin film transistor array, a liquid crystal display panel attached to a window provided in the shield case, and a semiconductor integrated circuit chip for driving the liquid crystal display panel. TAB (a type of flexible printed wiring board such as tape-automated bonding, polyimide) on which a drive IC (hereinafter referred to as a drive IC) is mounted, and a printed wiring board (PCB: printed circuit board (Pinted Circuit Board)). The input terminals of the scanning signal lines and the video signal lines provided on the outer periphery of the liquid crystal display panel, and the outer lead (output terminal) on the output side of the TAB are connected to the anisotropic conductive film (current flows in the direction perpendicular to the surface). Are electrically connected by a film having the property of flowing but not flowing horizontally). Further, an input-side outer lead (input terminal) of the TAB is electrically and mechanically connected to a terminal of a PCB connected to signal transmission means outside the liquid crystal display device by soldering. Further, the electrodes (bonding pads) of the drive IC and the interleads of the TAB are connected.

液晶表示パネル、駆動ICを実装したTAB、PCB等の各部
品は、シールドケース内に内蔵され、2枚のシールドケ
ースは組み合わされ、半田付けによって固定されてい
る。また、各シールドケースには液晶表示パネル用の窓
が設けられ、この窓に液晶表示パネルがはめ込まれ、液
晶表示画面が該窓から見えるようになっている。
Each component such as a liquid crystal display panel and a TAB and a PCB on which a drive IC is mounted are built in a shield case, and the two shield cases are combined and fixed by soldering. Further, each shield case is provided with a window for a liquid crystal display panel, and the liquid crystal display panel is fitted in the window so that the liquid crystal display screen can be seen from the window.

なお、TFTを使用した液晶表示装置は、例えば、1984
年9月10日発行の「日経エレクトロニクス」21頁等に記
載されている。
A liquid crystal display device using a TFT is described in, for example, 1984
It is described in “Nikkei Electronics” issued on September 10, 2010, page 21 and the like.

また、フレキシブル配線基板に補強板を設けた公知例
には特開昭56−62387、特開昭60−200586、特開昭61−2
37490、実開昭61−186269、特開平1−64389、特開平1
−227183号公報がある。しかし、いずれの公知例にも液
晶表示パネルを駆動させる駆動ICを実装するTABと、TAB
に電気的に接続される配線基板との接続部に補強板が配
置される構成の記載はない。
Further, in the known examples in which a reinforcing plate is provided on a flexible wiring board, JP-A-56-62387, JP-A-60-200586, and JP-A-61-2
37490, Japanese Utility Model Unexamined Publication No. 61-186269, JP-A-1-64389, JP-A-1
No. 227183. However, in each of the known examples, a TAB mounting a drive IC for driving a liquid crystal display panel, and a TAB
There is no description of a configuration in which a reinforcing plate is disposed at a connection portion with a wiring board that is electrically connected to the wiring board.

〔発明が解決しようとする課題〕 従来技術においては、ガラス部材から成る液晶表示パ
ネルと該パネルの駆動配線部であるPCBとの膨張率の差
に起因するストレスの発生について配慮されておらず、
TABにストレスのしわよせが来て、強度が一番弱いTABの
入力側アウタリード(第1図(E)の符号14)が切断し
てしまう問題がある。
[Problems to be Solved by the Invention] In the prior art, consideration is not given to the occurrence of stress due to the difference in expansion coefficient between the liquid crystal display panel made of a glass member and the PCB which is the drive wiring portion of the panel,
There is a problem that the input outer leads (reference numeral 14 in FIG. 1 (E)) of the TAB having the weakest strength are cut off due to stress on the TAB.

本発明の目的は、TABの入力側アウタリードの断線を
防止できる液晶表示装置を提供することにある。
An object of the present invention is to provide a liquid crystal display device capable of preventing disconnection of an outer lead on the input side of a TAB.

〔課題を解決するための手段〕[Means for solving the problem]

上記の課題を解決するために、本発明の液晶表示装置
は、液晶表示パネルと、上記液晶表示パネルと電気的に
接続され、上記液晶表示パネルを駆動させる駆動ICを実
装する複数のTABと、上記複数のTABと電気的に接続さ
れ、上記複数のTABを搭載する配線基板とを具備し、上
記配線基板が弾性部材から成り、上記配線基板における
上記複数のTABの接続部に複数の第1の補強板が配置さ
れ、上記配線基板にはさらにチップ部品が搭載され、上
記配線基板の上記チップ部品の搭載部に第2の補強板が
配置されていることを特徴とする。
In order to solve the above problems, a liquid crystal display device of the present invention includes a liquid crystal display panel, a plurality of TABs electrically connected to the liquid crystal display panel and mounting a drive IC for driving the liquid crystal display panel, A wiring board, which is electrically connected to the plurality of TABs, and on which the plurality of TABs are mounted, wherein the wiring board is formed of an elastic member, and a plurality of first connecting portions of the plurality of TABs in the wiring board are provided. And a chip component is further mounted on the wiring board, and a second reinforcing plate is disposed on a mounting portion of the wiring board on which the chip component is mounted.

すなわち、本発明では、TABとチップ部品を搭載する
配線基板を弾性部材で構成することにより、ストレスを
吸収できるようにした。しかし、弾性部材から成る配線
基板だけでは強度が不足するので、配線基板にTABを接
続したり、チップ部品を搭載するとき配線基板が柔軟で
安定せず、接続・搭載が難しい。そこで、TAB接続部・
チップ部品搭載部に補強板を設け、補強板同志にギャッ
プを設けた。
That is, in the present invention, the stress can be absorbed by configuring the wiring board on which the TAB and the chip component are mounted with an elastic member. However, the strength of the wiring board made of an elastic member alone is insufficient, so that when connecting a TAB to the wiring board or mounting chip components, the wiring board is not flexible and stable, and it is difficult to connect and mount. Therefore, TAB connection part
A reinforcing plate was provided at the chip component mounting part, and a gap was provided between the reinforcing plates.

〔作用〕[Action]

本発明の液晶表示装置では、液晶表示パネルの駆動配
線部を弾性部材から成る配線基板で構成するので、液晶
表示パネルと駆動配線部の膨張率の差により生じる長軸
方向のストレスが、柔軟な配線基板がたわむことによっ
て吸収され、TABの入力側アウタリードが切断されるの
を防止できる。また、配線基板のTAB接続部とチップ部
品搭載部に補強板を設けたので、TABの接続やチップ部
品の搭載を安定して容易に行うことができ、作業性がよ
い。
In the liquid crystal display device of the present invention, since the drive wiring portion of the liquid crystal display panel is formed of a wiring board made of an elastic member, stress in the long axis direction caused by a difference in expansion coefficient between the liquid crystal display panel and the drive wiring portion is flexible. It is absorbed by the flexure of the wiring board, and it is possible to prevent the input-side outer lead of the TAB from being cut. Further, since the reinforcing plate is provided at the TAB connection portion and the chip component mounting portion of the wiring board, the connection of the TAB and the mounting of the chip component can be stably and easily performed, and the workability is good.

本発明の他の目的および特徴は図面を参照した以下の
説明から明らかとなるであろう。
Other objects and features of the present invention will become apparent from the following description with reference to the drawings.

〔実施例〕〔Example〕

第2図は、本発明を適用すべきアクティブ・マトリク
ス方式のカラー液晶表示装置の液晶表示部の一画素の要
部平面図、第3図は、第2図のII−II切断線で切った断
面図、第4図は、第2図に示す画素を複数配置した液晶
表示部の要部平面図、第5図は、第4図に示す画素電極
とカラーフィルタ層のみを描いた要部平面図、第6図
は、液晶表示部の等価回路図である。
FIG. 2 is a plan view of an essential part of one pixel of a liquid crystal display portion of an active matrix type color liquid crystal display device to which the present invention is applied, and FIG. 3 is a sectional view taken along line II-II of FIG. 4 is a cross-sectional view, FIG. 4 is a plan view of a main part of a liquid crystal display unit in which a plurality of pixels shown in FIG. 2 are arranged, and FIG. 5 is a plan view of a main part showing only a pixel electrode and a color filter layer shown in FIG. FIG. 6 is an equivalent circuit diagram of the liquid crystal display unit.

《画素配置》 第2図に示すように、各画素は、隣接する2本の走査
信号線(ゲート信号線または水平信号線)GLと、隣接す
る2本の映像信号線(ドレイン信号線または垂直信号
線)DLとの交差領域内(4本の信号線で囲まれた領域
内)に配置されている。走査信号線GLは、第2図および
第4図に示すように、列方向(水平方向)に延在し、か
つ行方向(垂直方向)に複数本配置されている。映像信
号線DLは、行方向に延在し、かつ列方向に複数本配置さ
れている。
<< Pixel Arrangement >> As shown in FIG. 2, each pixel has two adjacent scanning signal lines (gate signal lines or horizontal signal lines) GL and two adjacent video signal lines (drain signal lines or vertical signal lines). The signal line (DL) is arranged in an intersection region with the signal line (DL) (in a region surrounded by four signal lines). As shown in FIGS. 2 and 4, a plurality of scanning signal lines GL extend in the column direction (horizontal direction) and are arranged in a row direction (vertical direction). The video signal lines DL extend in the row direction and are arranged in a plurality in the column direction.

《パネル断面全体構造》 第3図に示すように、液晶表示パネルは、液晶層LCを
基準に下部透明ガラス基板SUB1上に薄膜トランジスタTF
T1および透明画素電極ITO1、薄膜トランジスタTFTの保
護膜PSV1、液晶分子の向きを設定する下部配向膜ORI1が
順次設けられた第1の基板と、上部透明ガラス基板SUB2
上にブラックマトリクスBM、カラーフィルタFIL、カラ
ーフィルタFILの保護膜PSV2、共通透明画素電極ITO2、
上部配向膜ORI2が順次設けられた第2の基板と、両基板
SUB1、SUB2の各配向膜ORI1、ORI2の間に封入された液晶
LCと、両基板の周囲に設けられ、両基板間に液晶LCを封
入するためのシール材SLとによって構成されている。下
部透明ガラス基板SUB1の厚さは、例えば1.1mm程度であ
る。
<< Overall Structure of Panel Section >> As shown in FIG. 3, the liquid crystal display panel has a thin film transistor TF on a lower transparent glass substrate SUB1 based on the liquid crystal layer LC.
A first substrate sequentially provided with T1 and a transparent pixel electrode ITO1, a protective film PSV1 of a thin film transistor TFT, a lower alignment film ORI1 for setting the orientation of liquid crystal molecules, and an upper transparent glass substrate SUB2
On top, black matrix BM, color filter FIL, protective film PSV2 of color filter FIL, common transparent pixel electrode ITO2,
A second substrate on which an upper alignment film ORI2 is sequentially provided;
Liquid crystal sealed between SUB1 and SUB2 alignment films ORI1 and ORI2
It comprises LC and a sealing material SL provided around the two substrates and for sealing the liquid crystal LC between the two substrates. The thickness of the lower transparent glass substrate SUB1 is, for example, about 1.1 mm.

第3図の中央部は一画素部分の断面を示しているが、
左側は透明ガラス基板SUB1およびSUB2の左側縁部分で外
部引出配線の存在する部分の断面を示している。右側
は、透明ガラス基板SUB1およびSUB2の右側縁部分で外部
引出配線の存在しない部分の断面を示している。
The center part in FIG. 3 shows a cross section of one pixel portion,
The left side shows a cross section of a left edge portion of the transparent glass substrates SUB1 and SUB2 where the external lead-out wiring exists. The right side shows a cross section of a portion on the right edge portion of the transparent glass substrates SUB1 and SUB2 where no external lead-out wiring exists.

液相表示パネルの製造方法では、上記第1の基板と、
上記第2の基板とを別々に形成し、両基板の互いの配向
膜ORI1、ORI2が向き合うように、両基板間にスペーサ材
(図示されていない)を介在させることにより所定の間
隔を置いて重ね合わせ、両基板間に液晶LCを封入し、両
基板の周囲に設けられるシール材SLによって封止するこ
とによって組み立てられる。下部透明ガラス基板SUB1側
には、バックライトBLが配置されている。
In the method for manufacturing a liquid phase display panel, the first substrate includes:
The second substrate and the second substrate are separately formed, and a predetermined distance is provided by interposing a spacer material (not shown) between the two substrates so that the alignment films ORI1 and ORI2 of the two substrates face each other. It is assembled by overlapping, sealing the liquid crystal LC between both substrates, and sealing with a sealing material SL provided around both substrates. A backlight BL is arranged on the lower transparent glass substrate SUB1 side.

第3図の左側、右側のそれぞれに示すシール材SLは、
液晶LCを封止するように構成されており、液晶封入口
(図示していない)を除く透明ガラス基板SUB1およびSU
B2の縁周囲全体に沿って設けられ、例えば、エポキシ樹
脂で構成される。
The sealing material SL shown on each of the left and right sides of FIG.
The transparent glass substrates SUB1 and SU are configured to seal the liquid crystal LC, excluding the liquid crystal filling port (not shown).
It is provided along the entire periphery of the edge of B2 and is made of, for example, epoxy resin.

上部透明ガラス基板SUB2側の共通透明電極ITO2は、少
なくとも1個所において、銀ペースト材SILによって、
下部透明ガラス基板SUB1側に設けられた外部引出配線に
接続されている。この外部引出配線は、透明画素電極層
ITO1で形成される。
The common transparent electrode ITO2 on the side of the upper transparent glass substrate SUB2 is formed at least at one position by a silver paste material SIL.
It is connected to the external lead-out wiring provided on the lower transparent glass substrate SUB1 side. This external wiring is connected to the transparent pixel electrode layer
It is formed of ITO1.

配向膜ORI1およびORI2、透明画素電極ITO1、共通透明
電極ITO2は、シール材SLの内側に設けられる。偏光板PO
Lは、下部透明ガラス基板SUB1、上部透明ガラス基板SUB
2のそれぞれの外側の表面に設けられている。
The alignment films ORI1 and ORI2, the transparent pixel electrode ITO1, and the common transparent electrode ITO2 are provided inside the sealing material SL. Polarizing plate PO
L is lower transparent glass substrate SUB1, upper transparent glass substrate SUB
2 are provided on the outer surface of each.

透明画素電極ITO1と薄膜トランジスタTFTとは、画素
ごとに設けられている。
The transparent pixel electrode ITO1 and the thin film transistor TFT are provided for each pixel.

《薄膜トランジスタTFT》 各画素の薄膜トランジスタTFTは、画素内において3
つ(複数)に分割され、薄膜トランジスタ(分割薄膜ト
ランジスタ)TFT1、TFT2およびTFT3で構成されている。
薄膜トランジスタTFT1〜TFT3のそれぞれは、実質的に同
一寸法(チャンネル長と幅が同じ)で構成されている。
この分割された薄膜トランジスタTFT1〜TFT3のそれぞれ
は、主にゲート電極GT、ゲート絶縁膜GI、i型(真性、
intrinsic、導電型決定不純物がドープされていない)
非晶質シリコン(Si)半導体からなるi型半導体層AS、
一対のソース電極SD1およびドレイン電極SD2で構成され
ている。なお、ソース・ドレインは本来その間のバイア
ス極性によって決まり、液晶表示装置の回路ではその極
性は動作中反転するので、ソース・ドレインは動作中入
れ替わると理解されたい。しかし、以下の説明でも、便
宜上一方をソース、他方をドレインと固定して表現す
る。薄膜トランジスタTFTのソース電極SD1は、透明画素
電極ITO1に接続され、ドレイン電極SD2は、映像信号線D
Lに接続され、かつ、ゲート電極GTは、走査信号線GLに
接続されている。
<< Thin Film Transistor TFT >> The thin film transistor TFT of each pixel has 3
It is divided into two (plurality), and is constituted by thin film transistors (divided thin film transistors) TFT1, TFT2 and TFT3.
Each of the thin film transistors TFT1 to TFT3 has substantially the same dimensions (the same channel length and width).
Each of the divided thin film transistors TFT1 to TFT3 mainly includes a gate electrode GT, a gate insulating film GI, an i-type (intrinsic,
intrinsic, not doped with conductivity determining impurities)
An i-type semiconductor layer AS made of an amorphous silicon (Si) semiconductor,
It is composed of a pair of source electrode SD1 and drain electrode SD2. It should be understood that the source / drain is originally determined by the bias polarity between them, and the polarity is inverted during the operation in the circuit of the liquid crystal display device, so that the source / drain is switched during the operation. However, also in the following description, for convenience, one is fixed as a source and the other is fixed as a drain. The thin film transistor TFT has a source electrode SD1 connected to the transparent pixel electrode ITO1, and a drain electrode SD2 connected to the video signal line D1.
L, and the gate electrode GT is connected to the scanning signal line GL.

《遮光膜BM》 上部透明ガラス基板SUB2側からの薄膜トランジスタTF
T1〜3に対する遮光のために、基板SUB2の走査信号線G
L、映像信号線DL、薄膜トランジスタTFTに対応する部分
にクロム層等からなるブラックマトリクスBMが設けられ
ている。これにより各画素の輪郭が遮光膜BMによっては
っきりとしコントラストが向上する。つまり遮光膜BM
は、半導体層ASに対する遮光とブラックマトリクスとの
2つの機能をもつ。
《Light shielding film BM》 Thin film transistor TF from the upper transparent glass substrate SUB2 side
In order to shield light from T1 to T3, the scanning signal line G on the substrate SUB2 is used.
A black matrix BM made of a chrome layer or the like is provided in a portion corresponding to L, the video signal line DL, and the thin film transistor TFT. Thereby, the contour of each pixel is made clear by the light shielding film BM, and the contrast is improved. In other words, the light shielding film BM
Has two functions of shading the semiconductor layer AS and a black matrix.

なお、バックライトをSUB2側に取り付け、SUB1を観察
側(外部露出側)とすることもできる。
It should be noted that the backlight can be attached to the SUB2 side and the SUB1 can be the observation side (externally exposed side).

《共通電極ITO2》 共通透明電極ITO2は、下部透明ガラス基板SUB1側に画
素ごとに設けられた透明画素電極ITO1に対向して配置さ
れ、複数の画素電極ITOに対して共通となるように構成
されている。この共通透明電極ITO2には、共通電圧が印
加されるようになっている。
<< Common Electrode ITO2 >> The common transparent electrode ITO2 is arranged to face the transparent pixel electrode ITO1 provided for each pixel on the lower transparent glass substrate SUB1 side, and is configured to be common to a plurality of pixel electrodes ITO. ing. A common voltage is applied to the common transparent electrode ITO2.

《カラーフィルタFIL》 カラーフィルタFILは、アクリル樹脂等の樹脂材料で
形成されている染色基材に染料を着色して構成されてい
る。カラーフィルタFILは、第5図に示すように、画素
に対向する位置に各画素毎にドット状に形成され、染め
分けられている(第5図は、第4図の第3導電膜層d3と
カラーフィルタ層FILのみを描いたもので、赤R、緑
G、青Bの各フィルターはそれぞれ、45゜、135゜、ク
ロスのハッチを施してある)。
<< Color Filter FIL >> The color filter FIL is formed by coloring a dye on a dyeing base material formed of a resin material such as an acrylic resin. As shown in FIG. 5, the color filter FIL is formed in a dot shape for each pixel at a position facing the pixel and is dyed separately (FIG. 5 shows the third conductive film layer d3 and FIG. 4). Only the color filter layer FIL is drawn, and the red R, green G, and blue B filters are hatched at 45 °, 135 °, and cross, respectively).

《画素配列》 前記液晶表示部の各画素は、第4図および第5図に示
すように、走査信号線GLが延在する方向と同一列方向に
複数配置され、画素列X1、X2、X3、X4、…のそれぞれを
構成している。各画素列X1、X2、X3、X4、…のそれぞれ
の画素は、薄膜トランジスタTFT1〜TFT3および透明画素
電極E1〜E3の配置位置を同一に構成している。つまり、
奇数画素列X1、X3、…のそれぞれの画素は、薄膜トラン
ジスタTFT1〜TFT3の配置位置を左側、透明画素電極E1〜
E3の配置位置を右側に構成している。奇数画素列X1、X
3、…のそれぞれの行方向の隣りの偶数画素列X2、X4、
…のそれぞれの画素は、奇数画素列X1、X3、の…それぞ
れの画素を前記映像信号線DLの延在方向を基準にして線
対称でひっくり返した画素で構成されている。すなわ
ち、画素列X2、X4、…のそれぞれの画素は、薄膜トラン
ジスタTFT1〜TFT3の配置位置を右側、透明画素電極E1〜
E3の配置位置を左側に構成している。そして、画素列X
2、X4、…のそれぞれの画素は、画素列X1、X3、…のそ
れぞれの画素に対し、列方向に半画素間隔移動させて
(ずらして)配置されている。つまり、画素列Xの各画
素間隔を1.0(1.0ピッチ)とすると、次段の画素列X
は、各画素間隔を1.0とし、前段の画素列Xに対して列
方向に0.5画素間隔(0.5ピッチ)ずれている。各画素間
を行方向に延在する映像信号線DLは、各画素列X間にお
いて、半画素間隔分(0.5ピッチ分)列方向に延在する
ように構成されている。
<< Pixel Arrangement >> As shown in FIGS. 4 and 5, a plurality of pixels of the liquid crystal display section are arranged in the same column direction as the direction in which the scanning signal line GL extends, and the pixel columns X1, X2, X3 , X4,... Each pixel in each of the pixel columns X1, X2, X3, X4,... Has the same arrangement position of the thin film transistors TFT1 to TFT3 and the transparent pixel electrodes E1 to E3. That is,
Each pixel of the odd-numbered pixel rows X1, X3,... Is positioned on the left side of the thin film transistors TFT1 to TFT3, and the transparent pixel electrodes E1 to
The position of E3 is configured on the right side. Odd pixel row X1, X
3, the next even pixel column X2, X4,
Are composed of pixels obtained by turning over the respective pixels of the odd-numbered pixel rows X1, X3, in line symmetry with respect to the extending direction of the video signal line DL. That is, the respective pixels of the pixel columns X2, X4,...
E3 is arranged on the left side. Then, pixel row X
, X4,... Are arranged (moved) by a half pixel interval in the column direction with respect to each pixel of the pixel columns X1, X3,. That is, assuming that each pixel interval of the pixel row X is 1.0 (1.0 pitch), the pixel row X in the next stage is
Has a pixel interval of 1.0, and is shifted by 0.5 pixel interval (0.5 pitch) in the column direction with respect to the preceding pixel column X. The video signal lines DL extending in the row direction between the pixels are configured to extend in the column direction by half pixel intervals (0.5 pitch) between the pixel columns X.

その結果、第5図に示すように、前段の画素列Xの所
定色フィルタが形成された画素(例えば、画素列X3の赤
色フィルタRが形成された画素)と次段の画素列Xの同
一色フィルタが形成された画素(例えば、画素列X4の赤
色フィルタRが形成された画素)とが1.5画素間隔(1.5
ピッチ)離隔され、また、RGBのカラーフィルタFILは三
角形配置となる。カラーフィルタFILのRGBの三角形配置
構造は、各色の混色を良くすることができるので、カラ
ー画像の解像度を向上することができる。
As a result, as shown in FIG. 5, the pixel of the preceding pixel row X where the predetermined color filter is formed (for example, the pixel where the red filter R of the pixel row X3 is formed) is the same as the pixel row X of the next row. A pixel on which a color filter is formed (for example, a pixel on which a red filter R of a pixel row X4 is formed) is spaced 1.5 pixels apart (1.5 pixels).
Pitch), and the RGB color filters FIL have a triangular arrangement. The RGB triangular arrangement structure of the color filter FIL can improve the color mixture of each color, so that the resolution of a color image can be improved.

また、映像信号線DLは、各画素列X間において、半画
素間隔分しか列方向に延在しないので、隣接する映像信
号線DLと交差しなくなる。したがって、映像信号線DLの
引き回しをなくしその占有面積を低減することができ、
又映像信号線DLの迂回をなくし多層配線構造を廃止する
ことができる。
In addition, since the video signal lines DL extend in the column direction only by half pixel intervals between the pixel columns X, they do not cross adjacent video signal lines DL. Therefore, it is possible to eliminate the routing of the video signal line DL and reduce the occupied area thereof,
In addition, the bypass of the video signal line DL can be eliminated, and the multilayer wiring structure can be eliminated.

《表示パネル全体等価回路》 この液晶表示装置の等価回路を第6図に示す。iG、Xi
+1G、…は、緑色フィルタGが形成される画素に接続さ
れた映像信号(水平信号線)DLである。XiB、Xi+1B、
…は、青色フィルタBが形成される画素に接続された映
像信号線DLである。Xi+1R、Xi+2R、…は、赤色フィル
タRが形成される画素に接続された映像信号線DLであ
る。これらの映像信号線DLは、液晶表示パネルの上下に
設けられた映像信号駆動回路(水平駆動回路)で駆動さ
れる。Yiは第4図および第5図に示す画素列X1を選択す
る走査信号線(垂直信号線)GLである。同様に、Yi+
1、Yi+2、…のそれぞれは、画素列X2、X3、…のそれ
ぞれを選択する走査信号線GLである。これらの走査信号
線GLは、液晶表示パネルの左に設けられた垂直走査回路
(垂直駆動回路)に接続されている。液晶表示パネルの
右には電源回路PSと、ホスト(上位演算処理装置)から
のCRT(陰極線管)用の情報をTFT液晶表示パネル用の情
報に変換する回路CNVが設けられ、それらは後述するPCB
11に搭載される。映像信号(水平)駆動回路は上下2群
に分けられて、FPC(フレキシブル・プリンティド・サ
ーキット)基板10a、10cに搭載され、垂直走査(垂直駆
動)回路も同様にFPC基板10bに搭載されている。
<< Equivalent Circuit of Entire Display Panel >> FIG. 6 shows an equivalent circuit of this liquid crystal display device. iG, Xi
+ 1G,... Are video signals (horizontal signal lines) DL connected to the pixels on which the green filters G are formed. XiB, Xi + 1B,
Are video signal lines DL connected to the pixels on which the blue filters B are formed. Xi + 1R, Xi + 2R,... Are video signal lines DL connected to the pixels on which the red filter R is formed. These video signal lines DL are driven by video signal drive circuits (horizontal drive circuits) provided above and below the liquid crystal display panel. Yi is a scanning signal line (vertical signal line) GL for selecting the pixel column X1 shown in FIG. 4 and FIG. Similarly, Yi +
1, Yi + 2,... Are scanning signal lines GL for selecting each of the pixel columns X2, X3,. These scanning signal lines GL are connected to a vertical scanning circuit (vertical drive circuit) provided on the left side of the liquid crystal display panel. A power supply circuit PS and a circuit CNV for converting information for a CRT (cathode ray tube) from a host (upper processing unit) into information for a TFT liquid crystal display panel are provided on the right side of the liquid crystal display panel, which will be described later. PCB
It is mounted on 11. The video signal (horizontal) drive circuits are divided into upper and lower groups and mounted on FPC (flexible printed circuit) boards 10a and 10c, and the vertical scanning (vertical drive) circuits are also mounted on the FPC board 10b. .

水平信号線DLは接続端子ピッチを十分大きくとるため
に、交互に上下のFPC基板10a、10cに接続される。電源
回路PSは外部から、0V、5Vおよび25Vの直流電位を受
け、13Vおよび21Vの直流電位源を新たに作る。垂直走査
回路基板10bには、電源回路PSから、FPC基板10aに形成
された配線を経由して、0V、5Vおよび25Vの直流電位が
供給され、走査線Yiには0Vと25Vの2値駆動パルスが印
加される。映像信号駆動回路基板10a、10cには、電源回
路PSから0V、5V、13V、21Vの直流電位が供給され、信号
線Xiには5V、13V、21Vの3値駆動パルスが印加される。
なお、本駆動例は、8階調カラー表示のVDT(ビデオデ
ィスプレイターミナル(Video Display Terminal))用
の場合である。
The horizontal signal lines DL are alternately connected to the upper and lower FPC boards 10a and 10c in order to obtain a sufficiently large connection terminal pitch. The power supply circuit PS receives 0 V, 5 V, and 25 V DC potentials from the outside, and newly creates 13 V and 21 V DC potential sources. The vertical scanning circuit board 10b is supplied with 0V, 5V and 25V DC potential from the power supply circuit PS via the wiring formed on the FPC board 10a, and the scanning line Yi is driven by a binary drive of 0V and 25V. A pulse is applied. DC potentials of 0 V, 5 V, 13 V and 21 V are supplied from the power supply circuit PS to the video signal drive circuit boards 10 a and 10 c, and ternary drive pulses of 5 V, 13 V and 21 V are applied to the signal line Xi.
Note that this driving example is a case for a VDT (Video Display Terminal) of 8 gradation color display.

垂直駆動回路基板10bには、CRT→TFT変換回路CNVか
ら、下側水平駆動回路基板10cに形成された配線を経由
して1水平走査1Hおよび1垂直走査1Vに相当する2つの
同期パルスが供給される。
Two synchronous pulses corresponding to one horizontal scan 1H and one vertical scan 1V are supplied to the vertical drive circuit board 10b from the CRT → TFT conversion circuit CNV via the wiring formed on the lower horizontal drive circuit board 10c. Is done.

第1図(A)〜(J)は、それぞれ本発明の液晶表示
装置の一実施例を示す図で、第1図(A)は液晶表示装
置の内部構造を示す平面図、第1図(B)、(C)、
(D)は液晶表示装置の外観を示すそれぞれ平面図、正
面図、側面図、第1図(E)は液晶表示パネル・TAB・
駆動IC・FPCの各接続状態を示す断面図、第1図
(F)、(G)、(H)はそれぞれ各FPCの平面図、第
1図(I)はFPCの断面図、第1図(J)はFPCの接続部
を示す平面図である。
1 (A) to 1 (J) are views showing one embodiment of the liquid crystal display device of the present invention. FIG. 1 (A) is a plan view showing the internal structure of the liquid crystal display device, and FIG. B), (C),
(D) is a plan view, a front view, a side view showing the appearance of the liquid crystal display device, and FIG. 1 (E) is a liquid crystal display panel / TAB /
FIG. 1 (F), (G), (H) are plan views of each FPC, respectively, and FIG. 1 (I) is a cross-sectional view of the FPC, FIG. (J) is a top view which shows the connection part of FPC.

各図に基づいて本発明の液晶表示装置を説明して行
く。
The liquid crystal display device of the present invention will be described with reference to the drawings.

第1図(B)〜(D)の平面図、正面図、側面図によ
り本実施例の液晶表示装置の外観が示される。本実施例
の液晶表示装置は、長方形の上下2枚の薄い例えば金属
性の上シールドケース1、下シールドケース2によって
覆われ、これらは組み合わされ、半田付け等によって固
定されている。シールドケース1、2に設けられた液晶
表示窓3、4(ここでは4は見えない)に液晶表示パネ
ル5が取り付けられている。シールドケース1、2内に
は駆動IC、TAB、FPC、PCB等の駆動配線回路、電源回路P
Sおよび周辺回路CNV等が内蔵されている。6はパソコン
等からのデータを送り込んでくるコネクタが挿入される
コネクタ部である。
1 (B) to 1 (D) are plan views, front views, and side views showing the appearance of the liquid crystal display device of this embodiment. The liquid crystal display device of this embodiment is covered by two rectangular upper and lower thin, for example metallic upper shield cases 1 and lower shield cases 2, which are combined and fixed by soldering or the like. A liquid crystal display panel 5 is attached to liquid crystal display windows 3 and 4 (here, 4 is not visible) provided in the shield cases 1 and 2. Inside the shield cases 1 and 2, drive wiring circuits such as drive IC, TAB, FPC, PCB, etc., power supply circuit P
S and peripheral circuit CNV are built in. Reference numeral 6 denotes a connector section into which a connector for receiving data from a personal computer or the like is inserted.

第1図(A)の平面図により本実施例の液晶表示装置
の内部構造が示される。7は液晶表示パネル5を駆動さ
せるための駆動IC、8はコンデンサー、抵抗素子等の受
動素子のチップ部品、9は駆動IC7が実装されたTAB、10
a、10b、10cは例えばポリイミド等の弾性部材から成
り、TAB9、チップ部品8が接続、搭載されたFPC(フレ
キシブルプリント配線基板)で、FPC10a、10cは映像信
号側(水平信号側)FPC、10bは走査信号側(垂直信号
側)FPCである。11はパソコン等からコネクタ部6を介
して送られてくるCRT用のデータをTFT液晶表示装置用の
データに変換する変換回路CNVや電源回路PSが搭載され
たガラスエポキシ等から成るPCB、12は液晶表示パネル
5の三辺の外周部に設けられた液晶表示パネル5の入力
端子、13はTAB9の出力端子(出力側アウタリード)、14
はTAB9の入力端子(入力側アウタリード)、15はFPC10a
〜10cの出力端子である。25はFPC10a〜10cにおいてTAB9
の接続部(FPCの出力端子15の箇所)およびチップ部品
8の搭載部に設けられた複数枚の補強板であり、この補
強板25はFPCの長軸方向に分割され、各補強板25同志の
間にはギャップが設けられている。26は各FPC10a〜10c
同志の接続部で各FPCの両端に設けられている。液晶表
示パネル5は、下シールドケース2の液晶表示窓の箇所
にはめ込まれて固定されている。駆動IC7を接続するTAB
9は液晶表示パネル5の3辺の外周部に複数個配列さ
れ、液晶表示パネル5およびFPC10a〜10cに電気的に接
続されている。FPC10a〜10cはそれぞれ下シールドケー
ス2に取り付けられている。例えば、FPC10a〜10cおよ
び補強板25の所定の数箇所に貫通する小さな穴16があけ
られ、この穴16を下シールドケース2に一体的に設けら
れたピン17に嵌合することによってFPC10a〜10cが下シ
ールドケース2に固定されている。液晶表示パネル5の
残りの1辺の外周部には電源回路やCRT用のデータをTFT
液晶表示装置用のデータに変換する変換回路が搭載され
たPCB11が取り付けられている。図の上下に位置するFPC
10a、10cには映像信号駆動回路が設けられ、左に位置す
るFPC10bには垂直走査回路が設けられ、右に位置するPC
B11には電源回路PSとCRT→TFT変換回路CNVが設けられて
いる(第6図の等価回路図参照。第6図の等価回路図は
第1図(A)に対応して書かれている)。なお、1辺の
外周部にFPCでなくPCB11を用いたのは、3辺のFPCのよ
うにリード線切断の問題がなく、またここは電源回路や
変換回路等の半田付けする搭載部品が多いからである。
しかし、PCBの代わりにFPCおよび補強板を用いてもよ
い。
FIG. 1 (A) is a plan view showing the internal structure of the liquid crystal display device of this embodiment. 7 is a driving IC for driving the liquid crystal display panel 5, 8 is a chip component of a passive element such as a capacitor or a resistance element, 9 is a TAB on which the driving IC 7 is mounted, 10
a, 10b, 10c are FPCs (Flexible Printed Wiring Boards), which are made of an elastic member such as polyimide, and are connected and mounted with a TAB 9 and a chip component 8. Denotes a scanning signal side (vertical signal side) FPC. Reference numeral 11 denotes a PCB made of glass epoxy or the like equipped with a conversion circuit CNV or a power supply circuit PS for converting CRT data transmitted from a personal computer or the like via the connector unit 6 to data for a TFT liquid crystal display device. Input terminals of the liquid crystal display panel 5 provided on the outer periphery of three sides of the liquid crystal display panel 5, 13 is an output terminal of the TAB 9 (output outer lead), 14
Is the input terminal of TAB9 (input side outer lead), 15 is FPC10a
1010c output terminals. 25 is TAB9 in FPC10a-10c
And a plurality of reinforcing plates provided on the mounting portion of the chip part 8 and the connecting portion (the location of the output terminal 15 of the FPC). The reinforcing plate 25 is divided in the longitudinal direction of the FPC, and each reinforcing plate 25 There is a gap between them. 26 is each FPC10a ~ 10c
It is provided at both ends of each FPC at the connection part of the comrades. The liquid crystal display panel 5 is fitted and fixed at a position of the liquid crystal display window of the lower shield case 2. TAB to connect drive IC7
A plurality 9 are arranged on the outer periphery of three sides of the liquid crystal display panel 5 and are electrically connected to the liquid crystal display panel 5 and the FPCs 10a to 10c. The FPCs 10a to 10c are attached to the lower shield case 2, respectively. For example, small holes 16 penetrating through predetermined portions of the FPCs 10a to 10c and the reinforcing plate 25 are formed, and the holes 16 are fitted into pins 17 provided integrally with the lower shield case 2, thereby forming the FPCs 10a to 10c. Are fixed to the lower shield case 2. The power supply circuit and CRT data are stored on the outer periphery of the remaining one side of the liquid crystal display panel 5 by TFT.
A PCB 11 on which a conversion circuit for converting data for a liquid crystal display device is mounted is mounted. FPCs located above and below the figure
10a and 10c are provided with a video signal driving circuit, the FPC 10b located on the left is provided with a vertical scanning circuit, and the PC located on the right is
B11 is provided with a power supply circuit PS and a CRT → TFT conversion circuit CNV (see the equivalent circuit diagram of FIG. 6. The equivalent circuit diagram of FIG. 6 is written corresponding to FIG. 1 (A)). ). The use of PCB11 instead of FPC on the outer periphery of one side has no problem of lead wire cutting unlike FPC on three sides, and here, there are many mounted parts to be soldered such as power supply circuits and conversion circuits Because.
However, an FPC and a reinforcing plate may be used instead of the PCB.

TAB9やチップ・コンデンサー8は厚さが薄いため、FP
C基板10a〜10c上に取り付けられるが、電源回路PSや変
換回路CNVは、チップ状ではなく、プラスチックやセラ
ミックによって封止され、外部リードを有する集積回路
(IC)やトランジスタや受動部品等で構成されているた
め、厚みが厚く、PCB11裏側に取り付けられ、表示面
(上面)がなるべく平らになるように考慮されている。
Because TAB9 and chip condenser 8 are thin, FP
The power supply circuit PS and the conversion circuit CNV are mounted on the C substrates 10a to 10c. The power supply circuit PS and the conversion circuit CNV are not chips, but are sealed with plastic or ceramic, and are composed of integrated circuits (ICs) with external leads, transistors, passive components, etc. Therefore, the thickness is large, it is attached to the back side of the PCB 11, and it is considered that the display surface (upper surface) is as flat as possible.

チップ・コンデンサー8は前述した電源回路PSからの
直流電位配線に電気的に接続されたリップル除去用のバ
イパス・コンデンサーであり、実装効率を上げるため、
4角に配置されている。
The chip capacitor 8 is a bypass capacitor for removing a ripple electrically connected to the DC potential wiring from the power supply circuit PS described above.
They are arranged at four corners.

第1図(E)には、液晶表示パネル5とTAB9との電気
的接続部、TAB9と駆動IC7との電気的接続部、TAB9とFPC
10a〜10cとの電気的接続部が示されている。
FIG. 1 (E) shows an electrical connection between the liquid crystal display panel 5 and TAB9, an electrical connection between TAB9 and the driving IC 7, and TAB9 and FPC.
The electrical connections with 10a-10c are shown.

液晶表示パネル5は液晶LCを基準として下部透明ガラ
ス基板SUB1、上部透明ガラス基板SUB2により構成され、
両透明ガラス基板間には液晶LCが封入されシールド材SL
によって封止されている。4は下シールドケース2に設
けられた液晶表示窓である、12は液晶表示パネル5の外
周部(下部ガラス基板SUB1の縁端部上)に設けられた液
晶表示パネル5の入力端子、13はTAB9の出力側アウタリ
ード、18は駆動IC7の電極、19はTAB9のインナリード、1
4はTAB3の入力側アウタリード、15はFPC10a〜10cの出力
端子である。なお、液晶表示パネル5の入力端子12は、
前述のように列方向に延在し、行方向に複数本配置され
た走査信号線GLの端部と、行方向に延在し、列方向に複
数本配置された映像信号線DLの端部である。
The liquid crystal display panel 5 is composed of a lower transparent glass substrate SUB1 and an upper transparent glass substrate SUB2 based on the liquid crystal LC,
Liquid crystal LC is sealed between both transparent glass substrates and the shielding material SL
Is sealed by. 4 is a liquid crystal display window provided on the lower shield case 2, 12 is an input terminal of the liquid crystal display panel 5 provided on the outer periphery of the liquid crystal display panel 5 (on the edge of the lower glass substrate SUB1), 13 is TAB9 output outer lead, 18 is the electrode of drive IC7, 19 is the inner lead of TAB9, 1
4 is an outer lead on the input side of TAB3, and 15 is an output terminal of the FPCs 10a to 10c. The input terminal 12 of the liquid crystal display panel 5
The ends of the scanning signal lines GL extending in the column direction and arranged in the row direction as described above, and the ends of the video signal lines DL extending in the row direction and arranged in the column direction as described above. It is.

液晶表示パネル5の入力端子12とTAB9の出力側アウタ
リード13とは異方性導電膜20により接続されている。
The input terminal 12 of the liquid crystal display panel 5 and the output outer lead 13 of the TAB 9 are connected by an anisotropic conductive film 20.

TAB9のインナリード19と駆動IC7の電極18とが接続さ
れている。
The inner lead 19 of the TAB 9 and the electrode 18 of the drive IC 7 are connected.

TAB9の入力側アウタリード14とFPC10a〜10cの出力端
子15とが半田付けにより電気的機械的に接続されてい
る。
The input outer lead 14 of the TAB 9 and the output terminals 15 of the FPCs 10a to 10c are electrically and mechanically connected by soldering.

第1図(F)、(G)、(H)の平面図と第1図
(I)の断面図により各FPC10a〜10cが示される。第1
図(F)は信号側FPC10aを示す平面図、第1図(G)は
走査側FPC10bを示す平面図、第1図(H)は信号側FPC1
0cを示す平面図である。
Each of the FPCs 10a to 10c is shown by a plan view of FIGS. 1F, 1G, and 1H and a cross-sectional view of FIG. 1I. First
FIG. 1F is a plan view showing the signal side FPC 10a, FIG. 1G is a plan view showing the scanning side FPC 10b, and FIG.
It is a top view which shows 0c.

本実施例では、液晶表示パネル5の駆動配線部である
FPCは、第1図(F)、(G)、(H)に示すように、
独立した別部品である3枚のFPC10a、10b、10cで構成さ
れている。各FPC10a〜10cは、入力端子(図示せず)と
出力端子15が設けられ、またチップ部品8が搭載されて
いる。(F)、(H)の破線で示した端子は、端子面が
裏面にあることを示す。また、各FPCには穴16が設けら
れており、下シールドケース2に一体的に設けられたピ
ン17(第1図(A)参照)が挿入されることによりFPC
が下シールドケース2に保持されるようになっている。
26はFPC同志を接続するための接続部であり、後で詳述
する。
In the present embodiment, it is a drive wiring section of the liquid crystal display panel 5.
As shown in FIGS. 1 (F), (G) and (H),
It is composed of three independent FPCs 10a, 10b, and 10c. Each of the FPCs 10a to 10c is provided with an input terminal (not shown) and an output terminal 15, and has a chip component 8 mounted thereon. The terminals indicated by broken lines in (F) and (H) indicate that the terminal surface is on the back surface. Each FPC is provided with a hole 16 and a pin 17 (see FIG. 1 (A)) provided integrally with the lower shield case 2 is inserted.
Are held by the lower shield case 2.
Reference numeral 26 denotes a connection unit for connecting FPCs, which will be described later in detail.

第1図(I)は、FPCの断面図である。21はポリイミ
ド等から成る層厚例えば25μmのベースフィルム、22は
ポリイミド等から成る層厚25μmのカバーフィルム、23
は層厚35μmの圧延銅箔から成る導体、24は層厚20〜25
μmの熱硬化型の接着剤層である。このように、FPCは
3層のポリイミド層から構成されるが、FPC同志の接続
部26(第1図(F)〜(H)参照)は、1層のポリイミ
ド層、すなわちベースフィルム21から構成される。
FIG. 1 (I) is a cross-sectional view of the FPC. 21 is a base film having a layer thickness of, for example, 25 μm made of polyimide or the like, 22 is a cover film having a layer thickness of 25 μm made of polyimide or the like, 23
Is a conductor made of rolled copper foil having a layer thickness of 35 μm, and 24 is a layer thickness of 20 to 25.
It is a thermosetting adhesive layer of μm. As described above, the FPC is composed of three polyimide layers, but the connecting portion 26 between the FPCs (see FIGS. 1 (F) to (H)) is composed of one polyimide layer, that is, the base film 21. Is done.

第1図(J)は、3つに分割されたFPC10a〜10c同志
を接続する端子を有する接続部26を示す拡大部分平面図
である。26はFPC10a〜10c同志の接続部、27はFPC10a〜1
0c同志を接続するための端子、28は端子27の両端に複数
設けられたダミー端子である。ダミー端子28は通常は使
用しない。つまり、表示回路から電気的に切り離された
端子であり、電気的には浮いた(フローティングの)端
子とされる。接続部26は1層、すなわち第1図(I)の
ベースフィルム21のみで構成され、柔軟になっている。
FIG. 1 (J) is an enlarged partial plan view showing a connecting portion 26 having terminals for connecting three divided FPCs 10a to 10c. 26 is the connection between FPCs 10a to 10c, 27 is FPC 10a to 1
0c is a terminal for connecting two terminals, and 28 is a plurality of dummy terminals provided at both ends of the terminal 27. The dummy terminal 28 is not normally used. In other words, the terminal is electrically separated from the display circuit, and is an electrically floating (floating) terminal. The connecting portion 26 is composed of only one layer, that is, only the base film 21 of FIG. 1 (I), and is flexible.

本実施例の液晶表示装置では、液晶表示パネル5の駆
動配線部がポリイミド等の弾性部材から成るFPC10a〜10
cで構成されているので、液晶表示パネル5とFPCの膨張
率の差によりFPCの長軸方向に生じるストレス(応力)
が、柔軟なPFC10a〜10cがたわむことによって吸収さ
れ、TAB9の強度が一番弱い入力側アウタリード14が切断
されるのが防止でき、熱に対する当該液晶表示装置の信
頼性を向上できる。また、液晶表示画面の大型化に伴
い、液晶表示装置の寸法が大きくなると、それだけTAB
を含めた駆動配線部が重くなるが、FPCは従来のPCB等よ
り軽いので、駆動配線部を軽くでき、TAB9の入力側アウ
タリード14に対する負担を軽くでき、振動や衝撃に対す
る信頼性が向上できる。さらに、液晶表示装置全体の軽
量化を図ることができる。
In the liquid crystal display device of the present embodiment, the drive wiring portion of the liquid crystal display panel 5 has FPCs 10a to 10 made of an elastic member such as polyimide.
c, the stress (stress) generated in the major axis direction of the FPC due to the difference in expansion coefficient between the liquid crystal display panel 5 and the FPC
However, the flexible PFCs 10a to 10c are absorbed by bending, and the input-side outer lead 14 having the weakest strength of the TAB 9 can be prevented from being cut, so that the reliability of the liquid crystal display device against heat can be improved. In addition, as the size of the liquid crystal display device increases with the size of the liquid crystal display screen, TAB
However, since the FPC is lighter than a conventional PCB or the like, the drive wiring portion can be lightened, the load on the input outer lead 14 of the TAB 9 can be reduced, and the reliability against vibration and impact can be improved. Further, the weight of the entire liquid crystal display device can be reduced.

また、FPC10a〜10cのTAB9の接続部およびチップ部品
8の搭載部に補強板25が設けられ、FPCを裏から補強し
ているので、TAB9の接続やチップ部品8の搭載を安定し
て容易に行うことができ、作業性がよい。なお、補強板
25はFPC10a〜10cの長軸方向に分割されているので、柔
軟なFPC10a〜10cがたわむことによってストレスが吸収
される作用は有効に行われる。
Further, the reinforcing plate 25 is provided at the connection portion of the TAB 9 of the FPCs 10a to 10c and the mounting portion of the chip component 8 to reinforce the FPC from behind, so that the connection of the TAB 9 and the mounting of the chip component 8 can be stably and easily performed. Can be performed and workability is good. In addition, reinforcement plate
Since 25 is divided in the major axis direction of the FPCs 10a to 10c, the action of absorbing the stress by bending the flexible FPCs 10a to 10c is effectively performed.

さらに、第1図(J)に示したごとく、従来技術のよ
うに分割されたPCB同志を接続するための接続用FPC等の
接続部品を省略でき、接続工程数を半分に減少できる。
また、接続部26は1層のみで構成されており柔軟性に富
むので、FPC10a〜10c同志を接続しやすく、かつストレ
スを吸収できる。また、ダミー端子28を設けることによ
りFPC同志の接続部において半田付けされる端子数を増
加できるので、接続強度を大きくできる。このように、
本実施例ではFPC同志の接続と信頼性を向上できる。な
お、ダミー端子28をグランド配線等の直流電源配線(交
流接地点)に接続すればノイズの対策上有効である。
Further, as shown in FIG. 1 (J), connecting parts such as connecting FPCs for connecting divided PCBs as in the prior art can be omitted, and the number of connecting steps can be reduced to half.
In addition, since the connecting portion 26 is composed of only one layer and has high flexibility, the FPCs 10a to 10c can be easily connected to each other and stress can be absorbed. Further, by providing the dummy terminals 28, the number of terminals to be soldered at the connection portions of the FPCs can be increased, so that the connection strength can be increased. in this way,
In this embodiment, the connection and reliability between FPCs can be improved. If the dummy terminal 28 is connected to a DC power supply wiring (AC grounding point) such as a ground wiring, it is effective for noise suppression.

以上本発明の実施例について説明したが、本発明は上
記実施例に限定されるものではなく、その要旨を逸脱し
ない範囲において種々変更可能であることは勿論であ
る。
Although the embodiments of the present invention have been described above, the present invention is not limited to the above-described embodiments, and it is needless to say that various changes can be made without departing from the scope of the present invention.

〔発明の効果〕〔The invention's effect〕

以上説明したように、本発明の液晶表示装置によれ
ば、液晶表示パネルの駆動配線部を弾性部材で構成した
ので、液晶表示パネルと駆動配線部の膨張率の差に起因
するストレスを緩和でき、液晶表示装置の熱に対する信
頼性を向上できると共に、配線基板に補強板を設けたの
で、配線基板へのTABの接続やチップ部品の搭載の作業
性が向上できる。
As described above, according to the liquid crystal display device of the present invention, since the driving wiring portion of the liquid crystal display panel is formed of the elastic member, the stress caused by the difference in the expansion coefficient between the liquid crystal display panel and the driving wiring portion can be reduced. In addition, since the reliability of the liquid crystal display device against heat can be improved, and the reinforcing plate is provided on the wiring board, the workability of connecting the TAB to the wiring board and mounting the chip components can be improved.

【図面の簡単な説明】[Brief description of the drawings]

第1図(A)は、本発明の液晶表示装置の一実施例の内
部構造を示す平面図、第1図(B)は、本実施例の液晶
表示装置の外観を示す平面図、第1図(C)は、第1図
(B)の正面図、第1図(D)は、第1図(B)の側面
図、第1図(E)は、液晶表示パネル・TAB・駆動IC・F
PCの各接続状態を示す図、第1図(F)、(G)、
(H)は、各FPCの平面図、第1図(I)は、FPCの断面
図、第1図(J)は、FPCの接続部を示す平面図、第2
図は、本実施例のアクティブ・マトリクス方式のカラー
液晶表示装置の液晶表示部の一画素の要部平面図、第3
図は、第2図のII−II切断線で切った断面図、第4図
は、第2図に示す画素を複数配置した液晶表示部の要部
平面図、第5図は、第4図に示す画素電極とカラーフィ
ルタ層のみを描いた要部平面図、第6図は、本実施例の
液晶表示部の等価回路図である。 1……上シールドケース 2……下シールドケース 3……上シールドケースの液晶表示窓 4……下シールドケースの液晶表示窓 5……液晶表示パネル PS……電源回路 CNV……CRT→TFT変換回路 6……コネクタ部 7……駆動IC 8……チップ部品 9……TAB 10a、10b、10c……FPC 11……PCB 12……液晶表示パネルの入力端子 13……TABの出力側アウタリード 14……TABの入力側アウタリード 15……FPCの出力端子 16……穴 17……ピン SUB1……下部透明ガラス基板 SUB2……上部透明ガラス基板 LC……液晶 SL……シール材 18……駆動ICの電極 19……TABのインナリード 20……異方性導電膜 21……ベースフィルム 22……カバーフィルム 23……導体 24……接着剤層 25……補強板 26……FPCの接続部 27……FPCの端子 28……ダミー端子
FIG. 1A is a plan view showing the internal structure of one embodiment of the liquid crystal display device of the present invention, and FIG. 1B is a plan view showing the appearance of the liquid crystal display device of the present embodiment. 1 (C) is a front view of FIG. 1 (B), FIG. 1 (D) is a side view of FIG. 1 (B), and FIG. 1 (E) is a liquid crystal display panel / TAB / drive IC.・ F
FIG. 1 (F), (G), showing the connection states of the PC.
(H) is a plan view of each FPC, FIG. 1 (I) is a cross-sectional view of the FPC, FIG. 1 (J) is a plan view showing a connection portion of the FPC, FIG.
FIG. 3 is a plan view of an essential part of one pixel of a liquid crystal display portion of the active matrix type color liquid crystal display device of the present embodiment.
FIG. 4 is a cross-sectional view taken along the line II-II in FIG. 2, FIG. 4 is a plan view of a main part of a liquid crystal display unit in which a plurality of pixels shown in FIG. 2 are arranged, and FIG. And FIG. 6 is an equivalent circuit diagram of the liquid crystal display unit of this embodiment, in which only the pixel electrode and the color filter layer shown in FIG. 1 Upper shield case 2 Lower shield case 3 Liquid crystal display window of upper shield case 4 Liquid crystal display window of lower shield case 5 Liquid crystal display panel PS Power supply circuit CNV CRT → TFT conversion Circuit 6 Connector 7 Driver IC 8 Chip component 9 TAB 10a, 10b, 10c FPC 11 PCB 12 Input terminal of LCD panel 13 Outer lead of TAB output 14 … TAB input outer lead 15… FPC output terminal 16… Hole 17… Pin SUB1… Lower transparent glass substrate SUB2… Upper transparent glass substrate LC… Liquid crystal SL… Sealing material 18… Drive IC Electrodes 19: Inner lead of TAB 20: Anisotropic conductive film 21: Base film 22: Cover film 23: Conductor 24: Adhesive layer 25: Reinforcement plate 26: FPC connection 27 …… FPC terminal 28 …… Dummy terminal

───────────────────────────────────────────────────── フロントページの続き (72)発明者 流石 眞澄 千葉県茂原市早野3300番地 株式会社日 立製作所茂原工場内 (72)発明者 川口 仁 千葉県茂原市早野3681番地 日立デバイ スエンジニアリング株式会社内 (72)発明者 川村 英夫 千葉県茂原市早野3681番地 日立デバイ スエンジニアリング株式会社内 (72)発明者 磯野 勤 千葉県茂原市早野3681番地 日立デバイ スエンジニアリング株式会社内 (56)参考文献 特開 昭61−107322(JP,A) 特開 昭61−221779(JP,A) (58)調査した分野(Int.Cl.6,DB名) G02F 1/1345──────────────────────────────────────────────────の Continuing on the front page (72) Inventor Masumi 3300, Hayano, Mobara-shi, Chiba In-house Mobara Plant, Hitachi, Ltd. (72) Inventor Hitoshi Kawaguchi 3681, Hayano, Mobara-shi, Chiba Hitachi, Ltd. (72) Inventor Hideo Kawamura 3681 Hayano, Mobara City, Chiba Prefecture Inside Hitachi Device Engineering Co., Ltd. (72) Inventor Tsutomu Isono 3681 Hayano, Mobara City, Chiba Prefecture Inside Hitachi Device Engineering Co., Ltd. (56) References JP 61-107322 (JP, A) JP-A-61-221779 (JP, A) (58) Fields investigated (Int. Cl. 6 , DB name) G02F 1/1345

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】液晶表示パネルと、上記液晶表示パネルと
電気的に接続され、上記液晶表示パネルを駆動させる駆
動ICを実装する複数のTABと、上記複数のTABと電気的に
接続され、上記複数のTABを搭載する配線基板とを具備
し、上記配線基板が弾性部材から成り、上記配線基板に
おける上記複数のTABの接続部に複数の第1の補強板が
配置され、上記配線基板にはさらにチップ部品が搭載さ
れ、上記配線基板の上記チップ部品の搭載部に第2の補
強板が配置されていることを特徴とする液晶表示装置。
A liquid crystal display panel, a plurality of TABs electrically connected to the liquid crystal display panel, and mounting a drive IC for driving the liquid crystal display panel; and a plurality of TABs electrically connected to the plurality of TABs. A wiring board on which a plurality of TABs are mounted, wherein the wiring board is made of an elastic member, a plurality of first reinforcing plates are arranged at connection portions of the plurality of TABs in the wiring board, and the wiring board has A liquid crystal display device further comprising a chip component mounted thereon, and a second reinforcing plate disposed at a mounting portion of the wiring board where the chip component is mounted.
JP1150406A 1989-06-15 1989-06-15 Liquid crystal display Expired - Fee Related JP2798422B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1150406A JP2798422B2 (en) 1989-06-15 1989-06-15 Liquid crystal display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1150406A JP2798422B2 (en) 1989-06-15 1989-06-15 Liquid crystal display

Publications (2)

Publication Number Publication Date
JPH0317629A JPH0317629A (en) 1991-01-25
JP2798422B2 true JP2798422B2 (en) 1998-09-17

Family

ID=15496267

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1150406A Expired - Fee Related JP2798422B2 (en) 1989-06-15 1989-06-15 Liquid crystal display

Country Status (1)

Country Link
JP (1) JP2798422B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11980069B2 (en) 2020-03-27 2024-05-07 Boe Technology Group Co., Ltd. Display and display device

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0499979A3 (en) 1991-02-16 1993-06-09 Semiconductor Energy Laboratory Co., Ltd. Electro-optical device
US5436745A (en) * 1994-02-23 1995-07-25 Ois Optical Imaging Systems, Inc. Flex circuit board for liquid crystal display
JP3202525B2 (en) * 1995-03-27 2001-08-27 キヤノン株式会社 Electric circuit board and display device having the same

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61107322A (en) * 1984-10-31 1986-05-26 Seiko Instr & Electronics Ltd Liquid crystal display device
JPH0827595B2 (en) * 1985-03-12 1996-03-21 シャープ株式会社 Display device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11980069B2 (en) 2020-03-27 2024-05-07 Boe Technology Group Co., Ltd. Display and display device

Also Published As

Publication number Publication date
JPH0317629A (en) 1991-01-25

Similar Documents

Publication Publication Date Title
KR0166602B1 (en) Liquid crystal display device with a structure of improved terminal contact
US7821607B2 (en) Liquid crystal display device
JPH06347827A (en) Liquid crystal display device and its production
JP3119357B2 (en) Liquid crystal display
JP2880186B2 (en) Liquid crystal display
JP2872274B2 (en) Liquid crystal display
JP2798422B2 (en) Liquid crystal display
JP3272848B2 (en) Liquid crystal display device
JP2798421B2 (en) Liquid crystal display
JPH0794744A (en) Mis transistor
JPH0317627A (en) Display device
JP3087730B2 (en) Manufacturing method of liquid crystal display device
JP3192409B2 (en) Liquid crystal display
JPH06265922A (en) Liquid crystal display device
JPH0887002A (en) Liquid crystal display device
JPH07191339A (en) Liquid crystal display device
JPH0358027A (en) Liquid crystal display device
JPH03177884A (en) Liquid crystal display device
JPH06265919A (en) Liquid crystal display device
JPH0437724A (en) Liquid crystal display device
JPH11194336A (en) Liquid crystal display device
JP3313231B2 (en) Liquid crystal display
JPH08166596A (en) Tape carrier package and liquid crystal display device formed by using the tape carrier package
JPH06258653A (en) Liquid crystal display device
JPH06347823A (en) Display device

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees