JP2697232B2 - Time division multiplexer - Google Patents

Time division multiplexer

Info

Publication number
JP2697232B2
JP2697232B2 JP2062963A JP6296390A JP2697232B2 JP 2697232 B2 JP2697232 B2 JP 2697232B2 JP 2062963 A JP2062963 A JP 2062963A JP 6296390 A JP6296390 A JP 6296390A JP 2697232 B2 JP2697232 B2 JP 2697232B2
Authority
JP
Japan
Prior art keywords
frame
signal
bit
circuit
audio signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2062963A
Other languages
Japanese (ja)
Other versions
JPH03262341A (en
Inventor
薫 吉田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP2062963A priority Critical patent/JP2697232B2/en
Publication of JPH03262341A publication Critical patent/JPH03262341A/en
Application granted granted Critical
Publication of JP2697232B2 publication Critical patent/JP2697232B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、8ビットによるディジタル符号化された音
声信号をマルチフレーム同期方式で伝送するとき、所定
のフレーム番号で所定番号の音声信号ビットを制御信号
ビットに割当てるビットスチール伝送方式による伝送路
に接続する時分割多重化装置に関する。
DETAILED DESCRIPTION OF THE INVENTION [Industrial Application Field] The present invention relates to a method for transmitting an audio signal bit having a predetermined frame number and a predetermined number when transmitting an 8-bit digitally encoded audio signal by a multi-frame synchronization method. The present invention relates to a time-division multiplexing device connected to a transmission line using a bit stealing transmission method for allocating control signal bits.

〔従来の技術〕[Conventional technology]

従来、この種の時分割多重化装置は、8ビット符号化
の音声信号の第8ビット目を6フレームマルチごとに制
御信号に取り替えて伝送路へ送信し、またこのような信
号を受信する。このように音声信号ビットを制御信号ビ
ットに差し替える制御信号のビットスチール伝送方式は
第4図に示すような構成を有する。
Conventionally, this type of time-division multiplexing apparatus replaces the eighth bit of an 8-bit encoded audio signal with a control signal every six frames and transmits the control signal to a transmission path, and receives such a signal. The bit steal transmission method of the control signal for replacing the audio signal bit with the control signal bit has a configuration as shown in FIG.

第4図は従来の一例を示すマルチフレーム伝送信号の
構成図である。
FIG. 4 is a configuration diagram of a multi-frame transmission signal showing an example of the prior art.

第4図は、1.544Mbit/S・24チャンネル構成のマルチ
フレームの例を示し、フレームビットFに続いて第1チ
ャンネルから第24チャンネルまでが順次送信されること
を示す。フレームビットFは12個で1つのマルチフレー
ムを構成する。すなわち、1チャンネル分の音声信号V
は8ビットの音声信号Vが12組(12フレーム)あり、第
6番目および第12番目のフレームの最後の1ビットの音
声信号Vが制御信号Sに置き替えられて伝送される。
FIG. 4 shows an example of a multi-frame having a 1.544 Mbit / S.24 channel configuration, and shows that the first to 24th channels are sequentially transmitted following the frame bit F. Twelve frame bits F constitute one multiframe. That is, the audio signal V for one channel
There are 12 sets (12 frames) of 8-bit audio signals V, and the last 1-bit audio signal V of the sixth and twelfth frames is replaced with the control signal S and transmitted.

従来のこの種の時分割多重化装置は、一つの伝送路か
らビットスチール伝送方式による伝送信号を受信したと
き、音声信号Vの中の制御信号Sを分離して取出し、別
の伝送路へ送出するときこの伝送路上での制御信号S位
置に改めて制御信号が置換される。
This type of conventional time-division multiplexing apparatus separates and takes out a control signal S from a voice signal V when receiving a transmission signal by a bit stealing transmission method from one transmission path, and sends the control signal S to another transmission path. Then, the control signal is replaced with the control signal S on this transmission path.

〔発明が解決しようとする課題〕[Problems to be solved by the invention]

上述した従来の時分割多重化装置は、受信する伝送路
と送信する伝送路とでマルチフレームの位相が通常は一
致していないため送受信伝送路それぞれの制御信号によ
るビット取替え位置が独立となっている。従って受信時
の伝送路ではビット取替え率は1/6であるのに対して送
信する伝送路では新しく音声信号を制御信号に取替え、
取替え率が2倍の2/6となる可能性がある。すなわち、
中継が増加すればさらにビット取替え率は増加する可能
性があるので、従来の時分割多重化装置は中継が増加し
てビット取替え率が増加すれば音声信号が減少し音声品
質が劣化するという問題点があった。
In the above-described conventional time-division multiplexing apparatus, since the phases of the multiframes on the receiving transmission line and the transmitting transmission line do not usually match, the bit replacement position by the control signal of each of the transmitting and receiving transmission lines becomes independent. I have. Therefore, on the transmission line at the time of reception, the bit replacement rate is 1/6, whereas on the transmission line for transmission, the voice signal is newly replaced with a control signal,
Replacement rate could double to 2/6. That is,
If the number of relays increases, the bit replacement rate may further increase. Therefore, the conventional time-division multiplexing device has a problem that if the number of relays increases and the bit replacement rate increases, the voice signal decreases and the voice quality deteriorates. There was a point.

本発明の目的は、上記問題点を解決する時分割多重化
装置を提供することにある。
An object of the present invention is to provide a time division multiplexing device that solves the above problems.

〔課題を解決するための手段〕[Means for solving the problem]

本発明による時分割多重化装置の第1の解決手段は、
8ビットによるディジタル符号化音声信号をマルチフレ
ーム同期方式で伝送するとき等間隔の所定フレームごと
に所定ビット番号位置の音声信号ビットを制御信号ビッ
トに割当てて挿入するビットスチール伝送方式を適用す
る伝送路に接続する時分割多重化装置において、前記等
間隔の所定フレーム数分連続するフレームの、制御信号
ビットを割当てる所定ビット番号位置に、受信信号から
抽出した制御ビットを順次挿入する制御信号多重回路を
有する。
A first solution of the time division multiplexing device according to the present invention is as follows.
A transmission path to which a bit stealing transmission system is applied, in which a digitally encoded audio signal of 8 bits is transmitted by a multi-frame synchronization system, and an audio signal bit at a predetermined bit number position is allocated to a control signal bit and inserted for each predetermined frame at equal intervals. In the time division multiplexing device connected to the control signal multiplexing circuit, a control signal multiplexing circuit for sequentially inserting control bits extracted from a received signal at predetermined bit number positions to which control signal bits are allocated in frames continuous for the predetermined number of frames at equal intervals is provided. Have.

また第2の解決手段は、8ビットによるディジタル符
号化音声信号をマルチフレーム同期方式で伝送するとき
所定フレームごとに所定ビット番号位置の信号ビットを
制御信号ビットに割当てて挿入するビットスチール伝送
方式を適用する伝送路に接続する時分割多重化装置にお
いて、フレーム同期を設定する基準タイミング信号を発
生する基準タイミング信号発生回路と、伝送路から受信
した信号からフレームの同期信号を検出して受信信号と
ともに出力するフレーム同期回路と、前記同期信号とと
もに受信信号を前記フレーム同期回路から取込み一時蓄
積し前記基準タイミング信号を受信してフレームごとに
出力するバッファ回路と、前記基準タイミング信号を受
信してバッファ回路から入力した受信信号にフレームビ
ットを生成付加して伝送フレームを形成して伝送路へ出
力するフレーム生成回路とを有する。
A second solution is a bit stealing transmission method in which, when transmitting a digitally encoded audio signal of 8 bits by a multi-frame synchronization method, a signal bit at a predetermined bit number position is allocated to a control signal bit for each predetermined frame and inserted. In a time division multiplexing device connected to a transmission line to be applied, a reference timing signal generating circuit for generating a reference timing signal for setting frame synchronization, and detecting a frame synchronization signal from a signal received from the transmission line and receiving A frame synchronization circuit for outputting, a buffer circuit for receiving the reference signal together with the synchronization signal from the frame synchronization circuit, temporarily storing the buffer, receiving the reference timing signal, and outputting the reference timing signal for each frame, and a buffer circuit for receiving the reference timing signal Generates and adds frame bits to the received signal input from Forming a feed frame and a frame generation circuit for outputting to the transmission path.

〔実施例〕〔Example〕

次に本発明について図面を参照して説明する。 Next, the present invention will be described with reference to the drawings.

第1図は本発明の時分割多重化装置の第1の解決手段
の一実施例を示すブロック図である。第1図において、
時分割多重化装置10はフレーム同期回路11、制御信号抽
出回路12、制御信号多重回路13、スイッチ回路14および
フレーム生成回路15・16を有し、フレーム同期回路1に
伝送路21から受信したフレーム内のチャンネルを伝送路
22・23へ、フレーム生成回路15・16のそれぞれから送信
する。
FIG. 1 is a block diagram showing one embodiment of the first solution means of the time division multiplexing device of the present invention. In FIG.
The time-division multiplexing apparatus 10 includes a frame synchronization circuit 11, a control signal extraction circuit 12, a control signal multiplexing circuit 13, a switch circuit 14, and frame generation circuits 15 and 16. Channel within the transmission path
The data is transmitted from the frame generation circuits 15 and 16 to 22 and 23, respectively.

フレーム同期回路11は伝送路21からビットスチール方
式による伝送フレームを受信し、フレームビットから検
出した同期信号を、受信信号とともに制御信号抽出回路
12へ送出する。制御信号抽出回路12は受信した音声信号
から、同時に受信した同期信号に従って第4図に示すフ
レームを識別し、第6フレーム目および第12フレーム目
から制御信号を抽出して出力する。制御信号多重回路13
は抽出制御信号を6フレーム連続して第8ビット目の音
声信号に取替え挿入して伝送フレームを形成しスイッチ
回路14へ送出する。スイッチ回路14は入力した伝送フレ
ームを伝送路22・23それぞれに分配出力してフレーム生
成回路15・16のそれぞれに接続する。
The frame synchronization circuit 11 receives a transmission frame by the bit stealing method from the transmission line 21 and converts a synchronization signal detected from the frame bits together with the received signal into a control signal extraction circuit.
Send to 12. The control signal extracting circuit 12 identifies the frame shown in FIG. 4 from the received audio signal according to the synchronous signal received at the same time, and extracts and outputs the control signal from the sixth and twelfth frames. Control signal multiplexing circuit 13
Replaces the extraction control signal with the audio signal of the eighth bit for six consecutive frames to form a transmission frame and sends it to the switch circuit 14. The switch circuit 14 distributes and outputs the input transmission frame to each of the transmission lines 22 and 23, and connects the transmission frame to each of the frame generation circuits 15 and 16.

第2図は第1図の制御信号多重回路13で形成される伝
送フレームの信号配置図である。第2図において、第1
図を参照して説明する。伝送路21から受信する伝送フレ
ームの第6および第12のフレームから制御信号S1,S2を
抽出したとき第1フレームから第6フレームまでの第8
ビット目に制御信号S1を、また第7フレームから第12フ
レームまでの第8ビット目に制御信号S2をそれぞれ音声
信号Vに取替えて挿入する。第2図では連続6フレーム
を第1および第7のフレームからとして図示し説明した
が、入力した制御信号Sの順序を変更することがなけれ
ば各フレームの制御信号の順序は不要なので、連続フレ
ームの開始フレーム番号は何れでもよい。
FIG. 2 is a signal arrangement diagram of a transmission frame formed by the control signal multiplexing circuit 13 of FIG. In FIG. 2, the first
This will be described with reference to the drawings. When the control signals S1 and S2 are extracted from the sixth and twelfth frames of the transmission frame received from the transmission line 21, the eighth frame from the first frame to the sixth frame is extracted.
The control signal S1 is inserted into the bit and the control signal S2 is inserted into the eighth bit from the seventh frame to the twelfth frame with the audio signal V, respectively. In FIG. 2, six consecutive frames are illustrated and described as starting from the first and seventh frames. However, unless the order of the input control signal S is changed, the order of the control signals in each frame is unnecessary. May be any start frame number.

次に動作手順について第1図を参照して説明する。 Next, the operation procedure will be described with reference to FIG.

時分割多重化装置10はビットスチール伝送方式による
音声信号及び制御信号を伝送路21から受信し一つのチャ
ンネルは伝送路22へ、また別の一つのチャンネルは伝送
路23へ伝送する。
The time division multiplexing device 10 receives a voice signal and a control signal by a bit steal transmission method from a transmission line 21 and transmits one channel to a transmission line 22 and another channel to a transmission line 23.

伝送路21からの信号は、まずフレーム同期回路11によ
りマルチフレームの同期がとられ、制御信号抽出回路12
でフレーム同期回路11からの同期信号により第6フレー
ム及び第12フレーム目でビット取替えして伝送されてく
る制御信号を、抽出する。抽出された制御信号は制御信
号多重回路13で第2図に示すように6フレーム宛連続し
て抽出制御信号S1,S2を音声の第8ビット目に多重化さ
れスイッチ回路14に送られる。スイッチ回路14では伝送
路22及び伝送路23へ信号が伝送されるように分配接続し
て伝送路22・23のフレーム生成回路15・16でフレームビ
ットが付加され伝送路22・23へそれぞれ伝送される。伝
送路21,22,23それぞれのフレームビットによるマルチフ
レーム位相は一致していない。しかし、制御信号多重回
路13において全フレームの第8ビット目に制御信号をの
せるとともに、伝送路22・23へ送出する伝送フレームの
制御信号も第6および第12のフレームの第8ビット目に
のせられる。
The signal from the transmission path 21 is first subjected to multi-frame synchronization by the frame synchronization circuit 11, and the control signal extraction circuit 12
Then, a control signal transmitted by exchanging bits in the sixth frame and the twelfth frame based on the synchronization signal from the frame synchronization circuit 11 is extracted. The extracted control signals are multiplexed in the control signal multiplexing circuit 13 to the extraction control signals S1 and S2 at the eighth bit of the voice continuously for six frames as shown in FIG. The switch circuit 14 distributes and connects the signals to the transmission lines 22 and 23 so that the frame bits are added by the frame generation circuits 15 and 16 of the transmission lines 22 and 23, and the frame bits are transmitted to the transmission lines 22 and 23, respectively. You. The multi-frame phases by the frame bits of the transmission lines 21, 22, and 23 do not match. However, the control signal multiplexing circuit 13 puts the control signal on the eighth bit of all the frames, and the control signal of the transmission frame to be transmitted to the transmission lines 22 and 23 is also placed on the eighth bit of the sixth and twelfth frames. Can be put on.

従って、全フレームに制御信号をのせるため8ビット
の音声信号が全て7ビットの音声信号となり音声信号の
品質は劣化するが、無視される第8ビット目は最下位ビ
ットであるため、通常の通話では問題にならない程度の
ものである。
Therefore, the 8-bit audio signal becomes a 7-bit audio signal and the quality of the audio signal deteriorates because the control signal is put on all the frames, but the eighth bit ignored is the least significant bit. This is not a problem for calls.

次に第2の解決手段について説明する。 Next, a second solution will be described.

第3図は本発明の時分割多重化装置の第2の解決手段
の一実施例を示すブロック図である。
FIG. 3 is a block diagram showing an embodiment of the second solving means of the time division multiplexing device of the present invention.

第3図において、時分割多重化装置30はフレーム同期
回路31,バッファ回路32,フレーム生成回路33および基準
タイミング発生回路34を有する。
In FIG. 3, the time division multiplexer 30 has a frame synchronization circuit 31, a buffer circuit 32, a frame generation circuit 33, and a reference timing generation circuit.

フレーム同期回路31は伝送路21からビットスチール方
式による伝送フレームを受信し、フレームビットから検
出した同期信号を、受信信号とともにバッファ回路32へ
送出する。バッファ回路32はフレーム同期回路31から受
信した同期信号に従ってフレームビットが除かれた受信
信号をフレームごとに取込み一時記憶する。
The frame synchronization circuit 31 receives a transmission frame by the bit stealing method from the transmission line 21 and sends out a synchronization signal detected from the frame bits to the buffer circuit 32 together with the reception signal. The buffer circuit 32 takes in the received signal from which the frame bits have been removed in accordance with the synchronization signal received from the frame synchronization circuit 31 for each frame and temporarily stores the received signal.

バッファ回路32は基準タイミング発生回路34からの基
準タイミング信号にしたがって取込んだ信号をフレーム
生成回路33へ出力する。フレーム生成回路33は基準タイ
ミング発生回路34からの基準タイミング信号に合わせて
フレームビットを生成し伝送フレームを形成して伝送路
22へ送出する。
The buffer circuit 32 outputs a signal fetched in accordance with the reference timing signal from the reference timing generation circuit 34 to the frame generation circuit 33. The frame generation circuit 33 generates frame bits in accordance with the reference timing signal from the reference timing generation circuit 34, forms a transmission frame, and
Send to 22.

上述のように本実施例の時分割多重化装置は、入力伝
送路と出力伝送路で一致していないマルチフレーム位相
を入力側伝送路から入力するデータをバッファ回路によ
り蓄積し基準タイミング発生回路から出力される基準タ
イミングに合わせマルチフレームの先頭から出力するこ
とにより基準タイミング発生回路からの基準タイミング
信号によりフレームを生成しているフレーム生成回路の
マルチフレーム位相を一致させることができる。
As described above, the time-division multiplexing apparatus of the present embodiment stores the data input from the input-side transmission line for the multi-frame phases that do not match in the input transmission line and the output transmission line by the buffer circuit, and outputs the data from the reference timing generation circuit. By outputting from the beginning of the multi-frame in accordance with the output reference timing, the multi-frame phase of the frame generation circuit that generates the frame based on the reference timing signal from the reference timing generation circuit can be matched.

従って、ビットスチール伝送方式において伝送されて
きた第6番目および第12番目のフレームの制御信号を一
旦音声信号と分離することなく出力側の伝送路のマルチ
フレームの第6番目および第12番目のフレームと一致さ
せることができ、ビット取り替え位置を変えずに出力伝
送路へ中継して送出することができる。
Therefore, the control signals of the sixth and twelfth frames transmitted in the bit steal transmission method are not once separated from the audio signal, and the sixth and twelfth frames of the multi-frame of the transmission line on the output side are not separated. Can be relayed and output to the output transmission line without changing the bit replacement position.

〔発明の効果〕〔The invention's effect〕

以上説明したように本発明は第1の手段で第6フレー
ムと第12フレームにビット取替えで伝送されてきた制御
信号を全フレームにビット取替えすることにより音声信
号と制御信号を分離して分配接続する必要がなくなると
共に第1から第7までの7ビットの音声信号が確保さ
れ、また第2の手段では基準タイミング信号により受信
フレームと送信フレームのマルチ位相を一致させること
により制御信号を分離して多重化する必要がなく、ビッ
ト取替え位置が不変であるので、装置による中継が多段
に増加しても音声信号の品質をこれ以上低下させず維持
できる効果がある。
As described above, according to the present invention, the control signal transmitted by the first means in the sixth frame and the twelfth frame by bit replacement is replaced in all frames, thereby separating the audio signal and the control signal and distributing and connecting them. In addition to this, the first to seventh 7-bit audio signals are secured, and the second means separates the control signal by matching the multi-phase of the reception frame and the transmission frame with the reference timing signal. Since there is no need for multiplexing and the bit replacement position is invariable, there is an effect that even if the number of relays by the device increases in multiple stages, the quality of the audio signal can be maintained without any further deterioration.

【図面の簡単な説明】[Brief description of the drawings]

第1図は本発明の時分割多重化装置の第1の実施例を示
すブロック図、第2図は第1図により形成された伝送フ
レームの一例を示す信号配置図、第3図は本発明の第2
の実施例を示すブロック図、第4図はビットスチール方
式による伝送フレームおよび信号配置の一例を示すフレ
ーム構成図である。 11,31……フレーム同期回路、12……制御信号抽出回
路、13……制御信号多重回路、14……スイッチ回路、1
5,16,33……フレーム生成回路、32……バッファ回路、3
4……基準タイミング発生回路。
FIG. 1 is a block diagram showing a first embodiment of the time division multiplexing device of the present invention, FIG. 2 is a signal arrangement diagram showing an example of a transmission frame formed according to FIG. 1, and FIG. Second
FIG. 4 is a block diagram showing an example of a transmission frame and a signal arrangement according to the bit stealing method. 11, 31 ... frame synchronization circuit, 12 ... control signal extraction circuit, 13 ... control signal multiplexing circuit, 14 ... switch circuit, 1
5,16,33 …… Frame generation circuit, 32 …… Buffer circuit, 3
4 …… Reference timing generation circuit.

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】8ビットによるディジタル符号化音声信号
をマルチフレーム同期方式で伝送するとき等間隔の所定
フレームごとに所定ビット番号位置の音声信号ビットを
制御信号ビットに割当てて挿入するビットスチール伝送
方式を適用する伝送路に接続する時分割多重化装置にお
いて、 前記等間隔の所定フレーム数分連続するフレームの、制
御信号ビットを割当てる所定ビットを順次挿入する制御
信号多重回路を有することを特徴とする時分割多重化装
置。
1. A bit stealing transmission method in which an audio signal bit at a predetermined bit number position is allocated to a control signal bit for each predetermined frame at equal intervals when a digitally encoded audio signal of 8 bits is transmitted by a multi-frame synchronous system and inserted. A time-division multiplexing apparatus connected to a transmission line to which a control signal multiplexing circuit for sequentially inserting predetermined bits for allocating control signal bits in the predetermined number of consecutive frames at equal intervals is provided. Time division multiplexer.
【請求項2】8ビットによるディジタル符号化音声信号
をマルチフレーム同期方式を用いてビットスチール伝送
方式により伝送する時分割多重化装置において、 前記時分割多重化装置は、フレームの同期信号を含む前
記ディジタル符号化音声信号が伝送される第1の伝送路
と、ディジタル符号化音声信号を送出する第2の伝送路
が接続されており、 前記フレームのフレーム同期を設定する基準タイミング
信号を発生する基準タイミング信号発生回路と、 前記第1の伝送路から受信した前記ディジタル符号化音
声信号から前記フレームの同期信号を検出して前記ディ
ジタル符号化音声信号とともに出力するフレーム同期回
路と、 前記フレームの同期信号とともに前記ディジタル符号化
音声信号を前記フレーム同期回路から取込んで一時蓄積
し、前記基準タイミング信号に合わせて前記フレームご
とに出力するバッファ回路と、 前記基準タイミング信号に合わせて、前記バッファ回路
から前記ディジタル符号化音声信号を読み出してフレー
ムビットを生成付加して伝送フレームを形成し、前記第
2の伝送路へ送出するフレーム生成回路とを備えている
ことを特徴とする時分割多重化装置。
2. A time division multiplexing device for transmitting a digitally encoded audio signal of 8 bits by a bit stealing transmission method using a multi-frame synchronization method, wherein the time division multiplexing device includes a frame synchronization signal. A first transmission path through which the digitally encoded audio signal is transmitted is connected to a second transmission path through which the digitally encoded audio signal is transmitted, and a reference for generating a reference timing signal for setting frame synchronization of the frame. A timing signal generation circuit; a frame synchronization circuit that detects a synchronization signal of the frame from the digitally encoded audio signal received from the first transmission path and outputs the signal together with the digitally encoded audio signal; and a synchronization signal of the frame. And the digitally encoded voice signal is taken from the frame synchronization circuit and temporarily stored. A buffer circuit for outputting each frame in accordance with the reference timing signal, and reading the digitally encoded audio signal from the buffer circuit in accordance with the reference timing signal to generate and add frame bits to form a transmission frame And a frame generation circuit for transmitting the frame to the second transmission path.
JP2062963A 1990-03-13 1990-03-13 Time division multiplexer Expired - Lifetime JP2697232B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2062963A JP2697232B2 (en) 1990-03-13 1990-03-13 Time division multiplexer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2062963A JP2697232B2 (en) 1990-03-13 1990-03-13 Time division multiplexer

Publications (2)

Publication Number Publication Date
JPH03262341A JPH03262341A (en) 1991-11-22
JP2697232B2 true JP2697232B2 (en) 1998-01-14

Family

ID=13215496

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2062963A Expired - Lifetime JP2697232B2 (en) 1990-03-13 1990-03-13 Time division multiplexer

Country Status (1)

Country Link
JP (1) JP2697232B2 (en)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61239736A (en) * 1985-04-17 1986-10-25 Oki Electric Ind Co Ltd Bit steal system
JPS627236A (en) * 1985-07-04 1987-01-14 Fujitsu Denso Ltd Information transmission system for pcm branch relay system
JPH01208931A (en) * 1988-02-16 1989-08-22 Toshiba Corp Auxiliary transmission line transmission system

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61239736A (en) * 1985-04-17 1986-10-25 Oki Electric Ind Co Ltd Bit steal system
JPS627236A (en) * 1985-07-04 1987-01-14 Fujitsu Denso Ltd Information transmission system for pcm branch relay system
JPH01208931A (en) * 1988-02-16 1989-08-22 Toshiba Corp Auxiliary transmission line transmission system

Also Published As

Publication number Publication date
JPH03262341A (en) 1991-11-22

Similar Documents

Publication Publication Date Title
US4107469A (en) Multiplex/demultiplex apparatus
CA1249083A (en) Multilevel multiplexing
JPS61135243A (en) Multiplex transmission method
JP3429307B2 (en) Elastic buffer method and apparatus in synchronous digital telecommunications system
US5511077A (en) Frame transmission system
JP2697232B2 (en) Time division multiplexer
JP2581266B2 (en) Multiplexer
JP3158758B2 (en) Terminal adapter device and data transmission method
JP2870238B2 (en) Separation circuit
JP2545538B2 (en) Time division multiplexing transmission method
JP2965321B2 (en) SOH termination circuit for SDH
JPH0537582A (en) Signaling transmission system
JPH0834461B2 (en) Frame aligner circuit
JP2885577B2 (en) ADPCM transcoder alarm signaling transfer method
JPH02206243A (en) Time division multiplex transmission system
JP3001683B2 (en) Multipoint communication control device
JP2871904B2 (en) Octet multiplexer
JP2907661B2 (en) Digital multiplex transmission equipment
JP3728595B2 (en) Multiplex transmission apparatus and channel board communication method
JP3384370B2 (en) Digital signal multiplexing / demultiplexing method
JP3047532B2 (en) Separation circuit
JPH10336131A (en) Bulk transmission device and bulk transmission method
JPH02206242A (en) Time division multiplex transmission system
JPH0693668B2 (en) All-ground multi-frame phase synchronization circuit
JPH0337343B2 (en)