JP2669869B2 - Liquid crystal display - Google Patents

Liquid crystal display

Info

Publication number
JP2669869B2
JP2669869B2 JP26172088A JP26172088A JP2669869B2 JP 2669869 B2 JP2669869 B2 JP 2669869B2 JP 26172088 A JP26172088 A JP 26172088A JP 26172088 A JP26172088 A JP 26172088A JP 2669869 B2 JP2669869 B2 JP 2669869B2
Authority
JP
Japan
Prior art keywords
liquid crystal
still image
driver circuit
output
switching transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP26172088A
Other languages
Japanese (ja)
Other versions
JPH02108380A (en
Inventor
一倫 野原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP26172088A priority Critical patent/JP2669869B2/en
Publication of JPH02108380A publication Critical patent/JPH02108380A/en
Application granted granted Critical
Publication of JP2669869B2 publication Critical patent/JP2669869B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Liquid Crystal Display Device Control (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Liquid Crystal (AREA)

Description

【発明の詳細な説明】 (イ)産業上の利用分野 本発明は静止画表示機能を備えた液晶表示装置に関す
る。
The present invention relates to a liquid crystal display device having a still image display function.

(ロ)従来の技術 液晶テレビにおける静止画表示は特公昭61−42470号
公報(H04N5/66)に示される如く各絵素のスイッチング
トランジスタのゲートに接続されたX電極にゲート信号
を出力するXドライバ回路の出力を一時的に停止するこ
とにより実現される。
(B) Conventional technology A still image display on a liquid crystal television is performed by outputting a gate signal to an X electrode connected to the gate of a switching transistor of each picture element as disclosed in Japanese Patent Publication No. Sho 61-42470 (H04N5 / 66). It is realized by temporarily stopping the output of the driver circuit.

即ち、第3図に示す如く、各絵素毎にスイッチングト
ランジスタ(T)のソースに液晶(LCD)及び電荷保持
用キャパシタ(C)が並列に接続されており、ゲート信
号がオンのときにドレインからの映像信号が液晶(LE
D)及びキャパシタ(C)に充電され、ゲート信号がオ
フとなることにより映像信号に応じた電荷が保持され
る。そして、保持された電荷は通常、1フィールド後
に、ゲート信号がオンとなり信号が書き換えられるが、
全てのゲート信号がオフとなれば、全画素の信号は全く
書き換えられず、静止画が保持されることになる。
That is, as shown in FIG. 3, the liquid crystal (LCD) and the charge holding capacitor (C) are connected in parallel to the source of the switching transistor (T) for each pixel, and the drain is generated when the gate signal is on. The video signal from the LCD (LE
D) and the capacitor (C) are charged, and the gate signal is turned off, so that the charge corresponding to the video signal is held. Then, with respect to the held charges, the gate signal is turned on and the signal is rewritten after one field,
When all the gate signals are turned off, the signals of all pixels are not rewritten at all and the still image is held.

しかしながら、前記スイッチングトランジスタ(T)
はオフ時にはドレインとソース間にオフ電流(漏れ電
流)が流れるため静止画再生中に液晶(LED)及びキャ
パシタ(C)に保持されている電荷は徐々に放電されて
しまい、輝度が低下する。
However, the switching transistor (T)
Since an off current (leakage current) flows between the drain and the source at the time of off, the electric charge held in the liquid crystal (LED) and the capacitor (C) is gradually discharged during the reproduction of the still image, and the brightness is reduced.

従って、高輝度の静止画を得るためにはスイッチング
トランジスタのオフ電流をなるべく小さくする必要があ
る。
Therefore, in order to obtain a high-luminance still image, it is necessary to reduce the off current of the switching transistor as much as possible.

ここで、スイッチングトランジスタのオフ電流はゲー
ト電位(VG)、ドレイン電位(VA)及び共通電極電位
(VC)に依存するためオフ電流が最小となるための上記
電位の値が存在する。
Here, since the off-state current of the switching transistor depends on the gate potential (V G ), the drain potential (V A ) and the common electrode potential (V C ), there is a value of the above potential for minimizing the off-state current.

(ハ)発明が解決しようとする課題 しかしならが、従来の静止画再生方法に依れば、単に
Xドライバ回路出力を停止するだけであるので、静止画
再生中でもYドライバ回路は映像信号をサンプルホール
ドして出力しているため、スイッチングトランジスタの
ドレイン電位(VA)は常に変化している。
(C) Problem to be Solved by the Invention However, according to the conventional still image reproducing method, since the output of the X driver circuit is simply stopped, the Y driver circuit samples the video signal even during still image reproduction. Since the output is held and output, the drain potential (V A ) of the switching transistor is constantly changing.

更に、共通電極を所定周期で切り換える形式のもの
は、共通電極電位(VC)も変化している。
Furthermore, in the type in which the common electrode is switched at a predetermined cycle, the common electrode potential (V C ) also changes.

このため、静止画再生中のスイッチングトランジスタ
のオフ電流が最小となる条件を満たすことができず、輝
度が大きく低下してしまう。
For this reason, the condition for minimizing the off-state current of the switching transistor during still image reproduction cannot be satisfied, and the luminance is greatly reduced.

本発明は上述の点に鑑み為されたもので、静止画再生
中のスイッチングトランジスタのオフ電流を最小とする
最適のドレイン電位(VA)及び対極電位(VC)を設定す
ることができる液晶表示装置を提供するものである。
The present invention has been made in view of the above points, and it is possible to set the optimum drain potential (V A ) and counter electrode potential (V C ) that minimize the off current of the switching transistor during still image reproduction. A display device is provided.

(ニ)課題を解決するための手段 本発明は、静止画再生時、液晶パネルの共通電極電位
及びYドライバ回路回路出力を一定電位とする。
(D) Means for Solving the Problems The present invention sets the common electrode potential of the liquid crystal panel and the output of the Y driver circuit circuit to a constant potential during still image reproduction.

(ホ)作 用 上述の手段によりスイッチングトランジスタのオフ電
流を最小とする最適のドレイン電位及び対極電流を設定
することができる。
(E) Operation By the above-mentioned means, it is possible to set the optimum drain potential and counter electrode current that minimize the off current of the switching transistor.

(ヘ)実施例 以下、図面に従い本発明の一実施例を説明する。(F) Embodiment One embodiment of the present invention will be described below with reference to the drawings.

第1図は本実施例装置の概略ブロック図であり、
(1)はアクティブマトリクス型の液晶パネルであり、
各絵素毎にスイッチングトランジスタ及び電荷保持用キ
ャパシタを有する。(2)は前記スイッチングトランジ
スタのゲートに接続されたX電極にゲート信号を出力す
るXドライバ回路、(3)は各絵素に表示すべき映像信
号をサンプルホールドし、前記スイッチングトランジス
タのソースに接続されたY電極に供給するYドライバ回
路、(4)は前記映像信号を反転するインバータ、
(5)は前記映像信号及びインバータ(4)出力を後述
する制御信号により選択して前記Yドライバ回路(3)
へ供給する第1切換スイッチ、(6)は水平同期信号
(ホ)及び垂直同期信号(イ)に基づいて種々の制御信
号を発生する制御信号発生回路、(7)は静止画再生
時、押圧される静止画スイッチ、(8)はこの静止画ス
イッチ(7)出力をデータ入力とし、垂直周期の制御信
号(ロ)をクロックとする第1フリップフロップ、
(9)はこの第1フリップフロップ(8)出力をデータ
入力、前記制御信号(ロ)を反転したものをクロックと
する第2フリップフロップ、(10)は前記第1フリップ
フロップ(ニ)出力により制御され、前記第1切換スイ
ッチ(5)出力若しくは固定電圧(V3)を選択して前記
Yドライバ回路(3)へ供給する第2切換スイッチ、
(11)は前記第1フリップフロップ(8)出力により制
御され前記液晶パネル(1)の共通電極電位をV1又はV2
に切換える第3切換スイッチ、(12)は前記第1フリッ
プフロップ(8)出力及び制御信号(チ)を入力とし、
前記Xドライバ回路(2)を制御する第1アンドゲー
ト、(13)は前記第2フリップフロップ(9)出力及び
制御信号発生回路(6)からの水平周期のサンプリング
クロックを入力とし、前記Yドライバ回路(3)を制御
する第2アンドゲートである。
FIG. 1 is a schematic block diagram of the apparatus of this embodiment,
(1) is an active matrix type liquid crystal panel,
Each pixel has a switching transistor and a charge holding capacitor. (2) is an X driver circuit that outputs a gate signal to an X electrode connected to the gate of the switching transistor, and (3) is a sample and hold of a video signal to be displayed in each pixel, and is connected to the source of the switching transistor. A Y driver circuit that supplies the Y electrodes, (4) an inverter that inverts the video signal,
(5) selects the video signal and the output of the inverter (4) by a control signal described later, and selects the Y driver circuit (3).
To the first switching switch, (6) is a control signal generation circuit that generates various control signals based on the horizontal synchronization signal (e) and the vertical synchronization signal (a), and (7) is pressed during still image reproduction. A still image switch, and a first flip-flop (8) which uses the output of the still image switch (7) as a data input and which uses the control signal (B) of the vertical cycle as a clock,
(9) is a second flip-flop which uses the output of the first flip-flop (8) as a data input and which is the inverted version of the control signal (b) as a clock, and (10) is the output of the first flip-flop (d). A second selector switch which is controlled and selects the output of the first selector switch (5) or a fixed voltage (V 3 ) and supplies it to the Y driver circuit (3);
(11) is V 1 or V 2 and a common electrode potential of the first flip-flop (8) wherein is controlled by the output liquid crystal panel (1)
(12) receives the output of the first flip-flop (8) and the control signal (H) as inputs,
A first AND gate for controlling the X driver circuit (2), (13) receiving the output of the second flip-flop (9) and a sampling clock of a horizontal period from the control signal generating circuit (6) as input, and the Y driver It is a second AND gate that controls the circuit (3).

次に上記回路の動作について第2図と共に説明する。 Next, the operation of the above circuit will be described with reference to FIG.

まず、静止画スイッチ(7)を押圧するとその出力
(ハ)は“L"になる。
First, when the still image switch (7) is pressed, its output (C) becomes "L".

一方、第1フリップフロップ(8)は制御信号発生回
路(6)からの制御信号(ロ)の立上りで前記出力
(ハ)をラッチするため、その出力(ニ)は垂直同期信
号(イ)に同期して“L"となる。
On the other hand, the first flip-flop (8) latches the output (c) at the rising edge of the control signal (b) from the control signal generation circuit (6), so that the output (d) becomes the vertical synchronizing signal (a). It becomes “L” in synchronization.

従って、この“L"により第2切換スイッチ(10)は下
側に切換わり、Yドライバ回路(3)へは固定電位
(V3)が供給されると共に、第3切換スイッチ(11)も
下側に切換わり、共通電極電位をV1からV2に切換える。
更に、第1アンドゲート(12)は前記出力(ニ)により
シフトクロック(ヘ)の通過を阻止する。よって、液晶
パネル(1)の全てのスイッチングトランジスタのゲー
トへのゲート信号の供給が停止し、静止画が再生される
ことになる。
Therefore, this "L" switches the second changeover switch (10) to the lower side, the fixed potential (V 3 ) is supplied to the Y driver circuit (3), and the third changeover switch (11) is also lowered. , And the common electrode potential is switched from V 1 to V 2 .
Further, the first AND gate (12) blocks passage of the shift clock (F) by the output (D). Therefore, the supply of the gate signal to the gates of all the switching transistors of the liquid crystal panel (1) is stopped, and the still image is reproduced.

また、第2アンドゲート(13)は第2フリップフロッ
プ(9)出力(ト)により水平同期の号サンプリングク
ロックの通過を阻止する。よって、Yドライバ回路
(3)は静止画再生が始って1フィールド後にサンプリ
ング動作を停止し、以降、Yドライバ回路(3)出力Y1
…Ymは電位(V3)に固定された状態となる。
Further, the second AND gate (13) prevents passage of the horizontal synchronizing signal sampling clock by the output (G) of the second flip-flop (9). Therefore, the Y driver circuit (3) stops the sampling operation one field after the start of the still image reproduction, and thereafter, the output Y 1 of the Y driver circuit (3).
… Y m is fixed at the electric potential (V 3 ).

従って、静止画再生時にはスイッチングトランジスタ
のドレインは全てV3、共通電極はV2と共に夫々一定電位
となるため、V2及びV3を液晶パネルに応じて、スイッチ
ングトランジスタのオフ電流が最小となるように設定す
れば静止画再生時の輝度を高く保つことが可能となる。
具体的には、前記V2及びV3を可変するボリュームを設
け、静止画再生時の画面の輝度が最大となるように各ボ
リュームを調整すれば良い。
Therefore, all the drain of the switching transistor at the time of still image reproduction V3, since the respective constant potential with the common electrode V 2, according to V 2 and V 3 in the liquid crystal panel, as the off current of the switching transistor is minimum If set, it is possible to maintain high brightness during still image reproduction.
Specifically, it suffices to provide a volume for varying V 2 and V 3 and adjust each volume so that the brightness of the screen during reproduction of a still image is maximized.

尚、静止画再生後、Yドライバ回路(3)のサンプリ
ング動作を停止するのは静止画再生中にサンプリングパ
ルスによりスイッチングトランジスタのドレイン電位が
周期的に変動するのを防止するためである。従って、静
止画再生開始後、少なくとも1度、電位(V3)をサンプ
リングした後はサンプリング動作は不必要となるもので
あり、本実施例のように特に静止画再生開始から1フィ
ールド後でなくても良い。
It should be noted that the reason why the sampling operation of the Y driver circuit (3) is stopped after the still image is reproduced is to prevent the drain potential of the switching transistor from periodically fluctuating due to the sampling pulse during the still image reproduction. Therefore, the sampling operation is unnecessary after the potential (V 3 ) is sampled at least once after the still image reproduction is started. May be.

(ト)発明の効果 上述の如く本発明に依れば、静止画再生時におけるス
イッチングトランジスタのドレイン電位及び共通電極電
位を一定とすることができるため、これらの電位をオフ
電流が最小となる様に設定することにより、高輝度の静
止画像を得ることができる。
(G) Effect of the Invention As described above, according to the present invention, since the drain potential and the common electrode potential of the switching transistor can be made constant at the time of reproducing a still image, the off current of these potentials is minimized. By setting to, a high-intensity still image can be obtained.

【図面の簡単な説明】[Brief description of the drawings]

第1図は本発明の一実施例における液晶表示装置のブロ
ック図、第2図は同タイムチャート、第3図は液晶一画
素分の等価回路である。 (1)……液晶パネル、(2)……Xドライバ回路、
(3)……Yドライバ回路、(5)……第1切換スイッ
チ、(6)……制御信号発生回路、(7)……静止画ス
イッチ、(8)(9)……第1、第2フリップフロッ
プ。(10)……第2切換スイッチ、(11)……第3切換
スイッチ、(12)(13)……第1、第2アンドゲート。
FIG. 1 is a block diagram of a liquid crystal display device in one embodiment of the present invention, FIG. 2 is the same time chart, and FIG. 3 is an equivalent circuit for one pixel of the liquid crystal. (1) …… Liquid crystal panel, (2) …… X driver circuit,
(3) ... Y driver circuit, (5) ... first changeover switch, (6) ... control signal generation circuit, (7) ... still image switch, (8) (9) ... first, first Two flip-flops. (10) ... Second selector switch, (11) ... Third selector switch, (12) (13) ... First and second AND gates.

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】各絵素毎にスイッチングトランジスタを有
する液晶パネルと、前記スイッチングトランジスタのゲ
ートに接続されたX電極にゲート信号を供給するXドラ
イバ回路と、前記液晶パネルに所定周期で極性反転する
映像信号を供給するYドライバ回路の出力を一時的に停
止することにより静止画像を再生する液晶表示装置にお
いて、 静止画像の再生時、前記液晶パネルの共通電極電位及び
前記Yドライバ回路出力を夫々一定電位とすることを特
徴とする液晶表示装置。
1. A liquid crystal panel having a switching transistor for each picture element, an X driver circuit for supplying a gate signal to an X electrode connected to the gate of the switching transistor, and polarity reversal to the liquid crystal panel at a predetermined cycle. In a liquid crystal display device that reproduces a still image by temporarily stopping the output of a Y driver circuit that supplies a video signal, the common electrode potential of the liquid crystal panel and the Y driver circuit output are kept constant during reproduction of the still image. A liquid crystal display device characterized by having a potential.
JP26172088A 1988-10-18 1988-10-18 Liquid crystal display Expired - Fee Related JP2669869B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP26172088A JP2669869B2 (en) 1988-10-18 1988-10-18 Liquid crystal display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP26172088A JP2669869B2 (en) 1988-10-18 1988-10-18 Liquid crystal display

Publications (2)

Publication Number Publication Date
JPH02108380A JPH02108380A (en) 1990-04-20
JP2669869B2 true JP2669869B2 (en) 1997-10-29

Family

ID=17365772

Family Applications (1)

Application Number Title Priority Date Filing Date
JP26172088A Expired - Fee Related JP2669869B2 (en) 1988-10-18 1988-10-18 Liquid crystal display

Country Status (1)

Country Link
JP (1) JP2669869B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9349325B2 (en) 2010-04-28 2016-05-24 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic device
JP5832181B2 (en) * 2010-08-06 2015-12-16 株式会社半導体エネルギー研究所 Liquid crystal display

Also Published As

Publication number Publication date
JPH02108380A (en) 1990-04-20

Similar Documents

Publication Publication Date Title
KR930003267B1 (en) Liquid crystal display panel
CA2223371C (en) Frame display control in an image display having a liquid crystal display panel
JP3243932B2 (en) Active matrix display device
US7782285B2 (en) Drive circuit for liquid crystal displays and method therefor
JPH07118795B2 (en) Driving method for liquid crystal display device
US4789899A (en) Liquid crystal matrix display device
KR19980081010A (en) Flat display device and display method
JP2002358056A (en) Image display device and common signal supplying method
JP2669869B2 (en) Liquid crystal display
JPH08304773A (en) Matrix type liquid crystal display device
JPH11133376A (en) Liquid crystal display device and projection type liquid crystal display device
JPH05260418A (en) Liquid crystal display device
JP2669868B2 (en) Liquid crystal display
JPS6156327A (en) Driving method of display panel
JPH06295164A (en) Liquid crystal display device
JPH0430683A (en) Liquid crystal display device
JP3499073B2 (en) Liquid crystal display drive
JPH06138439A (en) Liquid crystal display device
JPS61275825A (en) Liquid crystal display device
JP2000039603A (en) Driving device for plasma addressed liquid crystal display device
JPS6330637B2 (en)
JPH08248929A (en) Liquid crystal display device
JPH05197356A (en) Picture display device
JPS62137981A (en) Method for driving liquid crystal display device
JPH0451116A (en) Method for driving active matrix liquid crystal display panel

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees