JP2632428B2 - Line correlation noise cancellation circuit - Google Patents

Line correlation noise cancellation circuit

Info

Publication number
JP2632428B2
JP2632428B2 JP2147595A JP14759590A JP2632428B2 JP 2632428 B2 JP2632428 B2 JP 2632428B2 JP 2147595 A JP2147595 A JP 2147595A JP 14759590 A JP14759590 A JP 14759590A JP 2632428 B2 JP2632428 B2 JP 2632428B2
Authority
JP
Japan
Prior art keywords
noise component
luminance signal
limiter
circuit
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2147595A
Other languages
Japanese (ja)
Other versions
JPH0440090A (en
Inventor
勝義 山畑
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Consejo Superior de Investigaciones Cientificas CSIC
Original Assignee
Consejo Superior de Investigaciones Cientificas CSIC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Consejo Superior de Investigaciones Cientificas CSIC filed Critical Consejo Superior de Investigaciones Cientificas CSIC
Priority to JP2147595A priority Critical patent/JP2632428B2/en
Publication of JPH0440090A publication Critical patent/JPH0440090A/en
Application granted granted Critical
Publication of JP2632428B2 publication Critical patent/JP2632428B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Television Signal Processing For Recording (AREA)
  • Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は、ビデオテープレコーダ等の映像機器に具備
されるライン相関ノイズキャンセル回路に関する。
Description: BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a line correlation noise canceling circuit provided in video equipment such as a video tape recorder.

(従来の技術) 第3図は従来例のライン相関ノイズキャンセル回路の
回路図であり、入力端子inからのノイズ成分を含むメイ
ン再生輝度信号S1を1H遅延回路2でそのノイズ成分と共
に1H分遅延させることで遅延再生輝度信号S2とし、その
遅延再生輝度信号S2とメイン再生輝度信号S1とを第1減
算器4に与える。この第1減算器4からはライン相関の
あるメイン再生輝度信号S1と遅延再生輝度信号S2とが互
いにほとんどキャンセルされて実質的には出力されない
が、ライン相関が無いかあるいは少ないメイン再生輝度
信号成分と遅延再生輝度信号成分と、及びライン相関の
無いノイズ成分Nとが出力されてリミッタ6に与えられ
る。リミッタ6では、ライン相関が無いかあるいは少な
いため出力されてきた再生輝度信号成分についてはそれ
の振幅を制限することでこれを実質的にキャンセルする
が、その振幅の制限以下のノイズ成分Nに対してはそれ
を出力する。こうして、リミッタ6から出力されてきた
ノイズ成分Nは、第2減算器8に与えられる。この第2
減算器8においては、その一方の入力部にメイン再生輝
度信号S1が、他方の入力部にはノイズ成分Nが、それぞ
れ、与えられるから、第2減算器8においてはノイズ成
分Nがほとんどキャンセルされる。
(Prior Art) FIG. 3 is a circuit diagram of a conventional line correlation noise canceling circuit, in which a main reproduction luminance signal S1 including a noise component from an input terminal in is delayed by 1H with a 1H delay circuit 2 together with the noise component. Thus, the delay reproduction luminance signal S2 is provided, and the delayed reproduction luminance signal S2 and the main reproduction luminance signal S1 are supplied to the first subtractor 4. Although the main reproduction luminance signal S1 and the delayed reproduction luminance signal S2 having a line correlation are almost mutually canceled from the first subtractor 4, the main reproduction luminance signal component has no or little line correlation. And a delay reproduction luminance signal component and a noise component N having no line correlation are output and provided to the limiter 6. The limiter 6 substantially cancels out the reproduced luminance signal component output because there is no or little line correlation by limiting its amplitude. Output it. Thus, the noise component N output from the limiter 6 is provided to the second subtractor 8. This second
In the subtractor 8, the main reproduction luminance signal S 1 is supplied to one input portion, and the noise component N is supplied to the other input portion. Therefore, the noise component N is almost canceled in the second subtractor 8. You.

その結果、第2減算器8から出力端子outにはノイズ
成分Nがキャンセルされたメイン再生輝度信号S1′が出
力されることになる。
As a result, a main reproduction luminance signal S1 'from which the noise component N has been canceled is output from the second subtracter 8 to the output terminal out.

このようなノイズキャンセル回路はホームビデオにお
いては周知のものである。
Such a noise canceling circuit is well known in home video.

(発明が解決しようとする課題) ところで、上記ノイズキャンセル回路において、その
ノイズ成分のキャンセル効果を高めるには、リミッタ6
の振幅制限を緩和してリミッタ6から出力されるノイズ
成分の振幅レベルを大きくし、第2減算器8におけるメ
イン再生輝度信号S1中のノイズ成分との間でのキャンセ
ルを大きくできるようにするとよいのであるが、このリ
ミッタ6の振幅制限の緩和は同時に、第1減算器4から
上述のようにして出力される再生輝度信号成分の振幅制
限の緩和にもなり、そのため、第2減算器8において
は、メイン再生輝度信号がリミッタ6からの再生輝度信
号成分で減算されてしまって、該メイン再生輝度信号に
波形歪みなどを生じ、結果として再生画面の画質の低下
につながることとなって、不都合である。
(Problems to be Solved by the Invention) In the above-described noise canceling circuit, in order to enhance the effect of canceling the noise component, the limiter 6 is used.
It is preferable that the amplitude limit of the noise component output from the limiter 6 is increased by relaxing the amplitude limit of the second subtractor 8 so that the cancellation between the second subtractor 8 and the noise component in the main reproduction luminance signal S1 can be increased. However, the mitigation of the amplitude limit of the limiter 6 also alleviates the amplitude limit of the reproduced luminance signal component output from the first subtractor 4 as described above. Is that the main reproduction luminance signal is subtracted by the reproduction luminance signal component from the limiter 6, which causes a waveform distortion or the like in the main reproduction luminance signal, which results in a decrease in the image quality of the reproduction screen. It is.

そこで、このようなメイン再生輝度信号に波形歪みが
生じない範囲で、リミッタ6の振幅制限を厳しくした場
合では、ノイズ成分のキャンセル効果が低くなる。その
場合、従来のノイズキャンセル回路では、ノイズ成分の
キャンセルを低周波から高周波まで一様に行うものであ
ることから、ノイズ成分のキャンセル効果を低下させて
該ノイズ成分が増加してきた場合に、高周波のノイズ成
分の増加に対しては再生画面上あまり視覚的にそれほど
ノイズが目立ってくることはないが、低周波のノイズ成
分の増加に対しては再生画面上ノイズが大きく目立って
くるものとなる。この場合、高周波のノイズ成分に対し
て低周波のそれが再生画面上、ノイズが、より目立つこ
とについては周知であるから、その説明は省略する。
Therefore, if the amplitude limit of the limiter 6 is strictly set within a range in which the waveform distortion does not occur in the main reproduction luminance signal, the noise component canceling effect is reduced. In this case, the conventional noise canceling circuit uniformly cancels the noise component from a low frequency to a high frequency. Thus, when the noise component canceling effect is reduced and the noise component increases, For the increase of the noise component, the noise is not so visually noticeable on the reproduction screen, but for the increase of the low frequency noise component, the noise is largely conspicuous on the reproduction screen. . In this case, since it is well known that the low-frequency noise component is more noticeable on the reproduction screen than the high-frequency noise component, the description thereof is omitted.

したがって、本発明においては、波形歪みなどで本来
の再生輝度信号を損なうことのないようにリミッタの振
幅制限を厳しくしてノイズ成分のキャンセル効果を多少
犠牲にしても、低周波のノイズ成分に対しては高周波ノ
イズ成分にくらべて相対的にキャンセル効果を高めるこ
とで、全体の再生画面の画質を向上できるようにするこ
とを目的としている。
Therefore, in the present invention, even if the limit of the amplitude of the limiter is strictly limited so as not to impair the original reproduced luminance signal due to waveform distortion, etc. Another object of the present invention is to improve the image quality of the entire playback screen by increasing the canceling effect relatively compared to the high frequency noise component.

(課題を解決するための手段) このような目的を達成するために、本発明のノイズキ
ャンセル回路においては、1H遅延回路、第1減算器、リ
ミッタ、ディエンファシス回路、および第2減算器を有
しており、1H遅延回路は、メイン再生輝度信号を1H(H
は水平走査周期)分遅延し、これを遅延再生輝度信号と
して出力するものであり、第1減算器は、前記メイン再
生輝度信号と、遅延再生輝度信号とを入力するととも
に、これら両再生輝度信号を減算出力するものであり、
リミッタは、前記減算出力を入力するとともに、その減
算出力を振幅制限して出力するものであり、ディエンフ
ァシス回路は、リミッタ出力をディエンファシスするも
のであって、かつ、該リミッタ出力に含まれるノイズ成
分の内、低周波ノイズ成分に対するディエンファシス量
を、高周波ノイズ成分に対するディエンファシス量にく
らべて小さくするとともに、前記低周波と高周波それぞ
れのディエンファシス量の差について小さなレベルのノ
イズ成分を大きなレベルのノイズ成分にくらべて大きく
する特性を有するものであり、第2減算器は、前記メイ
ン再生輝度信号とディエンファシス回路出力とを減算出
力するものであることを特徴としている。
(Means for Solving the Problems) In order to achieve such an object, a noise canceling circuit according to the present invention includes a 1H delay circuit, a first subtractor, a limiter, a de-emphasis circuit, and a second subtractor. The 1H delay circuit converts the main reproduction luminance signal to 1H (H
Is delayed by the horizontal scanning period) and is output as a delayed reproduction luminance signal. The first subtractor receives the main reproduction luminance signal and the delayed reproduction luminance signal, and outputs the two reproduced luminance signals. Is subtracted and output.
The limiter inputs the subtraction output and outputs the subtraction output with limiting the amplitude.The de-emphasis circuit de-emphasizes the limiter output, and further includes a noise included in the limiter output. Among the components, the de-emphasis amount for the low-frequency noise component is made smaller than the de-emphasis amount for the high-frequency noise component. The second subtractor subtracts the main reproduction luminance signal and the output of the de-emphasis circuit from each other, and has a characteristic of increasing the noise component compared to the noise component.

(作用) 1H遅延回路、第1減算器、リミッタ、および第2減算
器の作用は従来例と同様であるから、該作用の説明は省
略する。
(Operation) Since the operations of the 1H delay circuit, the first subtractor, the limiter, and the second subtractor are the same as those of the conventional example, the description of the operation is omitted.

そして、本発明においては、ディエンファシス回路を
リミッタと第2減算器との間に設け、このディエンファ
シス回路によって、リミッタ出力に含まれるノイズ成分
の内、低周波ノイズ成分に対するディエンファシス量を
高周波ノイズ成分に対するそれよりも小さくするととも
に、前記低周波と高周波それぞれのディエンファシス量
の差について小さなレベルのノイズ成分を大きなレベル
のノイズ成分にくらべて大きく、つまり、第2減算器に
出力する低周波ノイズ成分のレベルを高周波ノイズ成分
のそれに対して大きくなるようにし、結果として、低周
波ノイズ成分による再生画面への影響を軽減している。
In the present invention, a de-emphasis circuit is provided between the limiter and the second subtractor, and the de-emphasis circuit reduces the amount of de-emphasis with respect to the low-frequency noise component among the noise components included in the output of the limiter. Component, and the difference between the low-frequency and high-frequency de-emphasis amounts is such that the small-level noise component is larger than the large-level noise component, that is, the low-frequency noise output to the second subtractor. The level of the component is set to be higher than that of the high frequency noise component, and as a result, the influence of the low frequency noise component on the reproduction screen is reduced.

すなわち、リミッタの振幅制限を厳しくすることで、
第2減算器から出力されるメイン再生輝度信号の波形歪
みなどをなくしたときに、その振幅制限により、ノイズ
成分のレベルが低くなるのであるが、その場合に従来の
ように低周波から高周波まで一様にノイズ成分のレベル
が低下したときに問題となっていた低周波ノイズ成分に
よる再生画面の画質への悪影響が生じないように、ディ
エンファシス回路でもって低周波ノイズ成分のレベルを
高周波ノイズ成分のそれにくらべて大きくし、第2減算
器での減算の結果、メイン再生輝度信号中に含まれる低
周波ノイズ成分のレベルを小さくすることができる。
In other words, by strictly limiting the amplitude of the limiter,
When the waveform distortion of the main reproduction luminance signal output from the second subtractor is eliminated, the level of the noise component is reduced due to the amplitude limitation. The de-emphasis circuit reduces the level of the low-frequency noise component by using a de-emphasis circuit so that the low-frequency noise component, which had been a problem when the level of the noise component uniformly decreased, did not adversely affect the image quality of the reproduced screen. And the level of the low-frequency noise component included in the main reproduction luminance signal can be reduced as a result of the subtraction by the second subtractor.

(実施例) 以下、本発明の実施例を図面を参照して詳細に説明す
る。
(Example) Hereinafter, an example of the present invention will be described in detail with reference to the drawings.

第1図は本発明の実施例に係るノイズキャンセル回路
の回路図であり、従来例に係る第3図と同一の部分には
同一の符号を付し、同一の部分についてのここでの詳し
い説明は省略する。
FIG. 1 is a circuit diagram of a noise canceling circuit according to an embodiment of the present invention. In FIG. 1, the same parts as those in FIG. 3 according to the conventional example are denoted by the same reference numerals, and the same parts are described in detail here. Is omitted.

この実施例で特徴とする構成は、リミッタ6と第2減
算器8との間に、ノンリニアディエンファシス回路10を
設けたことにある。
The feature of this embodiment is that a non-linear de-emphasis circuit 10 is provided between the limiter 6 and the second subtractor 8.

ノンリニアディエンファシス回路10は、差動増幅器AM
Pを具備している。この差動増幅器AMPは、一方の入力部
(+)にリミッタ6出力が与えられ、他方の入力部
(−)に、抵抗R1とコンデンサC1との並列回路を介して
出力が帰還されるようになっている。また、差動増幅器
AMPの他方の入力部(−)とグランドとの間に、抵抗R2
が接続されている。該抵抗R2には、コンデンサC2と、2
個のダイオードD1,D2の逆極性並列回路とを直列接続し
てなる回路が並列に接続されている。
The nonlinear de-emphasis circuit 10 is a differential amplifier AM
It has P. The differential amplifier AMP is configured such that one input section (+) is provided with a limiter 6 output, and the other input section (-) is fed back with an output via a parallel circuit of a resistor R1 and a capacitor C1. Has become. Also, differential amplifier
A resistor R2 is connected between the other input (-) of AMP and ground.
Is connected. The resistor R2 has a capacitor C2 and 2
A circuit in which the diodes D1 and D2 are connected in series with a reverse polarity parallel circuit is connected in parallel.

このノンリニアディエンファシス回路10は、リミッタ
6からのノイズ成分Nをノンリニアディエンファシスす
るものであり、その場合に、レベルが小さいノイズ成分
Nに対しては、第2図のの特性で、レベルが中程度の
ノイズ成分Nに対しては、の特性で、レベルが大きい
ノイズ成分Nに対しては、の特性で、それぞれ、ノイ
ズ成分Nをノンリニアディエンファシスして第2減算器
8に出力する。
This non-linear de-emphasis circuit 10 non-linearly de-emphasizes the noise component N from the limiter 6. In this case, the noise component N having a small level has the characteristic shown in FIG. The noise component N is nonlinearly de-emphasized and output to the second subtractor 8 with the characteristic of the noise component N of a degree and the characteristic of the noise component N of a large level.

すなわち、リミッタ6から差動増幅器AMPの一方の入
力部(+)に対して、レベルが小さいノイズ成分Nが入
力されたときは、ダイオードD1,D2の両端間抵抗が大き
くなるとともに、その大きな両端間抵抗が抵抗R2に並列
に入ることになって、差動増幅器AMP出力は第2図の
のようになり、レベルが中程度のノイズ成分Nが入力さ
れたときは、同様に同図ののようになり、レベルが大
きいノイズ成分Nが入力されたときは、その逆に差動増
幅器AMP出力が大きくなって同図ののようになる。ま
た、コンデンサC1,C2の容量によって、低周波領域Iか
ら高周波領域IIにかけての周波数特性は、各レベルを有
するノイズ成分Nに対して同図のないしに示すよう
な肩特性になる。
That is, when the noise component N having a low level is input from the limiter 6 to one input section (+) of the differential amplifier AMP, the resistance between both ends of the diodes D1 and D2 increases, and the large end thereof. When the intermediate resistance enters in parallel with the resistance R2, the output of the differential amplifier AMP becomes as shown in FIG. 2, and when the noise component N having a medium level is input, similarly, When the noise component N having a large level is input, the output of the differential amplifier AMP becomes large, as shown in FIG. Further, depending on the capacitances of the capacitors C1 and C2, the frequency characteristics from the low frequency region I to the high frequency region II become shoulder characteristics as shown in FIG.

したがって、リミッタ6の振幅制限が厳しくされて
も、低周波のノイズ成分Nを高周波のそれに対して、ノ
ンリニアディエンファシス量を小さくしていることにな
るから、ノンリニアディエンファシス回路10から第2減
算器8に出力される低周波ノイズ成分のレベルは大きく
なって、第2減算器8においては、低周波のノイズ成分
は高周波のそれにくらべて大きくキャンセルされること
になる。このことにより、低周波ノイズ成分に基づく再
生画面への影響が軽減される。
Therefore, even if the limit of the amplitude of the limiter 6 is strict, the amount of nonlinear de-emphasis of the low-frequency noise component N is reduced with respect to that of the high-frequency noise component. 8, the level of the low-frequency noise component is increased, and the second subtractor 8 cancels the low-frequency noise component more largely than the high-frequency noise component. Thereby, the influence on the reproduction screen based on the low-frequency noise component is reduced.

なお、本実施例ではノンリニアディエンファシス回路
10としたが、ダイオードD1,D2を省略して単なるディエ
ンファシス回路としても前記と同様に低周波ノイズ成分
に対する再生画面への影響を軽減させてもよい。
In this embodiment, the nonlinear de-emphasis circuit
Although the value is set to 10, the influence of the low-frequency noise component on the reproduction screen may be reduced in the same manner as described above even if the diodes D1 and D2 are omitted and a simple de-emphasis circuit is used.

(発明の効果) 以上説明したことから明らかなように本発明によれ
ば、第1減算器出力に含まれる再生輝度信号成分につい
てはリミッタの振幅制限でこれを充分に除去する場合
は、ノイズ成分のレベルもその振幅制限によって低下
し、第2減算器でのノイズ成分のキャンセル効果が低下
するのであるが、ディエンファシス回路においては高周
波ノイズ成分よりも低周波のノイズ成分を小さくディエ
ンファシス、つまり、低周波ノイズ成分のレベルを高周
波ノイズ成分のそれにくらべて大きくして第2減算器
で、該ノイズ成分とメイン再生輝度信号とを減算するよ
うにしたから、リミッタの振幅制限でメイン再生輝度信
号の波形歪みをなくし、かつ、低周波ノイズ成分による
再生画面への悪影響も軽減できることになる結果、全体
の再生画面の画質を向上させるノイズキャンセル回路を
得ることができる。
(Effects of the Invention) As is apparent from the above description, according to the present invention, when the reproduction luminance signal component included in the output of the first subtracter is sufficiently removed by limiting the amplitude of the limiter, the noise component Is also reduced by the amplitude limitation, and the effect of canceling the noise component in the second subtractor is reduced. However, in the de-emphasis circuit, the low-frequency noise component is made smaller than the high-frequency noise component, so that the de-emphasis is performed. The level of the low-frequency noise component is made larger than that of the high-frequency noise component, and the second subtractor subtracts the noise component from the main reproduction luminance signal. This eliminates waveform distortion and reduces the adverse effects on the playback screen due to low-frequency noise components. A noise cancellation circuit for improving image quality can be obtained.

【図面の簡単な説明】[Brief description of the drawings]

第1図は本発明の実施例に係るノイズキャンセル回路の
回路図、第2図は第1図のノンリニアディエンファシス
回路内の差動増幅器出力の周波数特性を示す図である。 第3図は従来例のノイズキャンセル回路の回路図であ
る。 2……1H遅延回路、4……第1減算器、6……リミッ
タ、8……第2減算器、10……ノンリニアディエンファ
シス回路。
FIG. 1 is a circuit diagram of a noise canceling circuit according to an embodiment of the present invention, and FIG. 2 is a diagram showing frequency characteristics of a differential amplifier output in the nonlinear de-emphasis circuit of FIG. FIG. 3 is a circuit diagram of a conventional noise canceling circuit. 2 1H delay circuit 4 First subtracter 6 Limiter 8 Second subtracter 10 Nonlinear de-emphasis circuit

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】1H遅延回路(2)、第1減算器(4)、リ
ミッタ(6)、ディエンファシス回路(10)、および第
2減算器(8)を有しており、 1H遅延回路(2)は、メイン再生輝度信号を1H(Hは水
平走査周期)分遅延し、これを遅延再生輝度信号として
出力するものであり、 第1減算器(4)は、前記メイン再生輝度信号と、遅延
再生輝度信号とを入力するとともに、これら両再生輝度
信号を減算出力するものであり、 リミッタ(6)は、前記減算出力を入力するとともに、
その減算出力を振幅制限して出力するものであり、 ディエンファシス回路(10)は、リミッタ(6)出力を
ディエンファシスするものであり、かつ、該リミッタ
(10)に含まれるノイズ成分の内、低周波ノイズ成分に
対するディエンファシス量が高周波ノイズ成分に対する
ディエンファシス量にくらべて小さくするとともに、前
記低周波と高周波それぞれのディエンファシス量の差に
ついて小さなレベルのノイズ成分を大きなレベルのノイ
ズ成分にくらべて大きくする特性を有するものであり、 第2減算器(8)は、前記メイン再生輝度信号とディエ
ンファシス回路(10)出力とを減算出力するものである ことを特徴とするライン相関ノイズキャンセル回路。
1. A 1H delay circuit (2), a first subtractor (4), a limiter (6), a deemphasis circuit (10), and a second subtractor (8). 2) delaying the main reproduction luminance signal by 1H (H is a horizontal scanning cycle) and outputting the delayed reproduction luminance signal as a delayed reproduction luminance signal; A delay reproduction luminance signal is input, and these reproduction luminance signals are subtracted and output. The limiter (6) receives the subtraction output and
The de-emphasis circuit (10) de-emphasizes the output of the limiter (6), and outputs the noise component among the noise components included in the limiter (10). The de-emphasis amount for the low-frequency noise component is made smaller than the de-emphasis amount for the high-frequency noise component, and the difference between the low-frequency and high-frequency de-emphasis amounts is such that the small-level noise component is compared with the large-level noise component. A line correlation noise canceling circuit, characterized in that the second subtracter (8) subtracts the main reproduction luminance signal and the output of the de-emphasis circuit (10).
JP2147595A 1990-06-05 1990-06-05 Line correlation noise cancellation circuit Expired - Lifetime JP2632428B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2147595A JP2632428B2 (en) 1990-06-05 1990-06-05 Line correlation noise cancellation circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2147595A JP2632428B2 (en) 1990-06-05 1990-06-05 Line correlation noise cancellation circuit

Publications (2)

Publication Number Publication Date
JPH0440090A JPH0440090A (en) 1992-02-10
JP2632428B2 true JP2632428B2 (en) 1997-07-23

Family

ID=15433905

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2147595A Expired - Lifetime JP2632428B2 (en) 1990-06-05 1990-06-05 Line correlation noise cancellation circuit

Country Status (1)

Country Link
JP (1) JP2632428B2 (en)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5920420U (en) * 1982-07-30 1984-02-07 三洋電機株式会社 noise canceller

Also Published As

Publication number Publication date
JPH0440090A (en) 1992-02-10

Similar Documents

Publication Publication Date Title
KR920009077B1 (en) Non-linear dynamic coring circuit for video signals
JPS6355271B2 (en)
JPH07105929B2 (en) Video signal processor
US4571613A (en) Noise reduction circuit for a video signal using a feedback type comb filter and an equalizer circuit
US4646153A (en) Noise reduction circuit for a video signal
US4860105A (en) Noise Reducing circuit of a video signal
US4703343A (en) Noise reduction feedback type comb filter
JP2632428B2 (en) Line correlation noise cancellation circuit
US4931857A (en) Voltage controlled comb filter
JP3454990B2 (en) Signal processing circuit
JPH0430863Y2 (en)
US5461339A (en) Apparatus for processing frequency modulated signals
JP2833932B2 (en) Non-linear emphasis circuit
JP3128331B2 (en) Reproduction color signal processing circuit
JPH054376Y2 (en)
JPH02131088A (en) Luminance signal processing circuit
KR910002937B1 (en) Picture amending circuit of color sub-carrier signal
JPH0238483Y2 (en)
JPH0419884Y2 (en)
JPS63266983A (en) Video signal processor
JPS5946046B2 (en) Recording/playback device
JPH02305032A (en) Noise eliminator
JPS5958992A (en) Vertical detail compensator
JPH0533873B2 (en)
JPH04262689A (en) Nonlinear signal processor