JP2629585B2 - Inrush current suppression circuit - Google Patents

Inrush current suppression circuit

Info

Publication number
JP2629585B2
JP2629585B2 JP5311595A JP31159593A JP2629585B2 JP 2629585 B2 JP2629585 B2 JP 2629585B2 JP 5311595 A JP5311595 A JP 5311595A JP 31159593 A JP31159593 A JP 31159593A JP 2629585 B2 JP2629585 B2 JP 2629585B2
Authority
JP
Japan
Prior art keywords
terminal
smoothing capacitor
diode bridge
transistor
power supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP5311595A
Other languages
Japanese (ja)
Other versions
JPH07160343A (en
Inventor
浩一 広瀬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP5311595A priority Critical patent/JP2629585B2/en
Publication of JPH07160343A publication Critical patent/JPH07160343A/en
Application granted granted Critical
Publication of JP2629585B2 publication Critical patent/JP2629585B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Control Of Voltage And Current In General (AREA)
  • Rectifiers (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は突入電流抑制回路に関
し、特に電源投入時に流入する突入電流を抑制する突入
電流抑制回路に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an inrush current suppressing circuit, and more particularly to an inrush current suppressing circuit for suppressing an inrush current flowing when power is turned on.

【0002】[0002]

【従来の技術】一般的な突入電流抑制回路を有する電源
回路を図3に示す。
2. Description of the Related Art FIG. 3 shows a power supply circuit having a general rush current suppressing circuit.

【0003】ダイオードブリッジ22の(+)端子側と
平滑コンデンサ35との間に、抵抗34とトライアック
33の並列に接続されたものを有し、トライアック33
のゲートがトランス36に接続されている。
A resistor 34 and a triac 33 are connected in parallel between the (+) terminal side of the diode bridge 22 and the smoothing capacitor 35.
Are connected to the transformer 36.

【0004】交流電源21より電圧が印加された時、電
流は抵抗34に流れ平滑コンデンサ35に充電される。
そして、トランス36の電圧がある値以上になった時、
トライアック33がONし、電流がトライアック33側
に流れ平滑コンデンサ35に充電される。
When a voltage is applied from the AC power supply 21, a current flows through the resistor 34 and charges the smoothing capacitor 35.
Then, when the voltage of the transformer 36 exceeds a certain value,
The triac 33 is turned on, a current flows to the triac 33 side, and the smoothing capacitor 35 is charged.

【0005】つまりこの従来の突入電流抑制回路は、突
入電流を抑制するために、平滑コンデンサに対して直列
に抵抗を挿入し、ある一定時間経過すると挿入した抵抗
をトライアックで短絡し抵抗の発熱を防止していた。
That is, in the conventional rush current suppressing circuit, in order to suppress the rush current, a resistor is inserted in series with the smoothing capacitor, and after a certain period of time, the inserted resistor is short-circuited by a triac to generate heat from the resistor. Had been prevented.

【0006】[0006]

【発明が解決しようとする課題】しかし、このような回
路構成では、抵抗に瞬時に大電力が印加されてしまった
場合、大電力用の抵抗を使用していなければ、抵抗は劣
化してしまい最終的にはオープン状態で破損するという
問題点があった。
However, in such a circuit configuration, when large power is instantaneously applied to the resistor, the resistor deteriorates unless a resistor for high power is used. Eventually, there was a problem that it was damaged in the open state.

【0007】そこでその問題点を解決する従来の回路と
して、図4に示す特開昭63−93016号公報に記載
されたものがある。これは、交流電源21の電圧が、ダ
イオードブリッジ22を介して突入電流抑制回路49に
印加され、突入電流抑制回路49にて制御された一定の
電流が平滑コンデンサ47に供給され充電される。
As a conventional circuit for solving the problem, there is a circuit disclosed in Japanese Patent Application Laid-Open No. 63-93016 shown in FIG. This is because the voltage of the AC power supply 21 is applied to the inrush current suppression circuit 49 via the diode bridge 22, and a constant current controlled by the inrush current suppression circuit 49 is supplied to the smoothing capacitor 47 and charged.

【0008】しかしながらこの回路は、PNPトランジ
スタ43のコレクタ電流を一定値以上流れない様にして
突入電流を制限しているが、PNPトランジスタ43の
エミッタ−コレクタ間がON状態になった瞬間の電流増
加の制限ができないという問題点があった。
However, in this circuit, the inrush current is limited by preventing the collector current of the PNP transistor 43 from flowing beyond a certain value. There was a problem that it was not possible to limit.

【0009】それ故、本発明は、このような問題点を解
決するもので、降圧チョッパー回路を備え、抵抗を使用
することなく突入電流を抑制することができる信頼性の
高い突入電流抑制回路を提供することを目的とするもの
である。
SUMMARY OF THE INVENTION Therefore, the present invention is to solve such a problem and to provide a highly reliable rush current suppressing circuit having a step-down chopper circuit and capable of suppressing rush current without using a resistor. It is intended to provide.

【0010】[0010]

【課題を解決するための手段】本発明の突入電流抑制回
路は上記目的を達成するために、交流電源とこの交流電
源の出力を整流するダイオードブリッジとこのダイオー
ドブリッジで整流された電圧を平滑する平滑コンデンサ
とを有する電源回路の電源投入時に流入する突入電流を
抑制する突入電流抑制回路において、ダイオードブリッ
ジと平滑コンデンサ間に挿入され且つダイオードブリッ
ジからの入力電圧を降圧する降圧手段と、平滑コンデン
サの両端に接続されかつその一旦が降圧手段に接続され
た電圧検出手段とを具備している。
In order to achieve the above object, an inrush current suppressing circuit according to the present invention achieves the above object by providing an AC power supply, a diode bridge for rectifying the output of the AC power supply, and smoothing a voltage rectified by the diode bridge. In a rush current suppressing circuit for suppressing an inrush current flowing when power is supplied to a power supply circuit having a smoothing capacitor, a step-down means inserted between a diode bridge and a smoothing capacitor and stepping down an input voltage from the diode bridge; Voltage detecting means connected to both ends and once connected to the step-down means.

【0011】[0011]

【実施例】次に本発明について図面を参照して説明す
る。図1は本発明の一実施例の突入電流抑制回路のブロ
ック図、図2は本発明の一実施例の突入電流抑制回路の
電源接続図である。
DESCRIPTION OF THE PREFERRED EMBODIMENTS Next, the present invention will be described with reference to the drawings. FIG. 1 is a block diagram of an inrush current suppression circuit according to one embodiment of the present invention, and FIG. 2 is a power supply connection diagram of the inrush current suppression circuit according to one embodiment of the present invention.

【0012】図1において、降圧チョッパー回路24
は、ダイオードブリッジ22の(+)端子と平滑コンデ
ンサ20との間に接続されると共にその回路中のある1
つの端子がダイオードブリッジ22の(−)端子に接続
されており、平滑コンデンサ20に流れる電流を十分低
くするために入力電圧を降圧し、少しづつ平滑コンデン
サ20に充電させている。
In FIG. 1, a step-down chopper circuit 24
Is connected between the (+) terminal of the diode bridge 22 and the smoothing capacitor 20 and has a certain value in the circuit.
One terminal is connected to the (-) terminal of the diode bridge 22, and the input voltage is reduced in order to sufficiently reduce the current flowing through the smoothing capacitor 20, and the smoothing capacitor 20 is gradually charged.

【0013】また、コンデンサ両端電圧値検出回路25
は、平滑コンデンサ20の両端に接続してその充電電圧
を検出し、その検出した電圧値が予め定められた閾値つ
まり平滑コンデンサ20が十分に充電された電圧値を超
えると、降圧チョッパー回路24に信号を送る。そして
降圧チョッパー回路24は発振を停止させ、前記平滑コ
ンデンサ20にスルーでダイオードブリッジ22の電圧
を印加する。
Further, a voltage value detecting circuit 25 for both ends of the capacitor is provided.
Is connected to both ends of the smoothing capacitor 20 and detects its charging voltage. When the detected voltage value exceeds a predetermined threshold value, that is, a voltage value at which the smoothing capacitor 20 is sufficiently charged, the step-down chopper circuit 24 Send a signal. Then, the step-down chopper circuit 24 stops the oscillation, and applies the voltage of the diode bridge 22 to the smoothing capacitor 20 through.

【0014】次に、本発明の突入電流抑制回路の具体例
について図2を用いて説明する。
Next, a specific example of the inrush current suppressing circuit of the present invention will be described with reference to FIG.

【0015】まず、本発明の突入電流抑制回路を構成す
る降圧チョッパー回路24の具体例について説明する
と、ダイオードブリッジ22の(+)端子に第1のトラ
ンジスタ1のコレクタ端子を接続し、この第1のトラン
ジスタ1のエミッタ端子にトランス8を接続し、このト
ランス8の一方の巻線8aに直列に平滑コンデンサ20
を介してダイオードブリッジ22の(−)端子を接続
し、他方の巻線8aに第1のトランジスタ1のベース端
子を接続する。更に、第1のトランジスタ1は、エミッ
タ端子をダイオード7を介してダイオードブリッジ22
の(−)端子に接続し、コレクタ端子とベース端子間に
第1の抵抗4を接続している。
First, a specific example of the step-down chopper circuit 24 constituting the inrush current suppressing circuit of the present invention will be described. The collector terminal of the first transistor 1 is connected to the (+) terminal of the diode bridge 22, A transformer 8 is connected to the emitter terminal of the transistor 1 of this embodiment, and a smoothing capacitor 20 is connected in series with one winding 8a of the transformer 8.
Is connected to the (-) terminal of the diode bridge 22, and the other winding 8a is connected to the base terminal of the first transistor 1. Furthermore, the first transistor 1 has an emitter terminal connected to the diode bridge 22 via the diode 7.
And the first resistor 4 is connected between the collector terminal and the base terminal.

【0016】そして、第2のトランジスタ2のエミッタ
端子とベース端子間に第2の抵抗5を接続し、更にエミ
ッタ端子は第1のトランジスタ1のコレクタ端子に接続
され、ベース端子は第3の抵抗6を介して第3のトラン
ジスタ3のコレクタ端子に接続される。上記第3のトラ
ンジスタ3のエミッタ端子はダイオードブリッジ22の
(−)端子に接続されている。
Then, a second resistor 5 is connected between the emitter terminal and the base terminal of the second transistor 2, the emitter terminal is connected to the collector terminal of the first transistor 1, and the base terminal is connected to the third resistor. 6 is connected to the collector terminal of the third transistor 3. The emitter terminal of the third transistor 3 is connected to the (-) terminal of the diode bridge 22.

【0017】次に、平滑コンデンサ20の両端に接続
し、その充電電圧を検出するコンデンサ両端電圧値検出
回路25の具体例について説明する。
Next, a specific example of a capacitor voltage detection circuit 25 connected to both ends of the smoothing capacitor 20 and detecting the charging voltage thereof will be described.

【0018】このコンデンサ両端電圧値検出回路25
は、ツェナーダイオード9,第4の抵抗10および第5
の抵抗11を直列に接続して構成されている。
This capacitor voltage value detection circuit 25
Are the Zener diode 9, the fourth resistor 10, and the fifth
Are connected in series.

【0019】つまり、ツェナーダイオード9のアノード
端子に平滑コンデンサ20の(+)端子を接続し、ツェ
ナーダイオード9のカソード端子に、順に第4の抵抗1
0,第5の抵抗11を介して平滑コンデンサ20の
(−)端子を接続し、この第4の抵抗10の第5の抵抗
11側の端子に第3のトランジスタ3のベース端子を接
続している。
That is, the (+) terminal of the smoothing capacitor 20 is connected to the anode terminal of the Zener diode 9, and the fourth resistor 1 is sequentially connected to the cathode terminal of the Zener diode 9.
The (−) terminal of the smoothing capacitor 20 is connected via the 0 and fifth resistors 11, and the base terminal of the third transistor 3 is connected to the terminal of the fourth resistor 10 on the fifth resistor 11 side. I have.

【0020】ここで、この構成における本発明の動作に
ついて説明する。
Here, the operation of the present invention in this configuration will be described.

【0021】まず、交流電源21の電圧がダイオードブ
リッジ22で全波整流される。この時、第1の抵抗4を
介して第1のトランジスタ1のベースがバイアスされ、
第1のトランジスタ1がON状態になる。この第1のト
ランジスタ1がONしたことによりトランス8の一方の
巻線8aに電流が流れる。
First, the voltage of the AC power supply 21 is full-wave rectified by the diode bridge 22. At this time, the base of the first transistor 1 is biased via the first resistor 4,
The first transistor 1 is turned on. When the first transistor 1 is turned on, a current flows through one winding 8 a of the transformer 8.

【0022】トランス8の一方の巻線8aと他方の巻線
8bは、巻き方が反転しているため、他方の巻線8b
は、一方の巻線8aと反転した電圧で第1のトランジス
タ1のベースを順バイアスし、第1のトランジスタ1を
よりONさせる。一方の巻線8aに流れる電流が第1の
トランジスタ1のベースに供給される電流の第1のトラ
ンジスタ1のhFE倍以上となると、第1のトランジスタ
1はOFFする。これらを繰り返す自励方式をとってス
イッチングさせ、降圧回路を動作させている。この降圧
された電圧を平滑コンデンサ20に充電させて、この充
電電圧をツェナーダイオード9と第4の抵抗10,第5
の抵抗11で検出させる。平滑コンデンサ20が十分に
充電されていれば突入電流の影響を受けないので、上記
充電電圧が予め定められた閾値以上になった時、第3の
トランジスタ3のベースに電流を流し、ON状態にさせ
て第2のトランジスタ2をONさせる。そして、第1の
トランジスタ1を常にONさせ、降圧チョッパー回路の
発振を停止させて電圧をスルーで平滑コンデンサ20に
充電させる。
One winding 8a and the other winding 8b of the transformer 8 have opposite windings, so that the other winding 8b
, The base of the first transistor 1 is forward-biased with the inverted voltage of the one winding 8a, and the first transistor 1 is turned on more. When the current flowing through one winding 8a is equal to or more than hFE times the current supplied to the base of the first transistor 1, the first transistor 1 is turned off. Switching is performed using a self-excited system that repeats these operations, and the step-down circuit is operated. The stepped-down voltage is charged to the smoothing capacitor 20, and the charged voltage is applied to the Zener diode 9, the fourth resistor 10, and the fifth
Is detected by the resistor 11 of FIG. If the smoothing capacitor 20 is sufficiently charged, it is not affected by the rush current, so that when the charging voltage becomes equal to or higher than a predetermined threshold value, a current flows to the base of the third transistor 3 to turn on. Then, the second transistor 2 is turned on. Then, the first transistor 1 is always turned on, the oscillation of the step-down chopper circuit is stopped, and the voltage is charged to the smoothing capacitor 20 through.

【0023】したがって、交流電源から電圧が印加され
て平滑コンデンサ20の充電電圧が予め定められた閾値
になるまでは、降圧チョッパー回路にて降圧された電圧
が充電され、そして充電電圧が、予め定められた閾値以
上になった場合、降圧チョッパー回路24は発振を停止
し、電圧をスルーで平滑コンデンサ20に充電させてい
る。
Therefore, the voltage stepped down by the step-down chopper circuit is charged until a voltage is applied from the AC power supply and the charging voltage of the smoothing capacitor 20 reaches a predetermined threshold, and the charging voltage is set to a predetermined value. When the voltage exceeds the threshold value, the step-down chopper circuit 24 stops oscillating, and charges the smoothing capacitor 20 through the voltage.

【0024】[0024]

【発明の効果】以上説明したように、本発明は、平滑コ
ンデンサに流れる電流を十分低くするために降圧チョッ
パー回路で入力電圧を降圧し、少しづつ平滑コンデンサ
に充電させるため、抵抗を使用することなく突入電流を
抑制することができるので、抵抗がオープンとなる心配
がなく、信頼性の高い突入電流抑制回路を得ることがで
きる。
As described above, according to the present invention, in order to sufficiently reduce the current flowing through the smoothing capacitor, the input voltage is reduced by the step-down chopper circuit, and the resistor is used to gradually charge the smoothing capacitor. Since the inrush current can be suppressed without any problem, there is no fear that the resistor is opened, and a highly reliable inrush current suppression circuit can be obtained.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の一実施例の突入電流職制回路のブロッ
ク図である。
FIG. 1 is a block diagram of an inrush current control circuit according to an embodiment of the present invention.

【図2】本発明の一実施例の突入電流抑制回路の電源接
続図である。
FIG. 2 is a power supply connection diagram of an inrush current suppression circuit according to one embodiment of the present invention.

【図3】一般的な突入電流抑制回路の回路図である。FIG. 3 is a circuit diagram of a general inrush current suppression circuit.

【図4】従来の突入電流抑制回路の回路図である。FIG. 4 is a circuit diagram of a conventional inrush current suppression circuit.

【符号の説明】[Explanation of symbols]

20 平滑コンデンサ 21 交流電源 22 ダイオードブリッジ 24 降圧チョッパー回路 25 コンデンサ両端電圧値検出回路 Reference Signs List 20 smoothing capacitor 21 AC power supply 22 diode bridge 24 step-down chopper circuit 25 capacitor voltage detection circuit

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】交流電源と、この交流電源の出力を整流す
るダイオードブリッジと、このダイオードブリッジで整
流された電圧を平滑する平滑コンデンサとを有する電源
回路の電源投入時に流入する突入電流を抑制する突入電
流抑制回路において、 前記ダイオードブリッジと平滑コンデンサ間に挿入さ
れ、且つ前記ダイオードブリッジからの入力電圧を降圧
する降圧手段と、 前記平滑コンデンサの両端に接続されかつその一端が前
記降圧手段に接続された電圧検出手段とを具備し、 前記降圧手段は、自励発信するチョッパー回路であり、
かつ 前記平滑コンデンサが十分に充電された電圧以上の時に
前記電圧検出手段から送られた信号に従って発信動作を
停止し、前記平滑コンデンサにスルーでダイオードブリ
ッジの電圧を印加する ことを特徴とする突入電流抑制回
路。
1. A power supply circuit comprising an AC power supply, a diode bridge for rectifying an output of the AC power supply, and a smoothing capacitor for smoothing a voltage rectified by the diode bridge suppresses an inrush current flowing when the power supply is turned on. In the rush current suppressing circuit, a step-down unit inserted between the diode bridge and the smoothing capacitor and stepping down an input voltage from the diode bridge, connected to both ends of the smoothing capacitor and one end thereof connected to the step-down unit Voltage detecting means , wherein the step-down means is a chopper circuit for self-excited transmission,
And when the smoothing capacitor is at or above a sufficiently charged voltage
The transmitting operation is performed according to the signal sent from the voltage detecting means.
Stop and diode-blur through the smoothing capacitor
A rush current suppression circuit, characterized by applying a voltage of the rush current.
【請求項2】交流電源と、この交流電源の出力を整流す
るダイオードブリッジと、このダイオードブリッジで整
流された電圧を平滑する平滑コンデンサとを有する電源
回路の電源投入時に流入する突入電流を抑制する突入電
流抑制回路において、 前記ダイオードブリッジと平滑コンデンサ間に挿入さ
れ、且つ前記ダイオードブリッジからの入力電圧を降圧
する降圧手段と、 前記平滑コンデンサの両端に接続されかつその一端が前
記降圧手段に接続された電圧検出手段とを具備し、 前記降圧手段は、第1のトランジスタのコレクタ端子を
前記ダイオードブリッジのプラス端子に接続し、この第
1のトランジスタのコレクタ端子とベース端子の間に第
1の抵抗を接続し、エミッタ端子を前記平滑コンデンサ
にトランスの一方の巻線を介して接続し、更にこのエミ
ッタ端子を第2のトランジスタのコレクタ端子に他方の
巻線を介して接続し、前記第2のトランジスタのエミッ
タ端子とベース端子の間に第2の抵抗を接続し、このベ
ース端子を第3の抵抗を介して第3のトランジスタのコ
レクタ端子に接続し、前記第3のトランジスタのベース
端子を前記電圧検出手段に接続し、エミッタ端子を前記
ダイオードブリッジのマイ ナス端子に接続し、更にこの
エミッタ端子を前記第1のトランジスタのエミッタ端子
にダイオードを介して接続したことを特徴とする 突入電
流抑制回路。
2. An AC power supply and rectifying an output of the AC power supply.
Diode bridge and this diode bridge
Power supply having a smoothing capacitor for smoothing the applied voltage
Inrush current that suppresses inrush current that flows when the circuit is turned on
In the current suppression circuit, a capacitor is inserted between the diode bridge and the smoothing capacitor.
And step down the input voltage from the diode bridge
Step-down means connected to both ends of the smoothing capacitor and one end of which is connected to the front.
Voltage detecting means connected to the step-down means, wherein the step-down means connects the collector terminal of the first transistor to
Connected to the positive terminal of the diode bridge,
Between the collector terminal and the base terminal of the first transistor.
1 and connect the emitter terminal to the smoothing capacitor.
To one of the transformer windings and
To the collector terminal of the second transistor.
Connected through a winding to emit the second transistor.
Connect a second resistor between the data terminal and the base terminal.
Source terminal is connected to the third transistor through a third resistor.
Connected to the collector terminal and the base of the third transistor.
Terminal is connected to the voltage detecting means, and the emitter terminal is connected to the
Connected to minus terminals of the diode bridge, further the
An emitter terminal connected to the emitter terminal of the first transistor;
A rush current suppressing circuit, which is connected to the power supply via a diode .
JP5311595A 1993-12-13 1993-12-13 Inrush current suppression circuit Expired - Lifetime JP2629585B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5311595A JP2629585B2 (en) 1993-12-13 1993-12-13 Inrush current suppression circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5311595A JP2629585B2 (en) 1993-12-13 1993-12-13 Inrush current suppression circuit

Publications (2)

Publication Number Publication Date
JPH07160343A JPH07160343A (en) 1995-06-23
JP2629585B2 true JP2629585B2 (en) 1997-07-09

Family

ID=18019138

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5311595A Expired - Lifetime JP2629585B2 (en) 1993-12-13 1993-12-13 Inrush current suppression circuit

Country Status (1)

Country Link
JP (1) JP2629585B2 (en)

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5927179B2 (en) * 1978-03-08 1984-07-04 株式会社日立製作所 Power supply inrush current limiting circuit
JPS59714A (en) * 1982-06-28 1984-01-05 Hitachi Ltd Power supply

Also Published As

Publication number Publication date
JPH07160343A (en) 1995-06-23

Similar Documents

Publication Publication Date Title
EP1215808A1 (en) A power supply circuit and method thereof to detect demagnitization of the power supply
US5963438A (en) Bi-directional magnetic isolator
JPH10510699A (en) Switched mode power supply with feedback via transformer and primary winding
JPH0313827B2 (en)
WO1998049766A1 (en) Switched-mode power supply having an improved start-up circuit
JP2006054961A (en) Synchronous rectification switching power supply circuit
JP2629585B2 (en) Inrush current suppression circuit
JP3826804B2 (en) Dual power supply system
JP3175205B2 (en) Inrush current suppression circuit for switching power supply
JPS6024669B2 (en) Intermittent transistor DC converter
JP2001025251A (en) Power supply
EP0061730A2 (en) Transistor inverter device
JP2004519190A (en) Switching power supply
JP2000350460A (en) Power supply unit
JP2003348846A (en) Power circuit
JPH0549247A (en) Switching power supply unit
JP2773534B2 (en) DC power supply
JP3281052B2 (en) Power circuit
JPS6377383A (en) Starting circuit
JPH08237945A (en) Switching power supply
JPH04200276A (en) Power supply device
JPH07163142A (en) Switching power supply
JPH09215331A (en) Switching power source apparatus
JP2533115Y2 (en) Power supply
JP3543287B2 (en) Power supply circuit

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19970225