JP2624745B2 - High Definition Television Receiver - Google Patents

High Definition Television Receiver

Info

Publication number
JP2624745B2
JP2624745B2 JP3676588A JP3676588A JP2624745B2 JP 2624745 B2 JP2624745 B2 JP 2624745B2 JP 3676588 A JP3676588 A JP 3676588A JP 3676588 A JP3676588 A JP 3676588A JP 2624745 B2 JP2624745 B2 JP 2624745B2
Authority
JP
Japan
Prior art keywords
signal
field
definition television
line
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP3676588A
Other languages
Japanese (ja)
Other versions
JPH01212194A (en
Inventor
禎一 伊知川
孝人 片桐
富美夫 南
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP3676588A priority Critical patent/JP2624745B2/en
Publication of JPH01212194A publication Critical patent/JPH01212194A/en
Application granted granted Critical
Publication of JP2624745B2 publication Critical patent/JP2624745B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Color Television Systems (AREA)
  • Television Systems (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Description

【発明の詳細な説明】 [発明の目的] (産業上の利用分野) 本発明は、帯域圧縮された高品位テレビ信号を元の広
帯域の高品位テレビ信号に復調して再生する高品位テレ
ビジョン受像機に関し、特にフリーズ画像を得る場合に
良好な画像を得るようにしたデコーダ回路に係わるもの
である。
DETAILED DESCRIPTION OF THE INVENTION [Object of the Invention] (Industrial application field) The present invention demodulates a band-compressed high-definition television signal into an original wideband high-definition television signal and reproduces the same. The present invention relates to a receiver and particularly to a decoder circuit for obtaining a good image when a frozen image is obtained.

(従来の技術) 広帯域な高品位テレビ信号を、伝送上実用的なレベル
に帯域圧縮する方法として、元の高品位テレビ信号に4
フィールドで一巡するサブサンプルを施すMUSE(Multip
le Sub−Nyqist Sampling Encoding)方式(“高品位テ
レビの新しい伝送方式−MUSE−",NHK技研月報,二宮著,
27巻7号,昭和59年)がある。
(Prior Art) As a method of band-compressing a wideband high-definition television signal to a practical level for transmission, the original high-definition television signal is converted into four bands.
MUSE (Multip
le Sub-Nyqist Sampling Encoding) method (“MUSE, a new transmission method for high-definition television”, NHK Giken Monthly Report, Ninomiya,
(Vol. 27, No. 7, 1984).

第5図は、帯域圧縮された高品位テレビ信号(以下MU
SE信号という)を、元の広帯域な高品位テレビ信号に復
調するためのデコーダを示す。
FIG. 5 shows a band-compressed high-definition television signal (hereinafter referred to as MU).
FIG. 1 shows a decoder for demodulating an SE signal into an original wideband high-definition television signal.

入力端子1にはMUSE信号(2)が供給され、MUSE信号
(2)は、通常の復調時では閉じているスイッチ3を介
して信号(5)としてフレーム間内挿部6に入力され
る。スイッチ3は、フリーズ再生のためにフリーズ画を
要求する信号が端子4に入力された時にオフし,新しい
MUSE信号がフレーム間内挿部6に入力するのを禁止す
る。
The input terminal 1 is supplied with a MUSE signal (2), and the MUSE signal (2) is input to the inter-frame interpolation unit 6 as a signal (5) via the switch 3 which is closed during normal demodulation. The switch 3 is turned off when a signal requesting a freeze image for freeze playback is input to the terminal 4 and a new signal is output.
The input of the MUSE signal to the inter-frame interpolation unit 6 is prohibited.

フレーム間内挿部6では、入力信号(5)の1フィー
ルド前の信号と3フィールド前の信号をフィールドメモ
リ9において内挿し、信号(10)を作り、また信号
(5)の2フィールド前の信号と4フィールド前の信号
とを内挿して信号(12)を作っている。そして、入力切
換え回路7において、信号(12)に含まれる4フィール
ド前の信号を新しい入力信号(5)に入換え、つまり現
信号と2フィールド前の信号がフレーム間内挿された信
号(8)を得るように巡回処理している。
In the frame interpolating unit 6, a signal one field before the input signal (5) and a signal three fields before the input signal (5) are interpolated in the field memory 9 to generate a signal (10). The signal (12) is created by interpolating the signal and the signal four fields before. Then, in the input switching circuit 7, the signal four fields before included in the signal (12) is replaced with a new input signal (5), that is, the signal (8) in which the current signal and the signal two fields before are interpolated between frames. ).

信号(8)は、フィールド内内挿のために、フィール
ド内内挿部17に供給される。フィールド内内挿部17は、
現フィールドのデータからフィールド内内挿された信号
(18)を作り混合回路51に供給する。フィールド間内挿
部47には、フィールド内内挿部17が持つ遅延線によって
信号(8)をフィールド内内挿部17での遅延量に見合う
だけ遅延(例えば輝度信号は2H,色信号は4Hの遅延,Hは
1水平期間)された信号(46)が入力される。フィール
ド間内挿部47では、信号(46)を用いて4フィールド分
のデータをフィールド間内挿し、信号(48)を得、混合
回路51に供給する。動き検出部49は、信号(8)を用い
て画像動きを検出し、動き検出信号(50)を得る。混合
回路51は、動き検出信号(50)に応じた比率で信号(1
8)と(48)とを混合する。動画の場合は信号(18)と
の割合が大きくなり、静画の場合は信号(48)の割合い
が大きくなる。
The signal (8) is supplied to a field interpolation unit 17 for field interpolation. The field interpolation unit 17
A field-interpolated signal (18) is generated from the data of the current field and supplied to the mixing circuit 51. The inter-field interpolation unit 47 delays the signal (8) by the delay line of the field interpolation unit 17 by an amount corresponding to the delay amount in the field interpolation unit 17 (for example, the luminance signal is 2H and the chrominance signal is 4H). , H is one horizontal period) and the signal (46) is input. The inter-field interpolating unit 47 interpolates data for four fields using the signal (46) to obtain a signal (48) and supplies it to the mixing circuit 51. The motion detection section 49 detects an image motion using the signal (8) and obtains a motion detection signal (50). The mixing circuit 51 outputs a signal (1) at a ratio corresponding to the motion detection signal (50).
Mix 8) and (48). In the case of a moving image, the ratio of the signal (18) increases, and in the case of a still image, the ratio of the signal (48) increases.

上記のデコーダは、実開昭61−121083号公報に開示さ
れるようなフリーズ機能を有する。フリーズ画像が要求
されたときは、端子4に供給されるフリーズ信号により
スイッチ3がオフし、新たな信号(2)がフレーム間内
挿部6に入力するのを禁止する。また入力切換え回路7
は入力の切換えを止めて、フィールドメモリ11の出力信
号(12)のみを選択して信号(8)として導出する。こ
れによりフィールドメモリ9及び11の4フィールド分の
データが巡回処理されて保持され、出力部52にはフリー
ズ画像の高品位テレビ信号を得ることができる。
The above-mentioned decoder has a freeze function as disclosed in Japanese Utility Model Laid-Open Publication No. Sho 61-121083. When a freeze image is requested, the switch 3 is turned off by a freeze signal supplied to the terminal 4 and a new signal (2) is inhibited from being input to the interframe interpolation unit 6. Input switching circuit 7
Stops input switching, selects only the output signal (12) of the field memory 11, and derives it as the signal (8). As a result, the four fields of data in the field memories 9 and 11 are cyclically processed and held, and a high-definition television signal of a frozen image can be obtained at the output unit 52.

ところが上記の回路では、フリーズ画像が要求された
期間で、常に同じフィールドの画像データが信号(8)
として出力されるとは限らない。従って記憶された元の
画像に動きがある場合には、フリーズ画像がその動き部
分でフリッカを生じる。
However, in the above-described circuit, the image data of the same field is always transmitted as the signal (8) during the period in which the freeze image is requested.
Is not always output. Therefore, when there is a motion in the stored original image, the frozen image causes flicker at the moving portion.

(発明が解決しようとする問題点) 従来のMUSEデコーダでは、フリーズ画像が要求された
時に、フリーズ画像の動き部分にフリッカ障害が発生
し、画質を劣化させる場合がある。
(Problems to be Solved by the Invention) In a conventional MUSE decoder, when a freeze image is requested, a flicker failure occurs in a moving portion of the freeze image, and the image quality may be degraded.

そこでこの発明は、フリッカ障害を無くし高画質のフ
リーズ画像を得ることができる高品位テレビジョン受像
機を得ることを目的とする。
SUMMARY OF THE INVENTION It is an object of the present invention to provide a high-definition television receiver capable of obtaining a high-quality freeze image without flickering.

[発明の構成] (問題点を解決するための手段) この発明は、フリーズ画像が要求されたときに,第1,
第2のフィールドメモリを有するフレーム間内挿手段に
高品位テレビ信号が書込まれるのを禁止する手段を設け
る。そして復調部を構成するフィールド内内挿手段への
入力信号として,上記第1のフィールドメモリの出力と
第2のフィールドメモリの出力とをフィールド毎に交互
に入力する切換え手段を設ける。更にフィールド間内挿
手段に入力する信号を,前記フィールド内内挿手段での
遅延量に見合うように輝度信号と色信号とをそれぞれ遅
延させて入力し、また、前記フィールド内内挿手段から
のインターレースに対応する当該ラインの正規信号を用
いて当該ラインに対応しないラインの補助信号をそれぞ
れ輝度信号と色信号について作り,この補助信号と前記
正規信号とをフィールド毎に選択切換えて導出し、これ
を最終的なフィールド内内挿処理した信号として混合手
段に供給するインタレース補正手段とを設けるものであ
る。
[Structure of the Invention] (Means for Solving the Problems) The present invention provides the first and second methods when a frozen image is requested.
Means for inhibiting writing of high-definition television signals to the frame interpolating means having the second field memory is provided. Switching means for alternately inputting the output of the first field memory and the output of the second field memory for each field as an input signal to the field interpolation means constituting the demodulation unit is provided. Further, the signal input to the inter-field interpolation means is input by delaying the luminance signal and the chrominance signal so as to match the delay amount of the inter-field interpolation means. Using the normal signal of the line corresponding to the interlace, an auxiliary signal of a line not corresponding to the line is formed for the luminance signal and the chrominance signal, and the auxiliary signal and the normal signal are selectively switched for each field and derived. Is supplied to the mixing means as a final signal subjected to field interpolation processing.

(作用) 上記の手段により、フリーズ画像が要求された時は、
フレーム内内挿手段には常に同じ内容のフィールド信号
が上記フレーム間内挿部から取出されて供給されるの
で、動き部分が該フレーム内内挿部のメモリに記憶され
ていてもフリッカを生じることが無い。また輝度信号と
色信号とで別々のインターレースのためのインターレー
ス補正を行なうので、同じ内容のデータを繰返し用いて
フリーズ画像としても、インターレースによるフリッカ
が生じることも無く高画質のフリーズ画像を得ることが
できる。
(Operation) When a frozen image is requested by the above means,
Since a field signal having the same content is always taken out from the inter-frame interpolation section and supplied to the frame interpolation section, flickering may occur even if a moving portion is stored in the memory of the frame interpolation section. There is no. In addition, since the interlace correction for the interlace is separately performed for the luminance signal and the chrominance signal, it is possible to obtain a high-quality frozen image without causing flicker due to interlace even if the same data is repeatedly used as a frozen image. it can.

(実施例) 以下、この発明の実施例を図面を参照して説明する。Hereinafter, embodiments of the present invention will be described with reference to the drawings.

第1図はこの発明の一実施例であり、入力端子1に供
給されたMUSE信号(2)は、通常動作時にはオンしてい
るスイッチ3を介してフレーム間内挿部6に入力され
る。フレーム間内挿部6は、入力切換え回路7、フィー
ルドメモリ9、フィールドメモリ11を直列巡回的に有
し、第5図で説明ものと同様な構成である。
FIG. 1 shows an embodiment of the present invention. A MUSE signal (2) supplied to an input terminal 1 is input to a frame interpolator 6 via a switch 3 which is turned on during a normal operation. The frame interpolating section 6 has an input switching circuit 7, a field memory 9, and a field memory 11 in a cyclic manner, and has a configuration similar to that described with reference to FIG.

本装置では、フレーム間内挿部6からの信号をフィー
ルド内内挿部17に供給する場合、フィールドメモリ9の
入力側の信号(8)と出力側の信号(10)とをセレクタ
13により選択的に供給することができる。フィールド内
内挿部17は、現フィールドのデータからフィールド内内
挿された信号(18)を作り、インターレース補正回路19
に供給する。
In the present apparatus, when the signal from the inter-frame interpolation section 6 is supplied to the field interpolation section 17, the input side signal (8) and the output side signal (10) of the field memory 9 are selected by a selector.
13 can be supplied selectively. The field interpolation unit 17 generates a field-interpolated signal (18) from the data of the current field, and
To supply.

フリーズ画像が要求された時は、スイッチ3は端子4
に与えられるフリーズ信号によりオフとなり、入力切換
え回路7は、フレームメモリ11からの信号(12)のみを
選択した状態になる。また、セレクタ13は、端子14にフ
リーズ信号が供給されると、端子15に供給されるフィー
ルド切換え信号に応答して、信号(8)と(10)とをフ
ィールド毎に交互に選択してフィールド内内挿部17に供
給する。従って、フィールド内内挿部17には、常に同じ
内容の信号が追跡されて導入されることになる。
When a freeze image is requested, switch 3 is connected to terminal 4
Is turned off by the freeze signal given to the input switching circuit 7, and the input switching circuit 7 enters a state where only the signal (12) from the frame memory 11 is selected. Further, when the freeze signal is supplied to the terminal 14, the selector 13 alternately selects the signals (8) and (10) for each field in response to the field switching signal supplied to the terminal 15, and It is supplied to the interpolation section 17. Therefore, a signal having the same content is always tracked and introduced into the field interpolation unit 17.

ところで、MUSE信号(2)はインターレースされた信
号である。従って前述のセレクタ13で同じ信号を常に選
択すると、当該ラインと当該しないラインとが、同一の
ラインの画像データになり、信号(18)はインターレー
スされた関係の信号ではなくなる。これをそのまま映出
させたのでは1ライン分のラインフリッカが生じる。
The MUSE signal (2) is an interlaced signal. Therefore, if the same signal is always selected by the selector 13, the relevant line and the non-relevant line become the image data of the same line, and the signal (18) is not an interlaced signal. If this is projected as it is, one line flicker will occur.

そこで本実施例では、信号(18)をインターレース補
正回路19に供給し、インターレースされた信号(38)を
再現するようにしている。インターレース補正回路19
は、輝度信号のインターレース補正系と色信号のインタ
ーレース補正系を有する。輝度信号インターレース補正
回路は、1H遅延線20と加算器22により構成され、加算器
22は1H遅延線20からの信号(21)と信号(18)とを加算
して平均化し信号(23)を得る。そして信号(23)と先
の信号(18)とは、フリーズ画像が要求されている時
は、セレクタ24によりフィールド毎に切換えて導出され
る。なお通常の復調処理のときは、セレクタ24は信号
(18)のみを選択して導出する。セレクタ24は、端子25
にフリーズ信号が与えられている時は、端子26に供給さ
れるフィールド切換え信号に応答して信号(23)と(1
8)とを交互に選択して導出し、フリーズ信号は与えら
れていない時は信号(18)のみを選択して導出する。セ
レクタ24の出力信号(27)はセレクタ36に供給される。
Therefore, in the present embodiment, the signal (18) is supplied to the interlace correction circuit 19 to reproduce the interlaced signal (38). Interlace correction circuit 19
Has an interlace correction system for luminance signals and an interlace correction system for color signals. The luminance signal interlace correction circuit includes a 1H delay line 20 and an adder 22.
22 adds and averages the signal (21) and the signal (18) from the 1H delay line 20 to obtain a signal (23). The signal (23) and the previous signal (18) are derived by switching over each field by the selector 24 when a freeze image is requested. Note that during normal demodulation processing, the selector 24 selects and derives only the signal (18). Selector 24 is connected to terminal 25
When the freeze signal is supplied to the terminal 26, the signals (23) and (1) are responded to the field switching signal supplied to the terminal 26.
8) are alternately selected and derived, and when no freeze signal is given, only the signal (18) is selected and derived. The output signal (27) of the selector 24 is supplied to the selector 36.

一方、色信号インターレース補正回路は、2H遅延線2
8,加算器30,セレクタ32を有する。
On the other hand, the color signal interlace correction circuit uses a 2H delay line 2
8, an adder 30 and a selector 32 are provided.

MUSE信号における色信号は、第4図に示すように線順
次で色差信号であるCW信号とCN信号とが1ライン毎に
切替わって伝送されてくる。今、第4図の実線で示した
ライン(b,d,f,h)がインターレースに対応する当該ラ
インであり、破線で示したライン(a,c,e,g)が当該し
ないラインであるとする。そして、ラインa,b,e,fはCW
信号、c,d,g,hはCN信号であるとする。画像フリーズ時
においては、当該ラインのフィールドでは、実線のライ
ンをそのまま使用すれば良いが、当該しない次のフィー
ルドでは、再度入力されてくる実線のラインの信号から
破線のラインの信号を新たに作ってやる必要がある。こ
のとき、例えば図に点線丸印で示すCW信号を生成する
とすれば、実線のCW信号を用いて作るには、ラインb
とfの信号を用いて,1:3の割合いで加算して作る。従っ
て、今ラインfの信号が入力したときは、ラインbの信
号を2ライン期間遅延しておき加算する必要がある。
As shown in FIG. 4, the color signals in the MUSE signal are transmitted in a line-sequential manner by switching between a CW signal and a CN signal, which are color difference signals, line by line. Now, the line (b, d, f, h) shown by a solid line in FIG. 4 is the line corresponding to interlace, and the line (a, c, e, g) shown by a broken line is a line not relevant. And Lines a, b, e, and f are CW
The signals c, d, g, and h are assumed to be CN signals. At the time of image freeze, the line of the solid line may be used as it is in the field of the line, but in the next non-relevant field, a signal of the dashed line is newly generated from the signal of the solid line input again. I need to do it. At this time, for example, if a CW signal indicated by a dotted circle in the figure is to be generated, a line b
It is made by adding the signals of f and f at a ratio of 1: 3. Therefore, when the signal of the line f is input, the signal of the line b needs to be delayed by two line periods and added.

上記の処理を行なうために、色信号ライン補正系には
2H遅延線28が設けられている。セレクタ32は、第4図の
実線のラインを導出するフィールドでは信号(18)をそ
のまま採用し、第4図の破線のラインの信号を導出する
時は上述した原理により得られる加算器30からの信号
(31)を選択して導出する。従って、画像フリーズ時に
おいても、セレクタ32から導出される色信号(35)はイ
ンターレース関係を有した信号となり、セレクタ36に供
給される。なお、セレクタ32は、通常再生のときは、信
号(18)のみを選択するように制御される。つまり、端
子33にフリーズ信号がないときは、信号(18)のみを選
択して導出し、フリーズ信号が端子33に供給されたとき
は、端子34に与えられるフィールド切換え信号により信
号(18)と(31)とをフィールド毎に交互に選択し、信
号(35)として導出する。
To perform the above processing, the color signal line correction system
A 2H delay line 28 is provided. The selector 32 uses the signal (18) as it is in the field for deriving the solid line in FIG. 4, and when deriving the signal for the dashed line in FIG. 4, the selector 32 outputs the signal from the adder 30 obtained by the above-described principle. The signal (31) is selected and derived. Therefore, even when the image is frozen, the color signal (35) derived from the selector 32 becomes a signal having an interlace relationship and is supplied to the selector 36. The selector 32 is controlled to select only the signal (18) during normal reproduction. That is, when there is no freeze signal at the terminal 33, only the signal (18) is selected and derived, and when the freeze signal is supplied to the terminal 33, the signal (18) is changed to the signal (18) by the field switching signal given to the terminal 34. (31) are alternately selected for each field, and are derived as a signal (35).

セレクタ36は、端子37に与えられるタイミング信号に
より、MUSE信号の輝度信号期間では信号(27)を選択し
て導出し、色信号期間では色信号(35)を選択して導出
する。このように、フィールド内内挿部17からの信号
(18)は、インターレース補正回路19で輝度信号も色信
号も独自にインターレース補正されて、フィールド内内
挿信号(38)となり、混合回路51に供給される。
The selector 36 selects and derives the signal (27) during the luminance signal period of the MUSE signal, and selects and derives the chrominance signal (35) during the chrominance signal period, based on the timing signal supplied to the terminal 37. As described above, the signal (18) from the field interpolation unit 17 is interlace-corrected independently for both the luminance signal and the chrominance signal by the interlace correction circuit 19, and becomes the field interpolation signal (38). Supplied.

次に、本装置において、フィールド間内挿部47に供給
される信号(46)は、遅延回路39で信号(8)を遅延処
理したものとなっている。
Next, in the present apparatus, the signal (46) supplied to the inter-field interpolation unit 47 is a signal obtained by delaying the signal (8) by the delay circuit 39.

フィールド間内挿部47に入力する信号(46)は、先の
フィールド内挿部17の信号遅延に見合うだけ遅延してい
る必要がある。従来は、このためにフィールド内内挿部
17が持つ遅延線により、例えば輝度信号2H、色信号4Hの
遅延を確保している。しかし、本実施例では、画像フリ
ーズ時にはフィールド内内挿部17に入力される各フィー
ルド信号は、同一のフレーム間内挿された信号であるた
めに、フィールド内内挿部17内の遅延線の出力をフィー
ルド間内挿部47の入力として用いると正常なフィールド
間内挿が得られない。
The signal (46) input to the inter-field interpolation section 47 needs to be delayed by the amount corresponding to the signal delay of the previous field interpolation section 17. Conventionally, the field interpolation
The delay line of 17 ensures a delay of, for example, the luminance signal 2H and the chrominance signal 4H. However, in the present embodiment, at the time of image freeze, since each field signal input to the field interpolation unit 17 is a signal interpolated between the same frames, the delay line in the field interpolation unit 17 If the output is used as an input of the inter-field interpolation section 47, normal inter-field interpolation cannot be obtained.

そこで本実施例では、フィールド内内挿部17の遅延量
に見合う信号(46)を得てフィールド間内挿部47に供給
するために、2H遅延線40,4H遅延線42,セレクタ44を用い
た遅延回路39により信号(46)を得ている。セレクタ44
は、端子45に与えられるタイミング信号により制御され
るもので、輝度信号期間では2H遅延線40の出力信号(4
1)を選択して導出し、色信号期間では4H遅延線42の出
力信号(43)を選択して導出する。信号(46)は、フィ
ールド間内挿部47においてフィールド間内挿処理され、
信号(48)として導出され、混合回路51に供給される。
In this embodiment, the 2H delay line 40, the 4H delay line 42, and the selector 44 are used to obtain a signal (46) corresponding to the delay amount of the field interpolation unit 17 and supply the signal (46) to the interfield interpolation unit 47. The signal (46) is obtained by the delay circuit 39. Selector 44
Is controlled by a timing signal applied to a terminal 45, and during the luminance signal period, the output signal (4
1) is selected and derived, and during the color signal period, the output signal (43) of the 4H delay line 42 is selected and derived. The signal (46) is subjected to inter-field interpolation processing in an inter-field interpolation section 47,
The signal is derived as a signal (48) and supplied to the mixing circuit 51.

混合回路51は、動き検出信号(50)に応じて、信号
(38)と(48)との比率を制御して混合し、高品位の映
像信号を出力端子52に導出する。動き信号は、信号
(8)を用いて動き検出部49において検出される。
The mixing circuit 51 controls and mixes the ratio between the signals (38) and (48) according to the motion detection signal (50), and outputs a high-quality video signal to the output terminal 52. The motion signal is detected by the motion detection unit 49 using the signal (8).

第2図(a)はインターレース補正回路19の他の実施
例、同図(b)は遅延回路39の他の実施例である。イン
ターレース補正を行なう場合、MUSE信号においては、輝
度信号期間と色信号期間を区分できるので、1H遅延遅延
線53と54を直列接続し、1H遅延線を53を輝度信号ライン
補正と色信号ライン補正時の両方で兼用するものであ
る。つまり、1H遅延信号(21)と信号(18)とを加算器
22に供給するようにし、2H遅延線54の出力信号と信号
(18)とを加算器30に供給するように構成する。このよ
うに構成すると、フリーズ画像要求時の輝度信号のライ
ン補正信号は、加算器22から得られ、色信号のライン補
正信号は加算器30から得られる。セレクタ24,32,36は先
の実施例と同様に制御される。
FIG. 2A shows another embodiment of the interlace correction circuit 19, and FIG. 2B shows another embodiment of the delay circuit 39. When performing interlace correction, the luminance signal period and the chrominance signal period can be distinguished in the MUSE signal, so the 1H delay lines 53 and 54 are connected in series, and the 1H delay line 53 is used for luminance signal line correction and color signal line correction. It is used for both times. That is, the 1H delay signal (21) and the signal (18) are added to each other.
22 and the output signal of the 2H delay line 54 and the signal (18) are supplied to the adder 30. With this configuration, the line correction signal of the luminance signal at the time of requesting the freeze image is obtained from the adder 22, and the line correction signal of the color signal is obtained from the adder 30. The selectors 24, 32, 36 are controlled in the same manner as in the previous embodiment.

同図(b)は遅延回路39の他の実施例である。この例
は、2H遅延線55、56を直列に接続して、2H遅延線55出力
信号(41)と2H遅延線56の出力信号(43)(信号(8)
を4H遅延した信号)をセレクタ44に供給するように構成
している。セレクタ44は、輝度信号期間には信号(41)
を選択し、色信号期間には信号(43)を選択するように
制御されることは先の実施例と同じである。
FIG. 9B shows another embodiment of the delay circuit 39. In this example, 2H delay lines 55 and 56 are connected in series, and 2H delay line 55 output signal (41) and 2H delay line 56 output signal (43) (signal (8)
Is delayed by 4H) to the selector 44. The selector 44 outputs the signal (41) during the luminance signal period.
Is selected and the signal (43) is selected during the color signal period, as in the previous embodiment.

第3図は、インターレース補正回路35の更に他の実施
例である。
FIG. 3 shows still another embodiment of the interlace correction circuit 35.

この実施例では、1H遅延線53、55を直列接続し、1H遅
延線53の出力(21)と信号(18)とを加算器22で加算
し、加算器22の出力をセレクタ55の一方に供給する。セ
レクタ55は、端子55にタイミグ信号が供給され輝度信号
期間では信号(23)を選択して導出して信号(57)とし
てセレクタ58に供給する。セレクタ58は、フリーズ画像
が要求されている時は、端子60に供給されるフィールド
切換え信号により信号(57)と信号(18)とをフィール
ド毎に交互に選択して導出し、インターレース補正され
た輝度信号を導出する。また、色信号期間では、1H遅延
線54の出力信号(29)と信号(18)が加算器30で加算さ
れ、その加算信号(31)はセレクタ55の他方の入力に供
給される。セレクタ55は、色信号期間では、タイミング
信号により制御されて信号(31)を選択して導出する。
よって、セレクタ55の出力信号(57)は色信号のインタ
ーレース補正信号となり、セレクタ58に供給されること
になる。このセレクタ58は、フリーズ画像要求時には、
先にも説明したようにフィールド毎に信号(57)と信号
(18)とを交互に選択して導出しインターレース関係の
信号(38)を出力する。
In this embodiment, the 1H delay lines 53 and 55 are connected in series, the output (21) of the 1H delay line 53 and the signal (18) are added by the adder 22, and the output of the adder 22 is supplied to one of the selectors 55. Supply. The selector 55 selects and derives the signal (23) during the luminance signal period when the timing signal is supplied to the terminal 55 and supplies it to the selector 58 as the signal (57). When a freeze image is requested, the selector 58 alternately selects and derives the signal (57) and the signal (18) for each field by the field switching signal supplied to the terminal 60, and performs interlace correction. Deriving a luminance signal. In the color signal period, the output signal (29) of the 1H delay line 54 and the signal (18) are added by the adder 30, and the added signal (31) is supplied to the other input of the selector 55. The selector 55 selects and derives the signal (31) under the control of the timing signal during the color signal period.
Therefore, the output signal (57) of the selector 55 becomes an interlace correction signal of the color signal and is supplied to the selector 58. When a freeze image is requested, the selector 58
As described above, the signal (57) and the signal (18) are alternately selected and derived for each field, and the interlaced signal (38) is output.

[発明の効果] 以上説明したように、この発明は、フリーズ画像が要
求されたときにも、フリッカ障害を無くし高画質のフリ
ーズ画像を得ることができる高品位テレビジョン受像機
を得ることができる。
[Effects of the Invention] As described above, according to the present invention, even when a freeze image is requested, a high-definition television receiver capable of eliminating a flicker obstacle and obtaining a high-quality freeze image can be obtained. .

【図面の簡単な説明】[Brief description of the drawings]

第1図はこの発明の一実施例を示すブロック図、第2図
(a)は第1図のインターレース補正回路の他の実施例
を示す図、第2図(b)は第1図の遅延回路の他の実施
例を示す図、第3図は更にインンターレース補正回路の
他の実施例を示す図、第4図は色信号に関するインター
レース補正原理を説明するために示した図、第5図は従
来のMUSEデコーダを示すブロック図である。 3……MUSE信号、6……フレーム間内挿部、7……入力
切換え回路、9,11……フィールドメモリ、13,24,32,36,
44……セレクタ、17……フィールド内内挿部、19……イ
ンターレース補正回路、20,53,54……1H遅延線、28,40,
55,56……2H遅延線、22,30……加算器、42……4H遅延
線、47……フィールド間内挿部、49……動き検出部、51
……混合回路。
FIG. 1 is a block diagram showing an embodiment of the present invention, FIG. 2 (a) is a diagram showing another embodiment of the interlace correction circuit of FIG. 1, and FIG. 2 (b) is a delay of FIG. FIG. 3 is a diagram showing another embodiment of the circuit, FIG. 3 is a diagram showing another embodiment of the interlace correction circuit, FIG. FIG. 1 is a block diagram showing a conventional MUSE decoder. 3 ... MUSE signal, 6 ... frame interpolation unit, 7 ... input switching circuit, 9, 11 ... field memory, 13, 24, 32, 36,
44… Selector, 17… Field interpolation unit, 19… Interlace correction circuit, 20, 53, 54… 1H delay line, 28, 40,
55, 56: 2H delay line, 22, 30, adder, 42: 4H delay line, 47: interpolator between fields, 49: motion detector, 51
…… mixed circuit.

───────────────────────────────────────────────────── フロントページの続き (72)発明者 南 富美夫 神奈川県横浜市磯子区新杉田町8番地 株式会社東芝横浜事業所家電技術研究所 内 (56)参考文献 特開 昭62−104386(JP,A) 特開 昭64−60081(JP,A) 特開 昭64−60173(JP,A) 実開 昭61−121083(JP,U) ──────────────────────────────────────────────────続 き Continuation of the front page (72) Fumio Minami 8-8 Shinsugita-cho, Isogo-ku, Yokohama-shi, Kanagawa Prefecture Inside the Home Appliances Research Laboratory, Toshiba Yokohama Works (56) References JP-A-62-104386 (JP, A JP-A-64-60081 (JP, A) JP-A-64-60173 (JP, A) JP-A-6-1121083 (JP, U)

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】インターレースされかつnフィールドで一
巡するサブサンプルにより帯域圧縮されると共に色信号
が線順次となった高品位テレビ信号が入力され、この高
品位テレビ信号のn/2フィールド分を記憶する第1、第
2のフィールドメモリに直列に有し、この第1、第2の
フィールドメモリの信号を巡回させることにより、フレ
ーム間内挿処理するフレーム間内挿手段と、 このフレーム間内挿手段から出力される高品位テレビ信
号に対して、フィールド間内挿処理を行うフィールド間
内挿手段と、 このフィールド間内挿手段からの高品位テレビ信号に対
してフィールド内内挿処理を行うフィールド内内挿手段
と、 前記フレーム間内挿手段からの高品位テレビ信号を用い
て画像動き検出信号を得る動き検出手段と、 この動き検出手段からの動き検出信号に基づいた比率
で、前記フィールド間内挿手段の出力とフィールド内内
挿手段の出力とを混合する混合手段とを具備したデコー
ダ回路において、 フリーズ画像が要求されたときに、前記フィールドメモ
リに対して新たな高品位テレビ信号が書き込まれるのを
禁止する手段と、 前記フリーズ画像が要求されたときに、前記フィールド
内内挿手段への入力信号として、前記第1のフィールド
メモリの出力と前記第2のフィールドメモリの出力とを
フィールド毎に交互に入力する切換え手段と、 前記フィールド内内挿手段からのインターレースに対応
する当該ラインの正規信号を用いて当該ラインに対応し
ないラインの補助信号をそれぞれ輝度信号と色信号につ
いて作り、前記補助信号と前記正規信号とをフィールド
毎に選択切換えて導出し前記混合手段に供給するインタ
ーレース補助手段とを具備したことを特徴とする高品位
テレビジョン受像機。
1. A high-definition television signal which is band-compressed by sub-samples interlaced and loops in n fields and in which color signals are line-sequentially inputted, and stores n / 2 fields of the high-definition television signal. Frame interpolating means for serially interpolating between the first and second field memories and circulating through the signals of the first and second field memories. Means for performing field interpolation on the high-definition television signal output from the means, and a field for performing field interpolation on the high-definition television signal from the field interpolation means Interpolation means; motion detection means for obtaining an image motion detection signal using the high-definition television signal from the frame interpolation means; In a decoder circuit comprising a mixing means for mixing the output of the inter-field interpolation means and the output of the field interpolation means at a ratio based on the motion detection signal, when a freeze image is requested, Means for inhibiting a new high-definition television signal from being written to the field memory; and, when the freeze image is requested, the first field memory as the input signal to the field interpolation means. Switching means for alternately inputting the output and the output of the second field memory for each field; and using a normal signal of the line corresponding to the interlace from the field interpolation means to select a line not corresponding to the line. Auxiliary signals are created for the luminance signal and the chrominance signal, respectively, and the auxiliary signal and the normal signal are selectively switched for each field. High definition television receiver, characterized by comprising the interlaced auxiliary means for supplying the derived said mixing means Te.
【請求項2】前記フリーズ画像が要求されたときに、前
記フィールド間内挿手段に入力する信号を、前記フィー
ルド内内挿手段での遅延量に見合うように輝度信号と色
信号とをそれぞれ遅延させて入力させる遅延手段を具備
したことを特徴とする特許請求の範囲第1項記載の高品
位テレビジョン受像機。
2. When the freeze image is requested, a signal input to the interpolating means is delayed by a luminance signal and a chrominance signal so as to correspond to a delay amount of the interpolating means. 2. The high-definition television receiver according to claim 1, further comprising delay means for inputting the input signal.
JP3676588A 1988-02-19 1988-02-19 High Definition Television Receiver Expired - Lifetime JP2624745B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3676588A JP2624745B2 (en) 1988-02-19 1988-02-19 High Definition Television Receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3676588A JP2624745B2 (en) 1988-02-19 1988-02-19 High Definition Television Receiver

Publications (2)

Publication Number Publication Date
JPH01212194A JPH01212194A (en) 1989-08-25
JP2624745B2 true JP2624745B2 (en) 1997-06-25

Family

ID=12478852

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3676588A Expired - Lifetime JP2624745B2 (en) 1988-02-19 1988-02-19 High Definition Television Receiver

Country Status (1)

Country Link
JP (1) JP2624745B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR950003032B1 (en) * 1990-12-14 1995-03-29 삼성전자 주식회사 Apparatus for interleaving color signal

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62104386A (en) * 1985-10-31 1987-05-14 Matsushita Electric Ind Co Ltd Receiver for band-compressed image signal

Also Published As

Publication number Publication date
JPH01212194A (en) 1989-08-25

Similar Documents

Publication Publication Date Title
JP2634632B2 (en) Motion detection circuit
JPH01268293A (en) Compatible processor
JPH0683435B2 (en) Subsample video signal demodulator
JP2624745B2 (en) High Definition Television Receiver
JPS61234683A (en) Flicker preventing circuit for field/frame conversion
JPH01317080A (en) High definition television receiver
JP2604856B2 (en) Signal processing circuit of high-definition television receiver
JP3064295B2 (en) Motion adaptive signal processing circuit and television receiver
JPH01212188A (en) High-fidelity television receiver
JPH0683433B2 (en) Signal processing circuit of high-definition television receiver
JP2720639B2 (en) High Definition Television Receiver
KR0153536B1 (en) Scanning interpolation generation circuit and method
JPH07121107B2 (en) High-definition television signal decoder circuit
JP3285892B2 (en) Offset subsampling decoding device
JPH07121106B2 (en) High-definition television signal decoder circuit
JP2504480B2 (en) Motion adaptive non-interlace conversion circuit
JPH02261272A (en) High definition television receiver
JPH0733499Y2 (en) High definition television decoder
JPH07274133A (en) Decoder circuit
JPH06165133A (en) Muse decoder
JPS62133880A (en) Picture signal processing circuit
JPH08275124A (en) Image processor
JPS63245083A (en) Still picture reproducing device
JPH05227509A (en) High definition television receiver
JPH04240984A (en) Television signal converter