JP2615706B2 - Double speed converter - Google Patents

Double speed converter

Info

Publication number
JP2615706B2
JP2615706B2 JP62302392A JP30239287A JP2615706B2 JP 2615706 B2 JP2615706 B2 JP 2615706B2 JP 62302392 A JP62302392 A JP 62302392A JP 30239287 A JP30239287 A JP 30239287A JP 2615706 B2 JP2615706 B2 JP 2615706B2
Authority
JP
Japan
Prior art keywords
double
signal
field
circuit
speed conversion
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP62302392A
Other languages
Japanese (ja)
Other versions
JPH01143575A (en
Inventor
光則 上田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP62302392A priority Critical patent/JP2615706B2/en
Publication of JPH01143575A publication Critical patent/JPH01143575A/en
Application granted granted Critical
Publication of JP2615706B2 publication Critical patent/JP2615706B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Television Systems (AREA)

Description

【発明の詳細な説明】 産業上の利用分野 本発明は倍速変換によるノンインターレース走査の表
示を行なうテレビ受像機で、パソコンや文字放送の情報
(以下RGB信号と略す)を表示するための倍速変換装置
に関するものである。
Description: BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a television receiver for displaying non-interlaced scanning by double-speed conversion, and a double-speed conversion for displaying information of a personal computer or teletext (hereinafter abbreviated as RGB signal). It concerns the device.

従来の技術 近年、テレビ受像機の高画質化を図るためにインター
レース走査の映像信号をノンインターレース走査に変換
するテレビ受像機(以下倍密テレビ受像機)が開発され
ている。
2. Description of the Related Art In recent years, television receivers (hereinafter referred to as double-density television receivers) that convert video signals of interlaced scanning into non-interlaced scanning have been developed in order to improve the image quality of television receivers.

以下図面を参照しながら、上述した従来の倍密テレビ
受像機にパソコンや文字放送の情報を表示するための倍
速変換装置の一例について説明する。
Hereinafter, an example of a double-speed conversion device for displaying information of a personal computer or teletext on the above-described conventional double-density television receiver will be described with reference to the drawings.

第6図は、ノンインターレース走査のRGB信号の隣接
するフィールドの走査線の一部を示すものである。第8
図は、インターレース走査のRGB信号の隣接するフィー
ルドの走査線の一部を示すものである。第7図,第9図
は、それぞれ第6図,第8図のRGB信号を倍速変換した
信号の走査線の一部を示すものである。図中のa,b,c
は、走査線の情報を、n−1,n,n+1は走査線の番号を
示す。
FIG. 6 shows a part of a scanning line in an adjacent field of a non-interlaced scanning RGB signal. 8th
The figure shows a part of the scanning lines of adjacent fields of the interlaced scanning RGB signal. FIGS. 7 and 9 show a part of scanning lines of signals obtained by double-speed conversion of the RGB signals of FIGS. 6 and 8, respectively. A, b, c in the figure
Indicates scanning line information, and n-1, n, n + 1 indicate scanning line numbers.

倍速変換装置としては、水平走査周波数の1走査
線の信号を水平走査周波数2の2倍で同一情
報の2走査線の信号に変換する倍速変換装置の場合を考
える。
The double-speed conversion device, consider the case of double speed conversion apparatus a signal for one scanning line of the horizontal scanning frequency H is the horizontal scanning frequency 2 H into a signal of the second scan line of the same information at twice the H.

まず、一般的なRGB信号は、第6図に示すような隣接
するフィールドの情報が同一なノンインターレース走査
の信号である。この信号を倍速変換すると第7図に示す
隣接するフィールドの情報が同一な情報の倍速信号に変
換される。
First, a general RGB signal is a non-interlaced scanning signal having the same information on adjacent fields as shown in FIG. When this signal is double-speed converted, the information of the adjacent field shown in FIG. 7 is converted into a double-speed signal of the same information.

さらに、文字放送の字幕放送などのように映像信号に
スーパーインポーズする場合のRGB信号は、第8図に示
すように、隣接するフィールドの情報がインターレース
走査の信号である。第1フィールドと第2フィールドの
情報が第8図に示す関係のRGB信号を倍速変換すると第
9図に示す倍速信号に変換される。
Further, as shown in FIG. 8, in the case of a superimposed RGB image signal such as a subtitle broadcast of a text broadcast, information of an adjacent field is an interlaced scan signal as shown in FIG. When the information of the first field and the information of the second field are double-speed converted from the RGB signal having the relationship shown in FIG. 8, it is converted into the double-speed signal shown in FIG.

発明が解決しようとする問題点 しかしながら、上記のような倍速変換装置では、イン
ターレース走査のRGB信号を倍速変換した場合に第9図
のように第n番の走査線の上下の第n−1,第n+1番の
走査線ではフィールド単位に情報が変化するため、垂直
解像度の低下と、ラインフリッカが発生するという問題
点を有していた。
Problems to be Solved by the Invention However, in the above-described double-speed conversion apparatus, when the double-speed conversion of the interlaced scanning RGB signal is performed, as shown in FIG. In the (n + 1) th scanning line, since information changes in field units, there is a problem that the vertical resolution is reduced and line flicker occurs.

本発明は上記問題点に鑑み、インターレース走査のRG
B信号を倍速変換しても垂直解像の低下とラインフリッ
カを発生しない倍速変換装置を提供するものである。
The present invention has been made in view of the above problems, and has
An object of the present invention is to provide a double-speed conversion device which does not cause a reduction in vertical resolution and no line flicker even when the B signal is double-speed converted.

問題点を解決するための手段 上記問題点を解決するために本発明の倍速変換装置
は、水平走査周波数(周期T)の1走査線の信号を
の2倍の水平走査周波数2(周期T/2)の2走
査線の信号に変換する倍速変換回路と、上記倍速変換回
路の出力信号を時間T/2遅らせる遅延回路と、偶数フィ
ールドか奇数フィールドかを検出するフィールド検出回
路と、上記フィールド検出回路からの情報により倍速変
換回路からの信号と遅延回路からの信号とを切換える切
換え回路という構成を備えたものである。
Means for Solving the Problems In order to solve the above problems, the double speed conversion apparatus of the present invention uses a signal of one scanning line having a horizontal scanning frequency H (period T).
A double-speed conversion circuit for converting into a signal of two scanning lines having a horizontal scanning frequency 2 H (period T / 2) twice as high as H, a delay circuit for delaying the output signal of the double-speed conversion circuit by time T / 2, It comprises a field detection circuit for detecting whether the field is an odd field, and a switching circuit for switching between a signal from the double speed conversion circuit and a signal from the delay circuit based on information from the field detection circuit.

作用 本発明は上記した構成によって、インターレース走査
のRGB信号を倍速変換した場合に、同一走査線の情報が
フィールド単位に変化しないため、垂直解像度の低下と
ラインフリッカが防止できることとなる。
According to the present invention, when the interlaced scanning RGB signal is double-speed converted, the information of the same scanning line does not change in units of fields when the interlaced scanning RGB signal is converted, so that a reduction in vertical resolution and line flicker can be prevented.

実施例 以下本発明の一実施例の倍速変換装置について、図面
を参照しながら説明する。
Embodiment A double speed converter according to an embodiment of the present invention will be described below with reference to the drawings.

第1図は本発明の一実施例における倍速変換装置のブ
ロック図を示すものである。第1図において、1は水平
走査周波数(周期T)の1走査線の信号をの2
倍の水平走査周波数2(周期T/2)の2走査線の信
号に変換する倍速変換回路、2は倍速変換回路1の出力
信号を時間T/2遅らせる遅延回路、3は同期信号から偶
数フィールドか奇数フィールドかを検出するフィールド
検出回路、4は上記フィールド検出回路3からの情報が
偶数フィールドの場合は、倍速変換回路1からの信号に
切換え、奇数フィールドの場合は、遅延回路2からの信
号に切換える切換え回路を示す。
FIG. 1 is a block diagram showing a double speed conversion apparatus according to an embodiment of the present invention. In FIG. 1, reference numeral 1 denotes a signal of one scanning line having a horizontal scanning frequency H (cycle T) of H
A double-speed conversion circuit for converting into a signal of two scanning lines having a double horizontal scanning frequency 2 H (period T / 2), a delay circuit for delaying the output signal of the double-speed conversion circuit 1 by a time T / 2, and a synchronous signal from an even number The field detection circuit 4 detects whether the field from the field detection circuit 3 is a field or an odd field. When the information from the field detection circuit 3 is an even field, the field detection circuit 4 switches to a signal from the double-speed conversion circuit 1; 3 shows a switching circuit for switching to a signal.

以上のように構成された倍速変換装置について、以下
第1図〜第5図を用いてその動作を説明する。
The operation of the thus configured double-speed converter will be described below with reference to FIGS.

まず第2図はインターレース走査のRGB信号の隣接す
るフィールドの走査線の一部を示すものであって、上記
信号が第1図の倍速変換回路1に入力されると、第3図
に示す倍速信号に変換される。また、遅延回路2の出力
は第4図に示す信号になる。第3図〜第5図のtは、あ
る時刻を示す記号である。一方、フィールド検出回路3
が同期信号から偶数フィールドと奇数フィールドとを検
出し切換え回路4に情報を送る。そうすると、奇数フィ
ールドの間は遅延回路2の出力信号、すなわち第4図の
奇数フィールドの情報が倍速RGB信号となる。また、偶
数フィールドの間は倍速変換回路1の出力信号、すなわ
ち第3図の偶数フィールドの情報が倍速RGB信号とな
る。よって倍速RGB信号は、第5図に示すような偶数フ
ィールドと奇数フィールドの情報が同一な信号となる。
FIG. 2 shows a part of a scanning line of an adjacent field of an interlaced scanning RGB signal. When the above signal is input to the double speed conversion circuit 1 of FIG. 1, the double speed signal shown in FIG. Converted to a signal. The output of the delay circuit 2 is a signal shown in FIG. T in FIGS. 3 to 5 is a symbol indicating a certain time. On the other hand, the field detection circuit 3
Detects an even field and an odd field from the synchronization signal and sends information to the switching circuit 4. Then, during the odd field, the output signal of the delay circuit 2, that is, the information of the odd field in FIG. 4 becomes a double speed RGB signal. During the even-numbered field, the output signal of the double-speed conversion circuit 1, that is, the information of the even-numbered field in FIG. 3 becomes a double-speed RGB signal. Therefore, the double speed RGB signal is a signal in which the information of the even field and the information of the odd field are the same as shown in FIG.

以上のように本実施例によれば、水平走査周波数
(周期T)の1走査線の信号をの2倍の水平走査周
波数2(周期T/2)の2走査線の信号に変換する倍
速変換回路1と、上記倍速変換回路1の出力信号を時間
T/2遅らせる遅延回路2と、偶数フィールドか奇数フィ
ールドかを検出するフィールド検出回路3と、上記フィ
ールド検出回路3からの情報により倍速変換回路1から
の信号と遅延回路2からの信号とを切換える切換え回路
4とを設けることにより、インターレース走査のRGB信
号を隣接するフィールドの同一走査線の情報が同一な倍
速信号に変換することができる。
As described above, according to the present embodiment, the horizontal scanning frequency H
A double-speed conversion circuit 1 for converting a signal of one scanning line (period T) to a signal of two scanning lines having a horizontal scanning frequency 2 H (period T / 2) twice as high as H , and an output signal of the double-speed conversion circuit 1 The time
A delay circuit 2 for delaying T / 2, a field detection circuit 3 for detecting whether the field is an even field or an odd field, and switching between a signal from the double speed conversion circuit 1 and a signal from the delay circuit 2 based on information from the field detection circuit 3. By providing the switching circuit 4, it is possible to convert the interlaced scanning RGB signal into the same double-speed signal in which information on the same scanning line in the adjacent field is the same.

なお、上記実施例においてインターレース走査のRGB
信号として第2図に示すように偶数フィールドの情報が
奇数フィールドの情報より遅れた場合を例に上げたが、
逆の場合は、切換え回路4の情報の切換えを逆にすれば
よい。
Note that, in the above embodiment, RGB of interlace scanning
As shown in FIG. 2, as an example, a case where the information of the even field is delayed from the information of the odd field as shown in FIG.
In the opposite case, the switching of the information of the switching circuit 4 may be reversed.

また、上記実施例の第1図に示す倍速変換装置に第6
図に示すノンインターレース走査のRGB信号が入力され
た場合は、フィールドが変化しないため切換え回路4の
出力も一方となり、第7図に示す倍速RGB信号が得られ
る。
In addition, the double speed converter shown in FIG.
When the non-interlaced scanning RGB signal shown in the figure is input, the output of the switching circuit 4 becomes one because the field does not change, and the double speed RGB signal shown in FIG. 7 is obtained.

発明の効果 以上のように本発明は水平走査周波数(周期T)
の1走査線の信号をの2倍の水平走査周波数2
(周期T/2)の2走査線の信号に変換する倍速変換回路
と、上記倍速変換回路の出力信号を時間T/2遅らせる遅
延回路と、偶数フィールドか奇数フィールドかを検出す
るフィールド検出回路と、上記フィールド検出回路から
の情報により倍速変換回路からの信号と遅延回路からの
信号とを切換える切換え回路を設けることにより、イン
ターレース走査のRGB信号を倍速変換した時の垂直解像
度の低下とラインフリッカを防止することができる。
Effect of the Invention As described above, the present invention provides a horizontal scanning frequency H (period T).
Horizontal scanning frequency 2 H signals of one scan line of the double H
A double-speed conversion circuit for converting into a signal of two scanning lines (period T / 2), a delay circuit for delaying the output signal of the double-speed conversion circuit by time T / 2, and a field detection circuit for detecting whether the field is an even field or an odd field. By providing a switching circuit for switching between the signal from the double speed conversion circuit and the signal from the delay circuit based on the information from the field detection circuit, a decrease in vertical resolution and line flicker when the double speed conversion of the interlaced scanning RGB signal is provided. Can be prevented.

【図面の簡単な説明】[Brief description of the drawings]

第1図は本発明の一実施例における倍速変換装置のブロ
ック図、第2図〜第5図は第1図の動作を説明するため
のRGB信号の走査線の一部を示した図、第6図〜第9図
は従来の倍速変換装置の動作を説明するためのRGB信号
の走査線の一部を示した図である。 1……倍速変換回路、2……遅延回路、3……フィール
ド検出回路、4……切換え回路。
FIG. 1 is a block diagram of a double speed conversion apparatus according to an embodiment of the present invention, and FIGS. 2 to 5 are diagrams showing a part of scanning lines of RGB signals for explaining the operation of FIG. FIGS. 6 to 9 are diagrams showing a part of the scanning lines of the RGB signal for explaining the operation of the conventional double speed conversion apparatus. 1 double speed conversion circuit, 2 delay circuit, 3 field detection circuit, 4 switching circuit.

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】水平走査周波数(周期T)の1走査線
の信号をの2倍の水平走査周波数2(周期T/
2)の2走査線の信号に変換する倍速変換回路と、上記
倍速変換回路の出力信号を時間T/2遅らせる遅延回路
と、偶数フィールドか奇数フィールドかを検出するフィ
ールド検出回路と、上記フィールド検出回路からの情報
により倍速変換回路からの信号と遅延回路からの信号と
を切換える切換え回路とを備えたことを特徴とする倍速
変換装置。
1. A horizontal scanning frequency H (period T) of the 1 signal of the scanning lines H of 2 times the horizontal scanning frequency 2 H (period T /
2) a double-speed conversion circuit for converting the signal into two scanning lines, a delay circuit for delaying the output signal of the double-speed conversion circuit by the time T / 2, a field detection circuit for detecting whether the field is an even field or an odd field, and the field detection A double-speed conversion device comprising a switching circuit for switching between a signal from a double-speed conversion circuit and a signal from a delay circuit according to information from a circuit.
JP62302392A 1987-11-30 1987-11-30 Double speed converter Expired - Fee Related JP2615706B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62302392A JP2615706B2 (en) 1987-11-30 1987-11-30 Double speed converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62302392A JP2615706B2 (en) 1987-11-30 1987-11-30 Double speed converter

Publications (2)

Publication Number Publication Date
JPH01143575A JPH01143575A (en) 1989-06-06
JP2615706B2 true JP2615706B2 (en) 1997-06-04

Family

ID=17908358

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62302392A Expired - Fee Related JP2615706B2 (en) 1987-11-30 1987-11-30 Double speed converter

Country Status (1)

Country Link
JP (1) JP2615706B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0874521B1 (en) * 1997-04-25 2009-01-14 Panasonic Corporation Double-speed image signal display method, display unit and television receiver

Also Published As

Publication number Publication date
JPH01143575A (en) 1989-06-06

Similar Documents

Publication Publication Date Title
KR940011063B1 (en) Progressive scan display system employing line and frame memories
JPH0564911B2 (en)
JP2005532740A (en) High-definition deinterlacing / frame doubling circuit and method thereof
JPH0654346A (en) Video memory device
JPH01295587A (en) Video signal converter
US4858008A (en) Apparatus for the digital generation of vertical synchronizing and field identification signals
JP3398396B2 (en) Video signal processing circuit
US5173774A (en) Dual purpose HDTV/NTSC receiver
JPH11127423A (en) Video signal processor
JPH09501806A (en) Method and circuit arrangement for reducing flicker for a television device
JP2615706B2 (en) Double speed converter
JP3259628B2 (en) Scanning line converter
JP2577745B2 (en) Receiver
JP3536409B2 (en) Vertical deflection control circuit and television receiver
JP2923966B2 (en) High Definition Television Display
JPH0795441A (en) Television signal processing system
JP2748496B2 (en) High Definition Television Display
JP2002185980A (en) Multi-format recording and reproducing device
JP4230903B2 (en) Video signal processing apparatus and video signal processing method
JPS59181789A (en) Television signal processing system
JP3043198B2 (en) Scan conversion circuit
JPH0435575A (en) Synchronizing signal separating circuit for muse signal
JPH04227195A (en) Television receiver
JPS60153276A (en) Television receiver
JPH07123289B2 (en) Video signal processor

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees