JP2577938Y2 - Signal transmission equipment - Google Patents

Signal transmission equipment

Info

Publication number
JP2577938Y2
JP2577938Y2 JP1992083462U JP8346292U JP2577938Y2 JP 2577938 Y2 JP2577938 Y2 JP 2577938Y2 JP 1992083462 U JP1992083462 U JP 1992083462U JP 8346292 U JP8346292 U JP 8346292U JP 2577938 Y2 JP2577938 Y2 JP 2577938Y2
Authority
JP
Japan
Prior art keywords
signal
operational amplifier
output
voltage
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP1992083462U
Other languages
Japanese (ja)
Other versions
JPH0648003U (en
Inventor
謙 松村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yokogawa Electric Corp
Original Assignee
Yokogawa Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yokogawa Electric Corp filed Critical Yokogawa Electric Corp
Priority to JP1992083462U priority Critical patent/JP2577938Y2/en
Publication of JPH0648003U publication Critical patent/JPH0648003U/en
Application granted granted Critical
Publication of JP2577938Y2 publication Critical patent/JP2577938Y2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)
  • Feedback Control In General (AREA)
  • Dc Digital Transmission (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Description

【考案の詳細な説明】[Detailed description of the invention]

【0001】[0001]

【産業上の利用分野】本考案は、温度調節計等に使用す
る信号伝送装置に関するものである。更に詳しくは、4
〜20mA等の制御信号を出力する温度調節計の出力部
に設けられた信号伝送装置に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a signal transmission device used for a temperature controller or the like. More specifically, 4
The present invention relates to a signal transmission device provided at an output section of a temperature controller that outputs a control signal of about 20 mA or the like.

【0002】[0002]

【従来の技術】[Prior art]

【0003】従来、このような信号伝送装置としては、
例えば本出願人による特願平2−9150号の出願明細
書に記載されたものがあった。以下、この従来例につい
て説明する。図2は上記従来例の回路構成図である。図
2において、INはパルス発生回路(図示せず)からの
入力パルス信号が入力される一対の入力端子、B1は入
力端子INに接続されたバッファである。D1は抵抗R3
とコンデンサC2からなる平滑回路で、例えば抵抗R3
100kΩ、コンデンサC2は0.01μFである。こ
の平滑回路D1は、時定数C23により入力された高速
パルスを平滑化するものである。A1は演算増幅器(以
下、オペアンプという)であり、非反転入力端子には平
滑回路D1の出力が与えられ、反転入力端子と非反転入
力端子の間にはコンデンサC1が接続され、また、反転
入力端子には抵抗R2の一端が接続されている。コンデ
ンサC1と抵抗R2は、オペアンプA1の出力を反転入力
端子に帰還させるためのフィードバック回路を構成して
いる。コンデンサC1は、例えば0.01μFで、抵抗
2は100kΩである。Q1はNチャネルFET(電界
効果トランジスタ)で、ゲートがオペアンプA1の出力
端子に接続され、ドレイン側が+15Vの電源に接続さ
れ、ソース側が伝送線を介して負荷L0に接続されてい
る。FETQ1はオペアンプA1の出力に応じた信号を負
荷L0に供給する。R1は受信抵抗であり、一端は抵抗R
2に接続され、他端はアースされている。受信抵抗R1
例えば100Ωである。負荷L0は一対の出力端子OU
Tの間に接続されていて、調節計の出力が供給される。
0はターミネーション抵抗であり、+15Vの電源、
一対の出力端子OUT、受信抵抗R1からなる直列回路
に並列に接続されている。すなわち、ターミネーション
抵抗R0は、一端はFETQ1のソース側に、他端は受信
抵抗R1のアース側にそれぞれ接続されている。C0はシ
ールド線等の配線の浮遊容量である。
Conventionally, as such a signal transmission device,
For example, there is one described in the specification of Japanese Patent Application No. 2-9150 filed by the present applicant. Hereinafter, this conventional example will be described. FIG. 2 is a circuit diagram of the conventional example. In FIG. 2, IN is a buffer pair of input terminals, B 1 is connected to the input terminal IN of the input pulse signal is inputted from the pulse generating circuit (not shown). D 1 is a resistor R 3
And in smoothing circuit composed of a capacitor C 2, for example, resistor R 3 is 100 k.OMEGA, capacitor C 2 is 0.01 F. This smoothing circuit D 1 smoothes a high-speed pulse inputted by a time constant C 2 R 3 . A 1 is an operational amplifier (hereinafter, referred to as an operational amplifier). The output of the smoothing circuit D 1 is given to a non-inverting input terminal, and a capacitor C 1 is connected between the inverting input terminal and the non-inverting input terminal. one end of the resistor R 2 is connected to the inverting input terminal. The capacitor C 1 and the resistor R 2 constitute a feedback circuit for feeding back the output of the operational amplifier A 1 to the inverting input terminal. The capacitor C 1 is, for example, 0.01 μF, and the resistance R 2 is 100 kΩ. Q 1 is an N-channel FET (field effect transistor), the gate is connected to the output terminal of the operational amplifier A 1 , the drain side is connected to a +15 V power supply, and the source side is connected to the load L 0 via a transmission line. FETs Q 1 supplies a signal corresponding to the output of the operational amplifier A 1 to the load L 0. R 1 is a receiving resistor, one end of which is a resistor R
2 and the other end is grounded. Reception resistive R 1 is, for example, 100 [Omega. Load L 0 is a pair of output terminals OU
Connected during T to provide the output of the controller.
R 0 is a termination resistor, a +15 V power supply,
A pair of output terminal OUT, and is connected in parallel to a series circuit including the reception resistive R 1. That is, the termination resistor R 0 has one end connected to the source side of the FET Q 1 and the other end connected to the ground side of the reception resistor R 1 . C 0 is a stray capacitance of a wiring such as a shield line.

【0004】このように構成した回路の動作を説明す
る。図3は高速の入力パルス信号のタイムチャートであ
る。入力端子INより図3の高速パルス信号を入力する
と、信号はバッファB1をそのまま通過し、平滑回路D1
で時定数C23により平滑化される。高速パルス信号の
周期は200μsecで平滑回路D1の時定数C23
1msecに比べて十分小さい。高速パルス信号のデュ
ーティサイクルは0.4であるため、オペアンプA1
非反転入力端子の入力は、5×0.4=2Vの直流電圧
になる。このとき、オペオンプA1の非反転入力端子の
電位と反転入力端子の電位とは等しくなり、しかも抵抗
2には電流は流れないので、受信抵抗R1の両端電圧は
2Vとなる。従って、負荷L0(出力端子OUT)に
は、2V/100Ω=20mAの電流が流れる。ここ
で、図3のパルス幅をフルスケールとして、パルス幅を
16μsec〜80μsecに調整することによって、
すなわち、デューティサイクルを0.08から0.4ま
で調整することによって、出力端子から4〜20mAの
電流出力を得ることができる。
[0004] The operation of the circuit thus configured will be described. FIG. 3 is a time chart of a high-speed input pulse signal. When the high-speed pulse signal shown in FIG. 3 is input from the input terminal IN, the signal passes through the buffer B 1 as it is, and the smoothing circuit D 1
Is smoothed by the time constant C 2 R 3 . The period of the high-speed pulse signal is 200 μsec, and the time constant of the smoothing circuit D 1 is C 2 R 3 =
This is sufficiently smaller than 1 msec. Since the duty cycle of the high-speed pulse signal is 0.4, the input of the non-inverting input terminal of the operational amplifier A 1 becomes a DC voltage of 5 × 0.4 = 2V. In this case, it becomes equal to the potential and the inverting input terminal potential of the non-inverting input terminal of Opeonpu A 1, and since the resistor R 2 and no current flows, the voltage across the receiver resistors R 1 becomes 2V. Therefore, a current of 2 V / 100Ω = 20 mA flows through the load L 0 (output terminal OUT). Here, by setting the pulse width of FIG. 3 to a full scale and adjusting the pulse width to 16 μsec to 80 μsec,
That is, by adjusting the duty cycle from 0.08 to 0.4, a current output of 4 to 20 mA can be obtained from the output terminal.

【0005】図4は低速の入力パルス信号のタイムチャ
ートである。入力端子INより図4の低速パルス信号を
入力すると、信号はバッファB1をそのまま通過し、平
滑回路D1に入る。低速パルス信号の周期は20sec
で平滑回路D1の時定数C23=1msecに比べて十
分大きいため、平滑回路D1もほとんど時定数C23
影響を与えず、そのままの波形をオペオンプA1に送
る。従って、低速パルス信号のハイレベル、ローレベル
に応じてFETQ1がオン、オフし、出力端子OUTか
ら+15V、0Vの2値信号を出力する。この出力は配
線を介して伝達されてソリッド・ステート・リレー等へ
入力される。FETQ1がオンになったときに浮遊容量
0にたまった電荷は、FETQ1がオフになると同時に
図の矢印Aの経路で直ちに放電され、これによって、伝
達波形はなまらずに切れの良い形となる。
FIG. 4 is a time chart of a low-speed input pulse signal. When the input terminal IN for inputting the low speed pulse signal of FIG. 4, the signal is directly passed through the buffer B 1, it enters the smoothing circuit D 1. The period of the low-speed pulse signal is 20 seconds
Since in sufficiently larger than the constant C 2 R 3 = 1msec time of the smoothing circuit D 1, a smoothing circuit D 1 also little effect of the time constant C 2 R 3, and sends the raw waveform Opeonpu A 1. Therefore, a high level of low-speed pulse signal, FETs Q 1 in accordance with the low level ON, OFF, + 15V from the output terminal OUT, and outputs a binary signal of 0V. This output is transmitted via wiring and input to a solid state relay or the like. Charge FETs Q 1 is accumulated in the stray capacitance C 0 when turned on, FETs Q 1 is immediately discharged through the path of the arrow A at the same time drawing the turned off, thereby, good shape of cutting without blunting the transmission waveform Becomes

【0006】このようにして信号伝達装置は、高速パル
ス信号が入力されたときに4〜20mAの電流信号を出
力し、低速パルス信号が入力されたときにパルス電圧信
号を出力する。
In this way, the signal transmission device outputs a current signal of 4 to 20 mA when a high-speed pulse signal is input, and outputs a pulse voltage signal when a low-speed pulse signal is input.

【0007】このような信号伝達装置は、4〜20mA
電流信号とパルス電圧信号の出力を1台の装置で実現で
きるという利点を有する。ところが、ユーザの用途によ
っては1〜5Vの電圧信号を必要とする場合がある。例
えば、温度調整ループの中で制御信号を出力する信号線
が盤内配線のように短い配線である場合、制御信号を受
ける受信器の入力仕様が1〜5V電圧になっている場合
がある。この場合、調節計のメーカ側としては回路の作
り分けを行い、またユーザ側としては信号線に250Ω
の抵抗を入れて4〜20mA電流信号を1〜5V電圧信
号に変換している。このように信号の種類を1つ増やす
ことは、メーカ側とってもユーザ側とって面倒であると
いう問題点があった。
[0007] Such a signal transmission device is 4 to 20 mA.
There is an advantage that the output of the current signal and the pulse voltage signal can be realized by one device. However, a voltage signal of 1 to 5 V may be required depending on the use of the user. For example, if the signal line for outputting the control signal in the temperature adjustment loop is a short wiring such as the wiring inside the panel, the input specification of the receiver receiving the control signal may be 1 to 5 V voltage. In this case, the manufacturer of the controller creates circuits separately, and the user side uses 250Ω
And converts the 4 to 20 mA current signal into a 1 to 5 V voltage signal. Increasing the number of signal types by one as described above has a problem that the manufacturer side is troublesome for the user side.

【考案が解決しようとする課題】本考案は上述した問題
点を解決するためになされたものであり、1つの回路で
4〜20mA電流信号とパルス電圧信号と1〜5V電圧
信号の3種類の信号を出力できるようにして、メーカ側
による信号の種類に応じたハードウェアの作り分けや、
ユーザ側による配線操作や機種購入時における仕様の選
定等の煩わしさを解消した信号伝達装置を実現すること
を目的とする。
SUMMARY OF THE INVENTION The present invention has been made to solve the above-mentioned problems, and one circuit has four types of 4 to 20 mA current signal, pulse voltage signal, and 1 to 5 V voltage signal. It is possible to output signals, and manufacturers can make hardware according to the type of signal,
It is an object of the present invention to realize a signal transmission device that eliminates troublesome operations such as wiring operation by a user and selection of specifications when purchasing a model.

【0008】[0008]

【課題を解決するための手段】本考案は、入力パルス信
号を所定の形式の信号に変換して出力する信号伝送装置
において、所定の時定数をもっていて、この時定数によ
り入力パルス信号を平滑化する平滑回路と、この平滑回
路を通過後の信号が一方の入力端子に入力される第1の
オペアンプと、電源と一対の出力端子と受信抵抗とから
なる直列回路に直列接続され、前記第1のオペアンプの
出力によって前記直列回路に流れる電流を制御する出力
ドライバ素子と、前記受信抵抗に生ずる信号を第1のオ
ペアンプの他方の入力端子に帰還させるフィードバック
回路と、前記一対の出力端子と受信抵抗とからなる直列
回路に並列に接続されたターミネーション抵抗と、2つ
の入力端子が前記一対の出力端子にそれぞれ接続されて
いて、出力端子間の差動電圧を出力する第2のオペアン
プと、この第2のオペアンプの出力電圧を0.4倍に分
圧する分圧回路と、前記フィードバック回路に挿入さ
れ、前記受信抵抗に生ずる信号を第1のオペアンプの他
方の入力端子に帰還させる第1の接続状態と、前記分圧
回路の出力電圧を第1のオペアンプの他方の入力端子に
帰還させる第2の接続状態とに切り換えられるスイッチ
と、を具備し、電圧パルス信号を出力する場合は前記ス
イッチを第1の接続状態に設定して前記平滑回路にその
時定数よりも十分大きい周期の低速パルスを入力し、4
〜20mAの電流信号を出力する場合は前記スイッチを
第1の接続状態に設定して前記平滑回路にその時定数よ
りも十分小さい周期の高速パルスを入力し、1〜5Vの
電圧信号を出力する場合は前記スイッチを第2の接続状
態に設定して前記平滑回路にその時定数よりも十分小さ
い周期の高速パルスを入力することを特徴とする信号伝
送装置である。
According to the present invention, a signal transmission device for converting an input pulse signal into a signal of a predetermined format and outputting the signal has a predetermined time constant, and the input pulse signal is smoothed by this time constant. A first operational amplifier for inputting a signal after passing through the smoothing circuit to one input terminal; a series circuit including a power supply, a pair of output terminals, and a receiving resistor; An output driver element for controlling a current flowing through the series circuit by an output of the operational amplifier, a feedback circuit for feeding back a signal generated at the reception resistor to the other input terminal of the first operational amplifier, the pair of output terminals and a reception resistor. A termination resistor connected in parallel to a series circuit consisting of: and two input terminals connected to the pair of output terminals, respectively. A second operational amplifier that outputs a differential voltage; a voltage dividing circuit that divides the output voltage of the second operational amplifier by a factor of 0.4; A switch for switching between a first connection state for feeding back to the other input terminal of the operational amplifier and a second connection state for feeding back the output voltage of the voltage dividing circuit to the other input terminal of the first operational amplifier; When outputting a voltage pulse signal, the switch is set to the first connection state, and a low-speed pulse having a cycle sufficiently larger than the time constant is input to the smoothing circuit.
When outputting a current signal of 2020 mA, setting the switch to the first connection state, inputting a high-speed pulse having a cycle sufficiently smaller than the time constant to the smoothing circuit, and outputting a voltage signal of 1 to 5 V Is a signal transmission device characterized in that the switch is set to a second connection state and a high-speed pulse having a cycle sufficiently smaller than the time constant is input to the smoothing circuit.

【0009】[0009]

【作用】このような本考案では、入力パルス信号を所定
の時定数をもった平滑回路を通過させる。入力パルス信
号の周期が平滑回路の時定数よりも十分に大きい場合
は、平滑回路による平滑化が行われず、パルス電圧信号
が出力される。入力パルス信号の周期が平滑回路の時定
数よりも十分に小さい場合は、平滑回路による平滑化が
行われる。この場合、フィードバック経路を切り換える
ことにより4〜20mA電流信号または1〜5V電圧信
号が出力される。
According to the present invention, the input pulse signal is passed through a smoothing circuit having a predetermined time constant. If the period of the input pulse signal is sufficiently larger than the time constant of the smoothing circuit, smoothing is not performed by the smoothing circuit, and a pulse voltage signal is output. When the period of the input pulse signal is sufficiently smaller than the time constant of the smoothing circuit, smoothing is performed by the smoothing circuit. In this case, a 4 to 20 mA current signal or a 1 to 5 V voltage signal is output by switching the feedback path.

【0010】[0010]

【実施例】以下、図面を用いて本考案を説明する。図1
は本考案の一実施例を示した構成図である。図1におい
て図2と同一のものは同一符号を付けて説明を省略す
る。図1において、A2はオペアンプであり、2つの入
力端子は一対の出力端子OUTにそれぞれ接続されてい
て、これらの出力端子間の差動電圧を出力する。R4
びR5は分圧回路を構成する抵抗である。これらの抵抗
4とR5により、オペアンプA2の出力を分圧する。R4
とR5の抵抗値は、R4=(3/2)R5なる関係になっ
ていて、この関係により分圧回路はオペアンプA2の出
力電圧を0.4倍に分圧する。R4とR5の抵抗値は、例
えばR4=15kΩ、R5=10kΩである。SW1はフ
ィードバック回路に挿入されたスイッチである。スイッ
チSW1は接点a側に接続されたときは、オペアンプA
1の出力により受信抵抗R1に生じる電圧信号をオペアン
プA1の反転入力端子に帰還させる。接点b側に接続さ
れたときは、分圧回路の出力電圧をオペアンプA1の反
転入力端子に帰還させる。スイッチSW1は、手動のス
ライドスイッチの他に半導体スイッチでも実現可能であ
りマイコン等によって操作される場合もある。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS The present invention will be described below with reference to the drawings. FIG.
FIG. 2 is a configuration diagram showing an embodiment of the present invention. In FIG. 1, the same components as those in FIG. In Figure 1, A 2 is an operational amplifier, the two input terminals be connected to the pair of output terminal OUT, and outputs a differential voltage between these outputs. R 4 and R 5 are resistors constituting the voltage dividing circuit. These resistors R 4 and R 5, dividing the output of the operational amplifier A 2. R 4
And the resistance value of R 5 is, R 4 = (3/2) they become R 5 the relationship, the voltage dividing circuit by the relationship pressure output voltage of the operational amplifier A 2 0.4 times bisection. The resistance values of R 4 and R 5 are, for example, R 4 = 15 kΩ and R 5 = 10 kΩ. SW1 is a switch inserted in the feedback circuit. When the switch SW1 is connected to the contact a, the operational amplifier A
The voltage signal generated in the reception resistive R 1 by one of the output is fed back to the inverting input terminal of the operational amplifier A 1. When connected to the contact b side, thereby feeding the output voltage of the voltage divider circuit to the inverting input terminal of the operational amplifier A 1. The switch SW1 can be realized by a semiconductor switch in addition to a manual slide switch, and may be operated by a microcomputer or the like.

【0011】このように構成した信号伝送装置の動作を
説明する。4〜20mA電流信号を出力する場合及びパ
ルス電圧信号を出力する場合は、スイッチSW1を接点
a側に接続し、図2の従来例と同様にして信号を出力す
る。本考案の特徴である1〜5V電圧信号を出力する場
合について説明する。この場合はスイッチSW1を接点
b側に接続する。4〜20mA電流信号を出力する場合
と同様に、デューティサイクルが0.08〜0.4の高
速パルス信号が入力端子INから入力され、平滑回路D
1の平滑化により0.4〜2Vの直流電圧Vinになる。
オペアンプA1とA2は、オペアンプA1の2つの入力が
等しくなるように動作するので、オペアンプA1の反転
入力端子への入力Vf´はVinと同様に0.4〜2Vに
なる。負荷L0の両端の電圧VOUT+及びVOUT-がオペア
ンプA2に入力され、その差電圧が出力電圧VDEFとして
あらわれる。この出力電圧VDEFは出力端子OUT間の
電圧V0に等しい。出力電圧VDEFは抵抗R4とR5により
4/(R4+R5)倍すなわち0.4倍に分圧される。
分圧された電圧VDEF´はスイッチSW1と抵抗R2を介
してオペアンプA1の反転入力端子に入力される。この
とき、抵抗R2には電流は流れないため、電圧VDEF´は
電圧Vf´と等しくなる。すなわち、Vinに対してV0
次式で与えられる。 Vin=Vf´ ={R4/(R4+R5)}・(VOUT+−VOUT-) =0.4V0 従って、 V0=Vin/0.4 (1) となる。(1)式より、0.4〜2Vの範囲のVinに対
して1〜5Vの範囲のV0が出力される。これによっ
て、1〜5V電圧信号が得られる。
The operation of the signal transmission device thus configured will be described. When outputting a 4 to 20 mA current signal and outputting a pulse voltage signal, the switch SW1 is connected to the contact a, and a signal is output in the same manner as in the conventional example of FIG. The case of outputting a 1 to 5 V voltage signal which is a feature of the present invention will be described. In this case, the switch SW1 is connected to the contact b. As in the case of outputting a 4 to 20 mA current signal, a high-speed pulse signal having a duty cycle of 0.08 to 0.4 is input from the input terminal IN, and the smoothing circuit D
Made to the DC voltage V in of 0.4~2V by the smoothing of 1.
Operational amplifier A 1 and A 2, since the two inputs of the operational amplifier A 1 is operated to be equal, an input V f to the inverting input terminal of the operational amplifier A 1 'becomes 0.4~2V like the V in . The voltages V OUT + and V OUT− across the load L 0 are input to the operational amplifier A 2 , and the difference voltage appears as the output voltage V DEF . This output voltage V DEF is equal to the voltage V 0 between the output terminals OUT. The output voltage V DEF is divided by R 4 / (R 4 + R 5 ), that is, 0.4 times by the resistors R 4 and R 5 .
Divided voltage V DEF 'is input to the inverting input terminal of the operational amplifier A 1 via the switch SW1 resistor R 2. At this time, since the resistor R 2 and no current flows, the voltage V DEF 'the voltage V f' becomes equal to. In other words, V 0 to the V in is given by the following equation. Thus V in = V f '= { R 4 / (R 4 + R 5)} · (V OUT + -V OUT-) = 0.4V 0, V 0 = V in /0.4 (1) become. From equation (1), V 0 in the range of 1 to 5 V is output for V in in the range of 0.4 to 2 V. As a result, a 1 to 5 V voltage signal is obtained.

【0012】なお、分圧回路を省略し、オペアンプA1
のゲインにより分圧を得る構成にしてもよい。
The voltage dividing circuit is omitted, and the operational amplifier A 1
The partial pressure may be obtained by the gain of (1).

【0013】[0013]

【考案の効果】本考案によれば、1つの回路で4〜20
mA電流信号とパルス電圧信号と1〜5V電圧信号の3
種類の出力信号を発生できるため、信号の種類に応じた
ハードウェアの作り分けや配線操作等の煩わしさが解消
され、多種多様のアプリケーションに容易に対応でき
る。
According to the present invention, 4 to 20 circuits can be realized with one circuit.
3 of mA current signal, pulse voltage signal and 1-5V voltage signal
Since various types of output signals can be generated, it is possible to eliminate the trouble of separately making hardware and wiring operations according to the types of signals, and to easily cope with a wide variety of applications.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本考案の一実施例を示した構成図である。FIG. 1 is a configuration diagram showing an embodiment of the present invention.

【図2】信号伝送装置の従来例の構成図である。FIG. 2 is a configuration diagram of a conventional example of a signal transmission device.

【図3】高速パルス信号のタイムチャートである。FIG. 3 is a time chart of a high-speed pulse signal.

【図4】低速パルス信号のタイムチャートである。FIG. 4 is a time chart of a low-speed pulse signal.

【符号の説明】[Explanation of symbols]

IN 入力端子 OUT 出力端子 D1 平滑回路 A1 第1のオペアンプ A2 第2のオペアンプ Q1 出力ドライバ素子 R0 ターミネーション抵抗 R1 受信抵抗 R4,R5 抵抗 SW1 スイッチIN input terminal OUT output terminal D 1 and smoothing circuit A 1 first operational amplifier A 2 second operational amplifier Q 1 output driver element R 0 termination resistance R 1 reception resistive R 4, R 5 resistance SW1 switch

───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.6,DB名) H04L 25/02 G08C 19/02 301 H04B 3/50 G05B 11/01──────────────────────────────────────────────────続 き Continued on the front page (58) Field surveyed (Int. Cl. 6 , DB name) H04L 25/02 G08C 19/02 301 H04B 3/50 G05B 11/01

Claims (1)

(57)【実用新案登録請求の範囲】(57) [Scope of request for utility model registration] 【請求項1】 入力パルス信号を所定の形式の信号に変
換して出力する信号伝送装置において、 所定の時定数をもっていて、この時定数により入力パル
ス信号を平滑化する平滑回路と、 この平滑回路を通過後の信号が一方の入力端子に入力さ
れる第1のオペアンプと、 電源と一対の出力端子と受信抵抗とからなる直列回路に
直列接続され、前記第1のオペアンプの出力によって前
記直列回路に流れる電流を制御する出力ドライバ素子
と、 前記受信抵抗に生ずる信号を第1のオペアンプの他方の
入力端子に帰還させるフィードバック回路と、 前記一対の出力端子と受信抵抗とからなる直列回路に並
列に接続されたターミネーション抵抗と、 2つの入力端子が前記一対の出力端子にそれぞれ接続さ
れていて、出力端子間の差動電圧を出力する第2のオペ
アンプと、 この第2のオペアンプの出力電圧を0.4倍に分圧する
分圧回路と、 前記フィードバック回路に挿入され、前記受信抵抗に生
ずる信号を第1のオペアンプの他方の入力端子に帰還さ
せる第1の接続状態と、前記分圧回路の出力電圧を第1
のオペアンプの他方の入力端子に帰還させる第2の接続
状態とに切り換えられるスイッチと、 を具備し、電圧パルス信号を出力する場合は前記スイッ
チを第1の接続状態に設定して前記平滑回路にその時定
数よりも十分大きい周期の低速パルスを入力し、4〜2
0mAの電流信号を出力する場合は前記スイッチを第1
の接続状態に設定して前記平滑回路にその時定数よりも
十分小さい周期の高速パルスを入力し、1〜5Vの電圧
信号を出力する場合は前記スイッチを第2の接続状態に
設定して前記平滑回路にその時定数よりも十分小さい周
期の高速パルスを入力することを特徴とする信号伝送装
置。
1. A signal transmission device for converting an input pulse signal into a signal of a predetermined format and outputting the signal, having a predetermined time constant, and smoothing the input pulse signal by the time constant. And a series connected to a series circuit including a power supply, a pair of output terminals, and a receiving resistor. The series circuit includes a power supply, a pair of output terminals, and a receiving resistor. An output driver element that controls a current flowing through the first operational amplifier; a feedback circuit that feeds back a signal generated in the reception resistor to the other input terminal of the first operational amplifier; and a series circuit including the pair of output terminals and the reception resistor. A connected termination resistor, a second input terminal connected to the pair of output terminals, and a second terminal for outputting a differential voltage between the output terminals; An operational amplifier, a voltage dividing circuit that divides an output voltage of the second operational amplifier by 0.4 times, a signal that is inserted into the feedback circuit, and outputs a signal generated at the receiving resistor to the other input terminal of the first operational amplifier. A first connection state for feedback and an output voltage of the
And a switch that can be switched to a second connection state for feeding back to the other input terminal of the operational amplifier. When the voltage pulse signal is output, the switch is set to the first connection state, and the switch is set to the first connection state. A low-speed pulse with a period sufficiently larger than the time constant is input, and 4 to 2
When outputting a current signal of 0 mA, the switch is set to the first
When a high-speed pulse having a period sufficiently smaller than the time constant is input to the smoothing circuit and a voltage signal of 1 to 5 V is output to the smoothing circuit, the switch is set to the second connection state and the smoothing circuit is set to the second connecting state. A signal transmission device characterized in that a high-speed pulse having a period sufficiently smaller than the time constant is input to a circuit.
JP1992083462U 1992-12-03 1992-12-03 Signal transmission equipment Expired - Lifetime JP2577938Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1992083462U JP2577938Y2 (en) 1992-12-03 1992-12-03 Signal transmission equipment

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1992083462U JP2577938Y2 (en) 1992-12-03 1992-12-03 Signal transmission equipment

Publications (2)

Publication Number Publication Date
JPH0648003U JPH0648003U (en) 1994-06-28
JP2577938Y2 true JP2577938Y2 (en) 1998-08-06

Family

ID=13803135

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1992083462U Expired - Lifetime JP2577938Y2 (en) 1992-12-03 1992-12-03 Signal transmission equipment

Country Status (1)

Country Link
JP (1) JP2577938Y2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10216559B2 (en) * 2016-11-14 2019-02-26 Allegro Microsystems, Llc Diagnostic fault communication
CN113572470B (en) * 2021-08-24 2024-03-26 天津津航计算技术研究所 4-20mA conditioning circuit based on domestic discrete device

Also Published As

Publication number Publication date
JPH0648003U (en) 1994-06-28

Similar Documents

Publication Publication Date Title
US20020125942A1 (en) Comparator circuit
JPS6337709A (en) Switching circuit with hysteresis
US5287070A (en) Balanced voltage comparator
JP2577938Y2 (en) Signal transmission equipment
USRE37291E1 (en) Operational amplifier switchable to different configurations
US4598251A (en) Frequency to current converter circuit
US4443082A (en) Current signal controlled camera system
CA1215139A (en) Frequency to current converter circuit
JP3398950B2 (en) Fieldbus interface circuit
WO1989000739A1 (en) Multiphase multiplier
JP2870323B2 (en) Window comparator
JP2908123B2 (en) Semiconductor device
EP0271947B1 (en) Gain control circuit
JP2944337B2 (en) Level conversion circuit
JP3912169B2 (en) Driving circuit
JP2532081Y2 (en) IC test equipment
SU1456917A1 (en) Device for checking electronic circuit
JPH06138957A (en) Mos resistance circuit
JPS6319962Y2 (en)
JPS6117519Y2 (en)
KR900002019Y1 (en) Electronic variable resistor
JP2517889Y2 (en) Interface device
JPH08288754A (en) Bias circuit
JP3249254B2 (en) Integrated amplifier
JP2000295051A (en) Offset adjusting circuit