JP2557739B2 - Pll周波数シンセサイザ回路 - Google Patents

Pll周波数シンセサイザ回路

Info

Publication number
JP2557739B2
JP2557739B2 JP2311920A JP31192090A JP2557739B2 JP 2557739 B2 JP2557739 B2 JP 2557739B2 JP 2311920 A JP2311920 A JP 2311920A JP 31192090 A JP31192090 A JP 31192090A JP 2557739 B2 JP2557739 B2 JP 2557739B2
Authority
JP
Japan
Prior art keywords
circuit
output
frequency
signal
pll
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2311920A
Other languages
English (en)
Other versions
JPH04183020A (ja
Inventor
弘 金子
浩佳 金山
和宏 木村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Denki Co Ltd
Original Assignee
Sanyo Denki Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Denki Co Ltd filed Critical Sanyo Denki Co Ltd
Priority to JP2311920A priority Critical patent/JP2557739B2/ja
Publication of JPH04183020A publication Critical patent/JPH04183020A/ja
Application granted granted Critical
Publication of JP2557739B2 publication Critical patent/JP2557739B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Superheterodyne Receivers (AREA)
  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

【発明の詳細な説明】 (イ)産業上の利用分野 本発明は、カーラジオやHiFiチューナ等に使用される
PLL周波数シンセサイザ回路に関し、特に、マイクロコ
ンピュータによって制御されるPLL周波数シンセサイザ
回路のICに関する。
(ロ)従来の技術 一般に、FMあるいはAMのラジオ受信機用のPLL周波数
シンセサイザICは、PLL回路を構成するリファレンスデ
ィバイダ、プログラマブルディバイダ、位相比較回路、
チャージポンプ回路、及びアンロック検出回路と、中間
周波増幅回路から出力される中間周波数を計数するカウ
ンタと、プログラマブルディバイダに分周比を設定する
ための分周データを外部から入力するためのシフトレジ
スタとから構成されていた。
このようなPLL周波数シンセサイザICは、マイクロコ
ンピュータによって選局動作が制御されるが、その制御
のために、PLL回路がロック状態になったか否かを示す
信号、即ち、アンロック検出回路の出力、及び、中間周
波数を計数したカウンタの計数結果をマイクロコンピュ
ータに出力する必要がある。そこで、従来のPLL周波数
シンセサイザICは、アンロック検出回路の出力信号を出
力するための出力端子とカウンタの計数結果を出力する
出力端子を有し、これらの端子とマイクロコンピュータ
の入力端子を接続していた。
(ハ)発明が解決しようとする課題 しかしながら、従来のPLL周波数シンセサイザICを使
用した場合、マイクロコンピュータはアンロック検出回
路の出力とカウンタの計数結果を入力するための入力端
子が2個必要となる。更に、受信機の受信動作中におい
て放送信号を受信したか否かを知るためには、中間周波
増幅回路から出力される放送信号検出信号を入力する端
子も必要である。このため、マイクロコンピュータの入
出力端子に余裕があればよいが、他の制御のために入出
力端子を多く必要とする場合には不都合であった。
(ニ)課題を解決するための手段 本発明は、上述した点に鑑みて創作されたものであ
り、水晶発振回路の発振周波数を分周して得られる基準
周波数信号と電圧制御発振器の発振周波数を分周して得
られる分周出力とを位相比較するPLL回路の位相比較回
路と、該位相比較回路の出力に基ずいてPLL回路がロッ
ク状態にあるか否かを検出するアンロック検出回路と、
前記電圧制御発振器の発振出力と受信周波数信号の混合
によって得られる中間周波数を計数するカウンタ回路
と、中間周波増幅回路からの信号に基ずき、放送局を受
信したことを検出して放送検出信号を出力する波形整形
回路と、前記アンロック検出回路の出力、前記カウンタ
回路の計数値及び前記放送検出信号のいずれかを選択出
力する選択回路と、該選択回路の選択動作を制御する制
御データ及び前記電圧制御発振器の発振周波数を分周す
る分周比データ等が外部から入力されるシフトレジスタ
とを備えることにより、前記選択回路からの出力を単一
の出力端子から出力することができ、マイクロコンピュ
ータの入出力端子の使用を低減することができるもので
ある。
(ホ)作 用 上述の手段によれば、シフトレジスタに制御データを
入力すると、その制御データによって選択回路が制御さ
れ、アンロック検出回路の出力、カウンタの計数値、あ
るいは、放送検出信号の選択されたものが、単一の出力
端子から出力されるので、3種類の信号に対してマイク
ロコンピュータの入力端子が1個で済むことになる。
(ヘ)実施例 第1図は本発明の実施例を示すPLL周波数シンセサイ
ザICのブロック図である。
図において、PLL回路は、水晶発振回路(1)、水晶
発振回路(1)の発振出力FRを分周するリファレンスデ
ィバイダ(2)、局部発振信号FVを出力する電圧制御発
振回路(3)、局部発振信号FVを分周するプログラマブ
ルディバイダ(4)、リファレンスディバイダ(2)の
分周出力とプログラマブルディバイダ(4)の分周出力
の位相を比較する位相比較回路(5)、位相比較回路
(3)の比較出力にしたがって電圧制御発振回路(3)
を制御する電圧を出力するチャージポンプ回路(6)と
から構成されるが、水晶発振回路(1)の水晶振動子
(8)は、ICの外部に接続され、電圧制御発振回路
(3)もICの外部に設けられる。また、位相比較回路
(5)の出力に接続されたアンロック検出回路(9)
は、位相比較回路(5)の位相差に応じた出力が所定期
間外であることを検出して、PLL回路がロック状態であ
るかアンロック状態であるかを判別するものである。
また、PLL周波数シンセサイザIC内には、チューナの
中間周波数IFを計数するためのカウンタ(10)が設けら
れる。このカウンタ(10)の計数期間は、リファレンス
デァバイダ(2)の出力を更に分周する分周回路(11)
の分周出力により制御される。また、カウンタ(10)で
計数された結果は、分周回路(11)の分周出力によっ
て、計数データ出力用のシフトレジスタ(12)にラッチ
される。
更に、PLL周波数シンセサイザIC内には、チューナの
中間周波増幅回路から放送局の放送信号を受信したとき
出力される放送信号SDが入力され、この放送信号Sを波
形整形することによって放送検出信号を出力する波形整
形回路(13)が設けられる。
前述したアンロック検出回路(9)の検出出力、シフ
トレジスタ(12)の出力、及び、波形整形回路(13)の
出力は、選択回路(14)に印加される。選択回路(14)
は、供給された制御データに基ずき、印加されたこれら
の出力の指定されたものを出力端子DOUTから出力する。
この出力端子DOUTは、マイクロコンピュータの入力端子
に接続される。
シフトレジスタ(15)は、マイクロコンピュータとの
インターフェイスを行うものであり、クロック信号CL
K、及び、制御信号CEによって制御され、データ入力DIN
に印加されるデータが入力される。即ち、マイクロコン
ピュータからデータを転送する際には制御信号CEを“H"
レベルにした後、データDI及びクロック信号CLKを印加
することにより、データがシフトレジスタ(15)に入力
される。データはプログラマブルディバイダ(4)の分
周比を決定するデータあるいは選択回路(14)によって
選択される出力を指定するための制御データである。分
周比を決定するデータは、プログラマブルディバイダ
(4)にセットされ、受信チャネルの周波数を決定す
る。
また、クロック信号CLKは、シフトレジスタ(15)の
シフトクロックとなると共にシフトレジスタ(12)のシ
フトクロックにも利用される。即ち、制御信号CEが“L"
レベルにあるときには、シフトレジスタ(15)は動作せ
ず、シフトレジスタ(12)のみが動作する。従って、シ
フトレジスタ(12)の出力を選択して出力端子から出力
する際にはクロック信号CLKを印加することによって行
われる。
このように第1図に示されたPLL周波数シンセサイザI
Cにおいて、マイクロコンピュータとの接続は、データ
の出力に対しては出力端子DOUTだけであり、また、入力
に関しては、従来と同様にデータ入力DI、クロック信号
CLK、及び、制御信号CEの3個となる。
次に、第1図に示されたPLL周波数シンセサイザICを
使用した受信機において、オートチューニングを行う際
の動作を、第2図のフロー図を参照して説明する。
オートチューニングの動作が開始されると、マイクロ
コンピュータからチャネルステップ毎の周波数データ、
即ち、分周比データがシフトレジスタ(15)に転送され
る。これにより、PLL回路は一度アンロック状態とな
り、設定された周波数への引き込み動作を行う。次に、
マイクロコンピュータは、アンロック検出回路(9)の
出力を選択するための制御データをシフトレジスタ(1
5)に入力する。これにより、選択回路(14)はアンロ
ック検出回路(9)の出力を出力端子DOUTに出力する。
マイクロコンピュータは、出力端子DOUTに出力されたア
ンロック検出信号が“H"から“L"に変化したことを判別
し、PLL回路が設定した周波数でロック状態になったか
を認識する。ロック状態になると、マイクロコンピュー
タは、放送検出信号を選択するための制御データをシフ
トレジスタ(15)に入力する。これにより、出力端子D
OUTからは波形整形された信号SDが出力される。マイク
ロコンピュータはこの信号SDがあるか否かを判別するこ
とにより、受信した周波数に放送局があるかどうかをチ
ェックする。信号SDが検出できない時は、次のチャネル
の周波数データをシフトレジスタ(15)に入力して同様
の動作を行う。放送局が検出されたら、カウンタ(10)
の計数結果を選択するための制御データをシフトレジス
タ(15)入力すると共に、クロック信号CLKを印加す
る。これにより、出力端子DOUTからは、シフトレジスタ
(12)にラッチされた計数データがシリアルに出力され
る。このデータをマイクロコンピュータが入力すること
によって、正確なチューニングが成されているか否かが
判る。チューニングがずれていた場合には、微調整を行
うための周波数データをシフトレジスタ(15)に入力し
同様の動作を行う。正確なチューニングが出来たら、オ
ートチューニングの動作を終了する。
(ト)発明の効果 上述の如く、本発明によれば、アンロック検出信号、
カウンタの計数結果、及び、放送検出信号の出力が制御
データによって選択されてん単一の出力端子から出力さ
れるために、マイクロコンピュータと接続する端子数か
減少し、マイクロコンピュータの端子の利用効率が向上
する利点を有する。
【図面の簡単な説明】
第1図は本発明の実施例を示すPLL周波数シンセサイザI
Cのブロック図、第2図は第1図に示されたPLL周波数シ
ンセサイザICを使用した受信機のオートチューニングの
動作を示すフロー図である。 (1)……水晶発振回路、(2)……リファレンスディ
バイダ、(3)……電圧制御発振回路、(4)……プロ
グラマブルディバイダ、(5)……位相比較回路、
(6)……チュージポンプ回路、(8)……水晶振動
子、(9)……アンロック検出回路、(10)……カウン
タ、(11)……分周回路、(12)……シフトレジスタ、
(13)……波形整形回路、(14)……選択回路、(15)
……シフトレジスタ。

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】水晶発振回路の発振周波数を分周して得ら
    れる基準周波数信号と電圧制御発振器の発振周波数を分
    周して得られる分周出力とを位相比較するPLL回路の位
    相比較回路と、 該位相比較回路の出力に基ずいてPLL回路がロック状態
    にあるか否かを検出するアンロック検出回路と、 前記電圧制御発振器の発振出力と受信周波数信号の混合
    によって得られる中間周波数を計数するカウンタ回路
    と、 中間周波増幅回路からの信号に基ずき、放送局を受信し
    たことを検出して放送検出信号を出力する波形整形回路
    と、 前記アンロック検出回路の出力、前記カウンタ回路の計
    数値及び前記放送検出信号のいずれかを選択出力する選
    択回路と、 該選択回路の選択動作を制御する制御データ及び前記電
    圧制御発振器の発振周波数を分周する分周比データ等が
    外部から入力されるシフトレジスタとを備え、 前記選択回路からの出力を単一の出力端子から出力する
    ことを特徴とするPLL周波数シンセサイザ回路。
JP2311920A 1990-11-16 1990-11-16 Pll周波数シンセサイザ回路 Expired - Lifetime JP2557739B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2311920A JP2557739B2 (ja) 1990-11-16 1990-11-16 Pll周波数シンセサイザ回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2311920A JP2557739B2 (ja) 1990-11-16 1990-11-16 Pll周波数シンセサイザ回路

Publications (2)

Publication Number Publication Date
JPH04183020A JPH04183020A (ja) 1992-06-30
JP2557739B2 true JP2557739B2 (ja) 1996-11-27

Family

ID=18023017

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2311920A Expired - Lifetime JP2557739B2 (ja) 1990-11-16 1990-11-16 Pll周波数シンセサイザ回路

Country Status (1)

Country Link
JP (1) JP2557739B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4807597B2 (ja) * 2007-01-05 2011-11-02 株式会社村田製作所 電子部品及びその製造方法

Also Published As

Publication number Publication date
JPH04183020A (ja) 1992-06-30

Similar Documents

Publication Publication Date Title
US4088959A (en) Multiple-band digital frequency synthesizer receiver
US4365349A (en) Radio receiver having phase locked loop and automatic frequency control loop for stably maintaining local oscillator frequency of voltage-controlled local oscillator
EP0028100B1 (en) Tuning control apparatus for a receiver
US4403344A (en) Receiver having program reserving function
US4521744A (en) Tuning apparatus of phase-locked loop type
US4451850A (en) Channel selecting device
US4392253A (en) Phase locked loop circuit
US5220684A (en) Channel selecting circuit
EP0303715B1 (en) Receiver
JPH0149051B2 (ja)
JP2557739B2 (ja) Pll周波数シンセサイザ回路
US4163259A (en) Windowed tuning system with synchronous detector
US4516170A (en) Dual mode UHF tuning system
CA1149978A (en) Search type tuning system
US4339826A (en) Radio receiver having phase locked loop frequency synthesizer
KR0158187B1 (ko) 위성 방송 수신기
US4317228A (en) Television receiver having multiplexed phase lock loop tuning system
JPS6042658B2 (ja) 中間周波数補正回路
JPH0430830Y2 (ja)
JPS6110368Y2 (ja)
JPH0514569Y2 (ja)
JP3251835B2 (ja) チューナ用半導体装置
JPS6042657B2 (ja) 受信周波数補正回路
JPH0522130A (ja) Pllロツク検出回路
JPS62107529A (ja) バンド切換機能を有する固定分周器を内蔵した電子チユ−ナ

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080905

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090905

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100905

Year of fee payment: 14

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100905

Year of fee payment: 14

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110905

Year of fee payment: 15

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110905

Year of fee payment: 15