JP2549682Y2 - Television receiver - Google Patents

Television receiver

Info

Publication number
JP2549682Y2
JP2549682Y2 JP1991067061U JP6706191U JP2549682Y2 JP 2549682 Y2 JP2549682 Y2 JP 2549682Y2 JP 1991067061 U JP1991067061 U JP 1991067061U JP 6706191 U JP6706191 U JP 6706191U JP 2549682 Y2 JP2549682 Y2 JP 2549682Y2
Authority
JP
Japan
Prior art keywords
signal
television
television signal
muse
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP1991067061U
Other languages
Japanese (ja)
Other versions
JPH0520473U (en
Inventor
栄 石田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP1991067061U priority Critical patent/JP2549682Y2/en
Publication of JPH0520473U publication Critical patent/JPH0520473U/en
Application granted granted Critical
Publication of JP2549682Y2 publication Critical patent/JP2549682Y2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Television Systems (AREA)

Description

【考案の詳細な説明】[Detailed description of the invention]

【0001】[0001]

【産業上の利用分野】本考案は、テレビジョン信号をア
スペクト比の異なる第2のテレビジョン信号に変換する
テレビジョン信号変換装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a television signal converter for converting a television signal into a second television signal having a different aspect ratio.

【0002】[0002]

【従来の技術】衛星放送において次世代の高品位テレビ
ジョンであるハイビジョンが放送されている。このハイ
ビジョンの信号は、MUSE方式と呼ばれる帯域圧縮技
術により、帯域圧縮される。そして、この圧縮された信
号(以下MUSE信号という)が放送されている。
2. Description of the Related Art Hi-vision, which is the next-generation high-definition television, is being broadcast in satellite broadcasting. This Hi-Vision signal is band-compressed by a band compression technique called the MUSE method. The compressed signal (hereinafter, referred to as a MUSE signal) is being broadcast.

【0003】しかしながら、このMUSE方式の放送
は、現行テレビ放送と両立性がないため、現行のテレビ
ジョン受像機では受像することができない。
[0003] However, since the MUSE broadcast is not compatible with the current television broadcast, it cannot be received by the current television receiver.

【0004】そこで、このMUSE方式の放送を通常の
NTSC用のテレビジョン受像機で見るために、MUS
E/NTSCコンバータがある。このMUSE/NTS
Cコンバータは、MUSE信号をNTSC信号に変換す
る。尚、このMUSE/NTSCコンバータの動作につ
いては、電子技術出版株式会社発行の雑誌「テレビ技術
1989年10月号」の31頁〜45頁に説明されてい
る。
[0004] In order to watch this MUSE broadcast on a normal NTSC television receiver, the MUS system must be used.
There is an E / NTSC converter. This MUSE / NTS
The C converter converts the MUSE signal into an NTSC signal. The operation of the MUSE / NTSC converter is described on pages 31 to 45 of the magazine "Television Technology October 1989" published by Electronic Technology Publishing Co., Ltd.

【0005】ところで、上述したMUSE/NTSCコ
ンバータをNTSC方式の放送を受信できるテレビジョ
ン受像機に内蔵した場合、MUSE方式の放送を受信し
ているいないにかかわらず、MUSE/NTSCコンバ
ータを動作させているので、特に、MUSE/NTSC
コンバータからの出力が、NTSC放送を受信している
ときでも、その出力が映像信号に混入し、ノイズとなっ
て出てくるといった欠点があった。
When the above-mentioned MUSE / NTSC converter is incorporated in a television receiver capable of receiving the broadcast of the NTSC system, the MUSE / NTSC converter is operated regardless of whether the broadcast of the MUSE system is received. In particular, MUSE / NTSC
Even when the output from the converter is receiving the NTSC broadcast, there is a disadvantage that the output is mixed into the video signal and appears as noise.

【0006】[0006]

【考案が解決しようとする課題】本考案は、上述した欠
点を解決するためのものであり、MUSE/NTSCコ
ンバータによるノイズ混入を防止するものである。
SUMMARY OF THE INVENTION The present invention is intended to solve the above-mentioned drawbacks, and is to prevent noise from being introduced by a MUSE / NTSC converter.

【0007】[0007]

【課題を解決するための手段】本考案は、入力された第
1の方式の第1テレビジョン信号をアスペクト比の異な
る第2の方式の第2テレビジョン信号に変換する場合
に、前記アスペクト比の差により画像信号の現れないブ
ランキング領域を生成するテレビジョン信号変換装置を
備えたテレビジョン受像機において、前記第1テレビジ
ョン信号を受信していないときには、前記テレビジョン
変換装置からの出力を停止させるようにしたことを特徴
とするテレビジョン受像機である。
SUMMARY OF THE INVENTION The present invention is directed to a method for converting an input first television signal of a first system into a second television signal of a second system having a different aspect ratio. In a television receiver provided with a television signal conversion device that generates a blanking area where no image signal appears due to the difference between the first and second television signals, when the first television signal is not received, the output from the television conversion device is output. A television receiver characterized by being stopped.

【0008】[0008]

【作用】本考案は、上述した構成とすることで、MUS
E信号がないときはクロックを出力しないようにしてノ
イズを防止する。
According to the present invention, by adopting the above-described configuration, the MUS
When there is no E signal, no clock is output to prevent noise.

【0009】[0009]

【実施例】以下、図面を参照しながら本考案の実施例に
ついて説明をする。図1に本考案の実施例のブロック図
を示す。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the present invention will be described below with reference to the drawings. FIG. 1 shows a block diagram of an embodiment of the present invention.

【0010】図1において、1はMUSE信号をデジタ
ル信号に変換するアナログ−デジタル(A/D)変換回
路、2はS/N改善のために送信側でノンリニアエンフ
ァシスをかけられたMUSE信号を補正するためのノン
リニア補正回路、3はディエンファシス回路、4はMU
SE信号をNTSC信号に変換するための走査線数変換
回路、13はNTSC信号に変換された輝度信号(Y)
をアナログ信号に変換するデジタル−アナログ(D/
A)変換回路、14、15はNTSC信号に変換された
色差信号(R−Y、B−Y)をアナログ信号に変換する
デジタル−アナログ変換回路、16はNTSCエンコー
ダである。
In FIG. 1, 1 is an analog-to-digital (A / D) conversion circuit for converting a MUSE signal into a digital signal, and 2 is a MUSE signal which has been subjected to non-linear emphasis on the transmission side to improve S / N. 3 is a de-emphasis circuit, 4 is an MU
A scanning line number conversion circuit 13 for converting the SE signal into an NTSC signal; and 13, a luminance signal (Y) converted into an NTSC signal
Is converted to an analog signal.
A) Conversion circuits, 14 and 15 are digital-analog conversion circuits for converting color difference signals (RY, BY) converted into NTSC signals into analog signals, and 16 is an NTSC encoder.

【0011】そして、5は各タイミング信号を作成する
タイミング作成回路、6はMUSE信号の水平同期信号
の位相を比較する位相比較回路、7は32.4MHzの
電圧制御発振回路、8は各種クロックを発生するクロッ
ク発生回路、9は30.24MHzの電圧制御発振回
路、10はクロック発生回路、11は分周回路である。
Reference numeral 5 denotes a timing generation circuit for generating each timing signal, 6 denotes a phase comparison circuit for comparing the phase of the horizontal synchronizing signal of the MUSE signal, 7 denotes a 32.4 MHz voltage-controlled oscillation circuit, and 8 denotes various clocks. The generated clock generation circuit, 9 is a 30.24 MHz voltage controlled oscillation circuit, 10 is a clock generation circuit, and 11 is a frequency dividing circuit.

【0012】また、12は同期分離回路、17はクロッ
クや同期信号を供給したり、停止したりする切り替え回
路、18はMUSE信号を検出する検出回路、19は5
秒ごとに走査線数変換回路4を動作させるためのリセッ
トパルス発生回路で、MUSE信号が入力されているに
もかかわらず、MUSE信号がないと判断し、走査線数
変換回路4の動作しない場合でも、5秒後には走査線数
変換回路4を動作させるようにするためのリセット信号
を発生する。
Reference numeral 12 denotes a synchronization separation circuit; 17 a switching circuit for supplying and stopping a clock and a synchronization signal; 18 a detection circuit for detecting a MUSE signal;
A reset pulse generation circuit for operating the scanning line number conversion circuit 4 every second. When it is determined that there is no MUSE signal even though the MUSE signal is input, and the scanning line number conversion circuit 4 does not operate. However, after 5 seconds, a reset signal for operating the scanning line number conversion circuit 4 is generated.

【0013】次に、動作を説明する。MUSE信号はA
/D変換回路1でデジタル信号に変換され、ノンリニア
補正回路2、ディエンファシス回路3を介して、走査線
数変換回路4に入力され、D/A変換回路13、14、
15でアナログ信号に変換される。
Next, the operation will be described. MUSE signal is A
The signal is converted into a digital signal by the / D conversion circuit 1, and is input to the scanning line number conversion circuit 4 via the non-linear correction circuit 2 and the de-emphasis circuit 3.
At 15 it is converted to an analog signal.

【0014】そして、輝度信号はD/A変換回路13に
よりクロック発生回路10のクロック(12.12MH
z)でアナログ信号に変換され、色差信号はD/A変換
回路14、15により分周回路11のクロック(7.5
6MHz)でアナログ信号に変換される。
The luminance signal is supplied to the clock (12.12 MH) of the clock
z), the color difference signals are converted into analog signals by the D / A conversion circuits 14 and 15 and the clock (7.5) of the frequency dividing circuit 11 is used.
6 MHz).

【0015】このクロックは次のように作成される。ま
ず、タイミング作成回路5で図2Bのような水平同期信
号を抜き取るゲート信号を作り、位相比較回路6でゲー
ト信号により抜き取られた水平同期信号Aの位相ずれを
検出するため4つのポイント(a、b、c、d)のレベ
ルを検出し、それぞれのレベルを加算して位相ずれを検
出する。もし、位相がずれていた場合は、ゲート信号B
からずれた位置に水平同期信号Aがあるため、レベルを
検出する4ポイントがずれるので加算レベルに相当した
電圧が電圧制御発振回路7に入力され、制御されること
になる。
This clock is created as follows. First, the timing generation circuit 5 generates a gate signal for extracting a horizontal synchronization signal as shown in FIG. 2B, and the phase comparison circuit 6 detects four points (a, a) for detecting a phase shift of the horizontal synchronization signal A extracted by the gate signal. The levels b, c, d) are detected, and the respective levels are added to detect a phase shift. If the phase is shifted, the gate signal B
Since the horizontal synchronizing signal A is located at a position deviated from the position, four points for detecting the level are deviated, so that a voltage corresponding to the added level is input to the voltage controlled oscillation circuit 7 and controlled.

【0016】一方、位相比較回路6からの出力は、電圧
制御発振回路9も制御し、さらに、クロック発生回路1
0で上述したD/A変換回路13のクロックを作り、分
周回路11ではD/A変換回路14、15のクロックを
作る。
On the other hand, the output from the phase comparison circuit 6 also controls the voltage control oscillation circuit 9 and furthermore, the clock generation circuit 1
The clock of the D / A conversion circuit 13 is generated by 0, and the clocks of the D / A conversion circuits 14 and 15 are generated by the frequency dividing circuit 11.

【0017】ところで、MUSE信号を受信していると
きは、MUSE信号検出回路18からの出力で切り替え
回路17をオンし、クロックや同期信号を出力して、N
TSCエンコーダ16へ輝度信号、色差信号、同期信号
が供給されるが、MUSE信号がないときは、切り替え
回路17がオフし、クロックや同期信号が出力されない
ため、NTSCエンコーダ16には信号が供給されない
ように成される。
When the MUSE signal is being received, the switching circuit 17 is turned on by the output from the MUSE signal detection circuit 18 to output a clock and a synchronizing signal.
Although a luminance signal, a color difference signal, and a synchronization signal are supplied to the TSC encoder 16, when there is no MUSE signal, the switching circuit 17 is turned off, and no clock or synchronization signal is output. It is done as follows.

【0018】従って、MUSE/NTSCダウンコンバ
ータの出力がノイズなどになって影響することはない。
Therefore, the output of the MUSE / NTSC downconverter does not influence the noise or the like.

【0019】[0019]

【考案の効果】本考案によれば、MUSE信号がない場
合でも、他の信号にノイズが乗ることがなくなり、良好
な映像信号が得られる。
According to the present invention, even when there is no MUSE signal, noise does not appear on other signals, and a good video signal can be obtained.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本考案の実施例のブロック図。FIG. 1 is a block diagram of an embodiment of the present invention.

【図2】本考案を動作を説明するための波形図。FIG. 2 is a waveform diagram for explaining the operation of the present invention.

【符号の説明】[Explanation of symbols]

4 走査線数変換回路 9 電圧制御発振回路 10 クロック発生回路 11 分周回路 13 D/A変換回路 14 D/A変換回路 15 D/A変換回路 17 切り替え回路 18 MUSE信号検出回路 4 Scanning Line Number Converter 9 Voltage Controlled Oscillator 10 Clock Generator 11 Frequency Divider 13 D / A Converter 14 D / A Converter 15 D / A Converter 17 Switching Circuit 18 MUSE Signal Detection Circuit

Claims (1)

(57)【実用新案登録請求の範囲】(57) [Scope of request for utility model registration] 【請求項1】 入力された第1の方式の第1テレビジョ
ン信号をアスペクト比の異なる第2の方式の第2テレビ
ジョン信号に変換する場合に、前記アスペクト比の差に
より画像信号の現れないブランキング領域を生成するテ
レビジョン信号変換装置を備えたテレビジョン受像機に
おいて、前記テレビジョン信号変換装置はタイミング信
号を発生するタイミング信号発生手段と該タイミング信
号発生手段からのタイミング信号を受け第1テレビジョ
ン信号を第2テレビジョン信号に変換する信号変換手段
と第1テレビジョン信号の有無を検出する第1テレビジ
ョン信号検出手段と該第1テレビジョン信号検出手段か
らの検出出力に基づき制御されるスイッチ手段とを有
し、前記第1テレビジョン信号を受信していないときに
は、前記第1テレビジョン信号検出手段からの検出出力
に基づいて前記スイッチ手段を制御し、前記タイミング
信号が前記信号変換手段に供給されないようにしたこと
を特徴とするテレビジョン受像機。
1. When an input first television signal of a first system is converted into a second television signal of a second system having a different aspect ratio, no image signal appears due to the difference in the aspect ratio. In a television receiver provided with a television signal converter for generating a blanking area, the television signal converter receives a timing signal from the timing signal generator and a timing signal from the timing signal generator. Signal conversion means for converting a television signal into a second television signal, first television signal detection means for detecting the presence or absence of the first television signal, and control based on a detection output from the first television signal detection means. Switch means for receiving the first television signal when the first television signal is not received. A television receiver, wherein the switching means is controlled based on a detection output from the application signal detection means so that the timing signal is not supplied to the signal conversion means.
JP1991067061U 1991-08-23 1991-08-23 Television receiver Expired - Fee Related JP2549682Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1991067061U JP2549682Y2 (en) 1991-08-23 1991-08-23 Television receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1991067061U JP2549682Y2 (en) 1991-08-23 1991-08-23 Television receiver

Publications (2)

Publication Number Publication Date
JPH0520473U JPH0520473U (en) 1993-03-12
JP2549682Y2 true JP2549682Y2 (en) 1997-09-30

Family

ID=13333956

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1991067061U Expired - Fee Related JP2549682Y2 (en) 1991-08-23 1991-08-23 Television receiver

Country Status (1)

Country Link
JP (1) JP2549682Y2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3086942B2 (en) * 1994-09-30 2000-09-11 株式会社セラテック Piezoelectric drive type transfer device

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0724859Y2 (en) * 1988-12-27 1995-06-05 パイオニア株式会社 BS tuner with built-in MUSE-NTSC down converter

Also Published As

Publication number Publication date
JPH0520473U (en) 1993-03-12

Similar Documents

Publication Publication Date Title
JPH09172622A (en) Signal processing system
USRE34809E (en) Color video signal synthesizer
US7253844B2 (en) Method and arrangement for synchronising on-screen display functions during analog signal reception
JP2549682Y2 (en) Television receiver
CA1240388A (en) Digital scan converter
JPH09135456A (en) Video display device
GB2107550A (en) Video disc player
KR930009866B1 (en) Television apparatus
KR100248789B1 (en) Circuit arrangement for the digital identification of a transmission standard
JPH0528186U (en) Television receiver
JP2630872B2 (en) Television receiver
JP2748496B2 (en) High Definition Television Display
JPS5923150B2 (en) High definition broadcast converter
JPH0516787Y2 (en)
JPS641809Y2 (en)
JP3253361B2 (en) SECAM demodulation circuit
JPH05219522A (en) Yc separator circuit
JPH0638181A (en) Television receiver
JPS5840697Y2 (en) Horizontal AFC circuit
US6404148B1 (en) Switching apparatus for horizontal driving pulse
JP2914268B2 (en) Video signal processing apparatus and processing method thereof
JP2667852B2 (en) In-vehicle television receiver
JPH0728775Y2 (en) Synchronous pull-in circuit of television receiver
JPH0470176A (en) Television system converter
JPH08237617A (en) Edtv 2 signal processor

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees