JP2516402Y2 - Electronic device with timer - Google Patents

Electronic device with timer

Info

Publication number
JP2516402Y2
JP2516402Y2 JP1989110241U JP11024189U JP2516402Y2 JP 2516402 Y2 JP2516402 Y2 JP 2516402Y2 JP 1989110241 U JP1989110241 U JP 1989110241U JP 11024189 U JP11024189 U JP 11024189U JP 2516402 Y2 JP2516402 Y2 JP 2516402Y2
Authority
JP
Japan
Prior art keywords
timer
time
control circuit
electronic device
mode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP1989110241U
Other languages
Japanese (ja)
Other versions
JPH0348796U (en
Inventor
佳民 多田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP1989110241U priority Critical patent/JP2516402Y2/en
Publication of JPH0348796U publication Critical patent/JPH0348796U/ja
Application granted granted Critical
Publication of JP2516402Y2 publication Critical patent/JP2516402Y2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Electromechanical Clocks (AREA)
  • Electric Clocks (AREA)

Description

【考案の詳細な説明】 (イ)産業上の利用分野 本考案はタイマー付電子機器に関する。[Detailed Description of the Invention] (a) Industrial Application Field The present invention relates to an electronic device with a timer.

(ロ)従来の技術 従来、所望の時間に電子機器を動作させる、所謂タイ
マー付電子機器は公知である。此種タイマー付電子機器
は、一般に時計部と、動作モードを指定するためのモー
ド指定スイッチと、タイマー時間を設定するためのキー
入力部と、前記タイマー動作指定スイッチが操作された
タイマー動作状態において、キー入力部にて設定された
タイマー時間と時計部による現時間とを比較し、両時間
が一致したとき、電子機器を動作させる制御回路とより
構成されている。
(B) Related Art Conventionally, a so-called timer-equipped electronic device that operates an electronic device at a desired time is known. This kind of electronic device with a timer generally has a clock section, a mode designating switch for designating an operation mode, a key input section for setting a timer time, and a timer operating state in which the timer operation designating switch is operated. , And a control circuit for operating the electronic device when the timer time set by the key input section and the current time by the clock section are compared and both times match.

(ハ)考案が解決しようとする課題 タイマー付電子機器の制御回路(一般にマイクロコン
ピュータにて構成されている)は、モード指定スイッチ
にてタイマーモードが指定され、制御信号として電源
(+B)が供給されている間、タイマー動作状態を継続
するようになされているが、電源として電池を用いる電
子機器の場合、誤動作を生じる惧れがあった。
(C) Problems to be solved by the invention In the control circuit (generally composed of a microcomputer) of the electronic device with a timer, the timer mode is designated by the mode designation switch, and the power (+ B) is supplied as the control signal. Although the timer operation state is continued while the electronic device uses a battery as a power source, there is a fear that a malfunction may occur.

即ち、タイマー時間と現時間とが一致し、電子機器へ
電源を投入する際、電池が終止電圧に近ければ、電池の
内部抵抗が大となり、その結果制御信号として制御回路
へ供給される電圧が低下して制御回路のタイマー動作状
態が解除されてしまうという問題を生じる。
That is, if the timer time matches the current time and the battery is near the end voltage when the power is turned on to the electronic device, the internal resistance of the battery becomes large, and as a result, the voltage supplied to the control circuit as a control signal becomes large. There is a problem that the timer operation state of the control circuit is canceled and the timer operation state is released.

(ニ)課題を解決するための手段 上記の点に鑑み、本考案は時計部と、動作モードを指
定するためのモード指定スイッチと、タイマー時間を設
定するためのキー入力部と、前記モード指定スイッチの
設定位置に対応した信号が入力されるタイマー動作指示
信号入力端子を有し、前記モード指定スイッチの操作に
よるタイマーモードにおいて、前記キー入力部にて設定
されたタイマー時間と前記時計部による現時間とを比較
し、両時間が一致したとき、電子機器を動作させる制御
回路とを備えたタイマー付電子機器であって、前記制御
回路は、該制御回路内で、前記タイマー時間と現時間と
が一致してから一定時間前記タイマー動作指示信号入力
端子の状態判定を行なわなず、タイマー動作が継続する
ようになされていることを特徴とする。
(D) Means for Solving the Problems In view of the above points, the present invention provides a clock section, a mode designation switch for designating an operation mode, a key input section for setting a timer time, and the mode designation. It has a timer operation instruction signal input terminal for inputting a signal corresponding to the set position of the switch, and in the timer mode by operating the mode designating switch, the timer time set by the key input section and the current time by the clock section are set. A timer-equipped electronic device comprising: a control circuit for operating an electronic device when both times are compared with each other, and the control circuit is configured to operate the timer time and the current time in the control circuit. Is determined, the state of the timer operation instruction signal input terminal is not judged for a certain period of time, and the timer operation is continued.

(ホ)作用 本考案に依れば、タイマー時間と時計部による現時間
とが一致して電子機器に電源が投入される際、制御回路
はモード指定スイッチの状態判定を一定時間禁止し、制
御信号レベルの変動に伴なう誤動作を防止する。
(E) Function According to the present invention, when the power of the electronic device is turned on when the timer time and the current time of the clock unit match, the control circuit prohibits the state determination of the mode designating switch for a certain period of time, and controls. Prevents malfunction due to fluctuations in signal level.

(ヘ)実施例 第1図は本考案の一実施例を示す図で、電子機器とし
てラジオ受信機を用いた場合を示している。
(F) Embodiment FIG. 1 is a view showing an embodiment of the present invention, and shows a case where a radio receiver is used as an electronic device.

第1図において、(1)はアンテナ、(2)はアンテ
ナ(1)にて受信された高周波信号を所定の中間周波信
号に変換して出力するフロントエンドで、PLLループに
て構成された局部発振器を有している。(3)はフロン
トエンド(2)からの中間周波信号を増幅する中間周波
増幅回路、(4)は中間周波信号を検波する検波回路、
(5)は検波回路(4)にて検波された信号を増幅する
増幅器、(6)は増幅器(5)の出力にて駆動されるス
ピーカ、(7)は前記PLLループによる発振周波数を制
御すると共に時計部(7a)を内蔵し、キー入力部(8)
にて設定されたタイマー時間との一致を判定する制御回
路で、マイクロコンピュータにて構成されている。
(9)は制御回路(7)の電源端子と、定電圧回路(1
0)からの定電圧出力がダイオード(11)を介して供給
されると共にバックアップ電源(12)からの電圧がダイ
オード(13)を介して供給される。(14)は制御回路
(7)のタイマー動作指示信号入力端子で、この端子が
Lレベルにあるとき、制御回路(7)はタイマー動作状
態に設定される。(15)はタイマー動作時にHレベルの
信号を出力する制御回路(7)の制御信号出力端子、
(16)は主電源となる電池、(17)は動作モード指定ス
イッチで、ラジオ動作モード(R)用端子、タイマー動
作モード(T)用端子及ぶオフ(OFF)端子を有してい
る。(18)はコレクタが制御回路(7)のタイマー動作
指示信号入力端子(14)に接続された第1トランジス
タ、(19)(20)は第1トランジスタ(18)のバイアス
用抵抗、(21)はベースが抵抗(22)を介して制御回路
(7)の制御信号出力端子(15)に接続された第2トラ
ンジスタ、(23)は第2トランジスタ(21)によりオン
/オフ制御される第3トランジスタ、(24)は受信周波
数及び若しくはタイマー時間を表示する表示器である。
In FIG. 1, (1) is an antenna, (2) is a front end for converting a high frequency signal received by the antenna (1) into a predetermined intermediate frequency signal and outputting the same, which is a local part constituted by a PLL loop. It has an oscillator. (3) is an intermediate frequency amplifier circuit for amplifying the intermediate frequency signal from the front end (2), (4) is a detection circuit for detecting the intermediate frequency signal,
(5) is an amplifier for amplifying the signal detected by the detection circuit (4), (6) is a speaker driven by the output of the amplifier (5), and (7) controls the oscillation frequency by the PLL loop. A clock section (7a) is built in together with the key input section (8)
It is a control circuit that determines whether or not the timer time is set by the microcomputer and is configured by a microcomputer.
(9) is a power supply terminal of the control circuit (7) and a constant voltage circuit (1
The constant voltage output from 0) is supplied via the diode (11), and the voltage from the backup power supply (12) is supplied via the diode (13). Reference numeral (14) is a timer operation instruction signal input terminal of the control circuit (7). When this terminal is at L level, the control circuit (7) is set to the timer operation state. (15) is a control signal output terminal of a control circuit (7) for outputting an H level signal when the timer is operating,
(16) is a battery serving as a main power source, (17) is an operation mode designating switch, and has a radio operation mode (R) terminal, a timer operation mode (T) terminal and an OFF (OFF) terminal. (18) is a first transistor whose collector is connected to the timer operation instruction signal input terminal (14) of the control circuit (7), (19) and (20) are bias resistors for the first transistor (18), and (21) Is a second transistor whose base is connected to the control signal output terminal (15) of the control circuit (7) through the resistor (22), and (23) is a third transistor which is on / off controlled by the second transistor (21). The transistor (24) is an indicator for displaying the reception frequency and / or the timer time.

次に、動作について第2図を参照して説明する。 Next, the operation will be described with reference to FIG.

今、動作モード指定スイッチ(17)がタイマー動作モ
ード(T)用端子に設定されると、電池(16)からの電
圧が抵抗(19)(20)にて分圧された後、第1トランジ
スタ(18)のベースに供給されるため、第1トランジス
タ(18)がオンとなり、制御回路(7)のタイマー動作
指示信号入力端子(14)がLレベルとなって制御回路
(7)はタイマー動作状態に設定される。
Now, when the operation mode designating switch (17) is set to the terminal for timer operation mode (T), the voltage from the battery (16) is divided by the resistors (19) and (20), and then the first transistor Since it is supplied to the base of (18), the first transistor (18) is turned on, the timer operation instruction signal input terminal (14) of the control circuit (7) becomes L level, and the control circuit (7) operates as a timer. Set to state.

斯るタイマー動作状態において制御回路(7)はバッ
クアップ電源(12)からの電圧のみが供給されるため、
消費電流を少なくするにはタイマー時間と時計部(7a)
による現時間との一致判定及びタイマー動作指定信号入
力端子(14)の判定のみを行うようにした方が好まし
い。
In such a timer operating state, the control circuit (7) is supplied with only the voltage from the backup power source (12),
Timer time and clock section (7a) to reduce current consumption
It is preferable that only the coincidence with the current time and the judgment of the timer operation designation signal input terminal (14) are performed.

そして、キー入力部(8)にて設定されたタイマー時
間と時計部(7a)による現時間とが一致すると、制御回
路(7)は制御信号出力端子(15)からHレベルの制御
信号を出力する。
When the timer time set by the key input section (8) and the current time set by the clock section (7a) match, the control circuit (7) outputs an H level control signal from the control signal output terminal (15). To do.

斯様にHレベルの制御信号が出力されると、第2トラ
ンジスタ(21)がオンとなり、その結果第3トランジス
タ(23)がオンしてラジオ受信機の各部へ電源が供給さ
れる。また、電池(16)の電圧は定電圧回路(10)にも
供給され、定電圧化された後、制御回路(7)にも供給
される。このとき、電池(16)の内部抵抗により電圧が
低下し、第1トランジスタ(18)が一時的にオフになる
が、制御回路(7)は制御信号の出力と同時に一定時間
(例えば、2秒間)の計時動作に移行し、当該動作中は
入力端子(14)の判定を行なわないようになされている
ため、前記入力端子(14)のレベル変動に対して応答せ
ず、タイマー動作状態を継続する。
When the H-level control signal is thus output, the second transistor (21) is turned on, and as a result, the third transistor (23) is turned on and power is supplied to each part of the radio receiver. The voltage of the battery (16) is also supplied to the constant voltage circuit (10), converted to a constant voltage, and then supplied to the control circuit (7). At this time, the voltage drops due to the internal resistance of the battery (16), and the first transistor (18) is temporarily turned off. However, the control circuit (7) outputs the control signal and at the same time for a fixed time (for example, 2 seconds). ), The input terminal (14) is not judged during the operation, so it does not respond to the level fluctuation of the input terminal (14) and continues the timer operating state. To do.

そして、一定時間後は入力端子(14)の状態を判定し
ながらタイマー動作を実行する。
Then, after a certain period of time, the timer operation is executed while judging the state of the input terminal (14).

尚、実施例では電子機器としてラジオ受信機の場合に
ついて説明したが、テープレコーダ等も適用出来ること
は云うまでもない。
In the embodiments, the case of a radio receiver as an electronic device has been described, but it goes without saying that a tape recorder or the like can be applied.

(ト)考案の効果 本考案に依れば、タイマー時間と現時間とが一致して
から一定時間動作モード指定スイッチの状態判定を禁止
するようにしたので、タイマー動作開始時に電池電源の
内部抵抗により電圧変化が生じたとしてもタイマー動作
が解除されるという誤動作を生じることがない。
(G) Effect of the invention According to the invention, since the state judgment of the operation mode designating switch is prohibited for a certain period of time after the timer time and the current time match, the internal resistance of the battery power supply at the time of starting the timer operation. Therefore, even if a voltage change occurs, the malfunction of releasing the timer operation does not occur.

また、本考案に依れば、制御回路は、タイマー時間と
現時間とが一致してから一定時間タイマー動作指示信号
入力端子の状態判定を行なわず、タイマー動作が継続す
るように制御回路内でなされているので、切換え回路部
品等余分な部品が不要で、スペース面でも又コスト面で
も有効である。
Further, according to the present invention, the control circuit does not judge the state of the timer operation instruction signal input terminal for a certain period of time after the timer time and the current time match, so that the timer operation continues within the control circuit. Since it is made, extra parts such as switching circuit parts are unnecessary, and it is effective in terms of space and cost.

【図面の簡単な説明】[Brief description of drawings]

第1図は本考案の一実施例を示す図、第2図はその動作
を示すフローチャートである。 (7)……制御回路、(7a)……時計部、(8)……キ
ー入力部、(12)……バックアップ電源、(16)……電
池、(17)……動作モード指定スイッチ。
FIG. 1 is a diagram showing an embodiment of the present invention, and FIG. 2 is a flow chart showing its operation. (7) …… Control circuit, (7a) …… Clock section, (8) …… Key input section, (12) …… Backup power supply, (16) …… Battery, (17) …… Operation mode specification switch.

Claims (1)

(57)【実用新案登録請求の範囲】(57) [Scope of utility model registration request] 【請求項1】時計部と、動作モードを指定するためのモ
ード指定スイッチと、タイマー時間を設定するためのキ
ー入力部と、前記モード指定スイッチの設定位置に対応
した信号が入力されるタイマー動作指示信号入力端子を
有し、前記モード指定スイッチの操作によるタイマーモ
ードにおいて、前記キー入力部にて設定されたタイマー
時間と前記時計部による現時間とを比較し、両時間が一
致したとき、電子機器を動作させる制御回路とを備えた
タイマー付電子機器であって、前記制御回路は、該制御
回路内で、前記タイマー時間と現時間とが一致してから
一定時間前記タイマー動作指示信号入力端子の状態判定
を行なわず、タイマー動作が継続するようになされてい
ることを特徴とするタイマー付電子機器。
1. A clock unit, a mode designation switch for designating an operation mode, a key input unit for setting a timer time, and a timer operation for inputting a signal corresponding to a setting position of the mode designation switch. In the timer mode by operating the mode designating switch, which has an instruction signal input terminal, the timer time set by the key input section and the current time by the clock section are compared. An electronic device with a timer, comprising: a control circuit for operating the device, wherein the control circuit has a timer operation instruction signal input terminal for a certain period of time after the timer time and the current time match in the control circuit. An electronic device with a timer, characterized in that the timer operation is continued without determining the state of.
JP1989110241U 1989-09-19 1989-09-19 Electronic device with timer Expired - Lifetime JP2516402Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1989110241U JP2516402Y2 (en) 1989-09-19 1989-09-19 Electronic device with timer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1989110241U JP2516402Y2 (en) 1989-09-19 1989-09-19 Electronic device with timer

Publications (2)

Publication Number Publication Date
JPH0348796U JPH0348796U (en) 1991-05-10
JP2516402Y2 true JP2516402Y2 (en) 1996-11-06

Family

ID=31658789

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1989110241U Expired - Lifetime JP2516402Y2 (en) 1989-09-19 1989-09-19 Electronic device with timer

Country Status (1)

Country Link
JP (1) JP2516402Y2 (en)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5254301A (en) * 1975-10-29 1977-05-02 Casio Comput Co Ltd Power supplying method

Also Published As

Publication number Publication date
JPH0348796U (en) 1991-05-10

Similar Documents

Publication Publication Date Title
JPH0346738B2 (en)
EP0056731B1 (en) Radio communication receiver having a low power consumption oscillator circuit
JP2516402Y2 (en) Electronic device with timer
US3974452A (en) Battery powered scanning receiver with synchronous power cycling through electrically operable visual indicators
JPS5912835Y2 (en) wireless selective calling receiver
JPH0611664Y2 (en) Electronics
JP2575979B2 (en) clock
JPH0440898B2 (en)
JP2748474B2 (en) Digital temperature compensated piezoelectric oscillator
JPS6016127Y2 (en) receiving device
JP2609946B2 (en) Power control device
JPH07114384B2 (en) PLL circuit
KR200213022Y1 (en) Real time controller power supply circuit
JP2562250Y2 (en) Wireless receiver
JPH0210685Y2 (en)
JP3023159B2 (en) Fire alarm system
JPH0553706A (en) Key input circuit and key input detecting method
JPH0722911Y2 (en) Car radio receiver
JPH0540573Y2 (en)
JPS6217750Y2 (en)
JPS5915144Y2 (en) Alarm devices such as receivers
JPS631478Y2 (en)
JPH0522172A (en) Radio receiver
JPH0440897B2 (en)
JPH0365325U (en)

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term