JP2515149Y2 - Recording equipment - Google Patents

Recording equipment

Info

Publication number
JP2515149Y2
JP2515149Y2 JP1987092362U JP9236287U JP2515149Y2 JP 2515149 Y2 JP2515149 Y2 JP 2515149Y2 JP 1987092362 U JP1987092362 U JP 1987092362U JP 9236287 U JP9236287 U JP 9236287U JP 2515149 Y2 JP2515149 Y2 JP 2515149Y2
Authority
JP
Japan
Prior art keywords
circuit
recording
time
light emitting
seconds
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP1987092362U
Other languages
Japanese (ja)
Other versions
JPS63200899U (en
Inventor
信司 吉田
Original Assignee
株式会社精工舎
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社精工舎 filed Critical 株式会社精工舎
Priority to JP1987092362U priority Critical patent/JP2515149Y2/en
Publication of JPS63200899U publication Critical patent/JPS63200899U/ja
Application granted granted Critical
Publication of JP2515149Y2 publication Critical patent/JP2515149Y2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Description

【考案の詳細な説明】 [産業上の利用分野] 本考案は半導体記憶回路を用いた録音装置に関するも
のである。
DETAILED DESCRIPTION OF THE INVENTION [Industrial application] The present invention relates to a recording device using a semiconductor memory circuit.

[従来の技術] 従来、任意の音声信号を半導体記憶回路に記憶させ、
後にこれを再生する録音装置が市販されている。この種
のものでは、記憶回路の記憶容量の都合上、録音時間が
限られているため、録音の際に、現在録音が可能なのか
どうかを表示しないと、言葉の末尾部分が録音できてい
ないという場合がある。
[Prior Art] Conventionally, an arbitrary audio signal is stored in a semiconductor memory circuit,
Recording devices for reproducing this later are commercially available. In this type, the recording time is limited due to the memory capacity of the memory circuit, so the end of the word cannot be recorded unless it is displayed when recording. There is a case.

そこでこの欠点を改善するために録音可能時間の間は
発光素子を点灯させておくという技術が特開昭56-26282
号公報に開示されている。
Therefore, in order to remedy this drawback, a technique of turning on the light emitting element during the recordable time is disclosed in JP-A-56-26282.
No. 6,086,045.

[考案が解決しようとする問題点] ところが上記のものでは、発光素子の点灯中は録音可
能であるということは認識できても、録音中にあとどの
くらい録音が可能なのかということはわからないもので
あった。そのため、録音したい音声の全てを適正な速度
で録音することは極めて難しいものであった。
[Problems to be solved by the invention] However, in the above, although it is possible to recognize that recording is possible while the light emitting element is lit, it is not possible to know how much more recording will be possible during recording. there were. Therefore, it was extremely difficult to record all the voices to be recorded at an appropriate speed.

また録音時間は、例えば4秒と8秒に切換え可能にな
っており、この録音時間の制御は計時回路によって行っ
ており、同時にこの計時回路の出力を用いて発光素子を
点灯している。そのため計時回路およびその計時時間の
切換えのための回路構成が必要となり、構成的に複雑に
なるものであった。
The recording time can be switched to, for example, 4 seconds and 8 seconds, and the recording time is controlled by a timing circuit, and at the same time, the light emitting element is turned on by using the output of the timing circuit. Therefore, a circuit configuration for switching the clocking circuit and the clocking time is required, which is structurally complicated.

本考案は、録音可能な残り時間を把握でき、簡単な構
成で録音時間の切換えが行えるようにしたものである。
The present invention is capable of grasping the remaining recordable time and switching the recording time with a simple configuration.

[問題点を解決するための手段] 本考案は、アドレス信号を発生して音声情報を記憶回
路に書き込む書込み制御回路を設け、録音時間の切換え
によって所望のアドレス線の出力を選択し、この選択さ
れた出力の発生に伴って順次表示状態を変化する録音可
能な残り時間の表示部を設けるようにしたものである。
[Means for Solving Problems] In the present invention, a write control circuit for generating an address signal and writing voice information to a memory circuit is provided, and a desired address line output is selected by switching a recording time. A display unit for the remaining recordable time, in which the display state is sequentially changed according to the generation of the generated output, is provided.

[実施例] 第1図において、1は音声情報を記憶する例えば256K
ビットのRAMからなる記憶回路、2は例えば沖電気製のM
SM 6258等の音声分析合成回路で、書き込み制御回路を
構成し、アナログ音声信号をデジタルの音声情報に変換
して記憶回路1に書き込む機能と音声情報を読み出して
再生する機能を有したものである。その端子A0〜A14
アドレス線、Dはデータ線、RD/WRは読出し/書込み信
号線である。3は録音用マイクロフォン、4は再生用ス
ピーカ、5はCPU等からなる制御回路で、録音/再生動
作および録音残り時間の表示制御を行うものである。6
は録音時間の切換えスイッチで、本例では4秒と8秒に
切り換えられるようにしてある。7は録音/再生の切換
えスイッチ、8はスタートスイッチである。9,10はスイ
ッチング回路、11はゲート回路、12a〜12hは表示部を構
成する発光ダイオード、13はそのドライバである。
[Embodiment] In FIG. 1, reference numeral 1 stores audio information, for example, 256K.
Memory circuit consisting of bit RAM, 2 is M manufactured by Oki Electric
A voice analysis / synthesis circuit such as SM 6258 constitutes a writing control circuit, and has a function of converting an analog voice signal into digital voice information and writing it in the storage circuit 1 and a function of reading and reproducing the voice information. . The terminals A 0 to A 14 are address lines, D is a data line, and RD / WR is a read / write signal line. Reference numeral 3 is a recording microphone, 4 is a reproducing speaker, and 5 is a control circuit including a CPU and the like, which controls recording / reproducing operation and display of remaining recording time. 6
Is a switch for changing the recording time, and in this example, it can be switched between 4 seconds and 8 seconds. Reference numeral 7 is a recording / playback switch, and 8 is a start switch. Reference numerals 9 and 10 are switching circuits, 11 is a gate circuit, 12a to 12h are light emitting diodes constituting a display portion, and 13 is a driver thereof.

つぎに動作について説明する。音声分析合成回路2
は、端子aの1回目のトリガによって録音/再生動作を
スタートし、2回目のトリガによってその動作をストッ
プするように構成されている。
Next, the operation will be described. Speech analysis and synthesis circuit 2
Is configured to start the recording / playback operation by the first trigger of the terminal a and stop the operation by the second trigger.

まず4秒録音を行う場合には、スイッチ6を図示の状
態にしてスイッチング回路9,10を図示の状態にしてアド
レス線A10,A13を選択する。またスイッチ7によって録
音状態にしてスイッチ8を閉じる。これによって制御回
路5の端子pからスタートパルスが発生し、音声分析合
成回路2が録音動作を開始する。すなわちマイク3から
の音声信号が音声情報に変換されてデータ線Dから発生
し、記憶回路1に供給される。同時にアドレス線A0〜A
14からアドレス信号が発生し、指定されたアドレスに音
声情報が書き込まれる。
First, when recording for 4 seconds, the switch 6 is set to the state shown and the switching circuits 9 and 10 are set to the state shown to select the address lines A 10 and A 13 . In addition, the recording state is set by the switch 7 and the switch 8 is closed. As a result, a start pulse is generated from the terminal p of the control circuit 5, and the voice analysis / synthesis circuit 2 starts the recording operation. That is, the voice signal from the microphone 3 is converted into voice information, generated from the data line D, and supplied to the storage circuit 1. Address lines A 0 to A at the same time
An address signal is generated from 14, and voice information is written at the designated address.

そして4秒後にアドレス線A13からアドレス信号が発
生すると、これがスイッチング回路10およびゲート回路
11を介して音声分析合成回路2に供給され、録音動作が
停止する。
When an address signal is generated from the address line A 13 after 4 seconds, this is the switching circuit 10 and the gate circuit.
It is supplied to the voice analysis / synthesis circuit 2 via 11, and the recording operation is stopped.

上記録音中に、発光ダイオード12a〜12hによって録音
残り時間が以下のように表示される。第2図のフローチ
ャートにおいて、録音開始によってnとして8を設定
し、全発光ダイオードを点灯する。そしてクロックパル
スのレベルが反転したら第1図の右からn(8)番目の
発光ダイオード12aを消灯する。この消灯後、nとして
(n−1)を設定し、つぎのクロックパルスのレベル反
転によってそのつぎの発光ダイオードを消灯する。
During the recording, the remaining recording time is displayed by the light emitting diodes 12a to 12h as follows. In the flowchart of FIG. 2, 8 is set as n by recording start, and all the light emitting diodes are turned on. When the level of the clock pulse is inverted, the n (8) th light emitting diode 12a from the right in FIG. 1 is turned off. After this extinguishing, (n-1) is set as n, and the next light emitting diode is extinguished by level inversion of the next clock pulse.

なおここでいうクロックパルスは、第1図のアドレス
線A10からの1秒周期のアドレス信号で、これが0.5秒周
期でレベル反転するごとに発光ダイオードを一つずつ消
灯していくものである。したがって4秒後に全発光ダイ
オードが消灯し、録音残り時間が0になったことを報知
する。
The clock pulse mentioned here is an address signal from the address line A 10 in FIG. 1 having a cycle of 1 second, and the light emitting diodes are turned off one by one every time the level of the address signal is inverted in a cycle of 0.5 seconds. Therefore, after 4 seconds, all the light emitting diodes are turned off to notify that the remaining recording time becomes zero.

つぎに8秒録音を行う場合には、スイッチ6を閉じて
スイッチング回路9,10を切り換えてアドレス線A11,A14
を選択する。したがって録音時間は上記の2倍の8秒と
なり、発光ダイオードが消灯していく周期も上記の2倍
になり、8秒後に全発光ダイオードが消灯する。
Next, when recording for 8 seconds, the switch 6 is closed and the switching circuits 9 and 10 are switched to address lines A 11 and A 14
Select Therefore, the recording time becomes 8 seconds, which is double the above, and the light emitting diode turn-off cycle also doubles as described above, and all the light emitting diodes are turned off after 8 seconds.

なお上記の実施例では、発光ダイオードを順次消灯し
ていって残り時間を表示したが、表示方法はこれに限る
ものではない。例えば、表示バーが時間の経過とともに
延びていくようにしたり、デジタル表示をするようにし
てもよい。
Although the light emitting diodes are sequentially turned off to display the remaining time in the above embodiment, the display method is not limited to this. For example, the display bar may be extended with time, or may be digitally displayed.

[考案の効果] 本考案によれば、録音時間の切換えに伴って所望の残
り時間表示用のアドレス信号を選択するだけで残り時間
表示の周期を簡単に切り換えることができるものであ
る。
[Advantage of the Invention] According to the present invention, the remaining time display cycle can be easily switched only by selecting a desired remaining time display address signal along with the switching of the recording time.

【図面の簡単な説明】[Brief description of drawings]

第1図は本考案の一実施例を示した論理回路図、第2図
は動作説明のためのフローチャートである。 1……記憶回路 2……音声分析合成回路 6……スイッチ 9……スイッチング回路 12a〜12h……表示部
FIG. 1 is a logic circuit diagram showing an embodiment of the present invention, and FIG. 2 is a flow chart for explaining the operation. 1 ... Memory circuit 2 ... Voice analysis / synthesis circuit 6 ... Switch 9 ... Switching circuit 12a-12h ... Display section

Claims (1)

(57)【実用新案登録請求の範囲】(57) [Scope of utility model registration request] 【請求項1】デジタル化された音声情報を記憶する記憶
回路と、アドレス信号を発生して上記音声情報を上記記
憶回路に書き込む書込み制御回路と、録音時間を選択す
るスイッチの出力によって上記書込み制御回路の所望の
アドレス線からの出力を選択する選択回路と、この選択
回路によって選択された出力の発生に伴って表示状態を
変化して録音残り時間を表示する表示部とからなる録音
装置。
1. A memory circuit for storing digitized voice information, a write control circuit for generating an address signal to write the voice information in the memory circuit, and the write control by the output of a switch for selecting a recording time. A recording device comprising a selection circuit for selecting an output from a desired address line of the circuit, and a display section for changing the display state according to the generation of the output selected by the selection circuit and displaying the remaining recording time.
JP1987092362U 1987-06-16 1987-06-16 Recording equipment Expired - Lifetime JP2515149Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1987092362U JP2515149Y2 (en) 1987-06-16 1987-06-16 Recording equipment

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1987092362U JP2515149Y2 (en) 1987-06-16 1987-06-16 Recording equipment

Publications (2)

Publication Number Publication Date
JPS63200899U JPS63200899U (en) 1988-12-23
JP2515149Y2 true JP2515149Y2 (en) 1996-10-30

Family

ID=30954003

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1987092362U Expired - Lifetime JP2515149Y2 (en) 1987-06-16 1987-06-16 Recording equipment

Country Status (1)

Country Link
JP (1) JP2515149Y2 (en)

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5680740A (en) * 1979-12-06 1981-07-02 Casio Comput Co Ltd Electronic equipment with recording function
JPS634240Y2 (en) * 1980-02-25 1988-02-02

Also Published As

Publication number Publication date
JPS63200899U (en) 1988-12-23

Similar Documents

Publication Publication Date Title
JP2515149Y2 (en) Recording equipment
JPH0413829Y2 (en)
JPH0618400Y2 (en) Voice processor
JP2000020093A (en) Ic recorder
KR100410863B1 (en) Repetitive playback method in sentence unit on caption cassette player
JPH01123898U (en)
JP3223079B2 (en) Audio playback device
JPS5972487A (en) Display method
JP3022912B2 (en) Recording / reproducing method and apparatus therefor
JP2605663B2 (en) Electronic equipment with recording function
KR980004251A (en) Language Learning Device with Character Output Function
JP2000076800A (en) Information reproducing device
SU1739384A1 (en) Device for magnetic recording and reproduction of vocal signals
JPS6242514B2 (en)
KR910005486B1 (en) Sound and voice memory device
JPH07272396A (en) Language learning tape recorder
KR950015357A (en) Magnetic recording medium information recording / reproducing apparatus and method
JPS60205477A (en) Record reproducer
JPH0787010B2 (en) Playback device
JPS62220999A (en) Voice generator
JPS5792494A (en) Information recorder
KR970019556A (en) Method and apparatus for recording and recording data using a memory card as a medium
JPS61162898U (en)
KR890001049A (en) Voice memory device
JPS6296700U (en)