JP2508610B2 - Automatic white balance adjustment circuit - Google Patents

Automatic white balance adjustment circuit

Info

Publication number
JP2508610B2
JP2508610B2 JP28258194A JP28258194A JP2508610B2 JP 2508610 B2 JP2508610 B2 JP 2508610B2 JP 28258194 A JP28258194 A JP 28258194A JP 28258194 A JP28258194 A JP 28258194A JP 2508610 B2 JP2508610 B2 JP 2508610B2
Authority
JP
Japan
Prior art keywords
white balance
signal
supplied
circuit
disturbance
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP28258194A
Other languages
Japanese (ja)
Other versions
JPH07170529A (en
Inventor
隆夫 板橋
久文 山田
正之 本宮
良夫 石垣
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP28258194A priority Critical patent/JP2508610B2/en
Publication of JPH07170529A publication Critical patent/JPH07170529A/en
Application granted granted Critical
Publication of JP2508610B2 publication Critical patent/JP2508610B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Processing Of Color Television Signals (AREA)

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は大部分をデジタル処理す
るテレビジョン受像機に用いる自動ホワイトバランス調
整回路に係わり、特に同期信号の乱れの検出時或は同期
信号の予測されるとき、ホワイトバランスの抑制或は停
止を行うようになした自動ホワイトバランス調整回路に
関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an automatic white balance adjusting circuit used in a television receiver for which most of digital processing is performed, and more particularly to white balance adjustment when a disturbance of a sync signal is detected or when a sync signal is predicted. The present invention relates to an automatic white balance adjustment circuit that suppresses or stops.

【0002】[0002]

【従来の技術】従来、例えば基準信号に対する受像管の
カソード電流が測定され、この測定電流と基準電流とが
比較され、この比較出力により基準信号に対するカソー
ド電流が基準電流と等しくなるように周期的に制御され
ることが三原色に対して夫々行われ、ホワイトバランス
が自動的に調整される自動ホワイトバランス調整回路が
提案されている。
2. Description of the Related Art Conventionally, for example, a cathode current of a picture tube for a reference signal is measured, the measured current and the reference current are compared, and the comparison output periodically changes the cathode current for the reference signal to be equal to the reference current. An automatic white balance adjustment circuit has been proposed in which the white balance is automatically adjusted by controlling each of the three primary colors.

【0003】[0003]

【発明が解決しようとする課題】このような従来の自動
ホワイトバランス調整回路によれば、信号切換(例えば
チューナ出力とビデオテープレコーダ出力の切換)、チ
ャンネル切換、弱電界などにおける同期信号抜け等の状
態で、シーケンスの基準信号である水平、垂直の同期信
号が乱れている時でも、上述した自動ホワイトバランス
調整がなされ、ホワイトバランスが却って異常となる問
題があった。これは、同期信号の乱れによりカソード電
流測定のタイミングがずれてしまい、異常な電流が測定
されるためと考えられる。
According to such a conventional automatic white balance adjusting circuit, signal switching (for example, switching between tuner output and video tape recorder output), channel switching, sync signal dropout in a weak electric field, etc. In this state, even when the horizontal and vertical synchronization signals, which are the reference signals of the sequence, are disturbed, the above-described automatic white balance adjustment is performed, and there is a problem that the white balance is rather abnormal. It is considered that this is because the timing of the cathode current measurement is deviated due to the disturbance of the synchronization signal, and an abnormal current is measured.

【0004】本発明は上述の問題点を解消するためにな
されたもので、その目的とするところは同期信号の乱れ
を検出或は乱れが予測された場合に自動的にホワイトバ
ランス調整を抑制或は停止させてホワイトバランスが異
常となるのを防止するようにしたものである。
The present invention has been made to solve the above-mentioned problems, and an object thereof is to automatically suppress the white balance adjustment when the disturbance of the synchronizing signal is detected or when the disturbance is predicted. Is to prevent the white balance from becoming abnormal by stopping it.

【0005】[0005]

【課題を解決するための手段】本発明の自動ホワイトバ
ランス調整回路は垂直ブランキング期間内の所定の水平
期間に周期的に挿入された検出パルスに対するカソード
電流が測定され、この測定電流値と基準値とが比較さ
れ、この比較出力により検出パルスに対する測定電流値
が基準値と略々等しくなるように周期的に制御されるこ
とが三原色の夫々に対して行われ、ホワイトバランスが
調整される様になされた自動ホワイトバランス調整回路
において、同期信号の乱れを検出する検出手段或は同期
信号の乱れを予測する予測手段を有し、同期信号に乱れ
を生じたとき或は同期信号の乱れが予測されるとき、検
出或は予測手段の出力に基づいてホワイトバランス調整
を抑制或は停止させるようにしたものである。
In the automatic white balance adjusting circuit of the present invention, the cathode current for a detection pulse periodically inserted in a predetermined horizontal period within the vertical blanking period is measured. It is performed for each of the three primary colors that the measured current value for the detection pulse is controlled to be substantially equal to the reference value by this comparison output, and the white balance is adjusted. The automatic white balance adjusting circuit has a detecting means for detecting the disturbance of the synchronizing signal or a predicting means for predicting the disturbance of the synchronizing signal, and when the disturbance occurs in the synchronizing signal or the disturbance of the synchronizing signal is predicted. At this time, the white balance adjustment is suppressed or stopped based on the output of the detection or prediction means.

【0006】[0006]

【作用】本発明の自動ホワイトバランス調整回路による
と、同期信号の乱れを生じたとき、この乱れを検出する
か或は同期信号の乱れが予測されることが判断されたと
き通常の自動ホワイトバランスを抑制あるいはと停止さ
せたので、ホワイトバランスが異常になることを防止或
は軽減することができる。
According to the automatic white balance adjusting circuit of the present invention, when the disturbance of the synchronizing signal occurs, this disturbance is detected or it is judged that the disturbance of the synchronizing signal is predicted to be a normal automatic white balance. By suppressing or stopping, it is possible to prevent or reduce abnormal white balance.

【0007】[0007]

【実施例】以下、図1を参照しながら本発明の一実施例
について説明しよう。本例は、信号処理の大部分をデジ
タル処理するテレビジョン受像機に適用した例であり、
一点鎖線で囲む部分は、例えば1個のICで形成され
る。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the present invention will be described below with reference to FIG. This example is an example applied to a television receiver that digitally processes most of the signal processing,
The portion surrounded by the alternate long and short dash line is formed of, for example, one IC.

【0008】同図において、1はチューナから映像検波
回路まで備えているチューナ回路であり、このチューナ
回路1からは複合映像信号Sv が得られる。この映像信
号Sv は切換スイッチ30のB側に供給される。また、
端子31にはビデオテープレコーダ(VTR)で再生さ
れた複合映像信号Sv * が供給され、この複合映像信号
v * は切換スイッチ30のA側に供給される。この切
換スイッチ30の切換は、ユーザーのキー操作により後
述する選局用マイコン19で制御される。
In the figure, reference numeral 1 denotes a tuner circuit provided with a tuner and a video detection circuit, and a composite video signal S v is obtained from the tuner circuit 1. The video signal S v is supplied to the B side of the changeover switch 30. Also,
The terminal 31 is supplied with a video tape recorder composite video signal reproduced by (VTR) S v *, the composite video signal S v * is supplied to the A side of the changeover switch 30. The changeover of the changeover switch 30 is controlled by a tuning microcomputer 19 described later by a user's key operation.

【0009】切換スイッチ30の可動端子に得られる映
像信号はA/D変換器2でデジタル信号に変換された
後、くし形フィルタ3でデジタル信号に変換された後、
くし形フィルタ3を介してピーキングフィルタ4に供給
され、デジタルの輝度信号YDが得られる。この輝度信
号YD は信号処理回路5Yに供給されて、コントラスト
等の処理がされた後D/A変換器6Yでアナログの輝度
信号Yに変換されてマトリクス回路7に供給される。
The video signal obtained at the movable terminal of the changeover switch 30 is converted into a digital signal by the A / D converter 2 and then converted into a digital signal by the comb filter 3,
It is supplied to the peaking filter 4 via the comb filter 3 and a digital luminance signal Y D is obtained. The luminance signal Y D is supplied to the signal processing circuit 5Y, subjected to processing such as contrast, converted into an analog luminance signal Y by the D / A converter 6Y, and supplied to the matrix circuit 7.

【0010】また、くし形フィルタ3の出力がバンドパ
スフィルタ(BPF)8に供給されてデジタルの搬送色
信号CD が得られる。この搬送色信号CD は信号処理回
路5Cに供給されて、ACC、色相、色飽和度等の調整
がされた後色復調回路9に供給され、デジタルの赤色差
信号RD −YD ,青色差信号BD −YD が得られる。そ
して、これら色差信号RD −YD ,BD −YD は夫々D
/A変換器6R,6Bでアナログの色差信号R−Y,B
−Yに変換されてマトリクス回路7に供給される。
The output of the comb filter 3 is supplied to a bandpass filter (BPF) 8 to obtain a digital carrier color signal C D. The carrier color signal C D is supplied to the signal processing circuit 5C, and after adjusting the ACC, the hue, the color saturation, etc., is supplied to the color demodulation circuit 9, and the digital red difference signal R D -Y D , blue. A difference signal B D -Y D is obtained. The color difference signals R D -Y D and B D -Y D are respectively D
/ A converters 6R and 6B provide analog color difference signals RY and B
It is converted to −Y and supplied to the matrix circuit 7.

【0011】マトリクス回路7からは赤、緑、青の三原
色信号R,G,Bが得られ、夫々加算器10R,10
G,10Bを介してホワイトバランス及び輝度調整用の
アンプ11R,11G,11Bに供給され、さらにこれ
らアンプ11R,11G,11Bの出力は、夫々ドライ
ブアンプ12R,12G,12Bを介してカラー受像管
13に供給される。
From the matrix circuit 7, three primary color signals R, G and B of red, green and blue are obtained, and adders 10R and 10 are respectively provided.
It is supplied to the white balance and brightness adjustment amplifiers 11R, 11G and 11B via G and 10B, and the outputs of these amplifiers 11R, 11G and 11B are supplied to the color picture tube 13 via the drive amplifiers 12R, 12G and 12B, respectively. Is supplied to.

【0012】また、切換スイッチ30からの映像信号は
同期分離回路14に供給されて同期パルスが得られ、こ
の同期パルスがパルス処理回路15Hに供給されて所定
のパルス幅及び位相の水平同期パルスPH とされ、水平
出力回路16Hに供給され。そして、この水平出力回路
16Hより水平偏向コイル17Hに水平偏向信号が供給
される。また、同期分離回路14より得られる同期パル
スは積分回路18に供給されて垂直同期パルスが得ら
れ、このパルスがパルス処理回路15Vに供給され所定
のパルス幅及び位相の垂直同期パルスPV とされ、垂直
出力回路16Vに供給される。そして、この垂直出力回
路16Vより垂直偏向コイル17Vに垂直偏向信号が供
給される。
Further, the video signal from the changeover switch 30 is supplied to the sync separation circuit 14 to obtain a sync pulse, and this sync pulse is supplied to the pulse processing circuit 15H and the horizontal sync pulse P having a predetermined pulse width and phase. H, and supplied to the horizontal output circuit 16H. Then, a horizontal deflection signal is supplied from the horizontal output circuit 16H to the horizontal deflection coil 17H. Further, the sync pulse obtained from the sync separation circuit 14 is supplied to the integration circuit 18 to obtain a vertical sync pulse, and this pulse is supplied to the pulse processing circuit 15V to be a vertical sync pulse P V having a predetermined pulse width and phase. , And is supplied to the vertical output circuit 16V. Then, a vertical deflection signal is supplied from the vertical output circuit 16V to the vertical deflection coil 17V.

【0013】また、19は選局用のマイコン(マイクロ
コンピュータ)、20は制御用のマイコンである。マイ
コン19には書換可能な不揮発性メモリ21が接続され
ると共に、マイコン20にはバス22を介して書換可能
な不揮発性メモリ23が接続され、マイコン19にはキ
ーパネル24が接続される。このキーパネル24にはユ
ーザーが選局あるいは、コントラスト、輝度、色相及び
色飽和度などを調整するための複数のキーが設けられ
る。
Reference numeral 19 is a channel selection microcomputer (microcomputer), and 20 is a control microcomputer. The microcomputer 19 is connected to a rewritable nonvolatile memory 21, the microcomputer 20 is connected to a rewritable nonvolatile memory 23 via a bus 22, and the microcomputer 19 is connected to a key panel 24. The key panel 24 is provided with a plurality of keys for the user to select a channel or adjust the contrast, brightness, hue and color saturation.

【0014】また、メモリ21は、パネル24のテンキ
ーに対応してプリセットされている値の選局データ及び
ユーザーが調整したコントラスト、輝度、色相及び色飽
和度などのデータを電源オフ時にも記憶しておくための
ものである。ただし、そのコントラスト、輝度、色相及
び色飽和度などのデータは標準値(中心値)に対するオ
フセット値であり、基準値はメモリ23に記憶される。
The memory 21 also stores tuning data of preset values corresponding to the ten keys on the panel 24 and data such as contrast, brightness, hue and color saturation adjusted by the user even when the power is off. It is for keeping. However, the data such as the contrast, the brightness, the hue and the color saturation are offset values with respect to the standard value (center value), and the reference value is stored in the memory 23.

【0015】また、メモリ23には、ホワイトバラン
ス、水平偏向、垂直偏向などのデータのようにユーザー
による調整は必要ないがメーカーによる調整を必要とす
るデータが記憶される。このメモリ23に記憶されるデ
ータは、例えば出荷時に、マイコン20に端子25を介
して調整用のコマンダ26が接続され、これを用いて調
整される。
The memory 23 also stores data such as white balance, horizontal deflection, vertical deflection, etc., which does not require adjustment by the user but requires adjustment by the manufacturer. The data stored in the memory 23 is adjusted, for example, at the time of shipment by the adjustment commander 26 connected to the microcomputer 20 via the terminal 25.

【0016】以上の構成において、電源投入時には、マ
イコン19により、メモリ21からは電源を切る前に選
局していたチャンネルの選局データが読み出され、この
データがチューナ回路1に供給されて、電源を切る前に
選局していたチャンネルが選局される。また、マイコン
19によりメモリ21から輝度のオフセット値のデータ
が読み出され、インターフェース29を介してマイコン
20に供給されると共に、マイコン20によりメモリ2
3から輝度の標準値のデータが読み出され、これらの加
算されたデータがバス22及びインターフェース27を
介してアンプ制御回路11に供給され、この制御回路1
1によりアンプ11R,11G,11Bが制御され、輝
度が設定通りとなるように三原色R,G,Bが調整され
る。
In the above configuration, when the power is turned on, the microcomputer 19 reads out the tuning data of the channel selected before the power is turned off from the memory 21, and supplies this data to the tuner circuit 1. , The channel that was selected before the power was turned off is selected. In addition, the data of the offset value of the luminance is read from the memory 21 by the microcomputer 19 and supplied to the microcomputer 20 through the interface 29, and the memory 20 is read by the microcomputer 20.
The data of the standard value of the brightness is read from the data No. 3, and the added data is supplied to the amplifier control circuit 11 via the bus 22 and the interface 27.
The amplifiers 11R, 11G, and 11B are controlled by 1 and the three primary colors R, G, and B are adjusted so that the brightness is as set.

【0017】また、マイコン20によりメモリ23から
偏向のデータが読み出され、バス22及びインターフェ
ース28を介してパルス処理回路15H,15Vに供給
されて水平及び垂直の偏向波形が設定通りとなるように
調整される。
Further, the deflection data is read from the memory 23 by the microcomputer 20 and is supplied to the pulse processing circuits 15H and 15V via the bus 22 and the interface 28 so that the horizontal and vertical deflection waveforms are as set. Adjusted.

【0018】また、マイコン19によりメモリ21から
コントラスト、色相及び色飽和度などのオフセット値の
データが読み出され、インターフェース29を介してマ
イコン20に供給されると共に、マイコン20によりメ
モリ23からコントラスト、色相及び色飽和度などの標
準値のデータが読み出され、これらの加算されたデータ
がインターフェース27を介して信号処理回路5Y,5
Cに供給されて、コントラスト、色相及び色飽和度など
が設定通りとなるよう、信号YD 及びCD が調整され
る。
Further, offset value data such as contrast, hue and color saturation are read from the memory 21 by the microcomputer 19 and supplied to the microcomputer 20 via the interface 29, and the contrast from the memory 23 is read by the microcomputer 20. Standard value data such as hue and color saturation are read out, and the added data are processed by the signal processing circuits 5Y and 5Y via the interface 27.
The signals Y D and C D are supplied to C, and the signals Y D and C D are adjusted so that the contrast, the hue, the color saturation, and the like are as set.

【0019】尚、インターフェース27,28に設定さ
れたデータは、次に新しいデータが供給されるまで、そ
のインターフェース27,28に設けられるレジスタ
(図示せず)にラッチされている。
The data set in the interfaces 27 and 28 are latched in registers (not shown) provided in the interfaces 27 and 28 until new data is supplied next.

【0020】次に、ユーザーがキーパネル24の例えば
テンキーを操作すると、マイコン19により、その操作
されたキーに対応してプリセットされているチャンネル
の選局データがメモリ21から読み出され、このデータ
がチューナ回路1に供給されてキーパネル24のテンキ
ーにより指定されたチャンネルの選局状態とされる。こ
のとき選局されたチャンネルの選局データはメモリ21
に書き込まれ、電源オフ時に備えられる。
Next, when the user operates, for example, a ten key on the key panel 24, the microcomputer 19 reads out the channel selection data of the preset channel corresponding to the operated key from the memory 21, and the data is stored. Is supplied to the tuner circuit 1 to bring the channel designated by the ten keys of the key panel 24 into a selected state. The tuning data of the channel selected at this time is stored in the memory 21.
And is prepared when the power is turned off.

【0021】また、キーパネル24の例えば色相のキー
を操作したときには、そのキーの操作毎にメモリ21に
おける色相のオフセット値のデータが更新されると共
に、そのデータがインターフェース29を介してマイコ
ン20に供給され、メモリ23からの標準値のデータに
加算され、この加算されたデータがインターフェース2
7を介して信号処理回路5Cに供給されて色相の調整が
なされる。
When, for example, a hue key on the key panel 24 is operated, the hue offset value data in the memory 21 is updated each time the key is operated, and the data is transferred to the microcomputer 20 via the interface 29. The supplied data is added to the standard value data from the memory 23, and the added data is added to the interface 2
The signal is supplied to the signal processing circuit 5C via the control circuit 7 to adjust the hue.

【0022】また、制御用マイコン20よりバス22及
びインターフェース27を介して検出パルス発生回路3
2に制御信号が供給され、この検出パルス発生回路32
より加算器10R,10G,10Bに夫々検出パルスが
供給される。例えば、図2に示す4垂直期間4Vの繰り
返しで、第1、第2、第3の垂直期間の垂直ブランキン
グ期間TBLK には、夫々加算器10R,10G,10B
に検出パルスP1 ,P2 が供給され、三原色R,G,B
に加算される。
In addition, the detection pulse generation circuit 3 from the control microcomputer 20 via the bus 22 and the interface 27.
2, a control signal is supplied to the detection pulse generating circuit 32.
Thus, detection pulses are supplied to the adders 10R, 10G, and 10B, respectively. For example, by repeating the 4 vertical periods 4V shown in FIG. 2, during the vertical blanking period T BLK of the first, second and third vertical periods, the adders 10R, 10G and 10B are respectively added.
Detection pulses P 1 and P 2 are supplied to the three primary colors R, G, B
Is added to.

【0023】図2A,B,Cは、夫々加算器10R,1
0G,10Bの出力を示しており、同図においてP1
2 は検出パルスである。検出パルスP1 はカットオフ
電流測定用の黒レベル信号であり、検出パルスP2 はド
ライブ電流測定用の例えば50IREのレベルの信号で
ある。
2A, 2B and 2C show adders 10R and 1 respectively.
Outputs of 0G and 10B are shown, and in the figure, P 1 ,
P 2 is a detection pulse. The detection pulse P 1 is a black level signal for measuring the cutoff current, and the detection pulse P 2 is a signal for measuring the drive current at a level of, for example, 50 IRE.

【0024】また、受像管13の赤、緑、青の夫々のカ
ソードに電流測定回路33が接続され、赤原色信号Rに
加算された、検出パルスP1 ,P2 のタイミングで赤の
カソードのカットオフ電流CCR 、ドライブ電流WCR
が測定され、緑原色信号Gに加算された検出パルス
1 ,P2 のタイミングで緑のカソードのカットオフ電
流CCG 、ドライブ電流WCG が測定され、青原色信号
Bに加算された検出パルスP1 ,P2 のタイミングで青
のカソードのカットオフ電流CCB 、ドライブ電流WC
B が測定される。
A current measuring circuit 33 is connected to each of the red, green and blue cathodes of the picture tube 13 and the red cathodes are added at the timing of the detection pulses P 1 and P 2 added to the red primary color signal R. Cut-off current CC R , drive current WC R
Is detected and the cutoff current CC G and drive current WC G of the green cathode are measured at the timing of the detection pulses P 1 and P 2 added to the green primary color signal G, and the detection pulse added to the blue primary color signal B is measured. Cut-off current CC B of blue cathode and drive current WC at the timing of P 1 and P 2.
B is measured.

【0025】さらに、第4の垂直期間のブランキング期
間TBLK で映像出力段のリーケージ電流LCが測定され
る。そして、この測定結果はA/D変換器34でデジタ
ル信号とされた後、インターフェース27及びバス22
を介してマイコン20に供給される。
Further, the leakage current LC of the video output stage is measured during the blanking period T BLK of the fourth vertical period. Then, this measurement result is converted into a digital signal by the A / D converter 34, and then the interface 27 and the bus 22.
It is supplied to the microcomputer 20 via.

【0026】尚、コマンダ26によるホワイトバランス
の調整時にも同様の測定動作がなされ、ホワイトバラン
スが調整されたときの赤、緑、青のカソードのカットオ
フ電流CCRO,CCGO,CCBO及びドライブ電流W
RO,WCGO,WCBOが基準値としてメモリ23に書き
込まれている。また、メモリ23には、このとき各アン
プ11R,11G,11Bを制御するカットオフ電圧C
R ,CVG ,CVB 及びドライブ電圧WDR ,W
G ,WDB が書込まれる。
The same measurement operation is performed when the white balance is adjusted by the commander 26, and the cutoff currents CC RO , CC GO , CC BO, and the drive of the red, green, and blue cathodes when the white balance is adjusted. Current W
C RO , WC GO , and WC BO are written in the memory 23 as reference values. Further, in the memory 23, the cutoff voltage C for controlling the amplifiers 11R, 11G and 11B at this time is stored in the memory 23.
V R , CV G , CV B and drive voltage WD R , W
D G and WD B are written.

【0027】例えばアンプ11Rは、図3に示すように
構成され、電圧CVR 及びWDR により夫々カットオフ
及びドライブ量が制御される。図示せずも、アンプ11
G,11Bにおいても同様である。
[0027] For example amplifier 11R is constituted as shown in FIG. 3, respectively cutoff and drive amount is controlled by the voltage CV R and WD R. Although not shown, the amplifier 11
The same applies to G and 11B.

【0028】上述したように、マイコン20に電流測定
回路33より赤、緑、青のカソードのカットオフ電流C
R ,CCG ,CCB が供給されると、 (CCXO+LC)−CCX ≧HYS ‥‥‥(1) (CCXO+LC)−CCX ≦−HYS ‥‥‥(2) (x;R,G,B)のいずれであるかが判断される。こ
こで、HYSはヒステリシスであり、所定値に選ばれ
る。(1)式及び(2)式と夫々判断されると、カット
オフ電圧CVR,CVG ,CVB が夫々以下の(3)式
及び(4)式となるように、マイコン20によりアンプ
制御回路11が制御される。 CVX =CVX +1 ‥‥‥(3) CVX =CVX −1 ‥‥‥(4) (x;R,G,B)
As mentioned above, the cutoff currents C of the red, green, and blue cathodes are supplied to the microcomputer 20 from the current measuring circuit 33.
C R, CC G, when the CC B is supplied, (CC XO + LC) -CC X ≧ HYS ‥‥‥ (1) (CC XO + LC) -CC X ≦ -HYS ‥‥‥ (2) (x; R, G, B) is determined. Here, HYS is a hysteresis and is selected as a predetermined value. (1) and (2) and the respective is determined, the cut-off voltage CV R, CV G, as CV B is respectively the following equation (3) and (4), an amplifier controlled by the microcomputer 20 The circuit 11 is controlled. CV X = CV X +1 (3) CV X = CV X -1 (4) (x; R, G, B)

【0029】また、マイコン20に電流測定回路33よ
り赤、緑、青のカソードのドライブ電流WCR ,W
G ,WCB が供給されると、 (WCXO+LC)−WCX ≧HYS ‥‥‥(5) (WCXO+LC)−WCX ≦−HYS ‥‥‥(6) (x;R,G,B)のいずれかが判断される。
Further, the microcomputer 20 causes the current measuring circuit 33 to drive the red, green, and blue cathode drive currents WC R , W.
C G, the WC B is supplied, (WC XO + LC) -WC X ≧ HYS ‥‥‥ (5) (WC XO + LC) -WC X ≦ -HYS ‥‥‥ (6) (x; R, G , B) is determined.

【0030】(5)式及び(6)式と夫々判断される
と、ドライブ電圧WDR ,WDG ,WDB が夫々以下の
(7)式及び(8)式となるようにマイコン20により
アンプ制御回路11が制御される。 WDX =WDX +1 ‥‥‥(7) WDX =WDX −1 ‥‥‥(8) (x;R,G,B)
When the equations (5) and (6) are respectively judged, the amplifier 20 is controlled by the microcomputer 20 so that the drive voltages WD R , WD G and WD B become the following equations (7) and (8), respectively. The control circuit 11 is controlled. WD X = WD X +1 (7) WD X = WD X -1 (8) (x; R, G, B)

【0031】このように、アンプ11R,11G,11
Bが4垂直期間毎に制御され、赤、緑、青のカットオフ
及びドライブ量がホワイトバランスがとられる方向に自
動的に制御される。
In this way, the amplifiers 11R, 11G, 11
B is controlled every four vertical periods, and red, green, and blue cutoffs and drive amounts are automatically controlled in a direction in which white balance is achieved.

【0032】また、本例においては、選局用マイコン1
9よりインターフェース29を介してキーパネル24の
キー操作による入力信号切換、チャンネル切換のデータ
DATA1が制御用マイコン20に供給されると共に、
パルス処理回路15Hより同期信号抜けのデータDAT
A2(例えば水平PLL回路が同期していないときに得
られる)がインターフェース28及びバス22を介して
制御用マイコン20に供給される。そして、マイコン2
0は、図4のフローチャートに示すように、入力信号切
換、チャンネル切換、同期信号抜け等の同期信号の乱れ
があることを検出又は乱れがあることが予測出来る入力
信号切換時又はチャンネル切換時のときには、上述した
自動ホワイトバランス調整をしないように制御する。
In this example, the tuning microcomputer 1 is also used.
Data 9 for input signal switching and channel switching by key operation of the key panel 24 is supplied to the control microcomputer 20 from the interface 9 via the interface 29.
Synchronous signal missing data DAT from the pulse processing circuit 15H
A2 (for example, obtained when the horizontal PLL circuit is not synchronized) is supplied to the control microcomputer 20 via the interface 28 and the bus 22. And microcomputer 2
As shown in the flow chart of FIG. 4, 0 indicates that input signal switching, channel switching, synchronization signal disturbance such as sync signal dropout can be detected or can be predicted to occur, or during input signal switching or channel switching. At times, control is performed so that the above-described automatic white balance adjustment is not performed.

【0033】このように本例によれば、同期信号の乱れ
があるとき及び同期信号の乱れが予測されるときには、
自動ホワイトバランス調整をしないので、同期信号の乱
れにより電流測定のタイミングがずれてしまい、異常な
電流が測定され、ホワイトバランスが異常となるのを防
止することができる。
As described above, according to this example, when there is a disturbance of the synchronization signal and when the disturbance of the synchronization signal is predicted,
Since the automatic white balance adjustment is not performed, it is possible to prevent the timing of the current measurement from being shifted due to the disturbance of the synchronization signal, which results in the abnormal current being measured and the abnormal white balance.

【0034】尚、上述実施例によれば、同期信号の乱れ
があるときには、自動ホワイトバランス調整を停止する
ものであるが、調整周期を通常より遅くする(例えば4
垂直期間を40垂直期間とする)、あるいは調整による
定数の変化量を通常より小さくする(例えば(3),
(4),(7),(8)式の1を0.1とする)ことも
考えられる。
According to the above-mentioned embodiment, when the sync signal is disturbed, the automatic white balance adjustment is stopped, but the adjustment cycle is made slower than usual (for example, 4).
The vertical period is set to 40 vertical periods), or the amount of change in the constant due to the adjustment is made smaller than usual (for example, (3),
It is also conceivable to set 1 in Expressions (4), (7), and (8) to 0.1.

【0035】[0035]

【発明の効果】以上述べた本発明によれば、同期信号の
乱れがあるときには、通常の自動ホワイトバランス調整
が抑制又は停止されるので、入力信号切換、チャンネル
切換等のときホワイトバランスが異常となるのを防止あ
るいは軽減することができる。
As described above, according to the present invention, when the sync signal is disturbed, the normal automatic white balance adjustment is suppressed or stopped, so that the white balance is abnormal when the input signal is switched or the channel is switched. Can be prevented or reduced.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の自動ホワイトバランス調整回路の一実
施例を示す系統図である。
FIG. 1 is a system diagram showing an embodiment of an automatic white balance adjustment circuit of the present invention.

【図2】本発明の自動ホワイトバランス調整回路の波形
説明図である。
FIG. 2 is a waveform explanatory diagram of an automatic white balance adjustment circuit of the present invention.

【図3】本発明の自動ホワイトバランス調整回路に用い
られるアンプの要部回路図である。
FIG. 3 is a circuit diagram of a main part of an amplifier used in the automatic white balance adjustment circuit of the present invention.

【図4】本発明の自動ホワイトバランス調整回路のホワ
イトバランス非調整時の流れ図である。
FIG. 4 is a flowchart of the automatic white balance adjustment circuit of the present invention when white balance is not adjusted.

【符号の説明】[Explanation of symbols]

11 アンプ制御回路 15H パルス処理回路 19 選局用マイコン 20 制御用マイコン 32 検出パルス発生回路 33 電流測定回路 11 Amplifier Control Circuit 15H Pulse Processing Circuit 19 Tuning Microcomputer 20 Controlling Microcomputer 32 Detection Pulse Generation Circuit 33 Current Measuring Circuit

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 垂直ブランキング期間内の所定の水平期
間に周期的に挿入された検出パルスに対するカソード電
流が測定され、該測定電流値と基準値とが比較され、該
比較出力により該検出パルスに対する該測定電流値が該
基準値と略々等しくなるように周期的に制御されること
が三原色の夫々に対して行われ、ホワイトバランスが調
整される様になされた自動ホワイトバランス調整回路に
おいて、 上記同期信号の乱れを検出する検出手段、或は該同期の
乱れを予測する予測手段を有し、 上記同期信号に乱れを生じたとき或は同期信号の乱れが
予測されるとき、上記検出或は予測手段の出力に基づい
て上記ホワイトバランス調整を抑制或は停止させること
を特徴とする自動ホワイトバランス調整回路。
1. A cathode current for a detection pulse periodically inserted in a predetermined horizontal period within a vertical blanking period is measured, the measured current value and a reference value are compared, and the detection pulse is obtained by the comparison output. In the automatic white balance adjusting circuit, in which the measured current value for is periodically controlled to be substantially equal to the reference value for each of the three primary colors, and the white balance is adjusted, There is a detecting means for detecting the disturbance of the synchronization signal, or a prediction means for predicting the disturbance of the synchronization, and when the disturbance occurs in the synchronization signal or the disturbance of the synchronization signal is predicted, the detection or Is an automatic white balance adjusting circuit for suppressing or stopping the white balance adjustment based on the output of the predicting means.
JP28258194A 1994-10-21 1994-10-21 Automatic white balance adjustment circuit Expired - Lifetime JP2508610B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP28258194A JP2508610B2 (en) 1994-10-21 1994-10-21 Automatic white balance adjustment circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP28258194A JP2508610B2 (en) 1994-10-21 1994-10-21 Automatic white balance adjustment circuit

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP59218868A Division JPS6196892A (en) 1984-10-18 1984-10-18 Automatic white balance adjusting circuit

Publications (2)

Publication Number Publication Date
JPH07170529A JPH07170529A (en) 1995-07-04
JP2508610B2 true JP2508610B2 (en) 1996-06-19

Family

ID=17654365

Family Applications (1)

Application Number Title Priority Date Filing Date
JP28258194A Expired - Lifetime JP2508610B2 (en) 1994-10-21 1994-10-21 Automatic white balance adjustment circuit

Country Status (1)

Country Link
JP (1) JP2508610B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100238807B1 (en) * 1996-11-27 2000-01-15 전주범 The white balance automatic adjustable apparatus of image output apparatus
JP3058176U (en) 1998-10-01 1999-06-08 船井電機株式会社 Automatic white balance adjustment device

Also Published As

Publication number Publication date
JPH07170529A (en) 1995-07-04

Similar Documents

Publication Publication Date Title
US20010017666A1 (en) Method and apparatus for converting analog video signal to digital video signal
KR930009558B1 (en) Television receiver
EP0782331B1 (en) Multiple video input clamping arrangement
US4660084A (en) Television receiver with selectable video input signals
KR910008951B1 (en) Video signal controller
US4882625A (en) Improved definition television set with external luminance and chrominance signal inputs
US4660085A (en) Television receiver responsive to plural video signals
JP2508610B2 (en) Automatic white balance adjustment circuit
JPH1198422A (en) Video signal discrimination circuit
EP0154526B1 (en) Error compensated control system in a video signal processor
US4296433A (en) Color television receiving system with forced chroma transients
US6148112A (en) Digital image correction device and display device
JPH0580876B2 (en)
JPH0695766B2 (en) Automatic white balance adjustment circuit
JP2595499B2 (en) Television receiver
EP0146344B1 (en) Dc stabilization system
JPH07255020A (en) Video feedback matching circuit and its method
JPH01264376A (en) Signal processing circuit capable of displaying plural pictures
JPS6232875B2 (en)
JPH0530386A (en) Television receiver
KR0138142B1 (en) Image quality compensation circuit
JPH0584980B2 (en)
JP2664885B2 (en) Electronics
JPS6118277A (en) Dubbing device and method for forming dubbing signal
JPH0678328A (en) Color television receiver

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term