JP2506970B2 - Color difference signal time division multiplexing circuit - Google Patents

Color difference signal time division multiplexing circuit

Info

Publication number
JP2506970B2
JP2506970B2 JP63194977A JP19497788A JP2506970B2 JP 2506970 B2 JP2506970 B2 JP 2506970B2 JP 63194977 A JP63194977 A JP 63194977A JP 19497788 A JP19497788 A JP 19497788A JP 2506970 B2 JP2506970 B2 JP 2506970B2
Authority
JP
Japan
Prior art keywords
signal
color difference
bits
time
division multiplexing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP63194977A
Other languages
Japanese (ja)
Other versions
JPH0244888A (en
Inventor
賢太 寒川
隆治 松浦
厚 石津
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP63194977A priority Critical patent/JP2506970B2/en
Publication of JPH0244888A publication Critical patent/JPH0244888A/en
Application granted granted Critical
Publication of JP2506970B2 publication Critical patent/JP2506970B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Color Television Systems (AREA)

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、カラーテレビジョン信号の2種の色差信号
に対して時分割多重処理を施す色差信号時分割多重回路
に関し、特にIC(Integrated Circuit)等への導入が好
適な信号処理回路に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a color-difference signal time-division multiplex circuit that performs time-division multiplex processing on two types of color-difference signals of a color television signal, and particularly to an IC (Integrated Circuit) or the like. The present invention relates to a signal processing circuit which is suitable for introduction.

従来の技術 従来、カラーテレビジョン信号のディジタル処理方式
において、そのサンプリング周波数は、ナイキストの定
数(s/2>ここでは入力信号に含まれる最大の周
波数,sはサンプリング周波数)を満足する周波数ま
で下げることができる。サンプリング周波数を4・sc
〔sc=カラーサブキャリアの周波数(3.57954MHz)〕
にすることが一般的であるがNTSC信号の場合、輝度信号
の帯域は4.2MHzであるのに対し、色差信号の帯域は1.5M
Hz(I信号)であるので、色差信号のサンプリング周波
数は輝度信号のサンプリング周波数よりも低くすること
ができる。そこで色差信号のサンプリング周波数を輝度
信号のサンプリング周波数よりも低くして、かつ2つの
色差信号を時間的に多重して信号の伝送に必要な線路の
数を削減する方法が用いられていた(例えばTV誌Vol.4
0,6,(1986)pp442〜448)。
2. Description of the Related Art Conventionally, in a digital processing method of a color television signal, the sampling frequency is lowered to a frequency that satisfies a Nyquist constant (s / 2> the maximum frequency contained in the input signal, s is the sampling frequency). be able to. Sampling frequency is 4sc
[Sc = frequency of color subcarrier (3.57954MHz)]
In the case of NTSC signal, the luminance signal band is 4.2MHz, while the color difference signal band is 1.5M.
Since it is Hz (I signal), the sampling frequency of the color difference signal can be made lower than the sampling frequency of the luminance signal. Therefore, a method has been used in which the sampling frequency of the color difference signal is set lower than the sampling frequency of the luminance signal, and the two color difference signals are temporally multiplexed to reduce the number of lines required for signal transmission (for example, TV magazine Vol.4
0, 6, (1986) pp442-448).

第6図はよく知られている色差信号の時分割多重装置
である。第6図において、1および2は2つの色差信号
の入力端子、3は時分割多重された信号の出力端子、10
はセレクタで、端子11に加えられた論理レベルにより、
“1"の時は、入力端子1に加えられた入力信号を選択
し、“0"の時は入力端子2に加えれた入力信号を選択す
る。
FIG. 6 shows a well-known time division multiplexer for color difference signals. In FIG. 6, 1 and 2 are input terminals for two color difference signals, 3 is an output terminal for time-division multiplexed signals, and 10
Is a selector, depending on the logic level applied to terminal 11,
When "1", the input signal applied to the input terminal 1 is selected, and when "0", the input signal applied to the input terminal 2 is selected.

次に第6図に示した回路の動作を、第7図を用いて説
明する。第7図において(a)は輝度信号のサンプリン
グクロック、(b)は色差信号のサンプリングクロック
である。(b)のサンプリングクロックを用いた場合、
第6図端子1および2にはそれぞれ(c)および(d)
に示す色差信号のディジタルデータが加えられる。そこ
で第6図セレクタ10の入力端子4に、(e)で示す様な
信号を加え、第6図セレクタ10をディジタルデータ繰り
返し周波数の2倍の周波数で切り換えると第6図の出力
端子3には(f)で示す様な時分割多重された色差信号
が得られる。ここで(c)および(d)のデータがnビ
ットとすると、時分割多重されたデータ(f)もnビッ
トである。
Next, the operation of the circuit shown in FIG. 6 will be described with reference to FIG. In FIG. 7, (a) is a sampling clock of a luminance signal, and (b) is a sampling clock of a color difference signal. When the sampling clock of (b) is used,
FIG. 6 Terminals 1 and 2 are (c) and (d) respectively.
The digital data of the color difference signal shown in is added. Therefore, if a signal as shown in (e) is added to the input terminal 4 of the selector 10 of FIG. 6 and the selector 10 of FIG. 6 is switched at a frequency twice the digital data repetition frequency, the output terminal 3 of FIG. A time-division multiplexed color difference signal as shown in (f) is obtained. If the data in (c) and (d) is n bits, the time-division multiplexed data (f) is also n bits.

第8図は時分割多重されたデータをもとのデータに分
離する装置である。第8図、1は時分割多重された色差
信号の入力端子、52,53は分離された色差信号の出力端
子、50,60はフリップフロップ回路、53,63はフリップフ
ロップ回路のトリガパルス入力端子である。
FIG. 8 shows an apparatus for separating time-division multiplexed data into original data. FIG. 8: 1 is an input terminal for time-division multiplexed color difference signals, 52 and 53 are output terminals for separated color difference signals, 50 and 60 are flip-flop circuits, and 53 and 63 are trigger pulse input terminals of the flip-flop circuit. Is.

第9図(a)に示す時分割多重された色差信号を、第
8図、1に加え、Dフリップフロップ50のトリガ入力53
に第9図(b)に示すクロックを加え、Dフリップフロ
ップ60のトリガ入力63に第9図(c)に示すクロックを
加えると、それぞれのクロックの立上りエッジで、入力
信号第9図(a)がトリガされ、Dフリップフロップ5
0,60の出力として第9図(d)および(e)に示す分離
された色差信号が得られ出力端子52,53よりそれぞれ出
力される。
The time-division multiplexed color difference signal shown in FIG. 9 (a) is added to the signals shown in FIGS.
9 (b) and the clock shown in FIG. 9 (c) to the trigger input 63 of the D flip-flop 60, the input signal of FIG. 9 (a) is generated at the rising edge of each clock. ) Is triggered and D flip-flop 5
As the outputs of 0 and 60, the separated color difference signals shown in FIGS. 9D and 9E are obtained and output from the output terminals 52 and 53, respectively.

発明が解決しようとする課題 しかしながら上述したような色差信号の時分割多重方
法では、例えば、ICチップ等で色差信号処理回路を実現
した場合に色差信号をIC外部とインターフェースする
際、1画素あたりのビット数以下には入出力ピン数を削
減することは不可能であり、ICチップのコストアップに
つながっていた。
However, in the time-division multiplexing method for color difference signals as described above, for example, when the color difference signal processing circuit is realized by an IC chip or the like, when interfacing the color difference signals with the outside of the IC, It was impossible to reduce the number of input / output pins below the number of bits, which led to an increase in the cost of the IC chip.

そこで本発明は上記問題点を鑑み、振幅方向のビット
数も削減可能な色差信号時分割多重回路を提供するもの
である。
In view of the above problems, the present invention provides a color difference signal time division multiplexing circuit that can reduce the number of bits in the amplitude direction.

課題を解決するための手段 上記課題を解決するために本発明の色差信号時分割多
重回路は、サンプリングレートfs、1サンプルあたりN
ビットの2種の色差信号を時分割多重し、サンプリング
レート2fs、1サンプルあたりNビットの多重信号を得
る第1の時分割多重手段と、前記第1の時分割多重手段
からの出力信号に対しNが偶数の場合は上位N/2ビット
と下位N/2ビットとに、Nが奇数の場合は上位(N+
1)/2ビットと下位(N+1)/2ビットに分割する分割
手段と、前記2分割された上位ビット信号と下位ビット
信号とを時分割多重し、サンプリングレート4fsで、N
が偶数の場合は1サンプルあたりN/2ビット、Nが奇数
の場合は(N+1)/2ビットの多重信号を得る第2の時
分割多重手段とを備えたものである。
Means for Solving the Problems In order to solve the above problems, the color difference signal time division multiplexing circuit of the present invention has a sampling rate fs and N per sample.
First time division multiplexing means for time-division-multiplexing two kinds of color difference signals of bits to obtain a multiplexed signal of sampling rate 2fs, N bits per sample, and output signals from the first time-division multiplexing means When N is an even number, the upper N / 2 bits and the lower N / 2 bits are set. When N is an odd number, the upper (N +
1) / 2-bit and lower (N + 1) / 2-bit dividing means and the above-mentioned two-divided upper bit signal and lower bit signal are time-division multiplexed, and at a sampling rate of 4 fs, N
If N is an even number, N / 2 bits per sample is provided, and if N is an odd number, a second time division multiplexing means for obtaining a (N + 1) / 2 bit multiplexed signal is provided.

作用 本発明は上記した構成によって、振幅情報も時分割に
多重するので、1伝送線路あたりのビット数を振幅方向
のビット数以下に削減できる。
Effect According to the present invention, since the amplitude information is also time-division multiplexed by the above-described configuration, the number of bits per transmission line can be reduced to the number of bits in the amplitude direction or less.

実施例 以下本発明の一実施例の色差信号時分割多重回路につ
いて図面を参照しながら説明する。
Embodiment A color difference signal time division multiplexing circuit according to an embodiment of the present invention will be described below with reference to the drawings.

第1図において、1および2は入力端子、3は出力端
子、11および21は制御信号入力端子、10および20は2入
力のセレクタである。セレクタは、従来例で説明したよ
うに制御信号入力端子の論理レベルが“1"の時は1側の
入力を選択し、“0"の時は0側の入力を選択する。
In FIG. 1, 1 and 2 are input terminals, 3 is an output terminal, 11 and 21 are control signal input terminals, and 10 and 20 are 2-input selectors. As described in the conventional example, the selector selects the 1-side input when the logic level of the control signal input terminal is "1", and selects the 0-side input when it is "0".

次に第2図を用いて本発明の一実施例の時分割多重回
路の動作について説明する。第2図において輝度信号の
サンプリングクロックを第2図(a),色差信号のサン
プリングクロックを第2図(b)とすると、第1図入力
端子1および2には第2図(c)および(d)で示され
る色差信号のディジタルデータが加えられる。そこで第
1図の制御信号入力端子21に第2図(e)で示した制御
信号を加え、第1図セレクタ10をディジタルデータ第2
図(c)および(d)の繰り返し周波数の2倍の周波数
で切り換えると、第1図セレクタ10の出力には、第2図
(f)に示すように時分割多重された色差信号が得られ
る。いまここで、第1図入力端子1および2に加えられ
た色差信号のディジタルデータが振幅方向にnビットで
あるとすると、第2図(f)に示す時分割多重された色
差信号のビット数もnビットである。そこで次に、nが
偶数の場合は、第3図(a)に示すように上位n/2ビッ
トと下位n/2ビットに分け、第1図セレクタ20の2つの
入力端に加える。またnが奇数の時は第3図(b)に示
すようにたとえば最下位に“0"入力を1ビット追加しn
+1ビットにした後、上位(n+1)/2ビットと下位
(n+1)/2ビットとに分け第1図セレクタ20の2つの
入力端に加える。第1図セレクタ20に与えられる2つの
データを、第2図(f)および(g)に示す。第2図
(g)および(h)において、Hは上位ビット、Lは下
位ビットのデータであること示す。次に第1図セレクタ
20の制御信号入力端子21に第2図(i)に示す制御信号
を加え第1図セレクタ20を入力ディジタルデータ第2図
(g)および(h)の繰り返し周波数の2倍の周波数で
切り換えると、第1図セレクタ20の出力には、第2図
(j)に示すように、サンプリングレートが入力色差信
号の4倍で、1サンプルあたりのビット数が半減した時
分割多重信号が得られる。第1図の入力端子1および2
のビット数がnビットであるとすると、出力端子3のビ
ット数は、nが偶数の場合はn/2ビット、nが奇数の場
合(n+1)/2ビットになる。
Next, the operation of the time division multiplexing circuit according to the embodiment of the present invention will be described with reference to FIG. In FIG. 2, assuming that the sampling clock of the luminance signal is FIG. 2 (a) and the sampling clock of the color difference signal is FIG. 2 (b), the input terminals 1 and 2 in FIG. The digital data of the color difference signal shown in d) is added. Therefore, the control signal shown in FIG. 2 (e) is applied to the control signal input terminal 21 of FIG. 1 so that the selector 10 of FIG.
When switching is performed at a frequency twice as high as the repetition frequency shown in FIGS. 2C and 2D, a time-division-multiplexed color difference signal is obtained at the output of the selector 10 of FIG. 1 as shown in FIG. 2F. . Now, assuming that the digital data of the color difference signals applied to the input terminals 1 and 2 in FIG. 1 is n bits in the amplitude direction, the number of bits of the time difference multiplexed color difference signals shown in FIG. 2 (f). Is also n bits. Then, next, when n is an even number, it is divided into upper n / 2 bits and lower n / 2 bits as shown in FIG. 3 (a) and added to the two input terminals of the selector 20 in FIG. When n is an odd number, for example, as shown in FIG. 3 (b), 1 bit of "0" input is added to the lowest order and n is added.
After the number is set to +1 bit, it is divided into upper (n + 1) / 2 bits and lower (n + 1) / 2 bits and added to the two input terminals of the selector 20 of FIG. Two data given to the selector 20 of FIG. 1 are shown in FIGS. 2 (f) and 2 (g). In FIGS. 2 (g) and (h), H is data of upper bits and L is data of lower bits. Fig. 1 Selector
When the control signal shown in FIG. 2 (i) is applied to the control signal input terminal 21 of 20 and the selector 20 of FIG. 1 is switched at a frequency twice as high as the repetition frequency of the input digital data of FIGS. 2 (g) and (h). As shown in FIG. 2 (j), the output of the selector 20 of FIG. 1 is a time division multiplex signal in which the sampling rate is four times that of the input color difference signal and the number of bits per sample is halved. Input terminals 1 and 2 in FIG.
If the number of bits of n is n bits, the number of bits of the output terminal 3 is n / 2 bits when n is an even number and (n + 1) / 2 bits when n is an odd number.

第4図は、本発明の時分割多重回路に対応した分離回
路である。第4図において31は時分割多重信号の入力端
子、52,62は分離された色差信号を得る出力端子、30は
ディジタルデータを1繰り返し周期遅延させる回路、4
0,50,60はDフリップフロップである。
FIG. 4 shows a separating circuit corresponding to the time division multiplexing circuit of the present invention. In FIG. 4, 31 is an input terminal for a time division multiplexed signal, 52 and 62 are output terminals for obtaining separated color difference signals, 30 is a circuit for delaying digital data by one cycle, 4
0,50,60 are D flip-flops.

まず、第5図(a)に示す時分割多重信号が入力端子
31に入力されたとする。第5図(a)の時分割多重信号
は第2図(j)に示した信号と同じ多重方法で得たもの
である。第5図(a)は遅延器30で1サンプル分遅延さ
れて第5図(b)に示す信号となる。次に第5図
(a),(b)を並列にフリップフロップ40に入力し、
第5図(c)のトリガパルスを用いて、データの上位ビ
ット(H)と下位ビット(L)が正しく並んでいる部分
でトリガして正しいデータを抜きとると第5図(d)に
示す信号が得られる。この信号をDフリップフロップ50
および60においてトリガパルス第5図(e)および
(f)をそれぞれ端子53および63に加えてトリガすれ
ば、第5図(g)および(h)に示す様に分離された色
差信号が得られる。
First, the time division multiplexed signal shown in FIG.
Suppose that it is entered in 31. The time division multiplexed signal of FIG. 5 (a) is obtained by the same multiplexing method as the signal shown in FIG. 2 (j). FIG. 5 (a) is delayed by one sample by the delay device 30 to obtain the signal shown in FIG. 5 (b). Next, input (a) and (b) of FIG. 5 in parallel to the flip-flop 40,
FIG. 5 (d) shows that the trigger pulse of FIG. 5 (c) is used to trigger at the portion where the high-order bit (H) and the low-order bit (L) of the data are correctly aligned to extract the correct data. The signal is obtained. This signal is sent to the D flip-flop 50
When trigger pulses (e) and (f) of FIG. 5 are applied to the terminals 53 and 63, respectively, at 60 and 60, the color difference signals separated as shown in (g) and (h) of FIG. 5 are obtained. .

発明の効果 以上詳細に説明したように、本発明によれば、時間軸
多重された色差信号の振幅方向の情報も時分割多重する
ため、伝送線路あたりのビット数を大幅に削減でき、IC
チップ等に適用した場合、IC外部との色差信号のインタ
ーフェースのための入出力ピン数を大幅に削減するこが
できる。
As described in detail above, according to the present invention, since the information in the amplitude direction of the time-axis-multiplexed color difference signals is also time-division multiplexed, the number of bits per transmission line can be significantly reduced, and the IC
When applied to a chip or the like, the number of input / output pins for interfacing color difference signals with the outside of the IC can be greatly reduced.

【図面の簡単な説明】[Brief description of drawings]

第1図は本発明の一実施例における色差信号時間軸処理
装置の構成図、第2図は第1図の動作を説明するための
説明図、第3図はデータを上位ビットと下位ビットに分
ける方法を示す説明図、第4図は本発明の他の実施例に
おける色差信号時間軸処理装置の構成図、第5図は第4
図の動作を説明するための説明図、第6図は従来の色差
信号間軸処理装置の構成図、第7図は第6図の動作を説
明するための説明図、第8図は従来の色差信号時間軸処
理装置のその他の構成図、第9図は第8図の動作を説明
するための説明図である。 1,2……入力端子、3……出力端子、10,20……セレク
タ、11,21……制御信号入力端子。
FIG. 1 is a block diagram of a color difference signal time base processing apparatus according to an embodiment of the present invention, FIG. 2 is an explanatory diagram for explaining the operation of FIG. 1, and FIG. 3 shows data in upper bits and lower bits. FIG. 4 is an explanatory diagram showing a dividing method, FIG. 4 is a block diagram of a color difference signal time base processing device in another embodiment of the present invention, and FIG.
FIG. 6 is an explanatory diagram for explaining the operation of the figure, FIG. 6 is a configuration diagram of a conventional color difference signal axis processing device, FIG. 7 is an explanatory diagram for explaining the operation of FIG. 6, and FIG. Another configuration diagram of the color difference signal time axis processing device, and FIG. 9 is an explanatory diagram for explaining the operation of FIG. 1,2 …… Input terminal, 3 …… Output terminal, 10,20 …… Selector, 11,21 …… Control signal input terminal.

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】サンプリングレートfs、1サンプルあたり
Nビットの2種の色差信号を時分割多重し、サンプリン
グレート2fs、1サンプルあたりNビットの多重信号を
得る第1の時分割多重手段と、前記第1の時分割多重手
段からの出力信号に対しNが偶数の場合は上位N/2ビッ
トと下位N/2ビットとに、Nが奇数の場合は上位(N+
1)/2ビットと下位(N+1)/2ビットに分割する分割
手段と、前記2分割された上位ビット信号と下位ビット
信号とを時分割多重し、サンプリングレート4fsで、N
が偶数の場合は1サンプルあたりN/2ビット、Nが奇数
の場合は(N+1)/2ビットの多重信号を得る第2の時
分割多重手段とを備えたことを特徴とする色差信号時分
割多重回路。
1. A first time division multiplexing means for time-division-multiplexing two kinds of color difference signals of sampling rate fs and N bits per sample to obtain a multiplexed signal of sampling rate 2fs and N bits per sample, and When N is an even number with respect to the output signal from the first time division multiplexing means, the upper N / 2 bits and the lower N / 2 bits are set, and when N is an odd number, the upper (N +
1) / 2-bit and lower (N + 1) / 2-bit dividing means and the above-mentioned two-divided upper bit signal and lower bit signal are time-division multiplexed, and at a sampling rate of 4 fs, N
Color-difference signal time-division multiplexing means for obtaining N / 2 bits per sample when N is an even number and (N + 1) / 2-bits when N is an odd number. Multiple circuits.
JP63194977A 1988-08-04 1988-08-04 Color difference signal time division multiplexing circuit Expired - Fee Related JP2506970B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63194977A JP2506970B2 (en) 1988-08-04 1988-08-04 Color difference signal time division multiplexing circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63194977A JP2506970B2 (en) 1988-08-04 1988-08-04 Color difference signal time division multiplexing circuit

Publications (2)

Publication Number Publication Date
JPH0244888A JPH0244888A (en) 1990-02-14
JP2506970B2 true JP2506970B2 (en) 1996-06-12

Family

ID=16333494

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63194977A Expired - Fee Related JP2506970B2 (en) 1988-08-04 1988-08-04 Color difference signal time division multiplexing circuit

Country Status (1)

Country Link
JP (1) JP2506970B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5115888B2 (en) * 2009-05-18 2013-01-09 株式会社メガチップス Image processing apparatus and imaging apparatus

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57136884A (en) * 1981-02-18 1982-08-24 Matsushita Electric Ind Co Ltd Transmission system for color video signal
JPS6212293A (en) * 1985-07-09 1987-01-21 Mitsubishi Electric Corp Band compressing device for image

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57136884A (en) * 1981-02-18 1982-08-24 Matsushita Electric Ind Co Ltd Transmission system for color video signal
JPS6212293A (en) * 1985-07-09 1987-01-21 Mitsubishi Electric Corp Band compressing device for image

Also Published As

Publication number Publication date
JPH0244888A (en) 1990-02-14

Similar Documents

Publication Publication Date Title
US4084181A (en) Apparatus for transmission of chrominance signals during blanking period
US4500908A (en) Method and apparatus for standardizing nonstandard video signals
KR930003575B1 (en) Progressive scan video processor
US5986648A (en) Method for transferring image data to display drive in a time series format to reduce the number of required input terminals to the driver
JPS59185473A (en) Television synchronizing converter
US4232339A (en) Television signal horizontal interval timing reconstruction system
EP0220059B1 (en) Digital envelope shaping apparatus
JP2506970B2 (en) Color difference signal time division multiplexing circuit
JPS63139415A (en) Clock signal multiplexer
US3986202A (en) Processing apparatus and method for color video signals
EP0674437B1 (en) Video processor with field memory for exclusively storing picture information
JPH0141053B2 (en)
US20020001041A1 (en) Video transmission apparatus
US4635116A (en) Video signal delay circuit
US5990811A (en) Transfer clock converter for digital data
EP0222519A2 (en) Circuit for controlling the phase of a signal which is processed by means of a data memory
JP3063480B2 (en) Digital color signal processing method
GB2224617A (en) Deriving horizontal and vertical frequency pulses from a video sync signal
JPH0897816A (en) Data receiver
EP0341989A2 (en) Apparatus for simultaneously outputting plural image signals derived from a video signal, comprising a single digital-to- analogue converter
JP2715438B2 (en) Sampling frequency conversion device and method
KR910007391B1 (en) Selection control circuit of brightness and chrominance signal
JP2908465B2 (en) Magnetic recording / reproducing device
US5426536A (en) Synchronizing signal generating device for plural television systems
SU1573558A1 (en) Corrector of high-frequency pre-distortions of secam decoder

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees