JP2021192093A - 表示パネルを制御するための装置及び方法 - Google Patents
表示パネルを制御するための装置及び方法 Download PDFInfo
- Publication number
- JP2021192093A JP2021192093A JP2021085821A JP2021085821A JP2021192093A JP 2021192093 A JP2021192093 A JP 2021192093A JP 2021085821 A JP2021085821 A JP 2021085821A JP 2021085821 A JP2021085821 A JP 2021085821A JP 2021192093 A JP2021192093 A JP 2021192093A
- Authority
- JP
- Japan
- Prior art keywords
- power supply
- supply voltage
- display
- refresh period
- display panel
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 24
- 230000007423 decrease Effects 0.000 claims description 20
- 239000003990 capacitor Substances 0.000 abstract description 6
- 101100392125 Caenorhabditis elegans gck-1 gene Proteins 0.000 description 10
- 238000012545 processing Methods 0.000 description 10
- 238000013459 approach Methods 0.000 description 3
- 239000004065 semiconductor Substances 0.000 description 2
- 238000012360 testing method Methods 0.000 description 2
- 230000036962 time dependent Effects 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 239000000463 material Substances 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 238000009877 rendering Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3258—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2092—Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/006—Details of the interface to the display terminal
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0247—Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/06—Adjustment of display parameters
- G09G2320/0626—Adjustment of display parameters for control of overall brightness
- G09G2320/064—Adjustment of display parameters for control of overall brightness by time modulation of the brightness of the illumination source
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
- G09G2330/023—Power management, e.g. power saving using energy recovery or conservation
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/028—Generation of voltages supplied to electrode drivers in a matrix display other than LCD
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/08—Details of image data interface between the display device controller and the data line driver circuit
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Electroluminescent Light Sources (AREA)
- Control Of El Displays (AREA)
Abstract
【課題】パネル表示装置の電力消費を低減するために表示パネルを間欠的に駆動する場合、保持キャパシタからの電荷漏れにより、画素回路の輝度レベルに変化が生じて発生するフリッカを低減する方法を提供する。【解決手段】表示ドライバが、信号供給回路と電源コントローラとを備え、信号供給回路は、リフレッシュ期間の間に表示パネルを更新し、リフレッシュ期間に続く非リフレッシュ期間の間に表示パネルを更新しないように構成されて、電源コントローラは、少なくとも非リフレッシュ期間の間、表示パネルに供給される高位側電源電圧ELVDDを変更するように構成されている。【選択図】図5
Description
開示された技術は、全体として、表示パネルを制御するための装置及び方法に関する。
例えば有機発光ダイオード(OLED)表示装置及びマイクロ発光ダイオード(LED)表示装置のようなパネル表示装置の電力消費を低減するための一つのアプローチは、表示パネルを間欠的に駆動することである。間欠駆動に対応した表示ドライバは、リフレッシュ期間に表示パネルをリフレッシュ又は更新し、リフレッシュ期間に続く非リフレッシュ期間に表示パネルをリフレッシュ又は更新をしないように構成されることがある。この手法は、非リフレッシュ期間における電力消費を有効に低減することがある。
本概要は、発明を実施するための形態において下記に更に説明されている概念の選択を簡潔な形態で導入するために提供されているものである。本概要は、請求された主題の重要な特徴又は本質的な特徴を特定することを意図しておらず、また、請求された主題の範囲を限定することも意図していない。
一以上の実施形態において、表示ドライバが提供される。表示ドライバは、信号供給回路部と電源コントローラとを備えている。信号供給回路部は、リフレッシュ期間に表示パネルを更新するように構成され、リフレッシュ期間に続く非リフレッシュ期間の間に表示パネルを更新しない。電源コントローラは、少なくとも前記非リフレッシュ期間の間に表示パネルに供給される電源電圧を変更するように構成されている。
一以上の実施形態において、表示装置が提供される。表示装置は、表示パネルと表示ドライバとを備えている。表示ドライバは、リフレッシュ期間の間に表示パネルを更新するように構成され、リフレッシュ期間に続く非リフレッシュ期間の間は表示パネルを更新しない。表示ドライバは、更に、少なくとも非リフレッシュ期間の間に表示パネルに供給される電源電圧を変更するように構成されている。
一以上の実施形態において、表示パネルを制御する方法が提供される。該方法は、リフレッシュ期間の間に表示パネルを更新することと、リフレッシュ期間に続く非リフレッシュ期間の間に表示パネルを更新しないこととを含む。該方法は、更に、少なくとも非リフレッシュ期間の間に表示パネルに供給される電源電圧を変更することを含む。
本開示の上記された特徴が詳細に理解可能なように、上記に簡潔に要約されている本開示のより具体的な説明が、実施形態を参照してなされることがある。実施形態のうちのいくつかは添付図面に図示されている。しかしながら、添付図面は、本開示の例示的な実施形態を図示しているにすぎず、本開示は他の同様に有効な実施形態を認めているのであるから、よって、発明の範囲を限定していると考えるべきでないことに留意すべきである。
理解を容易にするために、可能であれば、図面に共通の同一の要素を指し示すために同一の参照番号が用いられている。一の実施形態に開示された要素は、特に記載しなくとも他の実施形態に有益に使用され得ることが予期されている。本明細書で参照する図面は、特に言及がない限り、寸法通りに描かれていると理解されるべきではない。また、提示及び説明の明確性のために、図面は、しばしば、詳細又は構成部品が省略されて簡単化される。図面及び議論は、以下に議論する原理を説明するために役立つものであり、類似の符号は類似の要素を示している。
下記の詳細な説明は、本質的に、単に例示的なものであり、本開示及び本開示の応用及び使用について限定する意図はない。更に、前述した背景、要約又は下記の詳細な説明において提示されている明示的な又は暗示的な理論によって拘束される意図もない。
電力消費の低減は、パネル表示装置、特に、スマートフォン、携帯電話、モバイルパーソナルコンピュータ(PC)、パーソナルデジタルアシスタント(PDA)のような携帯端末に搭載されるようなパネル表示装置に関して問題になる。パネル表示装置の電力消費を低減する一つのアプローチは、表示パネルを間欠的に駆動することである。一の実装では、表示パネルはリフレッシュ期間の間においてのみリフレッシュ又は更新され、リフレッシュ期間に続く非リフレッシュ期間の間にはリフレッシュ又は更新されない。このアプローチは、パネル表示装置の電力消費を有効に低減し得る。
しかしながら、間欠駆動は、非リフレッシュ期間の間に、表示パネルのディスプレイ輝度レベルに時間依存性の変化を生じさせ得る。表示パネルの画素回路は、それぞれ、それに組み込まれた保持キャパシタに階調値に対応する保持電圧を保持するように構成されることがある。このような場合、非リフレッシュ期間の間における保持キャパシタからの電荷漏れが、画素回路の輝度レベルに変化を生じさせ得る。これは、ディスプレイ輝度レベルの変化として知覚され得る。複数のリフレッシュ期間と非リフレッシュ期間とが繰り返されると、ディスプレイ輝度レベルの繰り返される変化は、フリッカとして知覚され得る。本開示は、非リフレッシュ期間の間のディスプレイ輝度レベルにおける時間依存性の変化に対応する装置及び方法を記述する。
図1は、一以上の実施形態による表示装置100の例示的な構成を図示している。図示された実施形態では、表示装置100が表示パネル10と表示ドライバ20とを備えている。表示パネル10は、OLED表示パネル、マイクロLED表示パネル又は他の自発光表示パネルであってもよい。表示ドライバ20は、表示パネル10を制御してホスト200から受け取った画像データに対応する画像を表示パネル10に表示するように構成されている。ホスト200の例としては、アプリケーションプロセッサ、中央処理装置(CPU)又は他のプロセッサが挙げられ得る。表示ドライバ20は、更に、高位側電源電圧ELVDDと低位側電源電圧ELVSSとを表示パネル10に供給するように構成されてもよい。
表示パネル10は、表示ライン11(2つを図示)のアレイと、ゲートスキャンドライバ12と、エミッションスキャンドライバ13とを備えている。各表示ライン11は、図1においてX軸方向として図示されている水平方向に並んだ画素回路14の列を備えている。画素回路14は、それぞれ、画像データによって指定された階調値に対応する輝度レベルで発光するように構成されている。図示された実施形態では、各表示ライン11は、M個の画素回路141〜14Mを備えている。ここでMは、2以上の自然数である。表示ライン11は、図1においてY軸方向として図示されている表示パネル10の垂直方向に並んでいる。以下では、上からi番目の表示ライン11を、表示ライン11iということがある。
各表示ライン11iの画素回路141〜14Mは、ゲートスキャンドライバ12からゲートスキャン信号G(i−1)及びG(i)を受け取り、更に、表示ドライバ20からソース信号S(1)〜S(M)をそれぞれ受け取るように構成されている。表示ライン11iの画素回路141〜14Mは、ゲートスキャン信号G(i−1)及びG(i)とソース信号S(1)〜S(M)とを用いて更新されるように構成されている。図示された実施形態では、各画素回路14の更新が2つのステップ:初期化及びプログラミングを含んでいる。表示ライン11iの画素回路141〜14Mは、ゲートスキャン信号G(i−1)のアサートに応じて初期化される。表示ライン11iの画素回路141〜14Mは、その後、ゲートスキャン信号G(i−1)のアサートに応じてソース信号S(1)〜S(M)でプログラミングされる。表示ライン11iの画素回路141〜14Mのプログラミングは、表示ライン11iの画素回路141〜14Mに対応する画像データによって指定された階調値に対応する信号レベルを有するようにソース信号S(1)〜S(M)がそれぞれに生成された状態でゲートスキャン信号G(i)をアサートすることによって行われる。
各表示ライン11iの画素回路14は、更に、表示ライン11iの画素回路の発光を制御するエミッションスキャン信号EM(i)を受け取るように構成されている。表示ライン11iの画素回路14は、エミッションスキャン信号EM(i)がアサートされたときに発光するように構成されている。
ゲートスキャンドライバ12は、表示ドライバ20から受け取ったゲートスキャンスタートパルス信号GSTVと一対のゲートスキャンシフトクロックGCK1及びGCK2に応じてゲートスキャン信号G(図には3つのゲートスキャン信号G(i−2)、G(i−1)、G(i)を図示)を生成するように構成されている。ゲートスキャンドライバ12は、ゲートスキャンシフトクロックGCK1及びGCK2と同期してゲートスキャン信号Gを生成するシフト動作を行うシフトレジスタとして構成されてもよい。ゲートスキャンドライバ12は、ゲートスキャン信号Gが繰り返しアサート及びディアサートされることに応じてゲートスキャン信号Gを順次にアサートするように構成されてもよい。ゲートスキャンドライバ12は、更に、ゲートスキャンスタートパルス信号GSTVのアサートに応じてシフト動作を開始するように構成されてもよい。
エミッションスキャンドライバ13は、表示ドライバ20から受け取ったエミッション制御信号ESTVと一対のエミッションスキャンシフトクロックECK1及びECK2に応じてエミッションスキャン信号EM(図には2つのエミッションスキャン信号EM(i−1)及びEM(i)を図示)を生成するように構成されている。エミッションスキャンドライバ13は、表示ドライバ20から受け取ったエミッションスキャンシフトクロックECK1及びECK2と同期してエミッションスキャン信号EMを生成するシフト動作を行うシフトレジスタとして構成されてもよい。エミッションスキャンドライバ13は、エミッション制御信号ESTVのアサートに応じてシフト動作を開始するように構成されてもよい。一の実装では、エミッション制御信号ESTVがアサートされている間に表示パネル10の上端の一連の表示ライン11に供給される一連のエミッションスキャン信号EMがアサートされ、アサートされるエミッションスキャン信号EMが、順次にシフト動作によってシフトされる。
一以上の実施形態では、エミッション制御信号ESTVは、エミッションスキャン信号EMの総数に対するアサートされたエミッションスキャン信号EMの数の比(即ち、表示ライン11の総数に対する、発光する表示ライン11の数の比)を制御し、これにより表示パネル10のディスプレイ輝度レベルを制御するパルス幅変調(PWM)信号として生成されてもよい。ディスプレイ輝度レベルは、表示パネル10に表示されている画像全体の輝度レベルであってもよい。エミッションスキャン信号EMの総数に対するアサートされたエミッションスキャン信号EMの数の比が増加すると、増加された数の画素回路14が発光し、これによりディスプレイ輝度レベルが増加する。
一以上の実施形態では、表示パネル10のディスプレイ輝度レベルは、エミッション制御信号ESTVのデューティ比によって制御される。エミッション制御信号ESTVのデューティ比は、エミッション制御信号ESTVの1周期に対するエミッション制御信号ESTVがアサートされている期間の比に対応していることがある。一以上の実施形態では、エミッション制御信号ESTVのデューティ比が増加すると、エミッションスキャン信号EMの総数に対するアサートされたエミッションスキャン信号EMの数の比が増加し、表示パネル10のディスプレイ輝度レベルも増加する。
一以上の実施形態では、画素回路14は、それぞれ、高位側電源電圧ELVDDと低位側電源電圧ELVSSとで動作するように構成されてもよい。このような実施形態では、各画素回路14から発せられる光の輝度レベルが、高位側電源電圧ELVDDの電圧レベル及び/又は低位側電源電圧ELVSSの電圧レベルに依存することがある。いくつかの実施形態では、画素回路14の輝度レベルは、高位側電源電圧ELVDDが増加すると増加することがあり、これにより、表示パネル10のディスプレイ輝度レベルが増加する。他の実施形態では、高位側電源電圧ELVDDが減少すると画素回路14の輝度レベルが増加することがあり、これにより、ディスプレイ輝度レベルが増加する。
図2は、一以上の実施形態による、表示ライン11iの画素回路14jの例示的な構成を図示している。ここで、jは、1からMの自然数である。図示された実施形態では、画素回路14が、エミッション制御トランジスタM1、M6、選択トランジスタM2、M3、M5、M7、駆動トランジスタM4、保持キャパシタCst及び発光素子141を備えている。トランジスタM1〜M7は、pチャンネル金属酸化物半導体(PMOS)トランジスタとして構成されてもよい。発光素子141は、LED、OLED又は表示パネル10に適した他の発光素子であってもよい。エミッション制御トランジスタM1、駆動トランジスタM4、エミッション制御トランジスタM6及び発光素子141は、高位側電源電圧ELVDDを供給するように構成された高位側電源ライン142と低位側電源電圧ELVSSを供給するように構成された低位側電源ライン143との間に直列に接続されている。エミッション制御トランジスタM1、M6は、エミッションスキャン信号EM(i)を受け取る共通接続ゲートを有している。駆動トランジスタM4は、保持ノードNstに接続されたゲートを有している。選択トランジスタM2は、ゲートスキャン信号G(i)を受け取るゲートと、ソース信号S(j)を受け取るソースと、駆動トランジスタM4のソースに接続されたドレインとを有している。選択トランジスタM3は、ゲートスキャン信号G(i−1)を受け取るゲートと、保持ノードNstに接続されたソースと、初期化電圧VREFNを受け取るドレインとを有している。初期化電圧VREFは、固定された電圧レベルを有していてもよい。選択トランジスタM5は、駆動トランジスタM4のドレインと保持ノードNstの間に接続されている。選択トランジスタM5は、ゲートスキャン信号G(i)を受け取るゲートを有している。選択トランジスタM7は、ゲートスキャン信号G(i)を受け取るゲートと、初期化電圧VREFを受け取るソースと、エミッション制御トランジスタM6のドレインに接続されたドレインとを有している。保持キャパシタCstは、保持ノードNstと高位側電源ライン142の間に接続されている。このように構成された画素回路14は、保持キャパシタCstの電圧に対応する輝度レベルで発光する。
図3は、一以上の実施形態による表示ドライバ20の例示的な構成を図示している。表示ドライバ20は、ソース信号S(1)〜S(M)と、ゲートスキャンスタートパルス信号GSTVと、ゲートスキャンシフトクロックGCK1、GCK2と、エミッション制御信号ESTVと、エミッションスキャンシフトクロックECK1、ECK2とを生成して表示パネル10に供給するように構成されている。
図示された実施形態では、表示ドライバ20は、ホストインタフェース(I/F)回路部21と、グラフィックランダムアクセスメモリ(GRAM)22と、デジタル画像処理ブロック23と、信号供給回路部24とを備えている。ホストインタフェース回路部21は、ホスト200から画像データを受け取り、受け取った画像データをGRAM22に転送するように構成されている。他の実施形態では、ホストインタフェース回路部21は、受け取った画像データを処理し、処理後の画像データをGRAM22に送るように構成されてもよい。GRAM22は、一時的に画像データを保存し、保存した画像データをデジタル画像処理ブロック23に転送するように構成されている。他の実施形態では、GRAM22が省略され、画像データが、直接、ホストインタフェース回路部21からデジタル画像処理ブロック23に供給されてもよい。デジタル画像処理ブロック23は、所望の画像処理(例えば、色調整、サブピクセルレンダリング、画像の拡大縮小、及び、ガンマ処理)をGRAM22から受け取った画像データに対して行い、処理後の画像データを信号供給回路部24に供給するように構成されている。
信号供給回路部24は、一以上の信号を供給して表示パネル10を制御するように構成されている。一以上の実施形態では、信号供給回路部24が、ソースドライバ30と、ゲートスキャン制御信号生成器31と、エミッションスキャン制御信号生成器32とを備えている。ソースドライバ30は、デジタル画像処理ブロック23から受け取った処理後の画像データに基づいてソース信号S(1)〜S(M)を生成するように構成されている。ゲートスキャン制御信号生成器31は、ゲートスキャンスタートパルス信号GSTVとゲートスキャンシフトクロックGCK1、GCK2とを生成するように構成されている。エミッションスキャン制御信号生成器32は、エミッションスキャン制御信号ESTVとエミッションスキャンシフトクロックECK1、ECK2とを生成するように構成されている。
表示ドライバ20は、更に、表示装置100において用いられる電源電圧を生成するように構成された電源回路部25を備えている。電源回路部25は、高位側電源電圧ELVDDと低位側電源電圧ELVSSとを生成して供給するように構成されたELVDD/ELVSS生成モジュール33を備えている。
表示ドライバ20は、更に、表示コマンドコントローラ26とタイミングコントローラ27とCPU28とを備えている。表示コマンドコントローラ26とタイミングコントローラ27とCPU28とは、デジタル画像処理ブロック23と信号供給回路部24と電源回路部25とにバス29を介して通信可能に接続されており、デジタル画像処理ブロック23と信号供給回路部24と電源回路部25の動作を制御するように構成されている。一実施形態では、タイミングコントローラ27は、エミッションパルスコントローラ34と電源コントローラ35とを備えている。エミッションパルスコントローラ34は、エミッションスキャン制御信号生成器32によるエミッション制御信号ESTVとエミッションスキャンシフトクロックECK1、ECK2の生成を制御するように構成されている。いくつかの実施形態では、エミッションパルスコントローラ34は、エミッション制御信号ESTVのデューティ比を可変に制御し、これにより、表示パネル10のディスプレイ輝度レベルを制御するように構成されてもよい。電源コントローラ35は、ELVDD/ELVSS生成モジュール33によって生成される高位側電源電圧ELVDD及び/又は低位側電源電圧ELVSSを可変に制御するように構成されている。
表示ドライバ20は、更に、表示ドライバ20の動作を制御するために用いられる制御データを格納するように構成されたストレージ37を備えている。制御データは、エミッション制御データ、ELVDD制御データ及びELVSS制御データを含んでいてもよい。エミッション制御データは、エミッション制御信号ESTVを制御するために用いられることがある。例えば、エミッション制御データは、エミッション制御信号ESTVの波形(例えば、アサートタイミング及びデューティ比)を指示することがある。ELVDD制御データは、高位側電源電圧ELVDDを制御するために用いられることがある。例えば、ELVDD制御データは、高位側電源電圧ELVDDの波形を指示することがある。ELVSS制御データは、低位側電源電圧ELVSSを制御するために用いられることがある。例えば、ELVSS制御データは、低位側電源電圧ELVSSの波形を指示することがある。エミッション制御データと、ELVDD制御データと、ELVSS制御データとは、表示装置100のキャリブレーション処理において生成されてストレージ37に格納されてもよい。
一以上の実施形態では、表示装置100は、通常動作モード(第1モードということもある)と、間欠動作モード(第2モードということもある)とを有している。表示装置100は、通常動作モードでは各フレーム期間に表示パネル10の画素回路14をリフレッシュ又は更新するように構成されることがある。表示装置100は、更に、間欠動作モードにおいて、一部であるが全部ではないフレーム期間において表示パネル10の画素回路14をリフレッシュ又は更新するように構成されることがある。一の実装では、時間領域が、表示パネル10の画素回路14が更新されるリフレッシュ期間と画素回路14が更新されない非リフレッシュ期間とに区分される。リフレッシュ期間と非リフレッシュ期間とは、時間領域において交互に繰り返されてもよい。1つのリフレッシュ期間は、1つ以上のフレーム期間に対応していてもよく、1つの非リフレッシュ期間は、1つ以上のフレーム期間に対応していてもよい。
通常動作モードと間欠動作モードとの間の切り替えは、表示装置100のフレームレートに基づいていてもよい。表示装置100の動作モードは、フレームレートを(例えば、60Hzから15Hz又は6Hzに)低減するために通常動作から間欠動作モードに切り替えられることがある。表示装置100は、元のフレームレートに(例えば15Hz又は6Hzから60Hzに)戻すために通常動作に戻されることがある。一の実装では、ホスト200、表示装置100の動作モードを通常動作モードと間欠動作モードとの間で切り替えるために指示を送るように構成されてもよい。他の実施形態では、ホスト200は、表示装置100のフレームレートを指示する指令を送るように構成されてもよく、表示ドライバ20は、ホスト200からの指示に基づいて通常動作モードと間欠動作モードとの間で表示装置100を切り替えるように構成されてもよい。
図4は、一以上の実施形態による、通常動作モードにおける表示装置100の例示的な動作を図示している。図示された実施形態では、各フレーム期間は、表示更新期間と、表示更新期間に続くフロントポーチ期間とを備えている。図4において“DU”で示されている表示更新期間は、表示パネル10の画素回路14が更新される期間である。図4において“F”で示されているフロントポーチ期間は、画素回路14が更新されないブランキング期間である。各フレーム期間は、更に、冒頭にバックポーチ期間(図示されない)を備えていてもよい。バックポーチ期間は、それに続く表示更新期間において表示パネル10を駆動する準備のために用いられるブランキング期間であってもよい。
一以上の実施形態において、通常動作モードでは、各フレーム期間の表示更新期間の間に表示パネル10全体の画素回路14が更新される。例えば、フレーム期間#1の間、表示パネル10の画素回路14は、表示更新期間の間にフレーム期間#1に対応する画像データで更新され、他のフレーム期間についても同様である。図4(及び続く図面)において、フレーム期間#iに対応する画像データは“フレーム#i”として示されている。一以上の実施形態では、通常動作モードにおいて、ゲートスキャン信号Gを順次にアサートするために、各フレーム期間の表示更新期間の間にゲートスキャンシフトクロックGCK1、GCK2が表示パネル10に連続的に供給され、ソース信号S(1)〜S(M)が、それらに対応する画素回路14に対応する画像データに基づいて生成される。これにより、各フレーム期間の表示更新期間の間に表示パネル10全体の画素回路14を更新することができる。いくつかの実施形態では、電力消費を低減するために、フロントポーチ期間の間にゲートスキャンシフトクロックGCK1、GCK2がディアサートされる。他の実施形態では、ゲートスキャンシフトクロックGCK1、GCK2は、フレーム期間全体の間、連続的に供給される。
電源コントローラ35は、通常動作モードにおいて高位側電源電圧ELVDDを一定に保つように構成されてもよい。一以上の実施形態において、高位側電源電圧ELVDDは、通常動作モードにおいてデフォルトの電圧レベルVDD_DEFに維持される。
図5は、一以上の実施形態における、間欠動作モードにおける表示装置100の例示的な動作を図示している。図示された実施形態では、間欠動作モードにおいて、表示パネル10の画素回路14は、リフレッシュ期間の間に更新されるが、非リフレッシュ期間の間には更新されない。図5において、リフレッシュ期間は“リフレッシュ”として示されており、非リフレッシュ期間は、“非リフレッシュ”として示されている。リフレッシュ期間と非リフレッシュ期間とは、交互に繰り返される。図示された実施形態では、1つのリフレッシュ期間が、1つのフレーム期間の表示更新期間を備えている。図示された実施形態では、1つの非リフレッシュ期間が、画素回路14が更新されない3つのフレーム期間を備えている。他の実施形態では、1つの非リフレッシュ期間が、1つ、2つ、4つ又はそれ以上のフレーム期間を備えていてもよい。非リフレッシュ期間は、画素回路14が更新されるフレーム期間の表示更新期間に続く1つのフロントポーチ期間を更に備えていてもよい。図示された実施形態では、第1のリフレッシュ期間がフレーム期間#1の表示更新期間を備えており、第1のリフレッシュ期間に続く第1の非リフレッシュ期間がフレーム期間#2、#3、#4とフレーム期間#1のフロントポーチ期間とを備えている。第2のリフレッシュ期間がフレーム期間#5の表示更新期間を備えており、第2のリフレッシュ期間に続く第2の非リフレッシュ期間が、フレーム期間#6、#7、#8とフレーム期間#5のフロントポーチ期間とを備えている。第2の非リフレッシュ期間に続く第3のリフレッシュ期間は、フレーム期間#9の表示更新期間を備えており、第3の非リフレッシュ期間は、フレーム期間#10、#11と、他の図示されていないフレーム期間と、フレーム期間#9のフロントポーチ期間とを備えている。非リフレッシュ期間に含まれるフレーム期間の数は、例えば、所望のフレームレートに依存して変化し得る。
表示更新期間又はリフレッシュ期間の間に、表示パネル10の画素回路14が対応する画像データで更新される。例えば、フレーム期間#1の間に、ゲートスキャン信号Gが順次にアサートされる一方で、フレーム期間#1に対応する画像データに基づいてソース信号Sが生成される。その結果、表示パネル10の画素回路14は、フレーム期間#1に対応する画像データで更新される。一の実装では、画素回路14の更新を可能にするために、フレーム期間#1の表示更新期間の間に、ゲートスキャンシフトクロックGCK1、GCK2が繰り返してアサート及びディアサートされる。一の実装では、表示パネル10の画素回路14は、フレーム期間#5〜#9において、同様の手法で更新される。
非リフレッシュ期間の間、表示パネル10の画素回路14は、更新されない。一の実装では、非リフレッシュ期間の間、全てのゲートスキャン信号Gがディアサートに保たれ、画素回路14の更新を行わせない。いくつかの実施形態では、ゲートスキャン制御信号生成器31は、間欠動作モードにおいて非リフレッシュ期間の間にゲートスキャンシフトクロックGCK1、GCK2をディアサートに保ち、表示パネル10の電力消費を低減する。他の実施形態では、ゲートスキャンシフトクロックGCK1、GCK2は、非リフレッシュ期間の間において繰り返してアサート及びディアサートされるように保たれてもよい。一以上の実施形態では、表示装置100の電力消費を低減するために、ソース信号S(1)〜S(M)が非リフレッシュ期間の間に所定の電位(例えば、回路接地レベルGND、所定の電源レベル及び他の固定の電位)に固定される。他の実施形態では、ソース信号S(1)〜S(M)が伝送される信号線(これらは、しばしば、「ソース線」と呼ばれる)が非リフレッシュ期間の間、ハイインピーダンス(Hi−Z)に設定される。
電源コントローラ35は、間欠動作モードにおいて、少なくとも非リフレッシュ期間の間に高位側電源電圧ELVDDを可変に制御し、又は、変更するように構成される。図示された実施形態では、電源コントローラ35は、リフレッシュ期間と非リフレッシュ期間の両方の間、高位側電源電圧ELVDDを可変に制御するように構成されている。高位側電源電圧ELVDDの可変制御は、高位側電源電圧ELVDDが一定でないように制御することを含むことがある。該可変制御は、高位側電源電圧ELVDDを少なくとも様々な非零の電圧の間で調節することを含む。この可変制御の目的は、一定の表示輝度レベルを実現することであり得る。高位側電源電圧ELVDDの制御は、ストレージ37に保存されているELVDD制御データに基づいていてもよい。
一以上の実施形態では、電源コントローラ35は、間欠動作モードにおいて、非リフレッシュ期間の間にELVDD制御データに基づいて高位側電源電圧ELVDDを増加してディスプレイ輝度レベルの減少を補償するように構成されている。もし、非リフレッシュ期間の間に高位側電源電圧ELVDDの電圧レベルが一定に保たれると、画素回路14からの電荷漏れによりディスプレイ輝度レベルが徐々に減少し得る。高位側電源電圧ELVDDが増加するにつれて画素回路14が輝度レベルを増加するように構成されている実施形態では、非リフレッシュ期間の間に高位側電源電圧ELVDDを増加させることで、ディスプレイ輝度レベルの減少を有効に抑制し、又は、解消し得る。様々な実施形態において、電源コントローラ35は、非リフレッシュ期間の間に高位側電源電圧ELVDDを増加させてディスプレイ輝度レベルを実質的に一定に保つように構成されることがある。
一以上の実施形態において、電源コントローラ35は、リフレッシュ期間(又は表示更新期間)とそれに続く非リフレッシュ期間の間、次のリフレッシュ期間が開始するまで高位側電源電圧ELVDDを増加するように構成されてもよい。一の実装では、高位側電源電圧ELVDDは、リフレッシュ期間(又は表示更新期間)の開始時にデフォルトの電圧レベルVDD_DEFに設定される。電源コントローラ35は、更に、リフレッシュ期間の開始時に高位側電源電圧ELVDDを増加させ始めるように構成されてもよい。もし、高位側電源電圧ELVDDがリフレッシュ期間の間に一定に保たれたなら、ディスプレイ輝度レベルがリフレッシュ期間の間に減少し得る。リフレッシュ期間の開始時に高位側電源電圧ELVDDの電圧レベルを増加し始めることは、ディスプレイ輝度レベルの減少を有効に抑制し、又は、解消し得る。電源コントローラ35は、更に、非リフレッシュ期間の終了時に高位側電源電圧ELVDDをデフォルトの電圧レベルVDD_DEFよりも高い電圧レベルまで増加させるように構成されてもよい。電源コントローラ35は、更に、高位側電源電圧ELVDDが次のリフレッシュ期間の開始時においてデフォルトの電圧レベルVDD_DEFであるように、高位側電源電圧ELVDDの電圧レベルをデフォルトの電圧レベルVDD_DEFに戻すように構成されてもよい。
いくつかの実施形態では、高位側電源電圧ELVDDは、リフレッシュ期間と非リフレッシュ期間との両方の間、連続的に増加されてもよい。一の実装では、高位側電源電圧ELVDDは、ランプ波形を有していてもよい。他の実施形態では、高位側電源電圧ELVDDの電圧レベルは、ステップ状に増加されてもよい。高位側電源電圧ELVDDの波形は、表示ドライバ20のストレージ37に格納されたELVDD制御データに基づいて制御されてもよい。図5は、高位側電源電圧ELVDDが時間に対して線形に変化する(例えば、ELVDDの変化率が一定である)と図示しているが、高位側電源電圧ELVDDの変化率は時間に対して変動してもよい。一以上の実施形態では、高位側電源電圧ELVDDの変化率は、ELVDD制御データに基づいて制御されてもよい。
図6の方法600は、一以上の実施形態による、表示装置100を動作させるステップを図示している。図6に図示されているステップの1以上が省略され、繰り返され、及び/又は図6に図示されている順序と異なる順序で実行されてもよい。
ステップ601では、表示装置100が通常動作モードに設定される。通常動作モードでは、表示パネル10の全ての画素回路14が各フレーム期間において更新され、高位側電源電圧ELVDDが一定に保たれる。ステップ601において、高位側電源電圧ELVDDがデフォルトの電圧レベルVDD_REFに保たれてもよい。
ステップ602において、表示装置100が間欠動作モードに切り替えられる。様々な実施形態において、該切り替えはホスト200から受け取った指示に応じていてもよい。いくつかの実施形態では、該指示は、間欠動作モードへの切り替えを指示していてもよい。他の実施形態では、該指示は所望のフレームレートを指示していてもよく、表示ドライバ20は、該所望のフレームレートを実現するために表示装置100を間欠動作モードに切り替えてもよい。ステップ603では、リフレッシュ期間において表示パネル10の画素回路14が更新される。これに続いて、ステップ604では、該リフレッシュ期間に続く非リフレッシュ期間において表示パネル10の画素回路14を更新しない。
ステップ605において、高位側電源電圧ELVDDは、少なくとも非リフレッシュ期間の間に増加するように制御される。これは、表示パネル10のディスプレイ輝度レベルの減少を有効に補償し得る。高位側電源電圧ELVDDの制御は、表示ドライバ20のストレージ37に格納されているELVDD制御データに基づいていてもよい。一以上の実施形態において、高位側電源電圧ELVDDは、リフレッシュ期間と非リフレッシュ期間の両方の間、増加される。高位側電源電圧ELVDDは、リフレッシュ期間の開始時に増加され始めてもよい。高位側電源電圧ELVDDは、非リフレッシュ期間の終了時にデフォルトの電源レベルVDD_DEFよりも高い所定の電圧レベルまで増加されてもよい。ステップ606において、高位側電源電圧ELVDDは、非リフレッシュ期間に続く次のリフレッシュ期間の開始時に高位側電源電圧ELVDDがデフォルトの電圧レベルVDD_DEFであるように、デフォルトの電圧レベルVDD_DEFに戻されてもよい。
高位側電源電圧ELVDDがストレージ37に格納されているELVDD制御データに基づいて制御される実施形態では、ELVDD制御データは、表示装置100のキャリブレーション処理において生成されてストレージ37に格納されてもよい。以下では、図7A〜7Cを参照して、キャリブレーションを行うべき表示装置100のためのELVDD制御データを生成するための例示的なキャリブレーション処理を説明する。
図7Aは、高位側電源電圧ELVDDが一定に保たれている間にテスト画像(例えば、全白画像)が表示パネル10に表示された場合における、非リフレッシュ期間の間のディスプレイ輝度レベルの時間に対する例示的な変化を図示している。ディスプレイ輝度レベルは、非リフレッシュ期間の間、時間に対して減少し得る。
図7Bは、ディスプレイ輝度レベルを一定に保つ高位側電源電圧ELVDDの例示的な変化を図示している。一以上の実施形態において、キャリブレーション処理が、キャリブレーションされるべき表示装置100について、非リフレッシュ期間の複数の時点についてディスプレイ輝度レベルを一定に保つ高位側電源電圧ELVDDの電圧レベルを特定することを含む。一の実装では、非リフレッシュ期間が複数のサブ期間に区分され、該複数の時点が、該複数のサブ期間の終了時としてそれぞれ規定される。図示された実施形態では、非リフレッシュ期間が3つのサブ期間A、B、Cに区分され、時点#1、#2、#3が、サブ期間A、B、Cの終了時に規定される。ディスプレイ輝度レベルを一定に保つ高位側電源電圧ELVDDの電圧レベルが時点#1、#2、#3についてそれぞれに特定される。一以上の実施形態では、ディスプレイ輝度レベルを一定に保つ高位側電源電圧ELVDDの電圧レベルが、キャリブレーション処理において、テスト画像が表示装置100の表示パネル10に表示された状態で該複数の時点で該電圧レベルを実際に測定することで特定されてもよい。一以上の実施形態において、ELVDD制御データは、上記のようにして特定された、ディスプレイ輝度レベルを一定に保つ高位側電源電圧ELVDDの電圧レベルに基づいて生成されてもよい。
一の実装では、ディスプレイ輝度レベルを一定に保つ高位側電源電圧ELVDDの平均の変化率が、各サブ期間の終了時における高位側電源電圧ELVDDの対応する電圧レベルに基づいて、各サブ期間について決定され、ELVDD制御データが、非リフレッシュ期間の各サブ期間の間に表示パネル10に供給されるべき高位側電源電圧ELVDDの変化率を示すELVDD変化率テーブルを含むように生成されてもよい。各サブ期間に表示パネル10に供給されるべき高位側電源電圧ELVDDの変化率は、各サブ期間の間にディスプレイ輝度レベルを一定に保つ高位側電源電圧ELVDDの平均の変化率に基づいて決定されてもよい。図7Cに図示された実施形態については、各サブ期間に表示パネル10に供給されるべき高位側電源電圧ELVDDの変化率が、該サブ期間の間にディスプレイ輝度レベルを一定に保つ高位側電源電圧ELVDDの平均の変化率として決定される。
図7Cは、このようにして生成されたELVDD制御データに基づいて表示パネル10に供給される高位側電源電圧ELVDDの例示的な波形を図示している。一以上の実施形態において、電源コントローラ35は、ELVDD制御データに含まれるELVDD変化率テーブルに基づいて高位側電源電圧ELVDDの変化率を可変に制御するように構成される。ELVDD変化率テーブルは、変化率(例えば、増加率)が可変であるように、高位側電源電圧ELVDDを単調に増加するように構成されてもよい。図示された実施形態では、サブ期間A、B、Cの間の変化率は、互いに異なっている。
図8は、他の実施形態による、間欠動作モードにおける表示装置100の例示的な動作を図示している。図示された実施形態では、高位側電源電圧ELVDDが非リフレッシュ期間の間にステップ状に増加される。いくつかの実施形態では、電源コントローラ35(図3に図示)が、非リフレッシュ期間の間の各フレーム期間の開始時にディスプレイ輝度レベルの減少を補償する(例えば、減少し、解消する)電圧レベルに高位側電源電圧ELVDDを調節し、そのフレーム期間の間は高位側電源電圧ELVDDを一定に保つように構成される。高位側電源電圧ELVDDの調節は、ストレージ37に格納されているELVDD制御データに基づいていてもよい。
図9は、更に他の実施形態による、間欠動作モードにおける表示装置100の例示的な動作を図示している。図示された実施形態では、表示装置100が間欠動作モードに設定されたときに、フレームレートを(例えば、60Hzから15Hzに)減少するために各フレーム期間のフロントポーチ期間が延長される。図9において、「延長FP」は、延長されたフロントポーチ期間を示している。間欠動作モードにおける延長されたフロントポーチ期間は、通常動作モードにおけるフロントポーチ期間よりも長い。(図3に示す)タイミングコントローラ27は、ホスト200からのフレームレートを減少させるための指示に応じて表示装置100を間欠動作モードに切り替えるように構成されてもよい。
図9に図示されている実施形態では、リフレッシュ期間が表示更新期間を含み、該リフレッシュ期間に続く非リフレッシュ期間が該表示更新期間に続く延長されたフロントポーチ期間を含む。高位側電源電圧ELVDDは、間欠動作モードにおいて、少なくとも延長されたフロントポーチ期間の間、徐々に増加されてもよい。いくつかの実施形態では、高位側電源電圧ELVDDが、表示更新期間と延長されたフロントポーチ期間の両方の間に徐々に増加される。他の実施形態では、高位側電源電圧ELVDDが延長されたフロントポーチ期間においてステップ状に増加される。
他の実施形態では、ディスプレイ輝度レベルの減少の補償が、高位側電源電圧ELVDDの上述の制御に代えて、又は、加えて、低位側電源電圧ELVSSを可変に制御し、又は、変更することによって実現されてもよい。画素回路14が低位側電源電圧ELVSSが低下したときに輝度レベルを増加するように構成されている実施形態では、非リフレッシュ期間の間に低位側電源電圧ELVSSを低下させることで非リフレッシュ期間の間の画素回路14からの電荷漏れにより生じ得るディスプレイ輝度レベルの減少を有効に補償し得る。
図10及び図11は、このような実施形態による、通常動作モード及び間欠動作モードにおける表示装置100の例示的な動作をそれぞれ図示している。通常動作モードでは、図10に図示されているように、図4に図示されている実施形態と同様に、表示パネル10全体の画素回路14が各フレーム期間に更新される。電源コントローラ35は、通常動作モードにおいて低位側電源電圧ELVSSを一定に保つように構成されている。一以上の実施形態において、通常動作モードにおいて、低位側電源電圧ELVSSがデフォルトの電圧レベルVSS_DEFに保たれる。
間欠動作モードにおいては、図11に図示されているように、電源コントローラ35が、少なくとも非リフレッシュ期間において低位側電源電圧ELVSSを可変に制御し、又は、変更するように構成される。図示された実施形態では、電源コントローラ35は、リフレッシュ期間と非リフレッシュ期間との両方の間、低位側電源電圧ELVSSを可変に制御するように構成される。低位側電源電圧ELVSSの可変制御は、低位側電源電圧ELVSSを一定でないように制御することを含んでいてもよい。低位側電源電圧ELVSSの制御は、ストレージ37に格納されているELVSS制御データに基づいていてもよい。
図11に図示された実施形態では、電源コントローラ35が、間欠動作モードにおけるディスプレイ輝度レベルの減少を補償するために少なくとも非リフレッシュ期間の間、低位側電源電圧ELVSSの電圧レベルを低下するように構成される。一の実装では、電源コントローラ35がリフレッシュ期間と該リフレッシュ期間に続く非リフレッシュ期間の間に低位側電源電圧ELVSSの電圧レベルを低下させるように構成されてもよい。電源コントローラ35は、リフレッシュ期間の開始時に低位側電源電圧ELVSSの電圧レベルを低下させ始め、続く非リフレッシュ期間の終了時にデフォルトの電圧レベルVSS_DEFよりも低い電圧レベルまで低位側電源電圧ELVSSの電圧レベルを低下させるように構成されてもよい。電源コントローラ35は、更に、低位側電源電圧ELVSSが次のリフレッシュ期間の開始時にデフォルトの電圧レベルVSS_DEFであるように、低位側電源電圧ELVSSの電圧レベルをデフォルトの電圧レベルVSS_DEFに戻すように構成されてもよい。いくつかの実施形態では、低位側電源電圧ELVSSは、リフレッシュ期間と非リフレッシュ期間の両方の間、連続的に低下されてもよい。一の実装では、低位側電源電圧ELVSSがランプ波形を有していてもよい。他の実施形態では、低位側電源電圧ELVSSの電圧レベルがステップ状に低下されてもよい。一の実装では、図8に関連して説明した実施形態と同様に、電源コントローラ35は、非リフレッシュ期間の間、各フレーム期間の開始時に低位側電源電圧ELVSSをディスプレイ輝度レベルの減少を補償する(例えば、低減し、又は、解消する)電圧レベルに調節し、そのフレーム期間の間、低位側電源電圧ELVSSを維持するように構成されてもよい。低位側電源電圧ELVSSの波形は、表示ドライバ20のストレージ37に格納されているELVSS制御データに基づいて制御されてもよい。ELVSS制御データは、表示装置100のキャリブレーション処理において生成され、ストレージ37に格納されてもよい。ELVSS制御データは、図7A〜7Cに関連して説明したように、ELVDD制御データと同様の手法で生成されてもよい。
図12は、他の実施形態による、間欠動作モードにおける低位側電源電圧ELVSSの他の例示的な制御を図示している。図示された実施形態では、表示装置100が間欠動作モードに設定されると、図9に図示された実施形態と同様に、フレームレートを(例えば60Hzから15Hzに)減少するように各フレーム期間のフロントポーチ期間が延長される。タイミングコントローラ27(図3に図示)は、ホスト200からのフレームレートを低減する指示に応じて表示装置100を間欠動作モードに切り替えるように構成されていてもよい。図12に図示された実施形態では、リフレッシュ期間が表示更新期間を備えており、該リフレッシュ期間に続く非リフレッシュ期間が、該表示更新期間に続く延長されたフロントポーチ期間を備えている。間欠動作モードにおいて、低位側電源電圧ELVSSが、少なくとも延長されたフロントポーチ期間の間に徐々に低下されてもよい。いくつかの実施形態では、低位側電源電圧ELVSSが、表示更新期間と延長されたフロントポーチ期間の両方の間に徐々に低下されることがある。他の実施形態では、低位側電源電圧ELVSSが、延長されたフロントポーチ期間においてステップ状に低減されてもよい。
ディスプレイ輝度レベルの減少の補償は、高位側電源電圧ELVDD及び/又は低位側電源電圧ELVSSの上述の制御に加えて、又は代えて、表示パネル10の画素回路14の総数に対する発光する画素回路14の数の比(又は、表示パネル10の表示ライン11の総数に対する発光する表示ライン11の数の比)を可変に制御し又は変更することで達成されてもよい。いくつかの実施形態では、表示パネル10の画素回路14の総数に対する発光する画素回路14の数の比が、各表示ライン11に供給されるエミッションスキャン信号EMのアサートを制御するエミッション制御信号ESTVのデューティ比によって制御される。このような実施形態では、非リフレッシュ期間の間のディスプレイ輝度レベルの減少が、エミッション制御信号ESTVのデューティ比を可変に制御することによって補償されてもよい。
図13及び図14は、このような実施形態による、通常動作モード及び間欠動作モードにおける表示装置100の例示的な動作をそれぞれ図示している。通常動作モードでは、図13に図示されているように、図4及び図10に図示されている実施形態と同様に、表示パネル10全体の画素回路14が各フレーム期間において更新される。エミッションパルスコントローラ34は、通常動作モードにおいて、エミッション制御信号ESTVのデューティ比を一定に保つように構成される。一以上の実施形態では、通常動作モードにおいて、エミッション制御信号ESTVのデューティ比が、デフォルトのデューティ比RDEFに維持される。
間欠動作モードでは、図14に図示されているように、エミッションパルスコントローラ34が、非リフレッシュ期間の間、エミッション制御信号ESTVのデューティ比を可変に制御し、又は変更するように構成される。エミッション制御信号ESTVの可変制御は、エミッション制御信号ESTVのデューティ比を一定でないように制御することを含み得る。エミッション制御信号ESTVのデューティ比の制御は、ストレージ37に格納されているエミッション制御データに基づいていてもよい。
図14に図示された実施形態では、エミッションパルスコントローラ34が、間欠動作モードにおいて、少なくとも非リフレッシュ期間の間にエミッション制御信号ESTVのデューティ比を増加してディスプレイ輝度レベルの減少を補償するように構成される。一の実装では、エミッションパルスコントローラ34は、非リフレッシュ期間の各フレーム期間の開始時にステップ状にエミッション制御信号ESTVのデューティ比を増加するように構成されていてもよい。エミッションパルスコントローラ34は、非リフレッシュ期間の終了時においてデフォルトのデューティ比RDEFよりも大きい所定のデューティ比までエミッション制御信号ESTVのデューティ比を増加するように構成されてもよい。エミッションパルスコントローラ34は、更に、次のリフレッシュ期間の開始時にエミッション制御信号ESTVのデューティ比がデフォルトのデューティ比RDEFであるようにエミッション制御信号ESTVのデューティ比をデフォルトのデューティ比RDEFに戻すように構成されていてもよい。
エミッション制御信号ESTVのデューティ比は、表示ドライバ20のストレージ37に格納されているエミッション制御データに基づいて制御されてもよい。エミッション制御データは、表示装置100のキャリブレーション処理において生成されてストレージ37に格納されてもよい。エミッション制御データは、図7A〜7Cに関連して説明したようなELVDD制御データと同様の手法で生成されてもよい。
一以上の実施形態において、高位側電源電圧ELVDD、低位側電源電圧ELVSS及びエミッション制御信号ESTVのデューティ比の上述された制御のうちの一つがディスプレイ輝度レベルの減少の補償を行うために単独で実施され得る。他の実施形態では、これらの制御のうちの2又は3が同時に実施され得る。例えば、図15に図示されているように、高位側電源電圧ELVDDの電圧レベルとエミッション制御信号ESTVのデューティ比とが間欠動作モードにおいて同時に制御されてディスプレイ輝度レベルの減少を補償してもよい。
図16は、他の実施形態による表示装置100Aの例示的な動作を図示している。図示された実施形態では、表示装置100Aが、表示ドライバ20Aと、高位側電源電圧ELVDD及び低位側電源電圧ELVSSを生成して表示パネル10に供給するように構成された電力マネジメント集積回路(PMIC)40とを備えている。表示ドライバ20Aは、ELVDD制御信号ELVDD_ctrlとELVSS制御信号ELVSS_ctrlとを生成してPMIC40に供給するように構成されたPMICインターフェース(I/F)36を備えている。
図16に図示された実施形態では、電源コントローラ35がELVDD制御信号ELVDD_ctrlとELVSS制御信号ELVSS_ctrlとを制御することで高位側電源電圧ELVDDと低位側電源電圧ELVSSとを制御することを除き、高位側電源電圧ELVDDと低位側電源電圧ELVSSとが、上述の実施形態と同様に制御される。ELVDD制御信号ELVDD_ctrlは、通常動作モードにおいて、高位側電源電圧ELVDDを一定に保つように生成されてもよい。ELVDD制御信号ELVDD_ctrlは、間欠動作モードにおいて、少なくとも非リフレッシュ期間の間、高位側電源電圧ELVDDの電圧レベルを増加するように生成されてもよい。ELVSS制御信号ELVSS_ctrlは、通常動作モードにおいて、低位側電源電圧ELVSSを一定に保つように生成されてもよい。ELVDSS制御信号ELVSS_ctrlは、間欠動作モードにおいて、少なくとも非リフレッシュ期間の間、低位側電源電圧ELVSSの電圧レベルを減少するように生成されてもよい。
このように、本明細書に記載の実施形態及び実施例は、様々な実施形態とそれらの具体的な応用を最良に説明し、これにより当業者が実施形態を作製し、使用することを可能にするために提示された。しかしながら、当業者は、前述の説明と例とが、図示と例示のみの目的で提示されていると認識するであろう。記載された説明は、網羅的であることは意図しておらず、開示されたそのままの形態に限定することも意図していない。
多くの実施形態が記述されているが、当業者は、この開示の利益を得るが、他の実施形態が技術的範囲から離れることなく他の実施形態が考案可能であると理解するであろう。従って、本発明の技術的範囲は、付記された特許請求の範囲によってのみ限定されるべきである。
Claims (20)
- リフレッシュ期間の間に表示パネルを更新し、前記リフレッシュ期間に続く非リフレッシュ期間の間に前記表示パネルを更新しないように構成された信号供給回路部と、
少なくとも前記非リフレッシュ期間の間、前記表示パネルに供給される電源電圧を変更するように構成された電源コントローラと、
を備える
表示ドライバ。 - 前記電源電圧を変更することは、高位側電源電圧を変更することを含む
請求項1に記載の表示ドライバ。 - 前記電源電圧を変更することは、高位側電源電圧を増加することを含む
請求項1に記載の表示ドライバ。 - 前記電源電圧を変更することは、前記リフレッシュ期間と前記非リフレッシュ期間の間に前記電源電圧を変更することを含む
請求項1に記載の表示ドライバ。 - 電源電圧を変更することは、高位側電源電圧を増加して前記表示パネルのディスプレイ輝度レベルの減少を補償することを含む
請求項1に記載の表示ドライバ。 - 前記電源コントローラは、前記電源電圧の変化率が可変であるように前記電源電圧を制御するように構成されている
請求項1に記載の表示ドライバ。 - 前記電源コントローラが、表示ドライバのストレージに格納された所定の制御データを用いて前記電源電圧を制御するように構成されている
請求項1に記載の表示ドライバ。 - 当該表示ドライバが、第1モード及び第2モードを備えており、
前記第1モードにおいて、第1フレーム期間が第1フロントポーチ期間を含み、
前記第2モードにおいて、第2フレーム期間が前記第1フロントポーチ期間よりも長い第2フロントポーチ期間を含み、
前記非リフレッシュ期間が前記第2フロントポーチ期間を備えている
請求項1に記載の表示ドライバ。 - 前記電源電圧を変更することが、低位側電源電圧を変更することを含む
請求項1に記載の表示ドライバ。 - 前記電源電圧を変更することが、低位側電源電圧を低下することを含む
請求項1に記載の表示ドライバ。 - 前記信号供給回路部が、更に、前記非リフレッシュ期間の間、前記表示パネルの画素回路の総数に対する発光する画素回路の数の比を変更するように構成されている
請求項1に記載の表示ドライバ。 - 前記比を変更することは、前記非リフレッシュ期間の間に前記比を増加することを含む
請求項11に記載の表示ドライバ。 - 表示パネルと、
リフレッシュ期間の間に前記表示パネルを更新し、前記リフレッシュ期間に続く非リフレッシュ期間の間には前記表示パネルを更新せず、少なくとも前記非リフレッシュ期間の間に前記表示パネルに供給される電源電圧を変更するように構成された表示ドライバと、
を備える
表示装置。 - 前記表示パネルが、前記電源電圧で動作する画素回路を備えている
請求項13に記載の表示装置。 - 前記電源電圧を変更することは、高位側電源電圧を変更することを含む
請求項13に記載の表示装置。 - 前記電源電圧を変更することは、低位側電源電圧を変更することを含み、
前記表示パネルが、前記低位側電源電圧で動作する画素回路を備えている
請求項13に記載の表示装置。 - リフレッシュ期間の間に表示パネルを更新することと、
前記リフレッシュ期間に続く非リフレッシュ期間の間に前記表示パネルを更新しないことと、
少なくとも前記非リフレッシュ期間の間に前記表示パネルに供給される電源電圧を変更することと、
を含む
方法。 - 前記電源電圧を変更することは、高位側電源電圧を増加することを含む
請求項17に記載の方法。 - 前記電源電圧を変更することは、少なくとも前記非リフレッシュ期間の間に前記表示パネルに供給される低位側電源電圧を低下することを含む
請求項17に記載の方法。 - 前記非リフレッシュ期間の間に、前記表示パネルの画素回路の総数に対する発光する画素回路の数の比を変更することを更に含む
請求項17に記載の方法。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US16/893,776 | 2020-06-05 | ||
US16/893,776 US11151941B1 (en) | 2020-06-05 | 2020-06-05 | Device and method for controlling a display panel |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2021192093A true JP2021192093A (ja) | 2021-12-16 |
JP2021192093A5 JP2021192093A5 (ja) | 2024-05-22 |
Family
ID=78083182
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2021085821A Pending JP2021192093A (ja) | 2020-06-05 | 2021-05-21 | 表示パネルを制御するための装置及び方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11151941B1 (ja) |
JP (1) | JP2021192093A (ja) |
CN (1) | CN113838407A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023243852A1 (ko) * | 2022-06-14 | 2023-12-21 | 삼성전자주식회사 | 디스플레이 장치 및 그 제어 방법 |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023102996A1 (zh) * | 2021-12-07 | 2023-06-15 | 惠州华星光电显示有限公司 | 显示器的驱动方法及显示器 |
US20240096275A1 (en) * | 2022-09-19 | 2024-03-21 | Apple Inc. | Variable elvdd with adjacent code calibration |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102273497B1 (ko) * | 2014-12-24 | 2021-07-07 | 엘지디스플레이 주식회사 | 표시장치와 그 구동 방법 |
KR20170049735A (ko) * | 2015-10-28 | 2017-05-11 | 삼성디스플레이 주식회사 | 표시 장치 |
KR102472193B1 (ko) * | 2018-11-20 | 2022-11-28 | 엘지디스플레이 주식회사 | 데이터 구동 회로, 디스플레이 패널 및 디스플레이 장치 |
US10902777B1 (en) * | 2019-07-08 | 2021-01-26 | Apple Inc. | Adaptive parking voltage tuning to optimize display front-of-screen with dynamic supply voltage |
-
2020
- 2020-06-05 US US16/893,776 patent/US11151941B1/en active Active
-
2021
- 2021-05-21 JP JP2021085821A patent/JP2021192093A/ja active Pending
- 2021-06-03 CN CN202110618096.8A patent/CN113838407A/zh active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023243852A1 (ko) * | 2022-06-14 | 2023-12-21 | 삼성전자주식회사 | 디스플레이 장치 및 그 제어 방법 |
Also Published As
Publication number | Publication date |
---|---|
CN113838407A (zh) | 2021-12-24 |
US11151941B1 (en) | 2021-10-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11056049B2 (en) | Display device | |
US11869412B2 (en) | Display device | |
US11270650B2 (en) | Display device and driving method thereof | |
KR20210050050A (ko) | 화소 및 이를 포함하는 표시 장치 | |
CN108630151B (zh) | 像素电路及其驱动方法、阵列基板及显示装置 | |
KR102527847B1 (ko) | 표시 장치 | |
JP2021192093A (ja) | 表示パネルを制御するための装置及び方法 | |
US11257422B2 (en) | Display device having a plurality of initialization power sources | |
KR20210124599A (ko) | 표시 장치 | |
KR20200142645A (ko) | 표시 장치 | |
KR20190143308A (ko) | 픽셀 및 이를 포함하는 유기전계발광 표시장치 | |
US11232741B2 (en) | Pixel and display device having the same | |
US11568801B2 (en) | Pixel and display device having the same | |
KR20200088545A (ko) | 표시 장치 및 이를 이용한 표시 패널의 구동 방법 | |
CN115909935A (zh) | 像素电路和显示设备 | |
US11610541B1 (en) | Pixel of display device | |
KR20230099171A (ko) | 화소 회로 및 이를 포함하는 표시 장치 | |
US12033567B2 (en) | Display device | |
US20220351672A1 (en) | Pixel, display device including the pixel, and method of driving the display device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20240514 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20240514 |