JP2019525378A - Oled表示パネル及び表示装置 - Google Patents

Oled表示パネル及び表示装置 Download PDF

Info

Publication number
JP2019525378A
JP2019525378A JP2017550678A JP2017550678A JP2019525378A JP 2019525378 A JP2019525378 A JP 2019525378A JP 2017550678 A JP2017550678 A JP 2017550678A JP 2017550678 A JP2017550678 A JP 2017550678A JP 2019525378 A JP2019525378 A JP 2019525378A
Authority
JP
Japan
Prior art keywords
sub
pixel
pixels
display panel
row
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2017550678A
Other languages
English (en)
Other versions
JP6751724B2 (ja
Inventor
亮 孫
亮 孫
念 田
念 田
耀仁 張
耀仁 張
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Semiconductor Display Technology Co Ltd
Publication of JP2019525378A publication Critical patent/JP2019525378A/ja
Application granted granted Critical
Publication of JP6751724B2 publication Critical patent/JP6751724B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/353Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels characterised by the geometrical arrangement of the RGB subpixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本発明は、OLED表示パネル及び表示装置を提供する。少なくとも二つの画素群ユニットを備え、各前記画素群ユニットは、二つのサブ画素群ユニットを備え、前記サブ画素群ユニットは、第一サブ画素、第二サブ画素及び第三サブ画素を含んでおり、任意の隣接する前記第一サブ画素、二つの前記第二サブ画素から構成された第二サブ画素組及び二つの前記第三サブ画素から構成された第三サブ画素組のこの三つにより一つの基本画素ユニットが構成される。

Description

本発明は、表示技術分野に関し、特に、OLED表示パネル及び表示装置に関する。
フラットパネル表示技術において、有機発光ダイオード(Organic Light−Emitting Diode,OLED)ディスプレイは、軽量薄型、能動発光型であり、速い応答速度、広い視野角、幅広い色域及び高輝度、低電力消費などの多くのメリットを有しているため、液晶ディスプレイに続く第3世代表示技術になりつつある。LCD(Liquid crystal displays,液晶ディスプレイ)に比べ、OLEDは、より節電になり、より薄くて、視野角が広いなどの利点を備えているため、LCDとは比較にならない。現在、表示の繊細さに対する要求、即ち解像度要求がますます高くなるのに対し、高品質、高解像度のOLED表示画面を生産するには、依然として多くの挑戦に直面している。
現在、部品の製造において、OLED有機層を形成する最も成熟した技術は真空蒸着技術であり、有機小分子は蒸発源の中で熱を受けて、集合状態から気体状態に変わり、真上面に位置する基板上に堆積する。基板の下側に密着するのはファインメタルマスク(Fine Metal Mask,FMM)であって、ファインメタルマスク上には大量のメッシュにより構成されたパターンがある。これにより、ある色のサブ画素を蒸着させる際、成膜が必要でない他のサブ画素と画素との間の非成膜エリアを遮ることができて、成膜が必要なサブ画素エリアのみに薄膜を形成することができる。精密なファインメタルマスクは、高解像度の有機発光ダイオードの進化を制限する最も重要な技術の一つでもあるので、解像度要求の増加に伴い、ファインメタルマスクの製造がますます困難となっている。現在主流のRGBストライプ(Stripe)とペンタイル(Pentile)配列では、各々のサブ画素がファインメタルマスクの一つの開口に対応するので、色のエリアシングを避けるためには、異なる色のサブ画素同士の間にある開口の距離に対して最小の制限があり、これは解像度の更なる増加を制限している。
なお、サブピクセルレンダリング(Sub Pixel Rendering,SPR)技術もある程度の地位に至っている。サブピクセルレンダリングは、隣接する画素が一部のサブ画素を共用する方法によって感覚解像度の向上を実現し、これにより、同じサブ画素の配列密度を有する場合、ディスプレイが更に高い感覚解像度に達することができ、或いは、同じ感覚解像度が変わらないように維持する場合、ディスプレイのサブ画素の配列密度に対する要求を減らすことができる。このように、サブピクセルレンダリングは、上記問題点を解決するための一つの方案となる。
本発明の目的は、マスク板の製造工程及び成膜工程の制限を切り抜けて、OLED表示の画質及び効果を高めることができるOLED表示パネルを提供することである。
上記目的を達成するために、本発明は以下のようなOLED表示パネルを提供する。つまり、
少なくとも二つの画素群ユニットを含んでおり、少なくとも二つの前記画素群ユニットは、第一方向又は第二方向に沿って配列しており、
各前記画素群ユニットは、前記第二方向に沿って分布したサブ画素群ユニットを二つ含み、前記サブ画素群ユニットは、一つの第一サブ画素、二つの第二サブ画素及び二つの第三サブ画素を含んでおり、
隣接する二つの前記第二サブ画素により第二サブ画素組が構成され、隣接する二つの前記第三サブ画素により第三サブ画素組が構成されており、
前記第一サブ画素により形成される第一サブ画素行と、前記第二サブ画素組により形成される第二サブ画素行は、前記第一方向に沿って位置ずれして配列され、前記第一サブ画素により形成される第一サブ画素行と、前記第三サブ画素組により形成される第三サブ画素行は、前記第一方向に沿って位置ずれして配列されており、
前記第一サブ画素の面積及び形状は、マスク板上の第一開口の面積及び形状に対応し、隣接する二つの前記第二サブ画素は、前記マスク板に対応するフォトマスクの製造工程中で同じ第二開口を共用して作られ、隣接する二つの前記第三サブ画素は、前記マスク板に対応するフォトマスクの製造工程中で同じ第三開口を共用して作られており、
任意の隣接する前記第一サブ画素、前記第二サブ画素組及び前記第三サブ画素組の三つにより一つの基本画素ユニットが構成されており、
各前記サブ画素群ユニットは、前記第二方向に沿って三つの行に分けられ、各行には、前記第一サブ画素、前記第二サブ画素及び前記第三サブ画素のうちの一つが対応する、ことを特徴とするOLED表示パネルを提供する。
好ましくは、前記第一サブ画素、前記第二サブ画素及び前記第三サブ画素は、それぞれ赤サブ画素、緑サブ画素、青サブ画素のうちのいずれか一種であり、前記第一サブ画素、前記第二サブ画素及び前記第三サブ画素に対応するサブ画素色は相違している。
好ましくは、前記第二サブ画素組中の二つの前記第二サブ画素は、前記第二方向に対して鏡像分布され、前記第三サブ画素組中の二つの前記第三サブ画素は、前記第二方向に対して鏡像分布されている。
好ましくは、前記第一サブ画素の長手方向に位置する中心線は、前記第二サブ画素組の中心点と前記第三サブ画素組の中心点とを連結してなされた線分と垂直しており、前記中心線と前記線分は、前記線分の中間点で交差している。
好ましくは、前記第一サブ画素、前記第二サブ画素組、前記第三サブ画素組のうちのいずれか二つは同じ列に位置し、前記第一サブ画素、前記第二サブ画素組、前記第三サブ画素組のうちの残りの一つは他の列に位置する。
好ましくは、隣接する二つの前記サブ画素群ユニットにおいて、前記第一サブ画素、前記第二サブ画素組、前記第三サブ画素組の位置により形成された配列組合は相違している。
好ましくは、前記画素群ユニットにおいて前記第二方向に沿った第i行、第i+1行、第i+2行のサブ画素は、前記第一サブ画素、前記第二サブ画素、前記第三サブ画素のうちの一つにそれぞれ対応し、前記第i行、前記第i+1行、前記第i+2行に対応するサブ画素は相違し、iは自然数である。
好ましくは、前記第一サブ画素、前記第二サブ画素、前記第三サブ画素の形状は多辺形又は円形である。
また、本発明は、上記いずれか一項に説明したOLED表示パネルを備えた表示装置を提供する。
また、上記目的を達成するために、本発明は以下のようなOLED表示パネルを提供する。つまり、
少なくとも二つの画素群ユニットを含んでおり、少なくとも二つの前記画素群ユニットは、第一方向又は第二方向に沿って配列しており、
各前記画素群ユニットは、前記第二方向に沿って分布したサブ画素群ユニットを二つ含み、前記サブ画素群ユニットは、一つの第一サブ画素、二つの第二サブ画素及び二つの第三サブ画素を含んでおり、
隣接する二つの前記第二サブ画素により第二サブ画素組が構成され、隣接する二つの前記第三サブ画素により第三サブ画素組が構成されており、
前記第一サブ画素により形成される第一サブ画素行と、前記第二サブ画素組により形成される第二サブ画素行とは、前記第一方向に沿って位置ずれして配列され、前記第一サブ画素により形成される第一サブ画素行と、前記第三サブ画素組により形成される第三サブ画素行とは、前記第一方向に沿って位置ずれして配列されており、
任意の隣接する前記第一サブ画素、前記第二サブ画素組及び前記第三サブ画素組のこの三つにより一つの基本画素ユニットが構成されており、
各前記サブ画素群ユニットは、前記第二方向に沿って三つの行に分けられ、各行には、前記第一サブ画素、前記第二サブ画素及び前記第三サブ画素のうちの一つが対応する、ことを特徴とするOLED表示パネルを提供する。
好ましくは、前記第一サブ画素、前記第二サブ画素及び前記第三サブ画素は、それぞれ赤サブ画素、緑サブ画素、青サブ画素のうちのいずれか一種であり、前記第一サブ画素、前記第二サブ画素及び前記第三サブ画素に対応するサブ画素色は相違している。
好ましくは、前記第二サブ画素組中の二つの前記第二サブ画素は、前記第二方向に対して鏡像分布され、前記第三サブ画素組中の二つの前記第三サブ画素は、前記第二方向に対して鏡像分布されている。
好ましくは、前記第一サブ画素の長手方向に位置する中心線は、前記第二サブ画素組の中心点と前記第三サブ画素組の中心点とを連結してなされた線分と垂直しており、前記中心線と前記線分は、前記線分の中間点で交差している。
好ましくは、前記第一サブ画素、前記第二サブ画素組、前記第三サブ画素組のうちのいずれか二つは同じ列に位置し、前記第一サブ画素、前記第二サブ画素組、前記第三サブ画素組のうちの残りの一つは他の列に位置する。
好ましくは、隣接する二つの前記サブ画素群ユニットにおいて、前記第一サブ画素、前記第二サブ画素組、前記第三サブ画素組の位置により形成された配列組合は相違している。
好ましくは、前記画素群ユニットにおいて前記第二方向に沿った第i行、第i+1行、第i+2行のサブ画素は、前記第一サブ画素、前記第二サブ画素、前記第三サブ画素のうちの一方にそれぞれ対応し、前記第i行、前記第i+1行、前記第i+2行に対応するサブ画素は相違し、iは自然数である。
好ましくは、前記第一サブ画素、前記第二サブ画素、前記第三サブ画素の形状は多辺形又は円形である。
また、本発明は、上記いずれか一項に説明したOLED表示パネルを備えた表示装置を提供する。
従来技術に比べ、本発明の上記のような表示パネルによれば、隣接するサブ画素又はサブ画素組同士がサブ画素を共用することで、同じ量のサブ画素でOLED表示品質及び効果を高めることができ、或いは、同じ感覚解像度が変わらないように維持する場合、ディスプレイのサブ画素の配列密度に対する要求を減らすこと、即ち、マスク板の工程難易度を低下することができる。そして、隣接する二つのサブ画素が同じ開口を共用することで、マスク板の製造工程及び成膜工程の制限を減らすことができる。
図1は、本発明の第一の実施形態による表示パネルの画素配列構造を示す構造模式図である。 図2は、本発明の第二の実施形態による表示パネルの画素配列構造を示す構造模式図である。 図3は、本発明の第三の実施形態による表示パネルの画素配列構造を示す構造模式図である。
本発明の目的、技術手段をより明瞭にするために、図面を参照して本発明の実施形態を説明する。もちろん、下記に説明する実施形態及び図は、本発明を説明するための一部の実施形態及び図であり、当業者がそれに基づいて創造的労働を行わずに取得した全ての他の技術手段は、いずれも本発明の保護範囲に属する。
なお、本明細書において、方向を示す用語、例えば「上」、「下」、「前」、「後」、「左」、「右」、「内」、「外」、「側面」などは、図面を参考する際の方向を示す。従って、使われる方向用語は、本発明を説明及び理解するためのものであり、本発明を制限するものではない。図面において、構造が似ているユニットに対しては、同じ符号を表記する。
本発明の以下実施形態は、従来のOLED表示パネルにおける、マスク板の製造工程及び成膜工程の制限を受けて、OLEDの表示効果の更なる向上が不可能となるなどの問題に対し、この問題を解決するためのOLED表示パネルを説明する。
図1は、本発明の第一の実施形態による表示パネルの画素配列構造を示す構造模式図である。図1に示された表示パネルは、少なくとも二つの画素群ユニット110を備え、この少なくとも二つの画素群ユニット110は、第一方向又は第二方向に沿って配列されている。本実施形態において、第一方向は水平方向であり、第二方向は垂直方向である。
各画素群ユニット110は、縦方向に分布した画素群ユニット111を二つ備えており、画素群ユニット111は、一つの第一サブ画素112、二つの第二サブ画素113及び二つの第三サブ画素114を含んでいる。第一サブ画素112、第二サブ画素113及び第三サブ画素114は、ぞれぞれ、赤サブ画素、緑サブ画素、青サブ画素中のいずれか一種であり、第一サブ画素112、第二サブ画素113及び第三サブ画素114に対応するサブ画素色は相違している。例えば、第一サブ画素112が赤色である場合、第二サブ画素113の色は青色、第三サブ画素114の色は緑色である。
第一サブ画素112、第二サブ画素113及び第三サブ画素114の形状は、多辺形又は円形となっている。本実施形態において、好ましくは、第一サブ画素112、第二サブ画素113及び第三サブ画素114の形状が、正方形又は長方形であり、且つ正方形又は長方形の四つのコーナーには、丸角又は斜角が形成されて、工程の難易度及びコストを削減する。
隣接する二つの第二サブ画素113により第二サブ画素組115が形成され、隣接する二つの第三サブ画素114により第三サブ画素組116が形成される。隣接する二つの第二サブ画素113の中心連結線の垂直二等分線は中心線であり、第二サブ画素組115中の二つの第二サブ画素は鏡像分布されている。また、隣接する二つの第三サブ画素114の中心連結線の垂直二等分線は中心線となり、第三サブ画素組116中の二つの第三サブ画素114は鏡像分布されている。
第一サブ画素112、第二サブ画素組115、第三サブ画素組116のうちのいずれか二つは同じ列に位置し、第一サブ画素112、第二サブ画素組115、第三サブ画素組116のうちの残りの一つは他の列に位置する。本実施形態において、第一サブ画素112が単独に一列に位置し、第二サブ画素組115と第三サブ画素組116が同じ列に位置している。
第一サブ画素112の長手方向に位置する中心線は、第二サブ画素組115の中心点と第三サブ画素組116の中心点とを連結してなされた線分と垂直しており、中心線と線分は、その線分の中間点で交差している。
第一サブ画素112によって形成された第一サブ画素行と、第二サブ画素組115によって形成された第二サブ画素行は、水平方向に沿って位置ずれして配列されており、第一サブ画素112によって形成された第一サブ画素行と、第三サブ画素組116によって形成された第三サブ画素行は、水平方向に沿って位置ずれして配列されている。
隣接する二つ画素群ユニット111において、第一サブ画素112、第二サブ画素組115、第三サブ画素組116の位置により形成された配列組合は、それぞれ相違している。
各々の画素群ユニット111は、第二方向に沿って三つの行に分けられ、各行には、第一サブ画素112、第二サブ画素113及び第三サブ画素114のうちの一つが対応する。画素群ユニット111において、第二方向に沿った第i行、第i+1行、第i+2行のサブ画素は、それぞれ、第一サブ画素112、第二サブ画素113、第三サブ画素114のうちの一つに対応する。ここで、第i行、第i+1行、第i+2行に対応するサブ画素は相違し、iは自然数である。
例えば、一つの画素群ユニット110において、垂直方向上(上から下へ)には、第二サブ画素組115、第一サブ画素112、第三サブ画素組116、第二サブ画素組115、第一サブ画素112、第三サブ画素組116が配置されている。
OLED表示パネルにおいて、任意の隣接する第一サブ画素112、第二サブ画素組115及び第三サブ画素組116のこの三つの中心を繋げた連結線に囲まれた部分により一つの基本画素ユニットが形成されて、各々の第一サブ画素112、第二サブ画素組115及び第三サブ画素組116のすべてが、隣接する画素に共用されるようになっている。
上記のような画素構造は隣接する画素が一部のサブ画素を共用することで、感覚解像度の増加を実現する。つまり、同じサブ画素の配列密度を有した場合、ディスプレイが更に高い感覚解像度に達することができ、或いは、同じ感覚解像度が変わらないように維持した場合、ディスプレイのサブ画素の配列密度に対する要求を低下させることができる。
なお、第一サブ画素112の面積及び形状は、マスク板上の第一開口の面積及び形状に対応し、隣接する二つの第二サブ画素113は、マスク板に対応するフォトマスクの製造工程中で同じ第二開口を共用して作られる。
同様に、隣接する二つの第三サブ画素114は、マスク板に対応するフォトマスクの製造工程中で同じ第三開口を共用して作られる。
マスク板に対応するフォトマスクの製造工程において、サブ画素同士は同じ開口を共用し、解像度が変わらないように確保した場合、マスク板の工程難易度を大幅に下げることができる。例えば、第二サブ画素113を加工する際、マスク板の一つの開口は、隣接する二つの第二サブ画素113のエリア及びその隣接する二つの第二サブ画素113の間に位置するエリアに対応する。
なお、隣接する二つの第二サブ画素113のエリアに、隣接する二つの第二サブ画素113のエリアをそれぞれ制御するための異なる二つの駆動回路を設置し、或いは、一つの駆動回路を設置して、隣接する二つの第二サブ画素113を一緒に駆動する。
同様に、隣接する二つの第三サブ画素114のエリアに、隣接する二つの第三サブ画素114のエリアをそれぞれ制御するための異なる二つの駆動回路を設置し、或いは、一つの駆動回路を設置して、隣接する二つの第三サブ画素114を一緒に駆動する。
このような工程方法は、発光層及び駆動回路の組合を利用して、マスク板の一つの開口から二つのサブ画素を加工することができるので、マスク板の工程難易度を減少することができる。なお、同じスペースにサブ画素の数を増やすことができて、表示画面の画質を上げることができる。
図2は、本発明の第二の実施形態による表示パネルの画素配列構造を示す構造模式図である。本実施形態において、一つの画素群ユニット210には、垂直方向に沿って(上から下に)、第一サブ画素212、第二サブ画素組215、第三サブ画素組216、第一サブ画素212、第二サブ画素組215、第三サブ画素組216が配置されている。なお、その他の特徴は上記の第一の実施形態と同じであるため、詳しい説明は省略する。
図3は、本発明の第三の実施形態による表示パネルの画素配列構造を示す構造模式図である。本実施形態において、一つの画素群ユニット310には、垂直方向に沿って(上から下に)、第二サブ画素組315、第三サブ画素組316、第一サブ画素312、第二サブ画素組315、第三サブ画素組316、第一サブ画素312が配置されている。なお、その他の特徴は上記の第一の実施形態と同じであるため、詳しい説明は省略する。
本発明は表示装置を更に提供し、本発明の表示装置は、上記の第一の実施形態乃至第三の実施形態によるいずれか一種のOLED画素配列構造を備えており、ここで詳しい説明は省略する。表示装置として、例えば、OLED表示パネル、携帯電話、フラットパネルTVなどがあり、特に限定はない。
本発明は、OLED表示パネル及び表示装置を提供し、本発明の表示パネルによれば、隣接するサブ画素又はサブ画素組同士がサブ画素を共用することで、サブ画素の量が同様であっても、OLED表示品質及び効果を高めることができ、或いは、同じ感覚解像度が変わらないように維持した場合でも、ディスプレイのサブ画素の配列密度に対する要求を減らすことができ、即ちマスク板の工程難易度を下げることができる。また、隣接する二つのサブ画素が同じ開口を共用することで、マスク板の製造工程及び成膜工程の制限を減らすことができる。
上記のように、好ましい実施形態により本発明を詳細に説明したが、本発明の保護範囲は、上記実施形態に限定されず、当業者であれば、本発明の趣旨に基づいて各種の変更または改善することができ、いずれも本発明の保護範囲に含まれる。このため、本発明の保護範囲は、本発明の特許請求の範囲により規定された範囲を基準とする。

Claims (18)

  1. 第一方向又は第二方向に沿って配列した画素群ユニットを少なくとも二つ含んでおり、
    各前記画素群ユニットは、前記第二方向に沿って分布したサブ画素群ユニットを二つ含み、前記サブ画素群ユニットは、一つの第一サブ画素、二つの第二サブ画素及び二つの第三サブ画素を含んでおり、
    隣接する二つの前記第二サブ画素により第二サブ画素組が構成され、隣接する二つの前記第三サブ画素により第三サブ画素組が構成されており、
    前記第一サブ画素により形成される第一サブ画素行と、前記第二サブ画素組により形成される第二サブ画素行とは、前記第一方向に沿って位置ずれして配列され、前記第一サブ画素により形成される第一サブ画素行と、前記第三サブ画素組により形成される第三サブ画素行とは、前記第一方向に沿って位置ずれして配列されており、
    前記第一サブ画素の面積及び形状は、マスク板上の第一開口の面積及び形状に対応し、隣接する二つの前記第二サブ画素は、前記マスク板に対応するフォトマスクの製造工程中で同じ第二開口を共用して作られ、隣接する二つの前記第三サブ画素は、前記マスク板に対応するフォトマスクの製造工程中で同じ第三開口を共用して作られており、
    任意の隣接する前記第一サブ画素、前記第二サブ画素組及び前記第三サブ画素組の三つにより一つの基本画素ユニットが構成されており、
    各前記サブ画素群ユニットは、前記第二方向に沿って三つの行に分けられ、各行には、前記第一サブ画素、前記第二サブ画素及び前記第三サブ画素のうちの一つが対応する、
    ことを特徴とするOLED表示パネル。
  2. 前記第一サブ画素、前記第二サブ画素及び前記第三サブ画素は、それぞれ赤サブ画素、緑サブ画素、青サブ画素のうちのいずれか一種であり、
    前記第一サブ画素、前記第二サブ画素及び前記第三サブ画素に対応するサブ画素色は相違している、
    ことを特徴とする請求項1に記載のOLED表示パネル。
  3. 前記第二サブ画素組中の二つの前記第二サブ画素は、前記第二方向に対して鏡像分布され、
    前記第三サブ画素組中の二つの前記第三サブ画素は、前記第二方向に対して鏡像分布されている、ことを特徴とする請求項1に記載のOLED表示パネル。
  4. 前記第一サブ画素の長手方向に位置する中心線は、前記第二サブ画素組の中心点と前記第三サブ画素組の中心点とを連結してなされた線分と垂直しており、
    前記中心線と前記線分は、前記線分の中間点で交差している、
    ことを特徴とする請求項1に記載のOLED表示パネル。
  5. 前記第一サブ画素、前記第二サブ画素組、前記第三サブ画素組のうちのいずれか二つは同じ列に位置し、前記第一サブ画素、前記第二サブ画素組、前記第三サブ画素組のうちの残りの一つは他の列に位置する、
    ことを特徴とする請求項1に記載のOLED表示パネル。
  6. 隣接する二つの前記サブ画素群ユニットにおいて、前記第一サブ画素、前記第二サブ画素組、前記第三サブ画素組の位置により形成された配列組合は相違している、
    ことを特徴とする請求項1に記載のOLED表示パネル。
  7. 前記画素群ユニットにおいて前記第二方向に沿った第i行、第i+1行、第i+2行のサブ画素は、前記第一サブ画素、前記第二サブ画素、前記第三サブ画素のうちの一つにそれぞれ対応し、
    前記第i行、前記第i+1行、前記第i+2行に対応するサブ画素は相違し、iは自然数である、
    ことを特徴とする請求項1に記載のOLED表示パネル。
  8. 前記第一サブ画素、前記第二サブ画素、前記第三サブ画素の形状は多辺形又は円形である、
    ことを特徴とする請求項1に記載のOLED表示パネル。
  9. 請求項1〜8のいずれか一項に記載のOLED表示パネルを備えた表示装置。
  10. 第一方向又は第二方向に沿って配列した画素群ユニットを少なくとも二つ含んでおり、
    各前記画素群ユニットは、前記第二方向に沿って分布したサブ画素群ユニットを二つ含み、前記サブ画素群ユニットは、一つの第一サブ画素、二つの第二サブ画素及び二つの第三サブ画素を含んでおり、
    隣接する二つの前記第二サブ画素により第二サブ画素組が構成され、隣接する二つの前記第三サブ画素により第三サブ画素組が構成されており、
    前記第一サブ画素により形成される第一サブ画素行と、前記第二サブ画素組により形成される第二サブ画素行とは、前記第一方向に沿って位置ずれして配列され、前記第一サブ画素により形成される第一サブ画素行と、前記第三サブ画素組により形成される第三サブ画素行とは、前記第一方向に沿って位置ずれして配列されており、
    任意の隣接する前記第一サブ画素、前記第二サブ画素組及び前記第三サブ画素組の三つにより一つの基本画素ユニットが構成されており、
    各前記サブ画素群ユニットは、前記第二方向に沿って三つの行に分けられ、各行には、前記第一サブ画素、前記第二サブ画素及び前記第三サブ画素のうちの一つが対応する、
    ことを特徴とするOLED表示パネル。
  11. 前記第一サブ画素、前記第二サブ画素及び前記第三サブ画素は、それぞれ赤サブ画素、緑サブ画素、青サブ画素のうちのいずれか一種であり、
    前記第一サブ画素、前記第二サブ画素及び前記第三サブ画素に対応するサブ画素色は相違している、
    ことを特徴とする請求項10に記載のOLED表示パネル。
  12. 前記第二サブ画素組中の二つの前記第二サブ画素は、前記第二方向に対して鏡像分布され、
    前記第三サブ画素組中の二つの前記第三サブ画素は、前記第二方向に対して鏡像分布されている、ことを特徴とする請求項10に記載のOLED表示パネル。
  13. 前記第一サブ画素の長手方向に位置する中心線は、前記第二サブ画素組の中心点と前記第三サブ画素組の中心点とを連結してなされた線分と垂直しており、
    前記中心線と前記線分は、前記線分の中間点で交差している、
    ことを特徴とする請求項10に記載のOLED表示パネル。
  14. 前記第一サブ画素、前記第二サブ画素組、前記第三サブ画素組のうちのいずれか二つは同じ列に位置し、前記第一サブ画素、前記第二サブ画素組、前記第三サブ画素組のうちの残りの一つは他の列に位置する、
    ことを特徴とする請求項10に記載のOLED表示パネル。
  15. 隣接する二つの前記サブ画素群ユニットにおいて、前記第一サブ画素、前記第二サブ画素組、前記第三サブ画素組の位置により形成された配列組合は相違している、
    ことを特徴とする請求項10に記載のOLED表示パネル。
  16. 前記サブ画素群ユニットにおいて前記第二方向に沿った第i行、第i+1行、第i+2行のサブ画素は、前記第一サブ画素、前記第二サブ画素、前記第三サブ画素のうちの一つにそれぞれ対応し、
    前記第i行、前記第i+1行、前記第i+2行に対応するサブ画素は相違し、iは自然数である、
    ことを特徴とする請求項10に記載のOLED表示パネル。
  17. 前記第一サブ画素、前記第二サブ画素、前記第三サブ画素の形状は多辺形又は円形である、
    ことを特徴とする請求項10に記載のOLED表示パネル。
  18. 請求項10〜17のいずれか一項に記載のOLED表示パネルを備えた表示装置。
JP2017550678A 2017-07-12 2017-09-04 Oled表示パネル及び表示装置 Active JP6751724B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201710567026.8A CN107248522A (zh) 2017-07-12 2017-07-12 一种oled显示面板及显示装置
CN201710567026.8 2017-07-12
PCT/CN2017/100350 WO2019010773A1 (zh) 2017-07-12 2017-09-04 一种oled显示面板及显示装置

Publications (2)

Publication Number Publication Date
JP2019525378A true JP2019525378A (ja) 2019-09-05
JP6751724B2 JP6751724B2 (ja) 2020-09-09

Family

ID=60015290

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017550678A Active JP6751724B2 (ja) 2017-07-12 2017-09-04 Oled表示パネル及び表示装置

Country Status (4)

Country Link
JP (1) JP6751724B2 (ja)
KR (1) KR20190015979A (ja)
CN (1) CN107248522A (ja)
WO (1) WO2019010773A1 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110137212B (zh) * 2018-02-09 2022-05-27 京东方科技集团股份有限公司 像素排列结构、显示基板以及显示装置
CN111383542A (zh) * 2018-12-29 2020-07-07 广东聚华印刷显示技术有限公司 像素结构和显示面板
CN111477652B (zh) * 2020-04-20 2022-07-12 錼创显示科技股份有限公司 微型发光元件显示装置
TWI743750B (zh) 2020-04-20 2021-10-21 錼創顯示科技股份有限公司 微型發光元件顯示裝置
CN113012096B (zh) * 2020-12-28 2022-06-17 深圳精智达技术股份有限公司 显示屏子像素定位及亮度提取方法、设备以及存储介质

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008015521A (ja) * 2006-06-30 2008-01-24 Au Optronics Corp カラーディスプレイパネル及びその形成方法
CN106449710A (zh) * 2016-10-31 2017-02-22 昆山工研院新型平板显示技术中心有限公司 像素结构以及包含该像素结构的oled显示面板

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101663564B1 (ko) * 2010-03-26 2016-10-17 엘지디스플레이 주식회사 유기전계발광소자 및 이의 제조방법
TWI429326B (zh) * 2010-11-10 2014-03-01 Au Optronics Corp 發光裝置及其製造方法
JP2013058323A (ja) * 2011-09-07 2013-03-28 Sony Corp 発光パネル、表示装置および電子機器
JP6053278B2 (ja) * 2011-12-14 2016-12-27 三菱電機株式会社 2画面表示装置
JP2013140209A (ja) * 2011-12-28 2013-07-18 Panasonic Liquid Crystal Display Co Ltd 液晶表示装置
CN203260585U (zh) * 2013-01-24 2013-10-30 昆山维信诺显示技术有限公司 用于oled显示屏的像素结构及其金属掩膜板及oled显示屏
CN104425547B (zh) * 2013-09-11 2019-01-04 昆山国显光电有限公司 一种有机发光显示器及其制作方法
CN104361862A (zh) * 2014-11-28 2015-02-18 京东方科技集团股份有限公司 阵列基板及其驱动方法、显示面板、显示装置
CN104362170B (zh) * 2014-11-28 2017-04-12 京东方科技集团股份有限公司 一种有机电致发光显示器件、其驱动方法及相关装置
CN104599634A (zh) * 2015-02-04 2015-05-06 友达光电股份有限公司 一种具有高开口率的主动矩阵有机发光显示器
CN106157877A (zh) * 2015-03-31 2016-11-23 上海和辉光电有限公司 像素结构和显示装置
CN205406522U (zh) * 2016-01-29 2016-07-27 昆山工研院新型平板显示技术中心有限公司 显示屏及其像素排布结构
CN206134687U (zh) * 2016-10-31 2017-04-26 昆山国显光电有限公司 像素结构、oled显示面板以及蒸镀掩膜版
CN207097824U (zh) * 2017-07-12 2018-03-13 武汉华星光电半导体显示技术有限公司 一种oled显示面板及显示装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008015521A (ja) * 2006-06-30 2008-01-24 Au Optronics Corp カラーディスプレイパネル及びその形成方法
CN106449710A (zh) * 2016-10-31 2017-02-22 昆山工研院新型平板显示技术中心有限公司 像素结构以及包含该像素结构的oled显示面板

Also Published As

Publication number Publication date
KR20190015979A (ko) 2019-02-15
CN107248522A (zh) 2017-10-13
JP6751724B2 (ja) 2020-09-09
WO2019010773A1 (zh) 2019-01-17

Similar Documents

Publication Publication Date Title
JP6751724B2 (ja) Oled表示パネル及び表示装置
CN114994973B (zh) 显示基板和显示装置
US10790339B2 (en) OLED array substrate and manufacturing method thereof, and display device
JP6657127B2 (ja) 画素構造、その表示方法、及び表示装置
WO2020020337A1 (zh) 子像素排列结构、掩膜装置、显示面板及装置
KR102076304B1 (ko) 픽셀 구조와 그의 디스플레이 방법, 및 디스플레이 디바이스
US9542885B2 (en) Pixel unit, display panel, display method and display device
CN109638035B (zh) 像素排列结构及有机发光二极管显示装置
US11545527B2 (en) Pixel arrangement structure, high-precision metal mask, and display apparatus with hexagon pixel arrangement
US10504969B2 (en) Organic light emitting diode pixel arrangement structure and display panel
JP2017504937A (ja) 画素構造及び該画素構造を有する有機発光表示装置
TWI663592B (zh) 像素結構、掩膜板及顯示裝置
KR20190131581A (ko) 픽셀 구조체, oled 디스플레이 디바이스, 및 구동 방법
KR20190131580A (ko) 픽셀 구조체 및 oled 디스플레이 패널
CN104992959A (zh) Oled像素排列结构及显示装置
US11957019B2 (en) Pixel arrangement structure, display method and preparing method of pixel arrangement structure, and display substrate
TW201541633A (zh) 顯示基板及應用其之顯示裝置
WO2022206017A1 (zh) 像素排列结构、显示面板及显示装置
US20230247886A1 (en) Pixel arrangement structure and display panel
WO2019127978A1 (zh) 有机发光二极管像素排列结构及显示面板
WO2020143212A1 (zh) 像素排布结构、显示面板及显示装置
US20190019848A1 (en) Oled display panel and display device
US10937836B2 (en) Pixel arrangement structure and display device
CN108598106B (zh) 有机发光二极管像素排列结构及显示面板
WO2022062785A1 (zh) 显示基板和显示装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20171120

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20190807

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20191105

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20200421

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20200604

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20200804

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20200817

R150 Certificate of patent or registration of utility model

Ref document number: 6751724

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250