JP2017223855A - Electro-optic device, method for driving electro-optic device, and electronic apparatus - Google Patents

Electro-optic device, method for driving electro-optic device, and electronic apparatus Download PDF

Info

Publication number
JP2017223855A
JP2017223855A JP2016119627A JP2016119627A JP2017223855A JP 2017223855 A JP2017223855 A JP 2017223855A JP 2016119627 A JP2016119627 A JP 2016119627A JP 2016119627 A JP2016119627 A JP 2016119627A JP 2017223855 A JP2017223855 A JP 2017223855A
Authority
JP
Japan
Prior art keywords
power supply
electro
driving transistor
optical device
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2016119627A
Other languages
Japanese (ja)
Inventor
久仁 山村
Kuni Yamamura
久仁 山村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2016119627A priority Critical patent/JP2017223855A/en
Publication of JP2017223855A publication Critical patent/JP2017223855A/en
Pending legal-status Critical Current

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

PROBLEM TO BE SOLVED: To suppress leakage of a current from a holding capacitance and to reduce flickers.SOLUTION: An electro-optic device includes: a drive transistor 121 and an OLED element 130 connected in series; a holding capacitance 132 connected between a gate of the drive transistor 121 and a first feeder line 14 or between the gate of the drive transistor 121 and a connection node ND of the drive transistor 121 and the OLED element 130; a selection transistor 122 provided between a data line and the gate of the drive transistor 121; and a drive circuit 20. The drive circuit 20 sets the selection transistor 122 to an ON state in a writing period, outputs a data voltage VD to the data line 16, and sets the selection transistor 122 to an OFF state in a light emission period after the writing period, and monotonously increases a voltage difference between a power supply voltage VEL at a high potential side and a power supply voltage VCT at a low potential side within one frame period (1V).SELECTED DRAWING: Figure 7

Description

本発明は、電気光学装置、電気光学装置の駆動方法、および電子機器に関する。   The present invention relates to an electro-optical device, a driving method of the electro-optical device, and an electronic apparatus.

近年、有機EL(Electro Luminescent)素子や発光ポリマー素子などと呼ばれる有機発光ダイオード(Organic Light Emitting Diode、以下「OLED」という)素子などの発光素子を用いた電気光学装置が各種提案されている(例えば特許文献1参照)。   In recent years, various electro-optical devices using light-emitting elements such as organic light-emitting diode (Organic Light Emitting Diode) (hereinafter referred to as “OLED”) elements called organic EL (Electro Luminescent) elements and light-emitting polymer elements have been proposed (for example, Patent Document 1).

特許文献1の電気光学装置は、画素回路内に、OLED素子と、駆動トランジスターと、発光制御トランジスターと、スイッチング素子とを備える。特許文献1の電気光学装置は、書込期間においては、OLED素子の指定階調に応じた画像データの電位がデータ線に出力される。このとき、スイッチング素子はオン状態に設定されるので、画像データの電位は、スイッチング素子を介して保持容量に書き込まれる。画像データの書込期間の後の発光期間においては、スイッチング素子がオフ状態に設定され、駆動トランジスターと発光制御トランジスターとはオン状態に設定される。これにより、保持容量に蓄積された電荷が駆動トランジスターと発光制御トランジスターを介してOLED素子に流れ込み、OLED素子が発光する。   The electro-optical device of Patent Document 1 includes an OLED element, a driving transistor, a light emission control transistor, and a switching element in a pixel circuit. In the electro-optical device disclosed in Patent Document 1, the potential of the image data corresponding to the designated gradation of the OLED element is output to the data line during the writing period. At this time, since the switching element is set to an on state, the potential of the image data is written to the storage capacitor via the switching element. In the light emission period after the image data writing period, the switching element is set in an off state, and the drive transistor and the light emission control transistor are set in an on state. Thereby, the electric charge accumulated in the storage capacitor flows into the OLED element through the drive transistor and the light emission control transistor, and the OLED element emits light.

特開2009−25413号公報JP 2009-25413 A

前記特許文献1の技術では、保持容量からの電流のリークが発生し、1垂直走査期間内においてOLED素子の発光強度が低下することによってフリッカーが発生することがあった。
以上の事情に鑑みて、本発明は、フリッカーを低減させることのできる電気光学装置、電気光学装置の駆動方法、および電子機器を提供することを解決課題とする。
In the technique disclosed in Patent Document 1, current leakage from the storage capacitor occurs, and flicker may occur due to a decrease in emission intensity of the OLED element within one vertical scanning period.
In view of the above circumstances, it is an object of the present invention to provide an electro-optical device, a driving method of an electro-optical device, and an electronic apparatus that can reduce flicker.

以上の課題を解決するために、本発明に係る電気光学装置の一態様は、画素回路と、前記画素回路を駆動する駆動回路とを具備し、前記画素回路は、第1給電線と第2給電線との間に直列に接続された駆動トランジスターおよび発光素子と、前記駆動トランジスターのゲートと前記第1給電線との間、または、前記駆動トランジスターのゲートと前記駆動トランジスターおよび前記発光素子の接続ノードとの間に接続された保持容量と、前記発光素子の指定階調に応じた画像データが出力されるデータ線と、前記駆動トランジスターのゲートとの間に設けられたスイッチング素子と、を備え、前記駆動回路は、書込期間において、前記スイッチング素子をオン状態に設定して、前記画像データを前記データ線へ出力し、前記書込期間の後の発光期間において、前記スイッチング素子をオフ状態に設定して、前記第1給電線に印加する高電位側の電源電圧と、前記第2給電線に印加する低電位側の電源電圧との間の電圧差を、1垂直走査期間内において単調増加させる、ことを特徴とする。   In order to solve the above problems, an aspect of the electro-optical device according to the invention includes a pixel circuit and a drive circuit that drives the pixel circuit, and the pixel circuit includes a first feeder line and a second power supply line. A driving transistor and a light emitting element connected in series with the power supply line, and a connection between the gate of the driving transistor and the first power supply line, or a connection between the gate of the driving transistor and the driving transistor and the light emitting element. A storage capacitor connected to the node, a data line for outputting image data corresponding to a specified gradation of the light emitting element, and a switching element provided between the gate of the driving transistor. The drive circuit sets the switching element to an ON state in the writing period, outputs the image data to the data line, and generates the output after the writing period. A voltage difference between a high-potential side power supply voltage applied to the first power supply line and a low-potential side power supply voltage applied to the second power supply line by setting the switching element to an off state during the period Is monotonically increased within one vertical scanning period.

前記態様においては、保持容量からのリーク電流は、スイッチング素子のオフ直後からスイッチング素子のオン直前までの1垂直走査期間内において単調増加する。その結果、当該保持容量を備える画素回路の輝度は、前記1垂直走査期間内において単調減少する。しかし、駆動回路は、第1給電線に印加する高電位側の電源電圧と、第2給電線に印加する低電位側の電源電圧との間の電圧差を、前記1垂直走査期間内において単調増加させる。したがって、保持容量からのリーク電流の前記1垂直走査期間内における増加が抑えられ、その結果、当該保持容量を備える画素回路におけるスイッチング素子のオフ直後からスイッチング素子のオン直前までの輝度差が緩和され、フリッカーを低減させる。   In the above aspect, the leakage current from the storage capacitor monotonously increases in one vertical scanning period from immediately after the switching element is turned off to immediately before the switching element is turned on. As a result, the luminance of the pixel circuit including the storage capacitor monotonously decreases within the one vertical scanning period. However, the drive circuit monotonously calculates the voltage difference between the high-potential power supply voltage applied to the first power supply line and the low-potential power supply voltage applied to the second power supply line within the one vertical scanning period. increase. Accordingly, an increase in leakage current from the storage capacitor within the one vertical scanning period is suppressed, and as a result, a luminance difference from immediately after the switching element is turned off to immediately before the switching element is turned on in the pixel circuit including the storage capacitor is reduced. Reduce flicker.

前記態様において、使用者の操作に応じて電圧値を設定する電圧値設定部を備え、前記駆動回路は、前記電圧値設定部により設定された前記電圧値を開始電圧または到達電圧として、前記電圧差を1垂直走査期間内において単調増加させてもよい。この態様によれば、駆動回路が前記電圧差を前記1垂直走査期間内において単調増加させても、前記輝度差の緩和の程度が低い場合がある。この場合には、使用者が電圧値設定部を操作することにより、電圧値設定部は、当該操作に応じて電圧値を設定する。駆動回路は、前記電圧値設定部により設定された前記電圧値を開始電圧または到達電圧として、前記電圧差を1垂直走査期間内において単調増加させる。したがって、保持容量からのリーク電流の前記1垂直走査期間内における増加がより一層抑えられ、当該保持容量を備える画素回路におけるスイッチング素子のオフ直後からスイッチング素子のオン直前までの輝度差が緩和され、フリッカーを低減させる。   In the above aspect, a voltage value setting unit that sets a voltage value according to a user's operation is provided, and the drive circuit uses the voltage value set by the voltage value setting unit as a start voltage or an ultimate voltage, and the voltage The difference may be monotonically increased within one vertical scanning period. According to this aspect, even when the drive circuit monotonically increases the voltage difference within the one vertical scanning period, the degree of relaxation of the luminance difference may be low. In this case, when the user operates the voltage value setting unit, the voltage value setting unit sets the voltage value according to the operation. The drive circuit monotonically increases the voltage difference within one vertical scanning period using the voltage value set by the voltage value setting unit as a start voltage or an ultimate voltage. Therefore, an increase in leakage current from the storage capacitor within the one vertical scanning period is further suppressed, and a luminance difference from immediately after the switching element is turned off to immediately before the switching element is turned on in the pixel circuit including the storage capacitor is reduced. Reduce flicker.

前記態様において、前記駆動回路は、1垂直走査期間内において前記第1給電線に印加する高電位側の電源電圧を増加させることにより前記電圧差を単調増加させてもよい。この態様によれば、1垂直走査期間内において第1給電線に印加する高電位側の電源電圧を増加させることで、高電位側の電源電圧と、第2給電線に印加する低電位側の電源電圧との間の電圧差が1垂直走査期間内において単調増加する。したがって、保持容量からのリーク電流の前記1垂直走査期間内における増加が抑えられ、スイッチング素子のオフ直後からスイッチング素子のオン直前までの輝度差が緩和され、フリッカーを低減させる。   In the above aspect, the drive circuit may monotonously increase the voltage difference by increasing the power supply voltage on the high potential side applied to the first power supply line within one vertical scanning period. According to this aspect, by increasing the power supply voltage on the high potential side applied to the first power supply line within one vertical scanning period, the power supply voltage on the high potential side and the power supply voltage on the low potential side applied to the second power supply line are increased. The voltage difference from the power supply voltage increases monotonously within one vertical scanning period. Accordingly, an increase in leakage current from the storage capacitor within the one vertical scanning period is suppressed, and a luminance difference from immediately after the switching element is turned off to immediately before the switching element is turned on is mitigated, and flicker is reduced.

前記態様において、前記駆動回路は、1垂直走査期間内において前記第2給電線に印加する低電位側の電源電圧を減少させることにより前記電圧差を単調増加させてもよい。この態様によれば、1垂直走査期間内において第2給電線に印加する低電位側の電源電圧を減少させることで、低電位側の電源電圧と、第1給電線に印加する高電位側の電源電圧との間の電圧差が1垂直走査期間内において単調増加する。したがって、保持容量からのリーク電流の前記1垂直走査期間内における増加が抑えられ、スイッチング素子のオフ直後からスイッチング素子のオン直前までの輝度差が緩和され、フリッカーを低減させる。   In the above aspect, the drive circuit may monotonously increase the voltage difference by decreasing a low-potential power supply voltage applied to the second power supply line within one vertical scanning period. According to this aspect, by reducing the power supply voltage on the low potential side applied to the second power supply line within one vertical scanning period, the power supply voltage on the low potential side and the power supply voltage on the high potential side applied to the first power supply line are reduced. The voltage difference from the power supply voltage increases monotonously within one vertical scanning period. Accordingly, an increase in leakage current from the storage capacitor within the one vertical scanning period is suppressed, and a luminance difference from immediately after the switching element is turned off to immediately before the switching element is turned on is mitigated, and flicker is reduced.

前記態様において、前記画素回路の温度を検出する温度検出部を備え、前記駆動回路は、前記温度検出部により検出した温度に応じて、前記電圧差を単調増加させる程度を変化させてもよい。この態様によれば、温度検出部によって画素回路の温度を検出し、検出した温度に応じて、前記電圧差を単調増加させる程度を変化させる。したがって、画素回路の温度が上昇して保持容量からのリーク電流も増加しても、それに応じて前記電圧差を単調増加させる程度を大きくすることが可能となる。その結果、保持容量からのリーク電流の前記1垂直走査期間内における増加が抑えられ、スイッチング素子のオフ直後からスイッチング素子のオン直前までの輝度差が緩和され、フリッカーを低減させる。   In the aspect, a temperature detection unit that detects the temperature of the pixel circuit may be provided, and the drive circuit may change the degree of monotonously increasing the voltage difference according to the temperature detected by the temperature detection unit. According to this aspect, the temperature of the pixel circuit is detected by the temperature detection unit, and the degree to which the voltage difference is monotonously increased is changed according to the detected temperature. Therefore, even if the temperature of the pixel circuit rises and the leakage current from the storage capacitor increases, the degree of monotonously increasing the voltage difference can be increased accordingly. As a result, an increase in leakage current from the storage capacitor within the one vertical scanning period is suppressed, and the luminance difference from immediately after the switching element is turned off to immediately before the switching element is turned on is alleviated to reduce flicker.

以上の課題を解決するために、本発明に係る電気光学装置の駆動方法の一態様は、画素回路と、前記画素回路を駆動する駆動回路とを具備し、前記画素回路は、第1給電線と第2給電線との間に直列に接続された駆動トランジスターおよび発光素子と、前記駆動トランジスターのゲートと前記第1給電線との間、または、前記駆動トランジスターのゲートと前記駆動トランジスターおよび前記発光素子の接続ノードとの間に接続された保持容量と、前記発光素子の指定階調に応じた画像データが出力されるデータ線と、前記駆動トランジスターのゲートとの間に設けられたスイッチング素子と、を備える電気光学装置の駆動方法であって、書込期間において、前記スイッチング素子をオン状態に設定し、前記画像データを前記データ線へ出力し、前記書込期間の後の発光期間において、前記スイッチング素子をオフ状態に設定し、前記第1給電線に印加する高電位側の電源電圧と、前記第2給電線に印加する低電位側の電源電圧との間の電圧差を、1垂直走査期間内において単調増加させる、ことを特徴とする。以上の駆動方法によっても本発明に係る電気光学装置と同様の効果が得られる。   In order to solve the above problems, an aspect of a driving method of an electro-optical device according to the present invention includes a pixel circuit and a driving circuit that drives the pixel circuit, and the pixel circuit includes a first feeder line. A driving transistor and a light emitting element connected in series between the power supply line and the second power supply line, and between the gate of the drive transistor and the first power supply line, or between the gate of the drive transistor and the drive transistor and the light emission. A storage capacitor connected to the connection node of the element, a data line for outputting image data corresponding to a specified gradation of the light emitting element, and a switching element provided between the gate of the driving transistor; A switching method of the electro-optical device comprising: turning on the switching element and outputting the image data to the data line during a writing period. In the light emission period after the writing period, the switching element is set in an OFF state, and the high potential side power supply voltage applied to the first power supply line and the low potential side power supply applied to the second power supply line are set. The voltage difference with the power supply voltage is monotonously increased within one vertical scanning period. The same effect as that of the electro-optical device according to the invention can be obtained by the above driving method.

本発明の電子機器の一態様は、上述した電気光学装置を備える。そのような電子機器は、フリッカーの少ない高品質の画像表示が可能になる。   One aspect of the electronic apparatus of the invention includes the above-described electro-optical device. Such an electronic device can display a high-quality image with less flicker.

本発明の第1実施形態に係る電気光学装置の構成を示す斜視図である。1 is a perspective view illustrating a configuration of an electro-optical device according to a first embodiment of the invention. 表示パネルのブロック図である。It is a block diagram of a display panel. 画素回路の回路図である。It is a circuit diagram of a pixel circuit. 画素回路の動作を説明するための図である。It is a figure for demonstrating operation | movement of a pixel circuit. 画素回路の動作を説明するための図である。It is a figure for demonstrating operation | movement of a pixel circuit. 比較例における表示パネルに中間調の画像を表示させた際の任意の測定点における輝度計の出力波形を示す図である。It is a figure which shows the output waveform of the luminance meter in the arbitrary measurement points at the time of displaying a halftone image on the display panel in the comparative example. 第1実施形態における高電位側の電源電圧の波形を示す図である。It is a figure which shows the waveform of the power supply voltage by the side of the high electric potential in 1st Embodiment. 第1実施形態における表示パネルに中間調の画像を表示させた際の任意の測定点における輝度計の出力波形を示す図である。It is a figure which shows the output waveform of the luminance meter in the arbitrary measurement points at the time of displaying a halftone image on the display panel in 1st Embodiment. 本発明の第2実施形態に係る電気光学装置における表示パネルのブロック図である。FIG. 10 is a block diagram of a display panel in an electro-optical device according to a second embodiment of the invention. 本発明の変形例に係る低電位側の電源電圧の波形を示す図である。It is a figure which shows the waveform of the power supply voltage of the low electric potential side which concerns on the modification of this invention. 本発明の変形例に係る高電位側と低電位側の電源電圧の波形を示す図である。It is a figure which shows the waveform of the power supply voltage of the high potential side and low potential side which concern on the modification of this invention. 本発明の変形例に係る画素回路の回路図である。It is a circuit diagram of a pixel circuit concerning a modification of the present invention. 本発明に係る電子機器の具体的な形態を示す斜視図である。It is a perspective view which shows the specific form of the electronic device which concerns on this invention. 本発明に係る電子機器の具体的な形態を示す斜視図である。It is a perspective view which shows the specific form of the electronic device which concerns on this invention. 本発明に係る電子機器の具体的な形態を示す斜視図である。It is a perspective view which shows the specific form of the electronic device which concerns on this invention.

<A:第1実施形態>
図1は、本発明の第1実施形態に係る電気光学装置1の構成を示す斜視図である。電気光学装置1は、画像を表示する表示パネル2と、表示パネル2の動作を制御する制御部5とを備える。
表示パネル2は、複数の画素回路と、当該画素回路を駆動する駆動回路とを備える。本実施形態において、表示パネル2が備える複数の画素回路及び駆動回路は、シリコン基板に形成され、画素回路には、発光素子の一例であるOLEDが用いられる。また、表示パネル2は、例えば、表示部で開口する枠状のケース501に収納されるとともに、FPC(Flexible Printed Circuits)基板502の一端が接続される。
FPC基板502には、半導体チップの制御部5が、COF(Chip On Film)技術によって実装されるとともに、複数の端子503が設けられて、図示省略された上位回路に接続される。
<A: First Embodiment>
FIG. 1 is a perspective view showing a configuration of an electro-optical device 1 according to the first embodiment of the present invention. The electro-optical device 1 includes a display panel 2 that displays an image, and a control unit 5 that controls the operation of the display panel 2.
The display panel 2 includes a plurality of pixel circuits and a drive circuit that drives the pixel circuits. In the present embodiment, a plurality of pixel circuits and drive circuits included in the display panel 2 are formed on a silicon substrate, and an OLED which is an example of a light emitting element is used for the pixel circuits. The display panel 2 is housed in, for example, a frame-like case 501 that opens at the display unit, and one end of an FPC (Flexible Printed Circuits) substrate 502 is connected.
On the FPC board 502, the control unit 5 of the semiconductor chip is mounted by a COF (Chip On Film) technology, and a plurality of terminals 503 are provided, and are connected to an upper circuit (not shown).

図2は、表示パネル2の概略構成を示すブロック図である。図2に示すように、表示パネル2は、複数の画素回路Pが配列された素子部10と、各画素回路Pを駆動する駆動回路20とを具備する。駆動回路20は、走査線駆動回路21と、データ線駆動回路23と、電位生成回路25とを含んで構成される。駆動回路20は、例えば複数の集積回路に分散して実装される。ただし、駆動回路20の少なくとも一部は、画素回路Pとともに基板上に形成された薄膜トランジスターで構成され得る。   FIG. 2 is a block diagram illustrating a schematic configuration of the display panel 2. As shown in FIG. 2, the display panel 2 includes an element unit 10 in which a plurality of pixel circuits P are arranged, and a drive circuit 20 that drives each pixel circuit P. The drive circuit 20 includes a scanning line drive circuit 21, a data line drive circuit 23, and a potential generation circuit 25. The drive circuit 20 is distributed and mounted on a plurality of integrated circuits, for example. However, at least a part of the drive circuit 20 may be formed of a thin film transistor formed on the substrate together with the pixel circuit P.

素子部10には、X方向に延在するm本の走査線12と、各走査線12と対をなしてX方向に延在するm本の第1給電線14と、X方向に交差するY方向に延在するn本のデータ線16とが形成される(m,nは自然数)。複数の画素回路Pは、走査線12および第1給電線14の対とデータ線16との交差に配置されて縦m行×横n列の行列状に配列される。走査線駆動回路21は、走査信号GWR[1]〜GWR[m]を各走査線12に出力する。データ線駆動回路23は、各画素回路Pに指定される階調(以下「指定階調」という)に応じた画像データのデータ信号VD[1]〜VD[n]を各データ線16に出力する。   The element unit 10 crosses the X direction with m scanning lines 12 extending in the X direction and m first power supply lines 14 extending in the X direction in pairs with the respective scanning lines 12. N data lines 16 extending in the Y direction are formed (m and n are natural numbers). The plurality of pixel circuits P are arranged at the intersection of the pair of scanning lines 12 and first power supply lines 14 and the data lines 16 and arranged in a matrix of m rows × n columns. The scanning line driving circuit 21 outputs scanning signals GWR [1] to GWR [m] to each scanning line 12. The data line driving circuit 23 outputs data signals VD [1] to VD [n] of image data corresponding to gradations (hereinafter referred to as “designated gradations”) designated for the pixel circuits P to the data lines 16. To do.

電位生成回路25は、高電位側の電源電圧VELと、低電位側の電源電圧VCTとを生成する。電位生成回路25は、各第1給電線14に電源電圧VELを出力する。説明の便宜上、第i行目の第1給電線14に出力される電源電圧VELをVEL[i]と表記する。また、電位生成回路25は、各第2給電線18に電源電圧VCTを出力する。説明の便宜上、第i行目の第2給電線18に出力される電源電圧VCTをVCT[i]と表記する。
本実施形態では、一例として、高電位側の電源電圧VELは15Vであり、低電位側の電源電圧VCTは0Vに設定されている。
The potential generation circuit 25 generates a high-potential-side power supply voltage VEL and a low-potential-side power supply voltage VCT. The potential generation circuit 25 outputs the power supply voltage VEL to each first power supply line 14. For convenience of explanation, the power supply voltage VEL output to the first feeder 14 in the i-th row is denoted as VEL [i]. In addition, the potential generation circuit 25 outputs the power supply voltage VCT to each second power supply line 18. For convenience of explanation, the power supply voltage VCT output to the second feeder line 18 in the i-th row is denoted as VCT [i].
In the present embodiment, as an example, the power supply voltage VEL on the high potential side is 15V, and the power supply voltage VCT on the low potential side is set to 0V.

図3は、画素回路Pの回路図である。画素回路Pは電気的にみれば互いに同一構成なので、ここでは、m行n列に位置する画素回路Pを例にとって説明する。図3に示されるように、画素回路Pは、PチャネルMOS型の駆動トランジスター121と、PチャネルMOS型のスイッチング素子としての選択トランジスター122と、OLED素子130と、保持容量132とを備える。   FIG. 3 is a circuit diagram of the pixel circuit P. Since the pixel circuits P have the same configuration when viewed electrically, the pixel circuit P located in m rows and n columns will be described as an example here. As shown in FIG. 3, the pixel circuit P includes a P-channel MOS type driving transistor 121, a selection transistor 122 as a P-channel MOS type switching element, an OLED element 130, and a storage capacitor 132.

選択トランジスター122は、ゲートが、m行目の走査線12に電気的に接続され、ソースまたはドレインの一方が、n列目のデータ線16に電気的に接続されている。また、選択トランジスター122は、ソースまたはドレインの他方が、駆動トランジスター121のゲートおよび保持容量132の一端にそれぞれ電気的に接続されている。また、選択トランジスター122のゲートには、走査線駆動回路21からm行目の走査線12を介して、走査信号GWR[m]が供給される。すなわち、選択トランジスター122は、駆動トランジスター121のゲートとデータ線16との間に電気的に接続され、駆動トランジスター121のゲートとデータ線16との間の電気的な接続を制御する。   The selection transistor 122 has a gate electrically connected to the m-th scanning line 12 and a source or drain electrically connected to the n-th data line 16. In addition, the other of the source and the drain of the selection transistor 122 is electrically connected to the gate of the driving transistor 121 and one end of the storage capacitor 132. The scanning signal GWR [m] is supplied to the gate of the selection transistor 122 from the scanning line driving circuit 21 through the m-th scanning line 12. That is, the selection transistor 122 is electrically connected between the gate of the driving transistor 121 and the data line 16 and controls the electrical connection between the gate of the driving transistor 121 and the data line 16.

駆動トランジスター121は、ソースが第1給電線14に、ドレインがOLED素子130のアノードに、それぞれ電気的に接続されている。ここで、第1給電線14には、画素回路Pにおいて高電位側となる電源電圧VELが給電される。この駆動トランジスター121は、駆動トランジスター121のゲート及びソース間の電圧に応じた電流を、OLED素子130に供給する。   The drive transistor 121 has a source electrically connected to the first power supply line 14 and a drain electrically connected to the anode of the OLED element 130. Here, the first power supply line 14 is supplied with the power supply voltage VEL which is on the high potential side in the pixel circuit P. The driving transistor 121 supplies a current corresponding to the voltage between the gate and the source of the driving transistor 121 to the OLED element 130.

本実施形態において表示パネル2はシリコン基板に形成されるので、駆動トランジスター121、および選択トランジスター122の基板電位は電源電圧VELとしている。
なお、上記における駆動トランジスター121および選択トランジスター122のソース、ドレインは駆動トランジスター121および選択トランジスター122のチャネル型、電位の関係に応じて入れ替わってもよい。また、トランジスターは薄膜トランジスターであっても電界効果トランジスターであってもよい。
In this embodiment, since the display panel 2 is formed on a silicon substrate, the substrate potentials of the driving transistor 121 and the selection transistor 122 are set to the power supply voltage VEL.
Note that the sources and drains of the driving transistor 121 and the selection transistor 122 in the above may be switched depending on the channel type and potential relationship of the driving transistor 121 and the selection transistor 122. The transistor may be a thin film transistor or a field effect transistor.

OLED素子130のアノードは、画素回路Pごとに個別に設けられる画素電極である。これに対して、OLED素子130のカソードは、各行の画素回路Pにわたって共通の第2給電線18と接続されている。
OLED素子130は、前記シリコン基板において、OLED素子130のアノードと光透過性を有するカソードとで白色有機EL層を挟持した素子である。そして、OLED素子130の出射側(カソード側)にはRGBのいずれかに対応したカラーフィルターが重ねられる。
The anode of the OLED element 130 is a pixel electrode provided individually for each pixel circuit P. On the other hand, the cathode of the OLED element 130 is connected to the common second feeder 18 across the pixel circuits P in each row.
The OLED element 130 is an element in which a white organic EL layer is sandwiched between the anode of the OLED element 130 and a light-transmitting cathode in the silicon substrate. A color filter corresponding to any of RGB is overlaid on the emission side (cathode side) of the OLED element 130.

このようなOLED素子130において、アノードからカソードに電流が流れると、アノードから注入された正孔とカソードから注入された電子とが有機EL層で再結合して励起子が生成され、白色光が発生する。このときに発生した白色光は、シリコン基板(アノード)とは反対側のカソードを透過し、カラーフィルターによる着色を経て、観察者側に視認される構成となっている。   In such an OLED element 130, when a current flows from the anode to the cathode, holes injected from the anode and electrons injected from the cathode are recombined in the organic EL layer to generate excitons, and white light is generated. Occur. The white light generated at this time passes through the cathode opposite to the silicon substrate (anode), and is colored by a color filter so as to be visually recognized by the viewer.

保持容量132は、一端が駆動トランジスター121のゲートに、他端が第1給電線14に、それぞれ電気的に接続されている。したがって、選択トランジスター122がオフしている間、駆動トランジスター121のゲート・ソース間の電圧は、保持容量132によって一定の値に保たれることになる。   The storage capacitor 132 has one end electrically connected to the gate of the drive transistor 121 and the other end electrically connected to the first power supply line 14. Therefore, the voltage between the gate and the source of the driving transistor 121 is kept at a constant value by the storage capacitor 132 while the selection transistor 122 is off.

より具体的には、走査線駆動回路21がm行目の走査線12を走査する水平走査期間において選択トランジスター122がオンして、図4に示すように、駆動トランジスター121のゲートノードにデータ信号VD[n]が供給される。図4は書込期間における画素回路Pの動作を説明するための図である。このように、本実施形態においは、書込期間において、スイッチング素子としての選択トランジスター122をオン状態に設定して、画像データであるデータ信号VD[n]を駆動トランジスター121のゲートノードに出力する。
その後、選択トランジスター122がオフすると、駆動トランジスター121のゲートノードの電位は、保持容量132によって、データ信号VD[n]の示す電位に維持される。OLED素子130には、図5に示すように、駆動トランジスター121のゲート・ソース間の電位に応じた電流が供給される。図5は発光期間における画素回路Pの動作を説明するための図である。したがって、選択トランジスター122がオフしてから、1フレームの期間の経過後に再び選択トランジスター122がオンするまでの間、OLED素子130はデータ信号VD[n]に規定される階調を表示することになる。
なお、保持容量132としては、駆動トランジスター121のゲートノードに寄生する容量を用いてもよいし、シリコン基板において互いに異なる導電層で絶縁層を挟持することによって形成される容量を用いてもよい。
More specifically, the selection transistor 122 is turned on in the horizontal scanning period in which the scanning line driving circuit 21 scans the m-th scanning line 12, and the data signal is supplied to the gate node of the driving transistor 121 as shown in FIG. VD [n] is supplied. FIG. 4 is a diagram for explaining the operation of the pixel circuit P in the writing period. As described above, in the present embodiment, in the writing period, the selection transistor 122 as a switching element is set to the ON state, and the data signal VD [n] that is image data is output to the gate node of the driving transistor 121. .
After that, when the selection transistor 122 is turned off, the potential of the gate node of the driving transistor 121 is maintained at the potential indicated by the data signal VD [n] by the storage capacitor 132. As shown in FIG. 5, a current corresponding to the potential between the gate and the source of the driving transistor 121 is supplied to the OLED element 130. FIG. 5 is a diagram for explaining the operation of the pixel circuit P in the light emission period. Therefore, the OLED element 130 displays a gradation defined by the data signal VD [n] from when the selection transistor 122 is turned off until the selection transistor 122 is turned on again after the lapse of one frame period. Become.
Note that as the storage capacitor 132, a capacitor parasitic to the gate node of the driving transistor 121 may be used, or a capacitor formed by sandwiching an insulating layer between different conductive layers in a silicon substrate may be used.

しかしながら、選択トランジスター122をオフ状態にしてから、1フレームの期間の経過後に再び選択トランジスター122がオンするまでの間、保持容量132から電流が徐々にリークし、保持容量132の電位が低下する。図6は、比較例における表示パネル2に中間調の画像を表示させた際、任意の測定点における輝度を輝度計により測定し、オシロスコープに表示させた当該輝度計の出力波形を示すものである。図6に示すように、画素の輝度は1フレームの期間(1V)ごとに単調減少することがわかる。そして、1フレームの期間の初めの輝度と、1フレームの期間の終わりの輝度との輝度差がフリッカーとして認識される。   However, the current gradually leaks from the storage capacitor 132 until the selection transistor 122 is turned on again after the lapse of one frame period after the selection transistor 122 is turned off, and the potential of the storage capacitor 132 decreases. FIG. 6 shows an output waveform of the luminance meter displayed on an oscilloscope by measuring the luminance at an arbitrary measurement point with a luminance meter when displaying a halftone image on the display panel 2 in the comparative example. . As shown in FIG. 6, it can be seen that the luminance of the pixel monotonously decreases every frame period (1 V). Then, a luminance difference between the luminance at the beginning of one frame period and the luminance at the end of one frame period is recognized as flicker.

画素の輝度が1フレームの期間ごとに単調減少するのは、保持容量132のリーク電流が1フレームの期間ごとに単調増加しているためと考えられる。そこで、本実施形態では、図7に示すように、保持容量132のリーク電流の単調増加にさせて、高電位側の電源電圧VELを1フレームの期間ごとに単調増加させる。言い換えれば、第1給電線14に印加する高電位側の電源電圧VELと、第2給電線18に印加する低電位側の電源電圧VCTとの間の電圧差を、1垂直走査期間内において単調増加させる。
本実施形態では、一例として、高電位側の電源電圧VELの上限の電圧値VEL_Hを15Vに設定し、電源電圧VELの下限の電圧値VEL_Lを14.8Vに設定している。このように設定した上で、高電位側の電源電圧VELを1フレームの期間ごとに下限の電圧値VEL_Lから上限の電圧値VEL_Hまで単調増加させる。
The reason why the luminance of the pixel monotonously decreases every frame period is considered to be because the leakage current of the storage capacitor 132 monotonically increases every frame period. Therefore, in the present embodiment, as shown in FIG. 7, the leakage current of the storage capacitor 132 is monotonously increased, and the high-potential-side power supply voltage VEL is monotonously increased every frame period. In other words, the voltage difference between the high-potential-side power supply voltage VEL applied to the first power supply line 14 and the low-potential-side power supply voltage VCT applied to the second power supply line 18 is monotonously within one vertical scanning period. increase.
In the present embodiment, as an example, the upper limit voltage value VEL_H of the power supply voltage VEL on the high potential side is set to 15V, and the lower limit voltage value VEL_L of the power supply voltage VEL is set to 14.8V. After setting in this way, the power supply voltage VEL on the high potential side is monotonously increased from the lower limit voltage value VEL_L to the upper limit voltage value VEL_H for each period of one frame.

高電位側の電源電圧VELと、低電位側の電源電圧VCTとの間の電圧差を1フレームの期間内において単調増加させることにより、保持容量132のリーク電流の1フレームの期間内における増加が抑えられる。その結果、図8に示すように、1フレームの期間の初めの輝度と、1フレームの期間の終わりの輝度との輝度差が、図6に比べて小さくなっていることがわかる。図8は、図6と同じ測定点における輝度を輝度計により測定し、オシロスコープに表示させた当該輝度計の出力波形を示すものである。以上のように、本実施形態によれば、発光期間においては、スイッチング素子としての選択トランジスター122をオフ状態に設定してから、次に選択トランジスター122をオン状態に設定するまでの間、高電位側の電源電圧VELを単調増加させる。その結果、1フレームの期間の初めの輝度と、1フレームの期間の終わりの輝度との輝度差を小さくすることができる。その結果、フリッカーを低減させることができる。   By monotonically increasing the voltage difference between the high-potential-side power supply voltage VEL and the low-potential-side power supply voltage VCT within one frame period, the leakage current of the storage capacitor 132 is increased within one frame period. It can be suppressed. As a result, as shown in FIG. 8, it can be seen that the luminance difference between the luminance at the beginning of the period of one frame and the luminance at the end of the period of one frame is smaller than that in FIG. FIG. 8 shows the output waveform of the luminance meter measured by the luminance meter at the same measurement point as in FIG. 6 and displayed on the oscilloscope. As described above, according to the present embodiment, during the light emission period, a high potential is applied after the selection transistor 122 serving as a switching element is set to an off state until the selection transistor 122 is next set to an on state. Side power supply voltage VEL is monotonously increased. As a result, the luminance difference between the luminance at the beginning of the period of one frame and the luminance at the end of the period of one frame can be reduced. As a result, flicker can be reduced.

保持容量132のリーク電流は、個々の保持容量132の特性、または個々の表示パネル2の特性によっても異なるため、本実施形態では図2に示すように電圧値設定部26を備えて電圧値の調整が可能になっている。電圧値設定部26は、表示パネル2に設けられたボリューム等と接続されており、また、電位生成回路25と接続されている。
表示パネル2の調整を行う際には、表示パネル2に所定の階調の画像を表示させ、表示パネル2に表示された画像を確認しながら、使用者がボリューム等を操作する。例えば、電圧値を増加させる方向にボリューム等が操作された場合には、電圧値設定部26は、下限の電圧値VEL_Lまたは上限の電圧値VEL_Hを増加させる。電位生成回路25は、電圧値設定部26によって設定された下限の電圧値VEL_Lを開始電圧として、あるいは、上限の電圧値VEL_Hを到達電圧として、高電位側の電源電圧VELを1フレームの期間内で単調増加させる。
このように、本実施形態においては、表示パネル2のフリッカーの状態を確認しながら、下限の電圧値VEL_Lまたは上限の電圧値VEL_Hの調整が可能となっている。したがって、個々の保持容量132の特性、または個々の表示パネル2の特性が異なる場合でも、適切にフリッカーを低減させることができる。
なお、使用者がボリューム等を操作する段階においては、電圧値VELを一定の値としてもよいし、予め設定した下限の電圧値VEL_Lまたは上限の電圧値VEL_Hに基づいて、単調増加させるようにしてもよい。さらに、使用者がボリューム等を操作する段階において、電圧値VELを一定の値とするか、あるいは、予め設定した下限の電圧値VEL_Lまたは上限の電圧値VEL_Hに基づいて、単調増加させるかを選択できるようにしておいてもよい。
Since the leakage current of the storage capacitor 132 varies depending on the characteristics of the individual storage capacitors 132 or the characteristics of the individual display panels 2, the present embodiment includes a voltage value setting unit 26 as shown in FIG. Adjustment is possible. The voltage value setting unit 26 is connected to a volume or the like provided on the display panel 2, and is connected to the potential generation circuit 25.
When adjusting the display panel 2, an image of a predetermined gradation is displayed on the display panel 2, and the user operates a volume or the like while checking the image displayed on the display panel 2. For example, when the volume or the like is operated in the direction of increasing the voltage value, the voltage value setting unit 26 increases the lower limit voltage value VEL_L or the upper limit voltage value VEL_H. The potential generation circuit 25 uses the lower limit voltage value VEL_L set by the voltage value setting unit 26 as the start voltage or the upper limit voltage value VEL_H as the arrival voltage, and sets the high-potential-side power supply voltage VEL within the period of one frame. Increase monotonically.
Thus, in the present embodiment, the lower limit voltage value VEL_L or the upper limit voltage value VEL_H can be adjusted while checking the flicker state of the display panel 2. Therefore, even when the characteristics of the individual storage capacitors 132 or the characteristics of the individual display panels 2 are different, flicker can be reduced appropriately.
When the user operates the volume or the like, the voltage value VEL may be a constant value, or may be monotonously increased based on a preset lower limit voltage value VEL_L or upper limit voltage value VEL_H. Also good. Furthermore, when the user operates the volume or the like, it is selected whether the voltage value VEL is a constant value or is monotonously increased based on a preset lower limit voltage value VEL_L or upper limit voltage value VEL_H You may be able to do it.

<B:第2実施形態>
本発明の第2実施形態について図面を参照しつつ説明する。図9は第2実施形態における表示パネル2の概略構成を示すブロック図である。図9に示すように、本実施形態においては、画素回路Pの温度を検出する温度検出部27を備えている。温度検出部27は、電位生成回路25に接続されている。電位生成回路25は、温度検出部27により検出した温度に応じて、高電位側の電源電圧VELと、低電位側の電源電圧VCTとの間の電圧差の1垂直走査期間内において単調増加させる程度を変化させる。
<B: Second Embodiment>
A second embodiment of the present invention will be described with reference to the drawings. FIG. 9 is a block diagram showing a schematic configuration of the display panel 2 in the second embodiment. As shown in FIG. 9, the present embodiment includes a temperature detection unit 27 that detects the temperature of the pixel circuit P. The temperature detection unit 27 is connected to the potential generation circuit 25. The potential generation circuit 25 monotonously increases the voltage difference between the high-potential-side power supply voltage VEL and the low-potential-side power supply voltage VCT within one vertical scanning period according to the temperature detected by the temperature detection unit 27. Vary the degree.

保持容量132からのリーク電流は、温度が高い程多くなると考えられる。そこで、本実施形態においては、画素回路Pを含む表示パネル2の温度を温度検出部27により検出し、電圧値設定部26は、検出した温度に応じて下限の電圧値VEL_Lまたは上限の電圧値VEL_Hを変化させる。例えば、検出した温度が所定温度を超えた場合には、下限の電圧値VEL_Lまたは上限の電圧値VEL_Hを増加させる。その結果、保持容量132からのリーク電流が抑えられ、フリッカーが低減される。   It is considered that the leakage current from the storage capacitor 132 increases as the temperature increases. Therefore, in the present embodiment, the temperature of the display panel 2 including the pixel circuit P is detected by the temperature detection unit 27, and the voltage value setting unit 26 determines the lower limit voltage value VEL_L or the upper limit voltage value according to the detected temperature. VEL_H is changed. For example, when the detected temperature exceeds a predetermined temperature, the lower limit voltage value VEL_L or the upper limit voltage value VEL_H is increased. As a result, leakage current from the storage capacitor 132 is suppressed, and flicker is reduced.

以上のように、本実施形態によれば、温度が変化した場合でも、適切にフリッカーを低減させることができる。   As described above, according to the present embodiment, flicker can be appropriately reduced even when the temperature changes.

<C:変形例>
本発明は上述の各実施形態に限定されるものではなく、例えば、以下の変形が可能である。また、以下に示す変形例のうちの2以上の変形例を組み合わせることもできる。
<C: Modification>
The present invention is not limited to the above-described embodiments, and for example, the following modifications are possible. Also, two or more of the modifications shown below can be combined.

(1)変形例1
上述した実施形態では、高電位側の電源電圧VELを1フレーム期間内において単調増加させたが、図10に示すように、低電位側の電源電圧VCTを1フレーム期間内において単調減少させてもよい。このようにしても、高電位側の電源電圧VELと、低電位側の電源電圧VCTとの間の電圧差を、1フレーム期間内、すなわち1垂直走査期間内において単調増加させることが可能である。
図10に示す例では、低電位側の電源電圧VCTの下限の電圧値VEL_Lを0Vに設定し、電源電圧VCTの上限の電圧値VCT_Hを0.1Vに設定している。このように設定した上で、低電位側の電源電圧VCTを1フレームの期間ごとに上限の電圧値VCT_Hから下限の電圧値VCT_Lまで単調減少させる。
(1) Modification 1
In the above-described embodiment, the high-potential-side power supply voltage VEL is monotonically increased within one frame period. However, as shown in FIG. 10, even if the low-potential-side power supply voltage VCT is monotonically decreased within one frame period. Good. Even in this case, it is possible to monotonously increase the voltage difference between the power supply voltage VEL on the high potential side and the power supply voltage VCT on the low potential side within one frame period, that is, within one vertical scanning period. .
In the example shown in FIG. 10, the lower limit voltage value VEL_L of the low-potential-side power supply voltage VCT is set to 0V, and the upper limit voltage value VCT_H of the power supply voltage VCT is set to 0.1V. With this setting, the low-potential-side power supply voltage VCT is monotonously decreased from the upper limit voltage value VCT_H to the lower limit voltage value VCT_L every frame period.

(2)変形例2
図11に示すように、高電位側の電源電圧VELを1フレーム期間内において単調増加させると共に、低電位側の電源電圧VCTを1フレーム期間内において単調減少させてもよい。このようにしても、高電位側の電源電圧VELと、低電位側の電源電圧VCTとの間の電圧差を、1フレーム期間内、すなわち1垂直走査期間内において単調増加させることが可能である。
(2) Modification 2
As shown in FIG. 11, the high-potential-side power supply voltage VEL may be monotonously increased within one frame period, and the low-potential-side power supply voltage VCT may be monotonously decreased within one frame period. Even in this case, it is possible to monotonously increase the voltage difference between the power supply voltage VEL on the high potential side and the power supply voltage VCT on the low potential side within one frame period, that is, within one vertical scanning period. .

(3)変形例3
上述した実施形態では、画素回路110における駆動トランジスター121および選択トランジスター122をPチャネル型で統一したが、Nチャネル型で統一しても良い。また、Pチャネル型及びNチャネル型を適宜組み合わせても良い。
図12は、駆動トランジスター121および選択トランジスター122をNチャネル型で統一した例である。この場合には、駆動トランジスター121のゲートと、駆動トランジスター121とOLED素子130の接続ノードNDとの間に接続された保持容量133を設ける。また、接続ノードNDと接地電位が供給される電源線との間に接続された保持容量134を設ける。
(3) Modification 3
In the above-described embodiment, the driving transistor 121 and the selection transistor 122 in the pixel circuit 110 are unified with the P-channel type, but may be unified with the N-channel type. Further, a P-channel type and an N-channel type may be appropriately combined.
FIG. 12 shows an example in which the driving transistor 121 and the selection transistor 122 are unified as an N-channel type. In this case, a storage capacitor 133 connected between the gate of the drive transistor 121 and the connection node ND of the drive transistor 121 and the OLED element 130 is provided. Further, a storage capacitor 134 connected between the connection node ND and a power supply line to which a ground potential is supplied is provided.

各トランジスターをNチャネル型で統一する場合には、上述した実施形態におけるデータ信号VD[n]とは正負が逆転した電圧を、各画素回路110に供給すればよい。また、この場合、各トランジスターのソースおよびドレインは、上述した実施形態とは逆転した関係となる。
なお、上述した実施形態及び変形例では、各トランジスターはMOS型のトランジスターとしたが、薄膜トランジスターであってもよい。
When unifying the transistors with the N-channel type, it is only necessary to supply each pixel circuit 110 with a voltage whose polarity is reversed with respect to the data signal VD [n] in the above-described embodiment. Further, in this case, the source and drain of each transistor are in a relationship reversed to that of the above-described embodiment.
In the embodiment and the modification described above, each transistor is a MOS transistor, but may be a thin film transistor.

(4)変形例4
上述した実施形態及び変形例では、電源電圧VELの下限の電圧値VEL_L、または電源電圧VCTの上限の電圧値VCT_H、あるいは電源電圧VELの下限の電圧値VEL_Lおよび電源電圧VCTの上限の電圧値VCT_Hの両方を調整した。しかし、本発明はこれらのような構成に限定される訳ではなく、電源電圧VELの下限の電圧値VEL_Lから上限の電圧値VEL_Hまでの傾き、または電源電圧VELの上限の電圧値VEL_Hから電源電圧VELの下限の電圧値VEL_Lまでの傾き、あいるはこれらの両方を調整できるようにしてもよい。
例えば、電源電圧VEL用または電源電圧VCT用あるいはこれらの両方用にラダー抵抗で複数の電圧を用意しておく。そして、1垂直走査期間内でこれら電圧を選択して切り替えて使用するようにしてよい。切替方法は例えば駆動回路20のレジスターの設定で対応する方法が挙げられる。
(4) Modification 4
In the embodiment and the modification described above, the lower limit voltage value VEL_L of the power supply voltage VEL, or the upper limit voltage value VCT_H of the power supply voltage VCT, or the lower limit voltage value VEL_L of the power supply voltage VEL and the upper limit voltage value VCT_H of the power supply voltage VCT. Both adjusted. However, the present invention is not limited to such a configuration, and the inclination from the lower limit voltage value VEL_L to the upper limit voltage value VEL_H of the power supply voltage VEL or the upper limit voltage value VEL_H of the power supply voltage VEL to the power supply voltage. The inclination to the lower limit voltage value VEL_L of VEL, or both, may be adjusted.
For example, a plurality of voltages are prepared with ladder resistors for the power supply voltage VEL, the power supply voltage VCT, or both. These voltages may be selected and switched for use within one vertical scanning period. As the switching method, for example, a method corresponding to the setting of the register of the drive circuit 20 can be cited.

(5)変形例5
発光素子は、OLED素子であってもよいし、無機発光ダイオードやLED(Light Emitting Diode)であってもよい。要は、電気エネルギーの供給(電界の印加や電流の供給)に応じて発光する総ての素子を本発明の発光素子として利用できる。
(5) Modification 5
The light emitting element may be an OLED element, or an inorganic light emitting diode or LED (Light Emitting Diode). In short, all elements that emit light in response to the supply of electric energy (application of electric field or supply of current) can be used as the light-emitting elements of the present invention.

<D:応用例>
この発明は、各種の電子機器に利用され得る。図13ないし図15は、この発明の適用対象となる電子機器の具体的な形態を例示するものである。
<D: Application example>
The present invention can be used in various electronic devices. 13 to 15 exemplify specific modes of electronic devices to which the present invention is applied.

図13は本発明の電気光学装置を採用した電子機器としてのヘッドマウントディスプレイの外観を示す斜視図である。図13に示されるように、ヘッドマウントディスプレイ300は、外観的には、一般的な眼鏡と同様にテンプル310や、ブリッジ320、投射光学系301L、301Rを有する。図示を省略するが、ブリッジ320近傍であって投射光学系301L,301Rの奥側には、左眼用の電気光学装置1と、右眼用の電気光学装置1とが設けられる。   FIG. 13 is a perspective view showing the appearance of a head mounted display as an electronic apparatus employing the electro-optical device of the present invention. As shown in FIG. 13, the head mounted display 300 has a temple 310, a bridge 320, and projection optical systems 301L and 301R in the same manner as general glasses. Although not shown, the left-eye electro-optical device 1 and the right-eye electro-optical device 1 are provided in the vicinity of the bridge 320 and behind the projection optical systems 301L and 301R.

図14は、電気光学装置を採用した可搬型のパーソナルコンピューターの斜視図である。パーソナルコンピューター2000は、各種の画像を表示する電気光学装置1と、電源スイッチ2001やキーボード2002が設置された本体部2010とを具備する。   FIG. 14 is a perspective view of a portable personal computer employing an electro-optical device. The personal computer 2000 includes an electro-optical device 1 that displays various images, and a main body 2010 on which a power switch 2001 and a keyboard 2002 are installed.

図15は、携帯電話機の斜視図である。携帯電話機3000は、複数の操作ボタン3001およびスクロールボタン3002と、各種の画像を表示する電気光学装置1とを備える。スクロールボタン3002を操作することによって、電気光学装置1に表示される画面がスクロールされる。本発明はこのような携帯電話機にも適用可能である。   FIG. 15 is a perspective view of a mobile phone. The cellular phone 3000 includes a plurality of operation buttons 3001 and scroll buttons 3002, and the electro-optical device 1 that displays various images. By operating the scroll button 3002, the screen displayed on the electro-optical device 1 is scrolled. The present invention is also applicable to such a mobile phone.

なお、本発明が適用される電子機器としては、図13ないし図15に例示した機器のほか、携帯情報端末(PDA:Personal Digital Assistants)が挙げられる。その他にも、デジタルスチルカメラ,テレビ,ビデオカメラ,カーナビゲーション装置,車載用の表示器(インパネ),電子手帳,電子ペーパー,電卓,ワードプロセッサー,ワークステーション,テレビ電話,POS端末が挙げられる。さらに、プリンター,スキャナー,複写機,ビデオプレーヤー,タッチパネルを備えた機器等などが挙げられる。   Note that examples of the electronic device to which the present invention is applied include personal digital assistants (PDAs) in addition to the devices illustrated in FIGS. 13 to 15. In addition, there are a digital still camera, a television, a video camera, a car navigation device, a vehicle-mounted display (instrument panel), an electronic notebook, electronic paper, a calculator, a word processor, a workstation, a video phone, and a POS terminal. Furthermore, there are a printer, a scanner, a copying machine, a video player, a device equipped with a touch panel, and the like.

1…電気光学装置、2…表示パネル、5…制御部、10…素子部、12…走査線、14……第1給電線、16…データ線、18…第2給電線、20…駆動回路、21…走査線駆動回路、23…データ線駆動回路、25…電位生成回路、26…電圧値設定部、27…温度検出部、121…駆動トランジスター、122…選択トランジスター、130…OLED素子、132…保持容量、GWR…走査信号、ND…ノード、P…画素回路、VD…データ信号。
DESCRIPTION OF SYMBOLS 1 ... Electro-optical device, 2 ... Display panel, 5 ... Control part, 10 ... Element part, 12 ... Scanning line, 14 ... 1st feed line, 16 ... Data line, 18 ... 2nd feed line, 20 ... Drive circuit 21 ... Scanning line drive circuit, 23 ... Data line drive circuit, 25 ... Potential generation circuit, 26 ... Voltage value setting unit, 27 ... Temperature detection unit, 121 ... Drive transistor, 122 ... Select transistor, 130 ... OLED element, 132 ... holding capacitor, GWR ... scanning signal, ND ... node, P ... pixel circuit, VD ... data signal.

Claims (7)

画素回路と、前記画素回路を駆動する駆動回路とを具備し、
前記画素回路は、
第1給電線と第2給電線との間に直列に接続された駆動トランジスターおよび発光素子と、
前記駆動トランジスターのゲートと前記第1給電線との間、または、前記駆動トランジスターのゲートと前記駆動トランジスターおよび前記発光素子の接続ノードとの間に接続された保持容量と、
前記発光素子の指定階調に応じた画像データが出力されるデータ線と、前記駆動トランジスターのゲートとの間に設けられたスイッチング素子と、を備え、
前記駆動回路は、
書込期間において、前記スイッチング素子をオン状態に設定して、前記画像データを前記データ線へ出力し、
前記書込期間の後の発光期間において、前記スイッチング素子をオフ状態に設定して、前記第1給電線に印加する高電位側の電源電圧と、前記第2給電線に印加する低電位側の電源電圧との間の電圧差を、1垂直走査期間内において単調増加させる、
ことを特徴とする電気光学装置。
A pixel circuit; and a drive circuit that drives the pixel circuit;
The pixel circuit includes:
A driving transistor and a light emitting element connected in series between the first feeder and the second feeder;
A storage capacitor connected between the gate of the driving transistor and the first power supply line, or between the gate of the driving transistor and a connection node of the driving transistor and the light emitting element;
A data line for outputting image data corresponding to a specified gradation of the light emitting element, and a switching element provided between the gate of the driving transistor,
The drive circuit is
In the writing period, the switching element is set to an on state, and the image data is output to the data line,
In the light emission period after the writing period, the switching element is set to an OFF state, and a high-potential side power supply voltage applied to the first power supply line and a low-potential side power supply applied to the second power supply line are set. Monotonically increasing the voltage difference between the power supply voltage within one vertical scanning period;
An electro-optical device.
使用者の操作に応じて電圧値を設定する電圧値設定部を備え、
前記駆動回路は、前記電圧値設定部により設定された前記電圧値を開始電圧または到達電圧として、前記電圧差を1垂直走査期間内において単調増加させる、
ことを特徴とする請求項1に記載の電気光学装置。
It has a voltage value setting unit that sets the voltage value according to the user's operation,
The drive circuit monotonically increases the voltage difference within one vertical scanning period using the voltage value set by the voltage value setting unit as a start voltage or an arrival voltage.
The electro-optical device according to claim 1.
前記駆動回路は、1垂直走査期間内において前記第1給電線に印加する高電位側の電源電圧を増加させることにより前記電圧差を単調増加させる、
ことを特徴とする請求項1または請求項2に記載の電気光学装置。
The drive circuit monotonically increases the voltage difference by increasing a power supply voltage on a high potential side applied to the first power supply line within one vertical scanning period;
The electro-optical device according to claim 1, wherein the electro-optical device is provided.
前記駆動回路は、1垂直走査期間内において前記第2給電線に印加する低電位側の電源電圧を減少させることにより前記電圧差を単調増加させる、
ことを特徴とする請求項1ないし請求項3のいずれか一に記載の電気光学装置。
The drive circuit monotonically increases the voltage difference by decreasing a low-potential-side power supply voltage applied to the second power supply line within one vertical scanning period;
The electro-optical device according to any one of claims 1 to 3, wherein
前記画素回路の温度を検出する温度検出部を備え、
前記駆動回路は、前記温度検出部により検出した温度に応じて、前記電圧差を単調増加させる程度を変化させる、
ことを特徴とする請求項1ないし請求項4のいずれか一に記載の電気光学装置。
A temperature detection unit for detecting the temperature of the pixel circuit;
The drive circuit changes the degree of monotonically increasing the voltage difference according to the temperature detected by the temperature detector.
The electro-optical device according to claim 1, wherein the electro-optical device is any one of the above.
画素回路と、前記画素回路を駆動する駆動回路とを具備し、前記画素回路は、第1給電線と第2給電線との間に直列に接続された駆動トランジスターおよび発光素子と、前記駆動トランジスターのゲートと前記第1給電線との間、または、前記駆動トランジスターのゲートと前記駆動トランジスターおよび前記発光素子の接続ノードとの間に接続された保持容量と、前記発光素子の指定階調に応じた画像データが出力されるデータ線と、前記駆動トランジスターのゲートとの間に設けられたスイッチング素子と、を備える電気光学装置の駆動方法であって、
書込期間において、前記スイッチング素子をオン状態に設定し、
前記画像データを前記データ線へ出力し、
前記書込期間の後の発光期間において、前記スイッチング素子をオフ状態に設定し、
前記第1給電線に印加する高電位側の電源電圧と、前記第2給電線に印加する低電位側の電源電圧との間の電圧差を、1垂直走査期間内において単調増加させる、
ことを特徴とする電気光学装置の駆動方法。
A pixel circuit; and a driving circuit that drives the pixel circuit, wherein the pixel circuit includes a driving transistor and a light emitting element connected in series between a first feeding line and a second feeding line, and the driving transistor. Depending on the storage capacitor connected between the gate of the driving transistor and the first power supply line, or between the gate of the driving transistor and the connection node of the driving transistor and the light emitting element, and the designated gradation of the light emitting element A driving method of an electro-optical device comprising: a data line for outputting image data; and a switching element provided between the gate of the driving transistor,
In the writing period, the switching element is set to an on state,
Outputting the image data to the data line;
In the light emission period after the writing period, the switching element is set to an off state,
Monotonically increasing a voltage difference between a high-potential side power supply voltage applied to the first power supply line and a low-potential side power supply voltage applied to the second power supply line within one vertical scanning period;
A driving method for an electro-optical device.
請求項1から請求項5のいずれか一に記載の電気光学装置を備える電子機器。
An electronic apparatus comprising the electro-optical device according to any one of claims 1 to 5.
JP2016119627A 2016-06-16 2016-06-16 Electro-optic device, method for driving electro-optic device, and electronic apparatus Pending JP2017223855A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2016119627A JP2017223855A (en) 2016-06-16 2016-06-16 Electro-optic device, method for driving electro-optic device, and electronic apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2016119627A JP2017223855A (en) 2016-06-16 2016-06-16 Electro-optic device, method for driving electro-optic device, and electronic apparatus

Publications (1)

Publication Number Publication Date
JP2017223855A true JP2017223855A (en) 2017-12-21

Family

ID=60686940

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016119627A Pending JP2017223855A (en) 2016-06-16 2016-06-16 Electro-optic device, method for driving electro-optic device, and electronic apparatus

Country Status (1)

Country Link
JP (1) JP2017223855A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018072780A (en) * 2016-11-04 2018-05-10 株式会社ジャパンディスプレイ Display
JP2023503149A (en) * 2020-10-12 2023-01-26 北京集創北方科技股▲ふん▼有限公司 drive and electronics

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018072780A (en) * 2016-11-04 2018-05-10 株式会社ジャパンディスプレイ Display
JP2023503149A (en) * 2020-10-12 2023-01-26 北京集創北方科技股▲ふん▼有限公司 drive and electronics
US11783787B2 (en) 2020-10-12 2023-10-10 Chipone Technology (Beijing) Co., Ltd. Driving device and electronic apparatus
JP7480295B2 (en) 2020-10-12 2024-05-09 北京集創北方科技股▲ふん▼有限公司 Drive and electronic devices

Similar Documents

Publication Publication Date Title
US11881164B2 (en) Pixel circuit and driving method thereof, and display panel
US7274345B2 (en) Electro-optical device and driving device thereof
KR20190131603A (en) Pixel circuit, driving method and display device of pixel circuit
US8379062B2 (en) Electro-optical device and electronic apparatus
US8994620B2 (en) Electro-optical device and electronic apparatus
US20100253666A1 (en) Light emitting apparatus, electronic equipment and method of driving pixel circuit
JP2015225150A (en) Display device and electronic apparatus
JPWO2013171938A1 (en) Display device
JP2009063607A (en) Electro-optical device, method for controlling electro-optical device, and electronic device
US8217868B2 (en) Display device and method of driving the same
US11341920B2 (en) Pixel circuit, driving method and electronic device
JP2017227755A (en) Electro-optic device, method for driving electro-optic device, and electronic apparatus
US20100007647A1 (en) Electro-optical device and electronic apparatus
JP2019082548A (en) Pixel circuit, display device, driving method of pixel circuit, and electronic apparatus
JP2006091923A (en) Electro-optical device and electronic equipment
JP2011118301A (en) Display device, method for driving the same, and electronic equipment
US9111496B2 (en) Electro-optic device and electronic apparatus with a control signal including a precharge period
JP2013054161A (en) Electro-optical device, driving method of the same and electronic apparatus
JP2015222327A (en) Display device drive method and display device
US10283046B2 (en) Electro-optical device, driving method for electro-optical device, and electronic apparatus
JP4893207B2 (en) Electronic circuit, electro-optical device and electronic apparatus
JP2012058634A (en) Display device, method for driving the same and electronic equipment
US20120223876A1 (en) Electro-optical device and electronic apparatus
JP2017223855A (en) Electro-optic device, method for driving electro-optic device, and electronic apparatus
JP2005181975A (en) Pixel circuit, electro-optical device and electronic apparatus

Legal Events

Date Code Title Description
RD05 Notification of revocation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7425

Effective date: 20180907

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20181119