JP2017009845A - Electro-optic device, method for driving electro-optic device, and electronic apparatus - Google Patents

Electro-optic device, method for driving electro-optic device, and electronic apparatus Download PDF

Info

Publication number
JP2017009845A
JP2017009845A JP2015126301A JP2015126301A JP2017009845A JP 2017009845 A JP2017009845 A JP 2017009845A JP 2015126301 A JP2015126301 A JP 2015126301A JP 2015126301 A JP2015126301 A JP 2015126301A JP 2017009845 A JP2017009845 A JP 2017009845A
Authority
JP
Japan
Prior art keywords
voltage
pixel
pixel electrode
counter electrode
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2015126301A
Other languages
Japanese (ja)
Inventor
淳一 若林
Junichi Wakabayashi
淳一 若林
春山 明秀
Akihide Haruyama
明秀 春山
宏行 保坂
Hiroyuki Hosaka
宏行 保坂
和久 水迫
Kazuhisa Mizusako
和久 水迫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2015126301A priority Critical patent/JP2017009845A/en
Publication of JP2017009845A publication Critical patent/JP2017009845A/en
Pending legal-status Critical Current

Links

Images

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

PROBLEM TO BE SOLVED: To suppress generation of disclination.SOLUTION: An electro-optic device includes: a first pixel having a first pixel electrode 118A and a first counter electrode 108A; a second pixel arranged in at least either of a column direction and a raw direction with respect to the first pixel and having a second pixel electrode 118A and a second counter electrode 108B; a counter electrode voltage supply part for supplying a first voltage and a second voltage respectively to the counter electrode 108A and the counter electrode 108B; and an image signal supply part for supplying image signals corresponding to the first pixel and the second pixel respectively to the pixel electrode 118A and the pixel electrode 118B. For each writing period to the first pixel and the second pixel, the counter electrode voltage supply part sets voltage values in such a manner that a voltage difference between the first voltage and the second voltage is 1/2 or less of a maximum voltage difference between the voltage supplied to the pixel electrode 118A and the voltage supplied to the counter electrode 108A; and for each writing period, the counter electrode voltage supply part sets at least either the voltage value of the first voltage and the second voltage to a different value.SELECTED DRAWING: Figure 7

Description

本発明は、ディスクリネーションの発生を抑える技術に関する。   The present invention relates to a technique for suppressing the occurrence of disclination.

液晶パネルにおいては、隣り合う画素間の電位差に起因して、画素電極から対向電極(又は、その逆方向)に向かうべき電界が隣り合う画素電極の方向に向かう横電界が発生し、液晶分子が所期の配向方向とは異なる方向に配向する、ディスクリネーションが発生することがある。ディスクリネーションの発生は、液晶パネルの表示品位を低下させる原因となる。特許文献1は、ディスクリネーションの発生を抑えるための技術を開示している。   In a liquid crystal panel, due to a potential difference between adjacent pixels, an electric field that should go from the pixel electrode to the counter electrode (or the opposite direction) generates a lateral electric field in the direction of the adjacent pixel electrode, and the liquid crystal molecules Disclination may occur in a direction different from the intended orientation direction. The occurrence of disclination causes the display quality of the liquid crystal panel to deteriorate. Patent Document 1 discloses a technique for suppressing the occurrence of disclination.

特開2009−25417号公報JP 2009-25417 A

ところで、横電界が強くなる画素間の印加電圧の差を小さくするように、これらのうちの一方又は両方の画素の表示データを補正すれば、横電界が弱くなってディスクリネーションの発生を抑えられる。しかしながら、この画素間の電位差を小さくするために印加電圧の変化を大きくしてしまうと、この電圧変化に伴う表示内容の変化がユーザーに視認されやすくなり、表示背反の発生という別の問題が生じることがある。
本発明は、上述した事情に鑑みてなされたもので、その目的は、ディスクリネーションの発生を抑えることである。
By the way, if the display data of one or both of these pixels is corrected so as to reduce the difference in applied voltage between the pixels where the lateral electric field becomes strong, the lateral electric field becomes weak and the occurrence of disclination is suppressed. It is done. However, if the change in the applied voltage is increased in order to reduce the potential difference between the pixels, the change in the display contents accompanying the voltage change is easily recognized by the user, and another problem of display contradiction occurs. Sometimes.
The present invention has been made in view of the above-described circumstances, and an object thereof is to suppress the occurrence of disclination.

上述した課題を解決するために、本発明の一態様は、第1画素電極及び第1対向電極を備える第1画素と、前記第1画素に対して列方向と行方向の少なくとも一方に並び、第2画素電極及び第2対向電極を備える第2画素と、前記第1対向電極及び前記第2対向電極にそれぞれ第1電圧及び第2電圧を供給する対向電極電圧供給部と、前記第1画素電極及び前記第2画素電極にそれぞれ第1画素及び第2画素に対応する画像信号を供給する画像信号供給部と、を備え、前記対向電極電圧供給部は、前記第1画素及び前記第2画素への書き込み期間ごとの前記第1電圧及び前記第2電圧の電圧値として、前記第1電圧と前記第2電圧の電位差が、前記第1画素電極に供給される電圧と前記第1対向電極に供給される電圧との最大の電位差の1/2以下となる電圧値を設定し、前記書き込み期間ごとに、前記第1電圧と前記第2電圧の少なくともいずれかの電圧値を異なる値に設定することを特徴とする。   In order to solve the above-described problem, one embodiment of the present invention includes a first pixel including a first pixel electrode and a first counter electrode, and arranged in at least one of a column direction and a row direction with respect to the first pixel. A second pixel including a second pixel electrode and a second counter electrode; a counter electrode voltage supply unit for supplying a first voltage and a second voltage to the first counter electrode and the second counter electrode; and the first pixel. An image signal supply unit that supplies image signals corresponding to the first pixel and the second pixel to the electrode and the second pixel electrode, respectively, and the counter electrode voltage supply unit includes the first pixel and the second pixel. As a voltage value of the first voltage and the second voltage for each writing period, a potential difference between the first voltage and the second voltage is applied to the voltage supplied to the first pixel electrode and the first counter electrode. 1 / of the maximum potential difference from the supplied voltage Set the voltage value that is less, for each of the write period, and sets a different value of at least one of the voltage value of the first voltage and the second voltage.

前記一態様によれば、例えば第1画素における第1画素電極と第1対向電極に電位差が最大となる電圧が供給され、第1画素に対して列方向と行方向の少なくとも一方に並ぶ第2画素においては、前記最大の電位差の1/2以下となる電圧が第2画素電極と第2対向電極に供給されたとすると、第1対向電極に供給される第1電圧と第2対向電極に供給される第2電圧の電位差が前記最大の電位差の1/2以下であるため、第1画素電極に供給される電圧と第2画素電極に供給される電圧の電位差も前記最大の電位差の1/2以下となり、ディスクリネーションの発生を抑える。   According to the aspect, for example, a voltage that maximizes the potential difference is supplied to the first pixel electrode and the first counter electrode in the first pixel, and the second pixel is arranged in at least one of the column direction and the row direction with respect to the first pixel. In the pixel, if a voltage that is ½ or less of the maximum potential difference is supplied to the second pixel electrode and the second counter electrode, the voltage is supplied to the first counter electrode and the second counter electrode. Since the potential difference between the second voltage and the voltage supplied to the first pixel electrode and the voltage supplied to the second pixel electrode is less than 1/2 of the maximum potential difference. 2 or less, suppressing the occurrence of disclination.

上述した電気光学装置の一態様において、複数の前記書き込み期間で一画像形成期間が形成され、前記対向電極電圧供給部は、前記一画像形成期間において、前記第1電圧及び前記第2電圧の電圧値として3値の電圧値を用いるようにしてもよい。この場合には、第1画素電極と第1対向電極の間の電界の方向、及び、第2画素電極と第2対向電極の間の電界の方向、即ち、第1画素及び第2画素に供給する電圧の極性を、書き込み期間ごとに切り換えた場合でも、前記第1電圧及び前記第2電圧の電圧値として3値の電圧値が一画像形成期間内で用いられるため、各書き込み期間において、第1画素電極に供給される電圧と第2画素電極に供給される電圧の電位差も前記最大の電位差の1/2以下とすることが容易となり、ディスクリネーションの発生を抑える。   In one aspect of the electro-optical device described above, one image forming period is formed in the plurality of writing periods, and the counter electrode voltage supply unit is configured to supply the first voltage and the second voltage in the one image forming period. A ternary voltage value may be used as the value. In this case, the direction of the electric field between the first pixel electrode and the first counter electrode and the direction of the electric field between the second pixel electrode and the second counter electrode, that is, supplied to the first pixel and the second pixel. Even when the polarity of the voltage to be switched is changed for each writing period, ternary voltage values are used as the voltage values of the first voltage and the second voltage within one image forming period. The potential difference between the voltage supplied to the one pixel electrode and the voltage supplied to the second pixel electrode can be easily reduced to ½ or less of the maximum potential difference, thereby suppressing the occurrence of disclination.

上述した電気光学装置の一態様において、複数の前記第1画素及び前記第2画素が、市松模様状に交互に設けられるようにしてもよい。この場合には、行方向及び列方向の両方の方向において、第1画素及び第2画素への書き込み期間ごとの第1電圧及び第2電圧の電圧値は、第1画素電極に供給される電圧と第1対向電極に供給される電圧との最大の電位差の1/2以下となる電圧値が設定される。したがって、行方向及び列方向の両方の方向において、第1画素電極に供給する電圧と第2画素電極に供給する電圧との電位差を前記最大の電位差の1/2以下とすることが容易となり、ディスクリネーションの発生を抑える。   In one aspect of the electro-optical device described above, a plurality of the first pixels and the second pixels may be alternately provided in a checkered pattern. In this case, in both the row direction and the column direction, the voltage values of the first voltage and the second voltage for each writing period to the first pixel and the second pixel are voltages supplied to the first pixel electrode. And a voltage value that is equal to or less than ½ of the maximum potential difference between the voltage supplied to the first counter electrode and the first counter electrode. Therefore, in both the row direction and the column direction, the potential difference between the voltage supplied to the first pixel electrode and the voltage supplied to the second pixel electrode can be easily reduced to ½ or less of the maximum potential difference. Reduce the occurrence of disclinations.

上述した電気光学装置の一態様において、複数の前記第1画素及び前記第2画素のそれぞれが、行方向または列方向にライン状に並べられ、前記第1画素のラインと前記第2画素のラインが交互に設けられるようにしてもよい。この場合には、行方向または列方向において、第1画素及び第2画素への書き込み期間ごとの第1電圧及び第2電圧の電圧値は、第1画素電極に供給される電圧と第1対向電極に供給される電圧との最大の電位差の1/2以下となる電圧値が設定される。したがって、行方向または列方向において、第1画素電極に供給する電圧と第2画素電極に供給する電圧との電位差を前記最大の電位差の1/2以下とすることが容易となり、ディスクリネーションの発生を抑える。   In one aspect of the electro-optical device described above, each of the plurality of first pixels and the second pixels is arranged in a line shape in a row direction or a column direction, and the line of the first pixel and the line of the second pixel May be provided alternately. In this case, in the row direction or the column direction, the voltage values of the first voltage and the second voltage for each writing period to the first pixel and the second pixel are first opposed to the voltage supplied to the first pixel electrode. A voltage value that is ½ or less of the maximum potential difference from the voltage supplied to the electrode is set. Therefore, in the row direction or the column direction, the potential difference between the voltage supplied to the first pixel electrode and the voltage supplied to the second pixel electrode can be easily reduced to ½ or less of the maximum potential difference. Reduce the occurrence.

本発明に係る電子機器は、上述した本発明に係る電気光学装置を備える。そのような電子機器は、液晶ディスプレイ等の表示装置において、ディスクリネーションの発生が抑えられ、画質を向上させることができる。   An electronic apparatus according to the present invention includes the above-described electro-optical device according to the present invention. Such an electronic device can improve image quality by suppressing the occurrence of disclination in a display device such as a liquid crystal display.

本発明に係る電気光学装置の駆動方法の一態様は、第1画素電極及び第1対向電極を備える第1画素と、前記第1画素に対して列方向と行方向の少なくとも一方に並び、第2画素電極及び第2対向電極を備える第2画素とを備える電気光学装置の駆動方法であって、前記第1対向電極及び前記第2対向電極にそれぞれ第1電圧及び第2電圧を供給し、前記第1画素電極及び前記第2画素電極にそれぞれ第1画素及び第2画素に対応する画像信号を供給し、前記第1電圧及び第2電圧を供給する際、前記第1画素及び前記第2画素への書き込み期間ごとの前記第1電圧及び前記第2電圧の電圧値として、前記第1電圧と前記第2電圧の電位差が、前記第1画素電極に供給される電圧と前記第1対向電極に供給される電圧との最大の電位差の1/2以下となる電圧値を設定し、前記書き込み期間ごとに、前記第1電圧と前記第2電圧の少なくともいずれかの電圧値を異なる値に設定することを特徴とする。   According to one aspect of the driving method of the electro-optical device according to the invention, the first pixel including the first pixel electrode and the first counter electrode, and the first pixel are arranged in at least one of the column direction and the row direction. A driving method of an electro-optical device including a two-pixel electrode and a second pixel including a second counter electrode, wherein a first voltage and a second voltage are supplied to the first counter electrode and the second counter electrode, respectively. When the image signal corresponding to the first pixel and the second pixel is supplied to the first pixel electrode and the second pixel electrode, respectively, and the first voltage and the second voltage are supplied, the first pixel and the second pixel are supplied. As a voltage value of the first voltage and the second voltage for each writing period to the pixel, a potential difference between the first voltage and the second voltage is a voltage supplied to the first pixel electrode and the first counter electrode. 1 / of the maximum potential difference from the voltage supplied to Set the voltage value that is less, for each of the write period, and sets a different value of at least one of the voltage value of the first voltage and the second voltage.

本発明の第1実施形態に係る電気光学装置の構成を示すブロック図である。1 is a block diagram illustrating a configuration of an electro-optical device according to a first embodiment of the invention. FIG. 電気光学装置の液晶パネルの構成を示す図である。It is a figure which shows the structure of the liquid crystal panel of an electro-optical apparatus. 画素の構成を示す回路図である。It is a circuit diagram which shows the structure of a pixel. 対向電極の配置を示す図である。It is a figure which shows arrangement | positioning of a counter electrode. 対向電極と対向電源線の接続を説明する図である。It is a figure explaining the connection of a counter electrode and a counter power supply line. 画素電極と走査線の接続を説明する図である。It is a figure explaining the connection of a pixel electrode and a scanning line. 電気光学装置の動作を示すタイミングチャートである。6 is a timing chart showing the operation of the electro-optical device. 第1行第1列の画素と第1行第2列の画素の両方において白色表示を行った際の対向電極の電位差と画素電極の電位差を示す図である。It is a figure which shows the electric potential difference of a counter electrode and the electric potential difference of a pixel electrode at the time of performing white display in both the pixel of the 1st row | line | column and the 1st row | line 2nd column pixel. 第1行第1列の画素において白色表示を行い、第1行第2列の画素において中間色表示を行った際の対向電極の電位差と画素電極の電位差を示す図である。It is a figure which shows the electrical potential difference of a counter electrode, and the electrical potential difference of a pixel electrode at the time of performing white color display in the pixel of 1st row | line | column and 1st row | line and 2nd column pixel. 第1行第1列の画素において中間色表示を行い、第1行第2列の画素において白色表示を行った際の対向電極の電位差と画素電極の電位差を示す図である。It is a figure which shows the electrical potential difference of a counter electrode, and the electrical potential difference of a pixel electrode at the time of performing a neutral color display in the pixel of 1st row | line and 1st column, and performing white display in the pixel of 1st row | line and 2nd column. 第1行第1列の画素と第1行第2列の画素の両方において中間色表示を行った際の対向電極の電位差と画素電極の電位差を示す図である。It is a figure which shows the electrical potential difference of a counter electrode, and the electrical potential difference of a pixel electrode at the time of performing intermediate color display in both the pixel of 1st row | line 1st column and the pixel of 1st row | line 2nd column. 第1行第1列の画素において白色表示を行い、第1行第2列の画素において黒色表示を行った際の対向電極の電位差と画素電極の電位差を示す図である。It is a figure which shows the electrical potential difference of a counter electrode, and the electrical potential difference of a pixel electrode at the time of performing a white display in the pixel of the 1st row | line | column and the black display in the pixel of the 1st row | line and the 2nd column. 第1行第1列の画素において黒色表示を行い、第1行第2列の画素において白色表示を行った際の対向電極の電位差と画素電極の電位差を示す図である。It is a figure which shows the electrical potential difference of a counter electrode, and the electrical potential difference of a pixel electrode at the time of performing black display in the pixel of the 1st row and 1st column, and performing white display in the pixel of 1st row and 2nd column. 第1行第1列の画素と第1行第2列の画素の両方において黒色表示を行った際の対向電極の電位差と画素電極の電位差を示す図である。It is a figure which shows the electric potential difference of a counter electrode and the electric potential difference of a pixel electrode at the time of performing black display in both the pixel of the 1st row | line 1st column and the pixel of 1st row | line 2nd column. 第1行第1列から第8行第6列の8行×6列の表示領域において、第3行第2列から第3行第5列までと第4行第2列から第4行第5列までの画素は中間色表示を行い、他の画素は白色表示を行った場合の第1フィールドにおける対向電極に印加するコモン電圧の電圧値を示す図である。In the display area of 8 rows × 6 columns from the first row, the first column to the eighth row, the sixth column, the third row, the second column to the third row, the fifth column, and the fourth row, the second column to the fourth row, the fourth row. It is a figure which shows the voltage value of the common voltage applied to the counter electrode in the 1st field at the time of performing intermediate color display for the pixels up to 5 columns, and performing the white display for the other pixels. 図15の場合の第1フィールドにおける画素電極に印加する画像信号の電圧値を示す図である。FIG. 16 is a diagram showing voltage values of image signals applied to pixel electrodes in the first field in the case of FIG. 15. 図15の場合の行方向及び列方向における対向電極間の電位差を示す図である。It is a figure which shows the electric potential difference between the counter electrodes in the row direction and column direction in the case of FIG. 図16の場合の行方向及び列方向における画素電極間の電位差を示す図である。It is a figure which shows the electric potential difference between the pixel electrodes in the row direction and column direction in the case of FIG. 図15の場合の第2フィールドにおける対向電極に印加するコモン電圧の電圧値を示す図である。It is a figure which shows the voltage value of the common voltage applied to the counter electrode in the 2nd field in the case of FIG. 図15の場合の第2フィールドにおける画素電極に印加する画像信号の電圧値を示す図である。FIG. 16 is a diagram illustrating a voltage value of an image signal applied to a pixel electrode in a second field in the case of FIG. 15. 図19の場合の行方向及び列方向における対向電極間の電位差を示す図である。It is a figure which shows the electric potential difference between the counter electrodes in the row direction and column direction in the case of FIG. 図20の場合の行方向及び列方向における画素電極間の電位差を示す図である。FIG. 21 is a diagram illustrating a potential difference between pixel electrodes in the row direction and the column direction in the case of FIG. 20. 図15の場合の第3フィールドにおける対向電極に印加するコモン電圧の電圧値を示す図である。It is a figure which shows the voltage value of the common voltage applied to the counter electrode in the 3rd field in the case of FIG. 図15の場合の第3フィールドにおける画素電極に印加する画像信号の電圧値を示す図である。FIG. 16 is a diagram illustrating a voltage value of an image signal applied to a pixel electrode in a third field in the case of FIG. 15. 図23の場合の行方向及び列方向における対向電極間の電位差を示す図である。It is a figure which shows the electric potential difference between the counter electrodes in the row direction and column direction in the case of FIG. 図24の場合の行方向及び列方向における画素電極間の電位差を示す図である。FIG. 25 is a diagram illustrating a potential difference between pixel electrodes in the row direction and the column direction in the case of FIG. 24. 図15の場合の第4フィールドにおける対向電極に印加するコモン電圧の電圧値を示す図である。It is a figure which shows the voltage value of the common voltage applied to the counter electrode in the 4th field in the case of FIG. 図15の場合の第4フィールドにおける画素電極に印加する画像信号の電圧値を示す図である。FIG. 16 is a diagram showing voltage values of image signals applied to pixel electrodes in a fourth field in the case of FIG. 15. 図27の場合の行方向及び列方向における対向電極間の電位差を示す図である。It is a figure which shows the electric potential difference between the counter electrodes in the row direction and column direction in the case of FIG. 図28の場合の行方向及び列方向における画素電極間の電位差を示す図である。It is a figure which shows the electric potential difference between the pixel electrodes in the row direction and column direction in the case of FIG. 図9の第2フィールドにおける対向電極間の電位差と画素電極の電位差、及び、図10の第2フィールドにおける対向電極間の電位差と画素電極の電位差を示す図である。FIG. 11 is a diagram showing a potential difference between counter electrodes and a potential difference between pixel electrodes in the second field of FIG. 9 and a potential difference between counter electrodes and a potential difference between pixel electrodes in the second field of FIG. フルレンジに対する隣接画素間電位差の比率と、ドメイン量に関係を示す図である。It is a figure which shows the relationship between the ratio of the electrical potential difference between adjacent pixels with respect to a full range, and a domain amount. 保持状態の画素の位置を示す図である。It is a figure which shows the position of the pixel of a holding state. 図33に示す保持状態の画素のうち信号線114−1に接続された画素の各フィールドにおけるゲート・ソース間電圧及びドレイン・ソース間電圧の電圧値を示す図である。It is a figure which shows the voltage value of the gate-source voltage and the drain-source voltage in each field of the pixel connected to the signal line 114-1 among the pixels in the holding state shown in FIG. 図33に示す保持状態の画素のうち信号線114−2に接続された画素の各フィールドにおけるゲート・ソース間電圧及びドレイン・ソース間電圧の電圧値を示す図である。It is a figure which shows the voltage value of the gate-source voltage and the drain-source voltage in each field of the pixel connected to the signal line 114-2 among the pixels in the holding state shown in FIG. 第2実施形態における電気光学装置の動作を示すタイミングチャートである。12 is a timing chart illustrating an operation of the electro-optical device according to the second embodiment. 第1行第1列の画素と第1行第2列の画素の両方において白色表示を行った際の対向電極の電位差と画素電極の電位差を示す図である。It is a figure which shows the electric potential difference of a counter electrode and the electric potential difference of a pixel electrode at the time of performing white display in both the pixel of the 1st row | line | column and the 1st row | line 2nd column pixel. 第1行第1列の画素において白色表示を行い、第1行第2列の画素において中間色表示を行った際の対向電極の電位差と画素電極の電位差を示す図である。It is a figure which shows the electrical potential difference of a counter electrode, and the electrical potential difference of a pixel electrode at the time of performing white color display in the pixel of 1st row | line | column and 1st row | line and 2nd column pixel. 第1行第1列の画素において中間色表示を行い、第1行第2列の画素において白色表示を行った際の対向電極の電位差と画素電極の電位差を示す図である。It is a figure which shows the electrical potential difference of a counter electrode, and the electrical potential difference of a pixel electrode at the time of performing a neutral color display in the pixel of 1st row | line and 1st column, and performing white display in the pixel of 1st row | line and 2nd column. 第1行第1列の画素と第1行第2列の画素の両方において中間色表示を行った際の対向電極の電位差と画素電極の電位差を示す図である。It is a figure which shows the electrical potential difference of a counter electrode, and the electrical potential difference of a pixel electrode at the time of performing intermediate color display in both the pixel of 1st row | line 1st column and the pixel of 1st row | line 2nd column. 第1行第1列の画素において白色表示を行い、第1行第2列の画素において黒色表示を行った際の対向電極の電位差と画素電極の電位差を示す図である。It is a figure which shows the electrical potential difference of a counter electrode, and the electrical potential difference of a pixel electrode at the time of performing a white display in the pixel of the 1st row | line | column and the black display in the pixel of the 1st row | line and the 2nd column. 第1行第1列の画素において黒色表示を行い、第1行第2列の画素において白色表示を行った際の対向電極の電位差と画素電極の電位差を示す図である。It is a figure which shows the electrical potential difference of a counter electrode, and the electrical potential difference of a pixel electrode at the time of performing black display in the pixel of the 1st row and 1st column, and performing white display in the pixel of 1st row and 2nd column. 第1行第1列の画素と第1行第2列の画素の両方において黒色表示を行った際の対向電極の電位差と画素電極の電位差を示す図である。It is a figure which shows the electric potential difference of a counter electrode and the electric potential difference of a pixel electrode at the time of performing black display in both the pixel of the 1st row | line 1st column and the pixel of 1st row | line 2nd column. 図33に示す保持状態の画素のうち信号線114−1に接続された画素の各フィールドにおけるゲート・ソース間電圧及びドレイン・ソース間電圧の電圧値を示す図である。It is a figure which shows the voltage value of the gate-source voltage and the drain-source voltage in each field of the pixel connected to the signal line 114-1 among the pixels in the holding state shown in FIG. 図33に示す保持状態の画素のうち信号線114−2に接続された画素の各フィールドにおけるゲート・ソース間電圧及びドレイン・ソース間電圧の電圧値を示す図である。It is a figure which shows the voltage value of the gate-source voltage and the drain-source voltage in each field of the pixel connected to the signal line 114-2 among the pixels in the holding state shown in FIG. 電子機器の他の例を示す説明図である。It is explanatory drawing which shows the other example of an electronic device. 電子機器の他の例を示す説明図である。It is explanatory drawing which shows the other example of an electronic device. 電子機器の一例を示す説明図である。It is explanatory drawing which shows an example of an electronic device. 比較例におけるゲート・ソース間電圧及びドレイン・ソース間電圧の電圧値を示す図である。It is a figure which shows the voltage value of the gate-source voltage and the drain-source voltage in a comparative example.

以下、本発明の実施の形態について図面を参照して説明する。
<第1実施形態>
図1は、第1実施形態に係る電気光学装置の全体構成を示すブロック図である。図1に示すように、電気光学装置1の構成は、タイミング制御回路10と、液晶パネル100と、表示制御回路20とを備えている。
タイミング制御回路10は、各種の制御信号を生成して、図示せぬ上位装置から与えられる同期信号Syncに同期して電気光学装置1の各部を制御する。表示制御回路20は、電気光学装置1の表示を制御する。表示制御回路20には、同期信号Syncに同期して外部装置から入力表示データDa-inが入力される。
入力表示データDa-inは、液晶パネル100が有する複数画素(後述する、表示領域101)の各画素の階調レベルを指定するデジタルデータである。階調レベルは、画素の明るさのレベルを規定するパラメーターである。ここでは、入力表示データDa-inを8ビットとして、画素で表現すべき階調レベルを、十進値で最も暗い「0」から最も明るい「255」までの「1」刻みで256階調を指定している。
入力表示データDa-inは、同期信号Syncに含まれる垂直走査信号、水平走査信号及びドットクロック信号(いずれも図示省略)に従った走査の順番で供給される。表示制御回路20は、入力表示データDa-inを処理して表示データDa-outを液晶パネル100に出力する。
液晶パネル100は、例えば、各画素をトランジスターなどのスイッチング素子により駆動するアクティブ・マトリクス型の表示装置(表示部)である。液晶パネル100は、表示制御回路20から供給される表示データDa-outに基づいて画像を表示する。
なお、入力表示データDa-inは液晶パネル100の各画素(後述する画素110)の階調レベルを指定するものであるが、階調レベルに応じて液晶素子の印加電圧が定まるので、入力表示データDa-inは液晶素子の印加電圧を指定するものといって差し支えない。
Hereinafter, embodiments of the present invention will be described with reference to the drawings.
<First Embodiment>
FIG. 1 is a block diagram illustrating an overall configuration of the electro-optical device according to the first embodiment. As shown in FIG. 1, the configuration of the electro-optical device 1 includes a timing control circuit 10, a liquid crystal panel 100, and a display control circuit 20.
The timing control circuit 10 generates various control signals and controls each part of the electro-optical device 1 in synchronization with a synchronization signal Sync given from a host device (not shown). The display control circuit 20 controls the display of the electro-optical device 1. Input display data Da-in is input to the display control circuit 20 from an external device in synchronization with the synchronization signal Sync.
The input display data Da-in is digital data that designates the gradation level of each pixel of a plurality of pixels (a display area 101 described later) included in the liquid crystal panel 100. The gradation level is a parameter that defines the brightness level of the pixel. Here, the input display data Da-in is 8 bits, and the gradation level to be expressed by the pixel is 256 gradations in increments of “1” from the darkest “0” to the brightest “255”. It is specified.
The input display data Da-in is supplied in the scanning order according to the vertical scanning signal, horizontal scanning signal, and dot clock signal (all not shown) included in the synchronization signal Sync. The display control circuit 20 processes the input display data Da-in and outputs the display data Da-out to the liquid crystal panel 100.
The liquid crystal panel 100 is, for example, an active matrix display device (display unit) in which each pixel is driven by a switching element such as a transistor. The liquid crystal panel 100 displays an image based on the display data Da-out supplied from the display control circuit 20.
The input display data Da-in designates the gradation level of each pixel (pixel 110 described later) of the liquid crystal panel 100, but the applied voltage of the liquid crystal element is determined according to the gradation level. The data Da-in can be said to specify the voltage applied to the liquid crystal element.

図2は、液晶パネル100の構成を示す図である。図1に示すように、液晶パネル100のうち画像が表示される表示領域101では、X方向に延在するm行の走査線112と、Y方向に延在して走査線112に直交するn列の信号線114が形成される(m,nは自然数)。各信号線114と各走査線112とは互いに電気的に絶縁を保つように設けられる。そして、これらm行の走査線112とn列の信号線114との交点のそれぞれに対応して、画素110がそれぞれ設けられる。したがって、この実施形態では、表示領域101において、画素110が縦m行×横n列でマトリクス状に配列される。
表示領域101の周辺には、走査線駆動回路130と信号線駆動回路140とが配置される。走査線駆動回路130は、タイミング制御回路10から供給される選択信号Yctrによって指定される走査線112を選択する。走査線駆動回路130は、選択した走査線112に対する走査信号を選択電圧に相当するHレベルとする一方、他の走査線112に対する走査信号を非選択電圧に相当するLレベルとする。
信号線駆動回路140は、表示データDa-outに基づいて、いわゆる電圧変調方式で画素110を駆動するものである。具体的には、信号線駆動回路140は、タイミング制御回路10から供給される選択信号Xctrに従って1〜n列目の信号線114に、それぞれ表示データDa-outに応じた大きさの電圧のデータ信号を供給する。
液晶パネル100を駆動することによって、画像の1コマ分を表示させるのに要する画像表示期間はフレームと呼ばれる。その期間は、例えば同期信号Syncに含まれる垂直走査信号の周波数が60Hzであれば、その逆数である16.7ミリ秒である。
以上の構成を有する走査線駆動回路130及び信号線駆動回路140の協働により、電気光学装置1における駆動回路が実現される。
画素110は、画素電極と対向電極とで液晶を挟持した液晶素子を有し、走査線112が選択されたときに、信号線114に供給されたデータ信号が画素電極に印加されるものである。
FIG. 2 is a diagram illustrating a configuration of the liquid crystal panel 100. As shown in FIG. 1, in a display area 101 on the liquid crystal panel 100 where an image is displayed, m rows of scanning lines 112 extending in the X direction and n extending in the Y direction and orthogonal to the scanning lines 112. Column signal lines 114 are formed (m and n are natural numbers). Each signal line 114 and each scanning line 112 are provided so as to be electrically insulated from each other. The pixels 110 are provided corresponding to the intersections of the m rows of scanning lines 112 and the n columns of signal lines 114, respectively. Therefore, in this embodiment, in the display area 101, the pixels 110 are arranged in a matrix with m rows × n columns.
Around the display area 101, a scanning line driving circuit 130 and a signal line driving circuit 140 are arranged. The scanning line driving circuit 130 selects the scanning line 112 specified by the selection signal Yctr supplied from the timing control circuit 10. The scanning line driving circuit 130 sets the scanning signal for the selected scanning line 112 to the H level corresponding to the selection voltage, while setting the scanning signal for the other scanning lines 112 to the L level corresponding to the non-selection voltage.
The signal line driving circuit 140 drives the pixel 110 by a so-called voltage modulation method based on the display data Da-out. Specifically, the signal line driving circuit 140 applies voltage data corresponding to the display data Da-out to the signal lines 114 in the first to nth columns according to the selection signal Xctr supplied from the timing control circuit 10. Supply the signal.
An image display period required to display one frame of an image by driving the liquid crystal panel 100 is called a frame. For example, when the frequency of the vertical scanning signal included in the synchronization signal Sync is 60 Hz, the period is 16.7 milliseconds which is the reciprocal thereof.
The driving circuit in the electro-optical device 1 is realized by the cooperation of the scanning line driving circuit 130 and the signal line driving circuit 140 having the above configuration.
The pixel 110 has a liquid crystal element in which a liquid crystal is sandwiched between a pixel electrode and a counter electrode, and a data signal supplied to the signal line 114 is applied to the pixel electrode when the scanning line 112 is selected. .

図3は、画素110の等価回路を示す図である。図3に示すように、画素110は、走査線112と信号線114との交差に対応して、第1画素電極118Aと第1対向電極108Aとで、あるいは、第2画素電極118Bと第2対向電極108Bとで、液晶105を挟持した液晶素子120が配列した構成である。第1対向電極108AにはCOM電源線117Aが接続され、第2対向電極108BにはCOM電源線117Bが接続される。このように、本実施形態においては、対向電極が第1対向電極108Aと第2対向電極108Bとの2系統で構成されている。詳しくは後述する。
画素110の等価回路では、液晶素子120に対して並列に補助容量(蓄積容量)125が設けられる。補助容量125は、一端が第1画素電極118Aまたは第2画素電極118Bに接続され、他端が容量線115に共通接続される。容量線115は時間的に一定の電圧に保たれている。
ここで、走査線112がHレベルになると、その走査線にゲート電極が接続されたTFT116がオンとなり、第1画素電極118Aまたは第2画素電極118Bが信号線114に接続される。このため、走査線112がHレベルであるときに、信号線114に階調に応じた大きさの電圧のデータ信号が供給されると、そのデータ信号は、オンしたTFT116を介して第1画素電極118Aまたは第2画素電極118Bに供給される。走査線112がLレベルになると、TFT116はオフするが、第1画素電極118Aまたは第2画素電極118Bに印加された電圧は、液晶素子120の容量性及び補助容量125によって保持される。
液晶素子120では、第1画素電極118A及び第1対向電極108A、または、第2画素電極118B及び第2対向電極108Bによって生じる電界に応じて液晶105の分子配向状態が変化する。このため、液晶素子120は、透過型であれば、印加・保持電圧に応じた透過率となる。液晶パネル100では、液晶素子120ごとに透過率が変化するので、画素110の各々が液晶素子120を有する。
本実施形態においては、液晶105をVA(Vertical Alignment)方式として、液晶素子120が電圧無印加時において黒状態となるノーマリーブラックモードである。
FIG. 3 is a diagram illustrating an equivalent circuit of the pixel 110. As shown in FIG. 3, the pixel 110 corresponds to the intersection of the scanning line 112 and the signal line 114, and includes the first pixel electrode 118A and the first counter electrode 108A, or the second pixel electrode 118B and the second pixel electrode. In this configuration, the liquid crystal element 120 sandwiching the liquid crystal 105 is arranged between the counter electrode 108B. A COM power line 117A is connected to the first counter electrode 108A, and a COM power line 117B is connected to the second counter electrode 108B. As described above, in the present embodiment, the counter electrode is configured by two systems of the first counter electrode 108A and the second counter electrode 108B. Details will be described later.
In the equivalent circuit of the pixel 110, an auxiliary capacitor (storage capacitor) 125 is provided in parallel with the liquid crystal element 120. The auxiliary capacitor 125 has one end connected to the first pixel electrode 118 </ b> A or the second pixel electrode 118 </ b> B and the other end commonly connected to the capacitor line 115. The capacitor line 115 is maintained at a constant voltage over time.
Here, when the scanning line 112 becomes H level, the TFT 116 whose gate electrode is connected to the scanning line is turned on, and the first pixel electrode 118A or the second pixel electrode 118B is connected to the signal line 114. Therefore, when a data signal having a voltage corresponding to the gradation is supplied to the signal line 114 when the scanning line 112 is at the H level, the data signal is supplied to the first pixel via the turned-on TFT 116. The voltage is supplied to the electrode 118A or the second pixel electrode 118B. When the scanning line 112 becomes L level, the TFT 116 is turned off, but the voltage applied to the first pixel electrode 118A or the second pixel electrode 118B is held by the capacitive element of the liquid crystal element 120 and the auxiliary capacitor 125.
In the liquid crystal element 120, the molecular orientation state of the liquid crystal 105 changes according to the electric field generated by the first pixel electrode 118A and the first counter electrode 108A, or the second pixel electrode 118B and the second counter electrode 108B. For this reason, if the liquid crystal element 120 is a transmission type, it has a transmittance corresponding to the applied / holding voltage. In the liquid crystal panel 100, since the transmittance varies for each liquid crystal element 120, each of the pixels 110 includes the liquid crystal element 120.
In this embodiment, the liquid crystal 105 is a VA (Vertical Alignment) method, and is a normally black mode in which the liquid crystal element 120 is in a black state when no voltage is applied.

本実施形態の対向電極108は、図4に示すように、第1対向電極108Aと第2対向電極108Bの2系統に分けられている。一例として、本実施形態では、第1対向電極108Aと第2対向電極108Bが市松模様状に行方向及び列方向に交互に配置されている。
図5に示すように、第1対向電極108Aと第2対向電極108Bは、それぞれスルーホール109Aとスルーホール109Bを介して、コモン電源線117Aとコモン電源線117Bに接続されている。対向電極108Aにはコモン電源線117Aを介して第1電圧としてのコモン電圧COM1が供給される。また、対向電極108Bにはコモン電源線117Bを介して第2電圧としてのコモン電圧COM2が供給される。
コモン電圧COM1とコモン電圧COM2の電圧値は、固定の電圧値ではなく、3値の電圧値が書き込み期間としての1フィールドごとに切り換えられる。一例として、本実施形態では、コモン電圧COM1とコモン電圧COM2として、5.75V、7.00V、及び8.25Vの3値の電圧値が、1フィールドごとに切り換えられ、第1対向電極108Aと第2対向電極108Bに印加される。
また、コモン電圧COM1とコモン電圧COM2は、各フィールドにおいて異なる電圧値となり、かつ、コモン電圧COM1とコモン電圧COM2との電位差が各フィールドにおいて1.25Vとなるように設定される。本実施形態では、対向電極108と画素電極118との最大の電位差であるフルレンジの電位差が5.00Vなので、コモン電圧COM1とコモン電圧COM2との電位差1.25Vは、フルレンジの電位差の25%となる。
本実施形態では、コモン電圧COM1が1フィールドごとに、7.00V、8.25V、7.00V、5.75Vの順で切り換えられ、コモン電圧COM2が1フィールドごとに、5.75V、7.00V、8.25V、7.00Vの順で切り換えられる。
As shown in FIG. 4, the counter electrode 108 of the present embodiment is divided into two systems, a first counter electrode 108A and a second counter electrode 108B. As an example, in the present embodiment, the first counter electrode 108A and the second counter electrode 108B are alternately arranged in a row direction and a column direction in a checkered pattern.
As shown in FIG. 5, the first counter electrode 108A and the second counter electrode 108B are connected to the common power supply line 117A and the common power supply line 117B through the through hole 109A and the through hole 109B, respectively. The common voltage COM1 as the first voltage is supplied to the counter electrode 108A via the common power line 117A. Further, the common voltage COM2 as the second voltage is supplied to the counter electrode 108B through the common power line 117B.
The voltage values of the common voltage COM1 and the common voltage COM2 are not fixed voltage values, but ternary voltage values are switched for each field as a writing period. As an example, in the present embodiment, the three voltage values of 5.75 V, 7.00 V, and 8.25 V are switched for each field as the common voltage COM1 and the common voltage COM2, and the first counter electrode 108A The voltage is applied to the second counter electrode 108B.
The common voltage COM1 and the common voltage COM2 are set to have different voltage values in each field, and the potential difference between the common voltage COM1 and the common voltage COM2 is set to 1.25 V in each field. In the present embodiment, since the full range potential difference, which is the maximum potential difference between the counter electrode 108 and the pixel electrode 118, is 5.00 V, the potential difference 1.25 V between the common voltage COM1 and the common voltage COM2 is 25% of the full range potential difference. Become.
In the present embodiment, the common voltage COM1 is switched in the order of 7.00V, 8.25V, 7.00V, and 5.75V for each field, and the common voltage COM2 is 5.75V, 7.75V for each field. It is switched in the order of 00V, 8.25V, 7.00V.

液晶105の劣化を防止するために、画素容量を交流駆動することが原則であるが、液晶素子120を交流駆動する場合に、ある階調レベルを表現するように画素を駆動する際に、振幅中心電圧となるコモン電圧に対して、画素電極の電圧を高位側とする正極性と、振幅中心電圧となるコモン電圧に対して、画素電極の電圧を低位側とする負極性との2種類が必要となる。
なお、実施形態の電圧については、液晶素子120の印加電圧を除き、特に明記しない限り図示省略した接地電位を電圧ゼロの基準とする。液晶素子120の印加電圧は、対向電極108のコモン電圧COMと画素電極118の電圧との電位差である。液晶素子120に階調レベルに応じた電圧を保持させる際、書込極性が正極性の場合には、対向電極108のコモン電圧COMよりも画素電極118の電位が高くなり、書込極性が負極性の場合には、対向電極108の電圧COMよりも画素電極118の電位が低くなる。
本実施形態では、図6に示すように、第1対向電極108Aに対向する位置には第1画素電極118Aが対向配置され、第2対向電極108Bに対向する位置には第2画素電極118Bが配置される。コモン電圧COM1とコモン電圧COM2が、各フィールドにおいて1.25Vの電位差を有するように異なる電圧値に設定され、かつ、1フィールドごとに3値の電圧値のいずれかとなるように切り換えられる。したがって、第1画素電極118Aと第2画素電極118Bの電圧値は、同一階調であっても、コモン電圧COM1またはコモン電圧COM2の電圧値とに応じて、あるいは、正極性または負極性のいずれかに設定される書込極性とに応じて異なる電圧値に設定されることになる。
In order to prevent the deterioration of the liquid crystal 105, it is a principle that the pixel capacitance is AC driven. However, when the liquid crystal element 120 is AC driven, the amplitude when the pixel is driven to express a certain gradation level. Two types are available: positive polarity with the pixel electrode voltage on the higher side relative to the common voltage as the center voltage, and negative polarity with the pixel electrode voltage on the lower side with respect to the common voltage as the amplitude center voltage. Necessary.
For the voltages of the embodiments, except for the voltage applied to the liquid crystal element 120, the ground potential not shown is used as a reference for zero voltage unless otherwise specified. The applied voltage of the liquid crystal element 120 is a potential difference between the common voltage COM of the counter electrode 108 and the voltage of the pixel electrode 118. When the liquid crystal element 120 holds a voltage corresponding to the gradation level and the writing polarity is positive, the potential of the pixel electrode 118 becomes higher than the common voltage COM of the counter electrode 108 and the writing polarity is negative. In the case of the characteristic, the potential of the pixel electrode 118 is lower than the voltage COM of the counter electrode 108.
In the present embodiment, as shown in FIG. 6, the first pixel electrode 118A is disposed opposite to the position facing the first counter electrode 108A, and the second pixel electrode 118B is positioned opposite to the second counter electrode 108B. Be placed. The common voltage COM1 and the common voltage COM2 are set to different voltage values so as to have a potential difference of 1.25 V in each field, and are switched so as to have any one of three voltage values for each field. Therefore, even if the voltage values of the first pixel electrode 118A and the second pixel electrode 118B are the same gradation, depending on the voltage value of the common voltage COM1 or the common voltage COM2, either positive or negative Different voltage values are set according to the write polarity set.

次に、一例として、X方向(列方向)に8画素、及びY方向(行方向)に6画素が配置された8×6画素の液晶パネルに、白色表示、中間調であるグレイ表示、及び黒色表示をさせた場合の画素電極118Aと画素電極118Bの電圧値について説明する。なお、以下の説明においては、1フレーム期間(一画像表示期間)では同じ画像を表示するものとする。また、グレイ表示画素の画素電極電位は、対向電極に対して2.5Vに限定される訳ではなく、8ビット階調の電位を取り得る。
図7はこの動作例のタイミングチャートである。図7において、対向電極の電圧はH、M、Lと表示されているが、Hは8.25V、Mは7.00V、Lは5.75Vに対応している。また、図7のタイミングチャートは、図6における領域R1の信号線114−1及び信号線114−2に接続された画素の動作例を示している。
図8は、第1対向電極108Aに対応する画素(例えば第1行第1列の画素)と、当該画素に隣り合う第2対向電極108B(例えば第1行第2列の画素)に対応する画素とに、いずれも白色を表示させる場合のコモン電圧COM1とコモン電圧COM2の電圧値、及び、第1画素電極118Aと第2画素電極118Bの電圧値を示す図である。コモン電圧COM1とコモン電圧COM2の電圧値は実線で示されており、第1画素電極118Aと第2画素電極118Bの電圧値は点線で示されている。
第1フィールドは、正極性の第1パターン(以下、正極性1とする)であり、コモン電圧COM1が7.00V、コモン電圧COM2が5.75Vに設定され、第1画素電極118Aの電圧は12.00V、第2画素電極118Bの電圧は10.75Vに設定される。
第2フィールドは、負極性の第2パターン(以下、負極性2とする)であり、コモン電圧COM1が8.25V、コモン電圧COM2が7.00Vに設定され、第1画素電極118Aの電圧は3.25V、第2画素電極118Bの電圧は2.00Vに設定される。
第3フィールドは、負極性の第1パターン(以下、負極性1とする)であり、コモン電圧COM1が7.00V、コモン電圧COM2が8.25Vに設定され、第1画素電極118Aの電圧は2.00V、第2画素電極118Bの電圧は3.25Vに設定される。
第4フィールドは、正極性の第2パターン(以下、正極性2とする)であり、コモン電圧COM1が5.75V、コモン電圧COM2が7.00Vに設定され、第1画素電極118Aの電圧は10.75V、第2画素電極118Bの電圧は12.00Vに設定される。
この場合には、隣り合う第1対向電極108Aと第2対向電極108Bの電位差はいずれの場合も1.25Vであり、隣り合う第1画素電極118Aと第2画素電極118Bの電位差もいずれの場合も1.25Vである。
Next, as an example, an 8 × 6 pixel liquid crystal panel in which 8 pixels are arranged in the X direction (column direction) and 6 pixels in the Y direction (row direction), white display, gray display that is halftone, and A voltage value of the pixel electrode 118A and the pixel electrode 118B when black display is performed will be described. In the following description, the same image is displayed in one frame period (one image display period). Further, the pixel electrode potential of the gray display pixel is not limited to 2.5 V with respect to the counter electrode, and can take an 8-bit gradation potential.
FIG. 7 is a timing chart of this operation example. In FIG. 7, the voltages of the counter electrodes are indicated as H, M, and L. H corresponds to 8.25V, M corresponds to 7.00V, and L corresponds to 5.75V. In addition, the timing chart in FIG. 7 illustrates an operation example of pixels connected to the signal line 114-1 and the signal line 114-2 in the region R1 in FIG.
FIG. 8 corresponds to a pixel corresponding to the first counter electrode 108A (for example, a pixel in the first row and the first column) and a second counter electrode 108B (for example, a pixel in the first row and the second column) adjacent to the pixel. It is a figure which shows the voltage value of the common voltage COM1 and the common voltage COM2, and the voltage value of the 1st pixel electrode 118A and the 2nd pixel electrode 118B in the case where all display white in a pixel. The voltage values of the common voltage COM1 and the common voltage COM2 are indicated by solid lines, and the voltage values of the first pixel electrode 118A and the second pixel electrode 118B are indicated by dotted lines.
The first field is a positive first pattern (hereinafter referred to as positive polarity 1), the common voltage COM1 is set to 7.00V, the common voltage COM2 is set to 5.75V, and the voltage of the first pixel electrode 118A is The voltage of 12.00V and the second pixel electrode 118B is set to 10.75V.
The second field is a negative second pattern (hereinafter referred to as negative polarity 2), the common voltage COM1 is set to 8.25V, the common voltage COM2 is set to 7.00V, and the voltage of the first pixel electrode 118A is The voltage of 3.25V and the second pixel electrode 118B is set to 2.00V.
The third field is a negative first pattern (hereinafter referred to as negative polarity 1), the common voltage COM1 is set to 7.00V, the common voltage COM2 is set to 8.25V, and the voltage of the first pixel electrode 118A is The voltage of 2.00V and the second pixel electrode 118B is set to 3.25V.
The fourth field is a positive second pattern (hereinafter referred to as positive polarity 2), the common voltage COM1 is set to 5.75V, the common voltage COM2 is set to 7.00V, and the voltage of the first pixel electrode 118A is The voltage of 10.75V and the second pixel electrode 118B is set to 12.00V.
In this case, the potential difference between the adjacent first counter electrode 108A and the second counter electrode 108B is 1.25 V in any case, and the potential difference between the adjacent first pixel electrode 118A and the second pixel electrode 118B is also any case. Is also 1.25V.

図9は、第1対向電極108Aに対応する画素に白色を表示させ、当該画素に隣り合う第2対向電極108Bに対応する画素に、中間色のグレイを表示させる場合のコモン電圧COM1とコモン電圧COM2の電圧値、及び、第1画素電極118Aと第2画素電極118Bの電圧値を示す図である。コモン電圧COM1とコモン電圧COM2の電圧値は実線で示されており、第1画素電極118Aと第2画素電極118Bの電圧値は点線で示されている。
第1フィールドは、正極性1であり、コモン電圧COM1が7.00V、コモン電圧COM2が5.75Vに設定され、第1画素電極118Aの電圧は12.00V、第2画素電極118Bの電圧は8.25Vに設定される。
第2フィールドは、負極性2であり、コモン電圧COM1が8.25V、コモン電圧COM2が7.00Vに設定され、第1画素電極118Aの電圧は3.25V、第2画素電極118Bの電圧は4.50Vに設定される。
第3フィールドは、負極性1であり、コモン電圧COM1が7.00V、コモン電圧COM2が8.25Vに設定され、第1画素電極118Aの電圧は2.00V、第2画素電極118Bの電圧は5.75Vに設定される。
第4フィールドは、正極性2であり、コモン電圧COM1が5.75V、コモン電圧COM2が7.00Vに設定され、第1画素電極118Aの電圧は10.75V、第2画素電極118Bの電圧は9.50Vに設定される。
この場合には、隣り合う第1対向電極108Aと第2対向電極108Bの電位差はいずれの場合も1.25Vであり、隣り合う第1画素電極118Aと第2画素電極118Bの電位差は、正極性1においては3.75V、負極性2においては1.25V、負極性1においては3.75V、正極性2においては1.25Vである。
FIG. 9 shows common voltage COM1 and common voltage COM2 in the case where white is displayed on the pixel corresponding to the first counter electrode 108A and intermediate gray is displayed on the pixel corresponding to the second counter electrode 108B adjacent to the pixel. FIG. 6 is a diagram illustrating the voltage values of the first pixel electrode 118A and the second pixel electrode 118B. The voltage values of the common voltage COM1 and the common voltage COM2 are indicated by solid lines, and the voltage values of the first pixel electrode 118A and the second pixel electrode 118B are indicated by dotted lines.
The first field is positive polarity 1, the common voltage COM1 is set to 7.00V, the common voltage COM2 is set to 5.75V, the voltage of the first pixel electrode 118A is 12.00V, and the voltage of the second pixel electrode 118B is Set to 8.25V.
The second field is negative polarity 2, the common voltage COM1 is set to 8.25V, the common voltage COM2 is set to 7.00V, the voltage of the first pixel electrode 118A is 3.25V, and the voltage of the second pixel electrode 118B is Set to 4.50V.
The third field is negative polarity 1, the common voltage COM1 is set to 7.00V, the common voltage COM2 is set to 8.25V, the voltage of the first pixel electrode 118A is 2.00V, and the voltage of the second pixel electrode 118B is Set to 5.75V.
The fourth field is positive polarity 2, the common voltage COM1 is set to 5.75V, the common voltage COM2 is set to 7.00V, the voltage of the first pixel electrode 118A is 10.75V, and the voltage of the second pixel electrode 118B is 9. Set to 50V.
In this case, the potential difference between the adjacent first counter electrode 108A and the second counter electrode 108B is 1.25 V in any case, and the potential difference between the adjacent first pixel electrode 118A and the second pixel electrode 118B is positive. 1 is 3.75 V, negative polarity 2 is 1.25 V, negative polarity 1 is 3.75 V, and positive polarity 2 is 1.25 V.

図10は、第1対向電極108Aに対応する画素に中間色のグレイを表示させ、当該画素に隣り合う第2対向電極108Bに対応する画素に白色を表示させる場合のコモン電圧COM1とコモン電圧COM2の電圧値、及び、第1画素電極118Aと第2画素電極118Bの電圧値を示す図である。コモン電圧COM1とコモン電圧COM2の電圧値は実線で示されており、第1画素電極118Aと第2画素電極118Bの電圧値は点線で示されている。
第1フィールドは、正極性1であり、コモン電圧COM1が7.00V、コモン電圧COM2が5.75Vに設定され、第1画素電極118Aの電圧は9.50V、第2画素電極118Bの電圧は10.75Vに設定される。
第2フィールドは、負極性2であり、コモン電圧COM1が8.25V、コモン電圧COM2が7.00Vに設定され、第1画素電極118Aの電圧は5.75V、第2画素電極118Bの電圧は2.00Vに設定される。
第3フィールドは、負極性1であり、コモン電圧COM1が7.00V、コモン電圧COM2が8.25Vに設定され、第1画素電極118Aの電圧は4.50V、第2画素電極118Bの電圧は3.25Vに設定される。
第4フィールドは、正極性2であり、コモン電圧COM1が5.75V、コモン電圧COM2が7.00Vに設定され、第1画素電極118Aの電圧は8.25V、第2画素電極118Bの電圧は12.00Vに設定される。
この場合には、隣り合う第1対向電極108Aと第2対向電極108Bの電位差はいずれの場合も1.25Vであり、隣り合う第1画素電極118Aと第2画素電極118Bの電位差は、正極性1においては1.25V、負極性2においては3.75V、負極性1においては1.25V、正極性2においては3.75Vである。
FIG. 10 shows the common voltage COM1 and the common voltage COM2 in the case where the gray corresponding to the first counter electrode 108A is displayed in gray and the white corresponding to the second counter electrode 108B adjacent to the pixel is displayed in white. It is a figure which shows a voltage value and the voltage value of 118 A of 1st pixel electrodes, and the 2nd pixel electrode 118B. The voltage values of the common voltage COM1 and the common voltage COM2 are indicated by solid lines, and the voltage values of the first pixel electrode 118A and the second pixel electrode 118B are indicated by dotted lines.
The first field is positive polarity 1, the common voltage COM1 is set to 7.00V, the common voltage COM2 is set to 5.75V, the voltage of the first pixel electrode 118A is 9.50V, and the voltage of the second pixel electrode 118B is It is set to 10.75V.
The second field is negative polarity 2, the common voltage COM1 is set to 8.25V, the common voltage COM2 is set to 7.00V, the voltage of the first pixel electrode 118A is 5.75V, and the voltage of the second pixel electrode 118B is Set to 2.00V.
The third field is negative polarity 1, the common voltage COM1 is set to 7.00V, the common voltage COM2 is set to 8.25V, the voltage of the first pixel electrode 118A is 4.50V, and the voltage of the second pixel electrode 118B is 3. Set to 25V.
The fourth field is positive polarity 2, the common voltage COM1 is set to 5.75V, the common voltage COM2 is set to 7.00V, the voltage of the first pixel electrode 118A is 8.25V, and the voltage of the second pixel electrode 118B is Set to 12.00V.
In this case, the potential difference between the adjacent first counter electrode 108A and the second counter electrode 108B is 1.25 V in any case, and the potential difference between the adjacent first pixel electrode 118A and the second pixel electrode 118B is positive. 1 is 1.25 V, negative polarity 2 is 3.75 V, negative polarity 1 is 1.25 V, and positive polarity 2 is 3.75 V.

図11は、第1対向電極108Aに対応する画素と、当該画素に隣り合う第2対向電極108Bに対応する画素とに、いずれも中間色のグレイを表示させる場合のコモン電圧COM1とコモン電圧COM2の電圧値、及び、第1画素電極118Aと第1画素電極118Bの電圧値を示す図である。コモン電圧COM1とコモン電圧COM2の電圧値は実線で示されており、第1画素電極118Aと第2画素電極118Bの電圧値は点線で示されている。
第1フィールドは、正極性1であり、コモン電圧COM1が7.00V、コモン電圧COM2が5.75Vに設定され、第1画素電極118Aの電圧は9.50V、第2画素電極118Bの電圧は8.25Vに設定される。
第2フィールドは、負極性2であり、コモン電圧COM1が8.25V、コモン電圧COM2が7.00Vに設定され、第1画素電極118Aの電圧は5.75V、第2画素電極118Bの電圧は4.50Vに設定される。
第3フィールドは、負極性1であり、コモン電圧COM1が7.00V、コモン電圧COM2が8.25Vに設定され、第1画素電極118Aの電圧は4.50V、第2画素電極118Bの電圧は5.75Vに設定される。
第4フィールドは、正極性2であり、コモン電圧COM1が5.75V、コモン電圧COM2が7.00Vに設定され、第1画素電極118Aの電圧は8.25V、第2画素電極118Bの電圧は9.50Vに設定される。
この場合には、隣り合う第1対向電極108Aと第2対向電極108Bの電位差はいずれの場合も1.25Vであり、隣り合う第1画素電極118Aと第2画素電極118Bの電位差もいずれの場合も1.25Vである。
FIG. 11 shows the common voltage COM1 and the common voltage COM2 when the gray corresponding to the first counter electrode 108A and the pixel corresponding to the second counter electrode 108B adjacent to the pixel are both displayed in gray. It is a figure which shows a voltage value and the voltage value of 118 A of 1st pixel electrodes, and the 1st pixel electrode. The voltage values of the common voltage COM1 and the common voltage COM2 are indicated by solid lines, and the voltage values of the first pixel electrode 118A and the second pixel electrode 118B are indicated by dotted lines.
The first field is positive polarity 1, the common voltage COM1 is set to 7.00V, the common voltage COM2 is set to 5.75V, the voltage of the first pixel electrode 118A is 9.50V, and the voltage of the second pixel electrode 118B is Set to 8.25V.
The second field is negative polarity 2, the common voltage COM1 is set to 8.25V, the common voltage COM2 is set to 7.00V, the voltage of the first pixel electrode 118A is 5.75V, and the voltage of the second pixel electrode 118B is Set to 4.50V.
The third field is negative polarity 1, the common voltage COM1 is set to 7.00V, the common voltage COM2 is set to 8.25V, the voltage of the first pixel electrode 118A is 4.50V, and the voltage of the second pixel electrode 118B is Set to 5.75V.
The fourth field is positive polarity 2, the common voltage COM1 is set to 5.75V, the common voltage COM2 is set to 7.00V, the voltage of the first pixel electrode 118A is 8.25V, and the voltage of the second pixel electrode 118B is 9. Set to 50V.
In this case, the potential difference between the adjacent first counter electrode 108A and the second counter electrode 108B is 1.25 V in any case, and the potential difference between the adjacent first pixel electrode 118A and the second pixel electrode 118B is also any case. Is also 1.25V.

図12は、第1対向電極108Aに対応する画素に白色を表示させ、当該画素に隣り合う第2対向電極108Bに対応する画素に黒色を表示させる場合のコモン電圧COM1とコモン電圧COM2の電圧値、及び、第1画素電極118Aと第2画素電極118Bの電圧値を示す図である。コモン電圧COM1とコモン電圧COM2の電圧値は実線で示されており、第1画素電極118Aと第2画素電極118Bの電圧値は点線で示されている。
第1フィールドは、正極性1であり、コモン電圧COM1が7.00V、コモン電圧COM2が5.75Vに設定され、第1画素電極118Aの電圧は12.00V、第2画素電極118Bの電圧は5.75Vに設定される。
第2フィールドは、負極性2であり、コモン電圧COM1が8.25V、コモン電圧COM2が7.00Vに設定され、第1画素電極118Aの電圧は3.25V、第2画素電極118Bの電圧は7.00Vに設定される。
第3フィールドは、負極性1であり、コモン電圧COM1が7.00V、コモン電圧COM2が8.25Vに設定され、第1画素電極118Aの電圧は2.00V、第2画素電極118Bの電圧は8.25Vに設定される。
第4フィールドは、正極性2であり、コモン電圧COM1が5.75V、コモン電圧COM2が7.00Vに設定され、第1画素電極118Aの電圧は10.75V、第2画素電極118Bの電圧は7.00Vに設定される。
この場合には、隣り合う第1対向電極108Aと第2対向電極108Bの電位差はいずれの場合も1.25Vであり、隣り合う第1画素電極118Aと第2画素電極118Bの電位差は、正極性1においては6.25V、負極性2においては3.75V、負極性1においては6.25V、正極性2においては3.75Vである。
FIG. 12 shows the voltage values of the common voltage COM1 and the common voltage COM2 when displaying white in the pixel corresponding to the first counter electrode 108A and displaying black in the pixel corresponding to the second counter electrode 108B adjacent to the pixel. FIG. 6 is a diagram illustrating voltage values of the first pixel electrode 118A and the second pixel electrode 118B. The voltage values of the common voltage COM1 and the common voltage COM2 are indicated by solid lines, and the voltage values of the first pixel electrode 118A and the second pixel electrode 118B are indicated by dotted lines.
The first field is positive polarity 1, the common voltage COM1 is set to 7.00V, the common voltage COM2 is set to 5.75V, the voltage of the first pixel electrode 118A is 12.00V, and the voltage of the second pixel electrode 118B is Set to 5.75V.
The second field is negative polarity 2, the common voltage COM1 is set to 8.25V, the common voltage COM2 is set to 7.00V, the voltage of the first pixel electrode 118A is 3.25V, and the voltage of the second pixel electrode 118B is Set to 7.00V.
The third field is negative polarity 1, the common voltage COM1 is set to 7.00V, the common voltage COM2 is set to 8.25V, the voltage of the first pixel electrode 118A is 2.00V, and the voltage of the second pixel electrode 118B is Set to 8.25V.
The fourth field is positive polarity 2, the common voltage COM1 is set to 5.75V, the common voltage COM2 is set to 7.00V, the voltage of the first pixel electrode 118A is 10.75V, and the voltage of the second pixel electrode 118B is Set to 7.00V.
In this case, the potential difference between the adjacent first counter electrode 108A and the second counter electrode 108B is 1.25 V in any case, and the potential difference between the adjacent first pixel electrode 118A and the second pixel electrode 118B is positive. It is 6.25 V in 1, 3.75 V in negative polarity 2, 6.25 V in negative polarity 1, and 3.75 V in positive polarity 2.

図13は、第1対向電極108Aに対応する画素に黒色を表示させ、当該画素に隣り合う第2対向電極108Bに対応する画素に白色を表示させる場合のコモン電圧COM1とコモン電圧COM2の電圧値、及び、第1画素電極118Aと第2画素電極118Bの電圧値を示す図である。コモン電圧COM1とコモン電圧COM2の電圧値は実線で示されており、第1画素電極118Aと第2画素電極118Bの電圧値は点線で示されている。
第1フィールドは、正極性1であり、コモン電圧COM1が7.00V、コモン電圧COM2が5.75Vに設定され、第1画素電極118Aの電圧は7.00V、第2画素電極118Bの電圧は10.75Vに設定される。
第2フィールドは、負極性2であり、コモン電圧COM1が8.25V、コモン電圧COM2が7.00Vに設定され、第1画素電極118Aの電圧は8.25V、第2画素電極118Bの電圧は2.00Vに設定される。
第3フィールドは、負極性1であり、コモン電圧COM1が7.00V、コモン電圧COM2が8.25Vに設定され、第1画素電極118Aの電圧は7.00V、第2画素電極118Bの電圧は3.25Vに設定される。
第4フィールドは、正極性2であり、コモン電圧COM1が5.75V、コモン電圧COM2が7.00Vに設定され、第1画素電極118Aの電圧は5.75V、第2画素電極118Bの電圧は12.00Vに設定される。
この場合には、隣り合う第1対向電極108Aと第2対向電極108Bの電位差はいずれの場合も1.25Vであり、隣り合う第1画素電極118Aと第2画素電極118Bの電位差は、正極性1においては3.75V、負極性2においては6.25V、負極性1においては3.75V、正極性2において6.25Vである。
FIG. 13 shows the voltage values of the common voltage COM1 and the common voltage COM2 when displaying black in the pixel corresponding to the first counter electrode 108A and displaying white in the pixel corresponding to the second counter electrode 108B adjacent to the pixel. FIG. 6 is a diagram illustrating voltage values of the first pixel electrode 118A and the second pixel electrode 118B. The voltage values of the common voltage COM1 and the common voltage COM2 are indicated by solid lines, and the voltage values of the first pixel electrode 118A and the second pixel electrode 118B are indicated by dotted lines.
The first field is positive polarity 1, the common voltage COM1 is set to 7.00V, the common voltage COM2 is set to 5.75V, the voltage of the first pixel electrode 118A is 7.00V, and the voltage of the second pixel electrode 118B is It is set to 10.75V.
The second field is negative polarity 2, the common voltage COM1 is set to 8.25V, the common voltage COM2 is set to 7.00V, the voltage of the first pixel electrode 118A is 8.25V, and the voltage of the second pixel electrode 118B is Set to 2.00V.
The third field is negative polarity 1, the common voltage COM1 is set to 7.00V, the common voltage COM2 is set to 8.25V, the voltage of the first pixel electrode 118A is 7.00V, and the voltage of the second pixel electrode 118B is 3. Set to 25V.
The fourth field is positive polarity 2, the common voltage COM1 is set to 5.75V, the common voltage COM2 is set to 7.00V, the voltage of the first pixel electrode 118A is 5.75V, and the voltage of the second pixel electrode 118B is Set to 12.00V.
In this case, the potential difference between the adjacent first counter electrode 108A and the second counter electrode 108B is 1.25 V in any case, and the potential difference between the adjacent first pixel electrode 118A and the second pixel electrode 118B is positive. In Example 1, the voltage is 3.75 V, in negative electrode 2 is 6.25 V, in negative electrode 1 is 3.75 V, and in positive electrode 2 is 6.25 V.

図14は、第1対向電極108Aに対応する画素と、当該画素に隣り合う第2対向電極108Bに対応する画素とに、いずれも中間色のグレイを表示させる場合のコモン電圧COM1とコモン電圧COM2の電圧値、及び、第1画素電極118Aと第2画素電極118Bの電圧値を示す図である。コモン電圧COM1とコモン電圧COM2の電圧値は実線で示されており、第1画素電極118Aと第2画素電極118Bの電圧値は点線で示されている。
第1フィールドは、正極性1であり、コモン電圧COM1が7.00V、コモン電圧COM2が5.75Vに設定され、第1画素電極118Aの電圧は7.00V、第2画素電極118Bの電圧は5.75Vに設定される。
第2フィールドは、負極性2であり、コモン電圧COM1が8.25V、コモン電圧COM2が7.00Vに設定され、第1画素電極118Aの電圧は8.25V、第2画素電極118Bの電圧は7.00Vに設定される。
第3フィールドは、負極性1であり、コモン電圧COM1が7.00V、コモン電圧COM2が8.25Vに設定され、第1画素電極118Aの電圧は7.00V、第2画素電極118Bの電圧は8.25Vに設定される。
第4フィールドは、正極性2であり、コモン電圧COM1が5.75V、コモン電圧COM2が7.00Vに設定され、第1画素電極118Aの電圧は5.75V、第2画素電極118Bの電圧は7.00Vに設定される。
この場合には、隣り合う第1対向電極108Aと第2対向電極108Bの電位差はいずれの場合も1.25Vであり、隣り合う第1画素電極118Aと第2画素電極118Bの電位差もいずれの場合も1.25Vである。
FIG. 14 shows the common voltage COM1 and the common voltage COM2 when the gray corresponding to the first counter electrode 108A and the pixel corresponding to the second counter electrode 108B adjacent to the pixel are both displayed in gray. It is a figure which shows a voltage value and the voltage value of 118 A of 1st pixel electrodes, and the 2nd pixel electrode 118B. The voltage values of the common voltage COM1 and the common voltage COM2 are indicated by solid lines, and the voltage values of the first pixel electrode 118A and the second pixel electrode 118B are indicated by dotted lines.
The first field is positive polarity 1, the common voltage COM1 is set to 7.00V, the common voltage COM2 is set to 5.75V, the voltage of the first pixel electrode 118A is 7.00V, and the voltage of the second pixel electrode 118B is Set to 5.75V.
The second field is negative polarity 2, the common voltage COM1 is set to 8.25V, the common voltage COM2 is set to 7.00V, the voltage of the first pixel electrode 118A is 8.25V, and the voltage of the second pixel electrode 118B is Set to 7.00V.
The third field is negative polarity 1, the common voltage COM1 is set to 7.00V, the common voltage COM2 is set to 8.25V, the voltage of the first pixel electrode 118A is 7.00V, and the voltage of the second pixel electrode 118B is Set to 8.25V.
The fourth field is positive polarity 2, the common voltage COM1 is set to 5.75V, the common voltage COM2 is set to 7.00V, the voltage of the first pixel electrode 118A is 5.75V, and the voltage of the second pixel electrode 118B is Set to 7.00V.
In this case, the potential difference between the adjacent first counter electrode 108A and the second counter electrode 108B is 1.25 V in any case, and the potential difference between the adjacent first pixel electrode 118A and the second pixel electrode 118B is also any case. Is also 1.25V.

図15は、第3行、第2列の画素から、第3行、第7列の画素まで、及び、第4行、第2列の画素から、第4行、第7列の画素までに中間色のグレイを表示させ、その他の画素には白色を表示させる場合に、正極性1におけるコモン電圧COM1とコモン電圧COM2の電圧値を示す図である。また、図16は、図15の場合の第1画素電極118Aと第2画素電極118Bの電圧値を示す図である。図17は、図16の場合の列方向(X方向)において隣り合う第1画素電極118Aと第2画素電極118Bの電位差を示す図である。図18は、図16の場合の行方向(Y方向)において隣り合う第1画素電極118Aと第2画素電極118Bの電位差を示す図である。   FIG. 15 shows pixels from the third row and second column to the third row and seventh column, and from the fourth row and second column to the fourth row and seventh column. It is a figure which shows the voltage value of the common voltage COM1 in the positive polarity 1, and the common voltage COM2 when displaying gray of intermediate color and displaying white in another pixel. FIG. 16 is a diagram showing voltage values of the first pixel electrode 118A and the second pixel electrode 118B in the case of FIG. FIG. 17 is a diagram illustrating a potential difference between the first pixel electrode 118A and the second pixel electrode 118B adjacent in the column direction (X direction) in the case of FIG. FIG. 18 is a diagram showing a potential difference between the first pixel electrode 118A and the second pixel electrode 118B adjacent in the row direction (Y direction) in the case of FIG.

図19は、図15に示す表示例の負極性2における、コモン電圧COM1とコモン電圧COM2の電圧値を示す図である。また、図20は、図19の場合の第1画素電極118Aと第2画素電極118Bの電圧値を示す図である。図21は、図20の場合の列方向(X方向)において隣り合う第1画素電極118Aと第2画素電極118Bの電位差を示す図である。図22は、図20の場合の行方向(Y方向)において隣り合う第1画素電極118Aと第2画素電極118Bの電位差を示す図である。   FIG. 19 is a diagram illustrating the voltage values of the common voltage COM1 and the common voltage COM2 in the negative polarity 2 of the display example illustrated in FIG. FIG. 20 is a diagram illustrating voltage values of the first pixel electrode 118A and the second pixel electrode 118B in the case of FIG. FIG. 21 is a diagram showing a potential difference between the first pixel electrode 118A and the second pixel electrode 118B adjacent in the column direction (X direction) in the case of FIG. FIG. 22 is a diagram showing a potential difference between the first pixel electrode 118A and the second pixel electrode 118B adjacent in the row direction (Y direction) in the case of FIG.

図23は、図15に示す表示例の負極性1における、コモン電圧COM1とコモン電圧COM2の電圧値を示す図である。また、図24は、図23の場合の第1画素電極118Aと第2画素電極118Bの電圧値を示す図である。図25は、図24の場合の列方向(X方向)において隣り合う第1画素電極118Aと第2画素電極118Bの電位差を示す図である。図26は、図24の場合の行方向(Y方向)において隣り合う第1画素電極118Aと第2画素電極118Bの電位差を示す図である。   FIG. 23 is a diagram illustrating voltage values of the common voltage COM1 and the common voltage COM2 in the negative polarity 1 of the display example illustrated in FIG. FIG. 24 is a diagram illustrating voltage values of the first pixel electrode 118A and the second pixel electrode 118B in the case of FIG. FIG. 25 is a diagram showing a potential difference between the first pixel electrode 118A and the second pixel electrode 118B adjacent in the column direction (X direction) in the case of FIG. FIG. 26 is a diagram showing a potential difference between the first pixel electrode 118A and the second pixel electrode 118B adjacent in the row direction (Y direction) in the case of FIG.

図27は、図15に示す表示例の正極性2における、コモン電圧COM1とコモン電圧COM2の電圧値を示す図である。また、図28は、図27の場合の第1画素電極118Aと第2画素電極118Bの電圧値を示す図である。図29は、図28の場合の列方向(X方向)において隣り合う第1画素電極118Aと第2画素電極118Bの電位差を示す図である。図30は、図28の場合の行方向(Y方向)において隣り合う第1画素電極118Aと第2画素電極118Bの電位差を示す図である。   FIG. 27 is a diagram illustrating voltage values of the common voltage COM1 and the common voltage COM2 in the positive polarity 2 of the display example illustrated in FIG. FIG. 28 is a diagram showing voltage values of the first pixel electrode 118A and the second pixel electrode 118B in the case of FIG. FIG. 29 is a diagram showing a potential difference between the first pixel electrode 118A and the second pixel electrode 118B adjacent in the column direction (X direction) in the case of FIG. FIG. 30 is a diagram showing a potential difference between the first pixel electrode 118A and the second pixel electrode 118B adjacent in the row direction (Y direction) in the case of FIG.

第1対向電極108Aに対応する画素と、当該画素に隣り合う第2対向電極108Bに対応する画素との表示色の組み合わせが、白色と中間色であるグレイになる場合を考える。この場合には、図31に示すように、第1画素電極118Aと第2画素電極118Bの電位差が1.25Vになる状態(以下、状態1とする)と、第1画素電極118Aと第2画素電極118Bの電位差が3.75Vになる状態(以下、状態2とする)が存在することが判る。例えば、図16に示す正極性1の領域R3では、第1画素電極118Aと第2画素電極118Bの電位差は、3.75Vとなり、領域R4では、第1画素電極118Aと第2画素電極118Bの電位差は、1.25Vとなる。図20に示す負極性2の領域R3では、第1画素電極118Aと第2画素電極118Bの電位差は、1.25Vとなり、領域R4では、第1画素電極118Aと第2画素電極118Bの電位差は、3.75Vとなる。図24に示す負極性1の領域R3では、第1画素電極118Aと第2画素電極118Bの電位差は、3.75Vとなり、領域R4では、第1画素電極118Aと第2画素電極118Bの電位差は、1.25Vとなる。図28に示す負極性1の領域R3では、第1画素電極118Aと第2画素電極118Bの電位差は、1.25Vとなり、領域R4では、第1画素電極118Aと第2画素電極118Bの電位差は、3.75Vとなる。
図32に示すように、第1対向電極108Aに対応する画素に白色を表示させ、当該画素に隣り合う第2対向電極108Bに対応する画素に中間色であるグレイを表示させる組み合わせの場合(図9参照)には、正極性1では状態2、負極性2では状態1、負極性1では状態2、正極性2では状態1となり、1フレームにおいては状態1と状態2が同じ回数生じる。また、第1対向電極108Aに対応する画素に中間色であるグレイを表示させ、当該画素に隣り合う第2対向電極108Bに対応する画素に白色を表示させる組み合わせの場合(図10参照)には、正極性1では状態1、負極性2では状態2、負極性1では状態1、正極性2では状態2となり、1フレームにおいては状態1と状態2が同じ回数生じる。
Consider a case where the display color combination of the pixel corresponding to the first counter electrode 108A and the pixel corresponding to the second counter electrode 108B adjacent to the pixel is white, which is gray, which is an intermediate color. In this case, as shown in FIG. 31, the state in which the potential difference between the first pixel electrode 118A and the second pixel electrode 118B is 1.25 V (hereinafter referred to as state 1), the first pixel electrode 118A, and the second pixel electrode 118A It can be seen that there is a state where the potential difference of the pixel electrode 118B is 3.75 V (hereinafter referred to as state 2). For example, in the positive polarity region R3 shown in FIG. 16, the potential difference between the first pixel electrode 118A and the second pixel electrode 118B is 3.75 V, and in the region R4, the first pixel electrode 118A and the second pixel electrode 118B The potential difference is 1.25V. In the negative-polarity 2 region R3 shown in FIG. 20, the potential difference between the first pixel electrode 118A and the second pixel electrode 118B is 1.25 V, and in the region R4, the potential difference between the first pixel electrode 118A and the second pixel electrode 118B is 3.75V. In the negative polarity 1 region R3 shown in FIG. 24, the potential difference between the first pixel electrode 118A and the second pixel electrode 118B is 3.75 V, and in the region R4, the potential difference between the first pixel electrode 118A and the second pixel electrode 118B is 1.25V. In the negative polarity 1 region R3 shown in FIG. 28, the potential difference between the first pixel electrode 118A and the second pixel electrode 118B is 1.25 V, and in the region R4, the potential difference between the first pixel electrode 118A and the second pixel electrode 118B is 3.75V.
As shown in FIG. 32, in the case of a combination in which white is displayed on the pixel corresponding to the first counter electrode 108A and gray that is an intermediate color is displayed on the pixel corresponding to the second counter electrode 108B adjacent to the pixel (FIG. 9). In the case of positive polarity 1, state 2, negative polarity 2 is state 1, negative polarity 1 is state 2, and positive polarity 2 is state 1. State 1 and state 2 occur the same number of times in one frame. In the case of a combination in which gray corresponding to the first color is displayed on the pixel corresponding to the first counter electrode 108A and white is displayed on the pixel corresponding to the second counter electrode 108B adjacent to the pixel (see FIG. 10), State 1 is positive, state 1 is negative 2, state 2 is negative 1, state 1 is negative 1, state 2 is positive 2, and state 1 and state 2 are generated the same number of times in one frame.

第1対向電極108Aに対応する画素と、当該画素に隣り合う第2対向電極108Bに対応する画素との表示色の組み合わせが白色と黒色になる場合の第1画素電極118Aと第2画素電極118Bの電位差が5.00Vであり、この場合を100%とする。コモン電圧COMが7.00Vで固定の従来例では、白色を表示する画素の第2画素電極118Bが例えば2.00Vとすると、中間色のグレイを表示する画素の第1画素電極118Aの電圧が4.50Vとなり、第2画素電極118Bと第1画素電極118Aの電位差は2.50Vとなる。この電位差2.50Vは、表示色が白色と黒色の場合の5.00Vを100%としたとき、50%となる。
一方、前記状態1の場合には第1画素電極118Aと第2画素電極118Bの電位差が1.25Vであり、表示色が白色と黒色の場合の5.00Vに対しては25%となる。また、前記状態2の場合には第1画素電極118Aと第2画素電極118Bの電位差が3.75Vであり、表示色が白色と黒色の場合の5.00Vに対しては75%となる。
The first pixel electrode 118A and the second pixel electrode 118B when the combination of display colors of the pixel corresponding to the first counter electrode 108A and the pixel corresponding to the second counter electrode 108B adjacent to the pixel is white and black. Is 5.00 V, and this case is 100%. In the conventional example in which the common voltage COM is fixed at 7.00 V, when the second pixel electrode 118B of the pixel displaying white is 2.00 V, for example, the voltage of the first pixel electrode 118A of the pixel displaying intermediate gray is 4 .50V, and the potential difference between the second pixel electrode 118B and the first pixel electrode 118A is 2.50V. This potential difference of 2.50 V is 50% when 5.00 V when the display color is white and black is 100%.
On the other hand, in the state 1, the potential difference between the first pixel electrode 118A and the second pixel electrode 118B is 1.25V, which is 25% with respect to 5.00V when the display color is white and black. In the case of the state 2, the potential difference between the first pixel electrode 118A and the second pixel electrode 118B is 3.75V, which is 75% with respect to 5.00V when the display color is white and black.

ドメイン量は、フルレンジ(5.00V)に対する隣接画素間電位差の比率が25%に超えてから増加し、図32に示す曲線のように非線形的に増加する。本実施形態では、表示色が白色と中間色であるグレイの組み合わせになる場合には、上述したように状態1と状態2が交互に繰り返されるため、ドメイン量の実効値は、前記比率が25%の場合のドメイン量と、前記比率が75%の場合のドメイン量との平均値となり、従来例の表示色が白色と中間色であるグレイの組み合わせになる場合の前記比率の50%時のドメイン量よりも改善されることが判る。   The domain amount increases after the ratio of the potential difference between adjacent pixels to the full range (5.00 V) exceeds 25%, and increases nonlinearly as shown by a curve shown in FIG. In the present embodiment, when the display color is a combination of white and gray which is an intermediate color, since the state 1 and the state 2 are alternately repeated as described above, the effective value of the domain amount has the ratio of 25%. Is the average value of the domain amount when the ratio is 75%, and the domain amount when the ratio is 50% of the ratio when the display color of the conventional example is a combination of white and intermediate gray. It turns out that it is improved.

以上のように、本実施形態によれば、2系統の対向電極を市松模様状に配置し、それぞれの対向電極に印加するコモン電圧をフィールド毎に切り替え、かつ、隣り合う対向電極の電位差が1.25Vになるようにしたので、従来例に比べてドメイン量を時間積分値で低減することができる。   As described above, according to this embodiment, two systems of counter electrodes are arranged in a checkered pattern, the common voltage applied to each counter electrode is switched for each field, and the potential difference between adjacent counter electrodes is 1 Since it is set to .25 V, the domain amount can be reduced by the time integration value as compared with the conventional example.

また、本実施形態によれば、正極性、負極性ともに、2フィールド連続で画像信号を書き込むようにしたので、画面の下側における縦クロストークを緩和することができる。例えば、グレイの背景において窓状に一部の領域を白色で表示する場合においては、当該窓状の一部の領域の下側の領域においては、正極性が2フィールド連続する期間では白側に振れ、正極性から負極性、または負極性から正極性となる2フィールド期間では黒側に振れる。したがって、時間積分で相殺されることになり、従来の駆動と比較して、窓状の一部の領域の下側の縦クロストークを緩和することができる。   Further, according to the present embodiment, since the image signal is written continuously for two fields in both the positive polarity and the negative polarity, the vertical crosstalk on the lower side of the screen can be reduced. For example, in the case where a part of the area is displayed in white on a gray background, the area below the part of the window is white in the period where the positive polarity is continuous for two fields. In the two-field period from shake, positive polarity to negative polarity, or from negative polarity to positive polarity, the black side swings. Therefore, it is canceled by time integration, and the vertical crosstalk on the lower side of the window-like partial region can be reduced as compared with the conventional driving.

さらに、本実施形態によれば、信号線の印加電圧の変化に伴い、フリッカを減少させることができる。以下、このフリッカを減少について説明する。
図34及び図35は、図33に示す信号線114−1または信号線114−2が選択されている瞬間において図33に示す点線で囲まれた領域R5における保持状態の画素の電位を示す図である。
図49は固定のCOM電圧が対向電極108に印加される従来の比較例において、保持状態の画素の電位を示す図である。直前のフィールドにおいて正極性の書き込みが行われたとすると、対向電極108の電圧は7.00Vであるから、図49に示すように画素電極118の電圧は9.50Vに保持されている。そして、次のフィールドで負極性の書き込みが行われるとすると、信号線114にはこの状態で4.50Vの電圧が供給される。したがって、この瞬間においては、ゲート・ソース間電圧Vgsは−4.50V、ドレイン・ソース間電圧Vdsは5.00Vとなる。
同様に、直前のフィールドにおいて負極性の書き込みが行われたとすると、対向電極108の電圧は7.00Vであるから、図49に示すように画素電極の電圧は4.50Vに保持されている。そして、次のフィールドで正極性の書き込みが行われるとすると、信号線114にはこの状態で9.50Vの電圧が供給される。したがって、この瞬間においては、ゲート・ソース間電圧Vgsは−4.50V、ドレイン・ソース間電圧Vdsは5.00Vとなる。
したがって、本実施形態において、当該比較例よりもゲート・ソース間電圧Vgsまたはドレイン・ソース間電圧Vdsが低い場合には、アクティブ素子のオフリーク電流が低減し、フリッカが低減することになる。以下、本実施形態における保持状態の画素のゲート・ソース間電圧Vgs及びドレイン・ソース間電圧Vdsについて説明する。
Furthermore, according to this embodiment, flicker can be reduced as the applied voltage of the signal line changes. Hereinafter, the reduction of the flicker will be described.
34 and 35 are diagrams showing the potential of the pixel in the holding state in the region R5 surrounded by the dotted line shown in FIG. 33 at the moment when the signal line 114-1 or the signal line 114-2 shown in FIG. 33 is selected. It is.
FIG. 49 is a diagram showing the potential of the pixel in the holding state in the conventional comparative example in which a fixed COM voltage is applied to the counter electrode 108. If positive polarity writing is performed in the immediately preceding field, the voltage of the counter electrode 108 is 7.00 V, and therefore the voltage of the pixel electrode 118 is held at 9.50 V as shown in FIG. If negative polarity writing is performed in the next field, a voltage of 4.50 V is supplied to the signal line 114 in this state. Therefore, at this moment, the gate-source voltage Vgs is −4.50 V, and the drain-source voltage Vds is 5.00 V.
Similarly, if negative polarity writing is performed in the immediately preceding field, the voltage of the counter electrode 108 is 7.00 V, so the voltage of the pixel electrode is held at 4.50 V as shown in FIG. If positive polarity writing is performed in the next field, a voltage of 9.50 V is supplied to the signal line 114 in this state. Therefore, at this moment, the gate-source voltage Vgs is −4.50 V, and the drain-source voltage Vds is 5.00 V.
Therefore, in this embodiment, when the gate-source voltage Vgs or the drain-source voltage Vds is lower than that of the comparative example, the off-leak current of the active element is reduced and flicker is reduced. Hereinafter, the gate-source voltage Vgs and the drain-source voltage Vds of the pixel in the hold state according to the present embodiment will be described.

図34及び図35は、信号線114−1または信号線114−2が選択されている瞬間において図33に示す点線で囲まれた領域R5における保持状態の画素の電位を示す図である。表示は、フリッカが視認しやすい中間調のグレイを表示しているものとして説明する。つまり、第1対向電極108Aと第1画素電極118A、及び、第2対向電極108Bと第2画素電極118Bの電位差は2.50Vとなっている場合である。
図34に示すように、信号線114−1に接続され、第1対向電極108Aに対応する画素では、第1フィールドの書き込み直前は、第1対向電極108AのCOM電圧が7.00Vであり、第1画素電極118Aの電圧は電位差2.50Vを保持するために9.50Vとなる。また、信号線114−1には9.50Vの電圧が供給される。したがって、ゲート・ソース間電圧Vgsは−9.50V、ドレイン・ソース間電圧Vdsは0Vとなり、いずれも比較例よりも低く、フリッカが低減する。
第2フィールドの書き込み直前は、第1対向電極108AのCOM電圧が8.25Vであり、第1画素電極118Aの電圧は電位差2.50Vを保持するために10.75Vとなる。また、信号線114−1には5.75Vの電圧が供給される。したがって、ゲート・ソース間電圧Vgsは−5.75V、ドレイン・ソース間電圧Vdsは5.0Vとなり、ゲート・ソース間電圧Vgsについては比較例よりも低く、フリッカが低減する。
第3フィールドの書き込み直前は、第1対向電極108AのCOM電圧が7.00Vであり、第1画素電極118Aの電圧は電位差2.50Vを保持するために4.50Vとなる。また、信号線114−1には5.75Vの電圧が供給される。したがって、ゲート・ソース間電圧Vgsは−5.75V、ドレイン・ソース間電圧Vdsは5.0Vとなり、いずれも比較例よりも低く、フリッカが低減する。
第4フィールドの書き込み直前は、第1対向電極108AのCOM電圧が5.75Vであり、第1画素電極118Aの電圧は電位差2.50Vを保持するために3.25Vとなる。信号線114−1には8.25Vの電圧が供給される。したがって、ゲート・ソース間電圧Vgsは−3.25V、ドレイン・ソース間電圧Vdsは5.0Vとなる。この場合には、ゲート・ソース間電圧Vgsが比較例よりも高くなる。
34 and 35 are diagrams showing the potential of the pixel in the holding state in the region R5 surrounded by the dotted line shown in FIG. 33 at the moment when the signal line 114-1 or the signal line 114-2 is selected. The display will be described on the assumption that halftone gray that is easy to visually recognize flicker is displayed. That is, the potential difference between the first counter electrode 108A and the first pixel electrode 118A, and the second counter electrode 108B and the second pixel electrode 118B is 2.50V.
As shown in FIG. 34, in the pixel connected to the signal line 114-1 and corresponding to the first counter electrode 108A, the COM voltage of the first counter electrode 108A is 7.00 V immediately before the writing of the first field, The voltage of the first pixel electrode 118A is 9.50V in order to maintain the potential difference of 2.50V. In addition, a voltage of 9.50 V is supplied to the signal line 114-1. Therefore, the gate-source voltage Vgs is −9.50 V, and the drain-source voltage Vds is 0 V, both of which are lower than the comparative example, and flicker is reduced.
Immediately before writing in the second field, the COM voltage of the first counter electrode 108A is 8.25V, and the voltage of the first pixel electrode 118A is 10.75V in order to hold the potential difference of 2.50V. In addition, a voltage of 5.75 V is supplied to the signal line 114-1. Therefore, the gate-source voltage Vgs is −5.75 V and the drain-source voltage Vds is 5.0 V. The gate-source voltage Vgs is lower than that of the comparative example, and flicker is reduced.
Immediately before writing in the third field, the COM voltage of the first counter electrode 108A is 7.00V, and the voltage of the first pixel electrode 118A is 4.50V in order to maintain the potential difference of 2.50V. In addition, a voltage of 5.75 V is supplied to the signal line 114-1. Accordingly, the gate-source voltage Vgs is −5.75 V and the drain-source voltage Vds is 5.0 V, both of which are lower than those of the comparative example, and flicker is reduced.
Immediately before writing in the fourth field, the COM voltage of the first counter electrode 108A is 5.75V, and the voltage of the first pixel electrode 118A is 3.25V in order to hold the potential difference of 2.50V. A voltage of 8.25 V is supplied to the signal line 114-1. Therefore, the gate-source voltage Vgs is −3.25 V, and the drain-source voltage Vds is 5.0 V. In this case, the gate-source voltage Vgs is higher than that in the comparative example.

図34に示すように、信号線114−1に接続され、第2対向電極108Bに対応する画素では、第1フィールドの書き込み直前は、第2対向電極108BのCOM電圧が5.75Vであり、第2画素電極118Bの電圧は電位差2.50Vを保持するために8.25Vとなる。また、信号線114−1には9.50Vの電圧が供給される。したがって、ゲート・ソース間電圧Vgsは−8.25V、ドレイン・ソース間電圧Vdsは1.25Vとなり、いずれも比較例よりも低く、フリッカが低減する。
第2フィールドの書き込み直前は、第2対向電極108BのCOM電圧が7.00Vであり、第2画素電極118Bの電圧は電位差2.50Vを保持するために9.50Vとなる。また、信号線114−1には5.75Vの電圧が供給される。したがって、ゲート・ソース間電圧Vgsは−5.75V、ドレイン・ソース間電圧Vdsは3.75Vとなり、いずれも比較例よりも低く、フリッカが低減する。
第3フィールドの書き込み直前は、第2対向電極108BのCOM電圧が8.25Vであり、第2画素電極118Bの電圧は電位差2.50Vを保持するために5.75Vとなる。また、信号線114−1には4.50Vの電圧が供給される。したがって、ゲート・ソース間電圧Vgsは−4.50V、ドレイン・ソース間電圧Vdsは1.25Vとなり、ドレイン・ソース間電圧Vdsは比較例よりも低く、フリッカが低減する。
第4フィールドの書き込み直前は、第2対向電極108BのCOM電圧が7.00Vであり、第2画素電極118Bの電圧は電位差2.50Vを保持するために4.50Vとなる。また、信号線114−1には8.25Vの電圧が供給される。したがって、ゲート・ソース間電圧Vgsは−4.50V、ドレイン・ソース間電圧Vdsは3.75Vとなる。この場合には、ドレイン・ソース間電圧Vdsが比較例よりも高くなる。
As shown in FIG. 34, in the pixel connected to the signal line 114-1 and corresponding to the second counter electrode 108B, the COM voltage of the second counter electrode 108B is 5.75 V immediately before writing in the first field, The voltage of the second pixel electrode 118B is 8.25V in order to maintain the potential difference of 2.50V. In addition, a voltage of 9.50 V is supplied to the signal line 114-1. Therefore, the gate-source voltage Vgs is −8.25 V, and the drain-source voltage Vds is 1.25 V, both of which are lower than the comparative example, and flicker is reduced.
Immediately before writing in the second field, the COM voltage of the second counter electrode 108B is 7.00V, and the voltage of the second pixel electrode 118B is 9.50V in order to hold the potential difference of 2.50V. In addition, a voltage of 5.75 V is supplied to the signal line 114-1. Therefore, the gate-source voltage Vgs is −5.75 V, and the drain-source voltage Vds is 3.75 V, both of which are lower than the comparative example, and flicker is reduced.
Immediately before writing in the third field, the COM voltage of the second counter electrode 108B is 8.25V, and the voltage of the second pixel electrode 118B is 5.75V in order to hold the potential difference of 2.50V. In addition, a voltage of 4.50 V is supplied to the signal line 114-1. Therefore, the gate-source voltage Vgs is −4.50 V, the drain-source voltage Vds is 1.25 V, the drain-source voltage Vds is lower than that of the comparative example, and flicker is reduced.
Immediately before writing in the fourth field, the COM voltage of the second counter electrode 108B is 7.00V, and the voltage of the second pixel electrode 118B is 4.50V in order to maintain the potential difference of 2.50V. In addition, a voltage of 8.25 V is supplied to the signal line 114-1. Therefore, the gate-source voltage Vgs is −4.50 V, and the drain-source voltage Vds is 3.75 V. In this case, the drain-source voltage Vds is higher than that of the comparative example.

図35に示すように、信号線114−2に接続され、第1対向電極108Aに対応する画素では、第1フィールドの書き込み直前は、第1対向電極108AのCOM電圧が7.00Vであり、第1画素電極118Aの電圧は電位差2.50Vを保持するために9.50Vとなる。また、信号線114−2には8.25Vの電圧が供給される。したがって、ゲート・ソース間電圧Vgsは−8.25V、ドレイン・ソース間電圧Vdsは1.25Vとなり、いずれも比較例よりも低く、フリッカが低減する。
第2フィールドの書き込み直前は、第1対向電極108AのCOM電圧が8.25Vであり、第1画素電極118Aの電圧は電位差2.50Vを保持するために10.75Vとなる。信号線114−2には4.50Vの電圧が供給される。したがって、ゲート・ソース間電圧Vgsは−4.50V、ドレイン・ソース間電圧Vdsは6.25Vとなり、ドレイン・ソース間電圧Vdsについては比較例よりも高くなる。
第3フィールドの書き込み直前は、第1対向電極108AのCOM電圧が7.00Vであり、第1画素電極118Aの電圧は電位差2.50Vを保持するために4.50Vとなる。信号線114−2には5.75Vの電圧が供給される。したがって、ゲート・ソース間電圧Vgsは−4.50V、ドレイン・ソース間電圧Vdsは1.25Vとなり、ドレイン・ソース間電圧Vdsについては比較例よりも低く、フリッカが低減する。
第4フィールドの書き込み直前は、第1対向電極108AのCOM電圧が5.75Vであり、第1画素電極118Aの電圧は電位差2.50Vを保持するために3.25Vとなる。また、信号線114−2には9.50Vの電圧が供給される。したがって、ゲート・ソース間電圧Vgsは−3.25V、ドレイン・ソース間電圧Vdsは6.25Vとなる。この場合には、いずれも比較例よりも高くなる。
As shown in FIG. 35, in the pixel connected to the signal line 114-2 and corresponding to the first counter electrode 108A, the COM voltage of the first counter electrode 108A is 7.00 V immediately before writing in the first field, The voltage of the first pixel electrode 118A is 9.50V in order to maintain the potential difference of 2.50V. In addition, a voltage of 8.25 V is supplied to the signal line 114-2. Therefore, the gate-source voltage Vgs is −8.25 V, and the drain-source voltage Vds is 1.25 V, both of which are lower than the comparative example, and flicker is reduced.
Immediately before writing in the second field, the COM voltage of the first counter electrode 108A is 8.25V, and the voltage of the first pixel electrode 118A is 10.75V in order to hold the potential difference of 2.50V. A voltage of 4.50 V is supplied to the signal line 114-2. Therefore, the gate-source voltage Vgs is −4.50 V, the drain-source voltage Vds is 6.25 V, and the drain-source voltage Vds is higher than that of the comparative example.
Immediately before writing in the third field, the COM voltage of the first counter electrode 108A is 7.00V, and the voltage of the first pixel electrode 118A is 4.50V in order to maintain the potential difference of 2.50V. A voltage of 5.75 V is supplied to the signal line 114-2. Therefore, the gate-source voltage Vgs is −4.50 V and the drain-source voltage Vds is 1.25 V. The drain-source voltage Vds is lower than that of the comparative example, and flicker is reduced.
Immediately before writing in the fourth field, the COM voltage of the first counter electrode 108A is 5.75V, and the voltage of the first pixel electrode 118A is 3.25V in order to hold the potential difference of 2.50V. In addition, a voltage of 9.50 V is supplied to the signal line 114-2. Therefore, the gate-source voltage Vgs is −3.25 V, and the drain-source voltage Vds is 6.25 V. In this case, both are higher than the comparative example.

図35に示すように、信号線114−2に接続され、第2対向電極108Bに対応する画素では、第1フィールドの書き込み直前は、第2対向電極108BのCOM電圧が5.75Vであり、第2画素電極118Bの電圧は電位差2.50Vを保持するために8.25Vとなる。また、信号線114−2には8.25Vの電圧が供給される。したがって、ゲート・ソース間電圧Vgsは−8.25V、ドレイン・ソース間電圧Vdsは0Vとなり、いずれも比較例よりも低く、フリッカが低減する。
第2フィールドの書き込み直前は、第2対向電極108BのCOM電圧が7.00Vであり、第2画素電極118Bの電圧は電位差2.50Vを保持するために9.50Vとなる。また、信号線114−2には4.50Vの電圧が供給される。したがって、ゲート・ソース間電圧Vgsは−4.50V、ドレイン・ソース間電圧Vdsは5.00Vとなり、いずれも比較例と同じ条件となる。
第3フィールドの書き込み直前は、第2対向電極108BのCOM電圧が8.25Vであり、第2画素電極118Bの電圧は電位差2.50Vを保持するために5.75Vとなる。また、信号線114−2には5.75Vの電圧が供給される。したがって、ゲート・ソース間電圧Vgsは−5.75V、ドレイン・ソース間電圧Vdsは0Vとなり、いずれも比較例よりも低く、フリッカが低減する。
第4フィールドの書き込み直前は、第2対向電極108BのCOM電圧が7.00Vであり、第2画素電極118Bの電圧は電位差2.50Vを保持するために4.50Vとなる。また、信号線114−2には9.50Vの電圧が供給される。したがって、ゲート・ソース間電圧Vgsは−4.50V、ドレイン・ソース間電圧Vdsは5.00Vとなる。この場合には、いずれも比較例と同じ条件となる。
As shown in FIG. 35, in the pixel connected to the signal line 114-2 and corresponding to the second counter electrode 108B, the COM voltage of the second counter electrode 108B is 5.75 V immediately before writing in the first field, The voltage of the second pixel electrode 118B is 8.25V in order to maintain the potential difference of 2.50V. In addition, a voltage of 8.25 V is supplied to the signal line 114-2. Therefore, the gate-source voltage Vgs is −8.25 V, and the drain-source voltage Vds is 0 V, both of which are lower than the comparative example, and flicker is reduced.
Immediately before writing in the second field, the COM voltage of the second counter electrode 108B is 7.00V, and the voltage of the second pixel electrode 118B is 9.50V in order to hold the potential difference of 2.50V. In addition, a voltage of 4.50 V is supplied to the signal line 114-2. Therefore, the gate-source voltage Vgs is −4.50 V, and the drain-source voltage Vds is 5.00 V, both of which are the same conditions as in the comparative example.
Immediately before writing in the third field, the COM voltage of the second counter electrode 108B is 8.25V, and the voltage of the second pixel electrode 118B is 5.75V in order to hold the potential difference of 2.50V. In addition, a voltage of 5.75 V is supplied to the signal line 114-2. Accordingly, the gate-source voltage Vgs is −5.75 V and the drain-source voltage Vds is 0 V, both of which are lower than those of the comparative example, and flicker is reduced.
Immediately before writing in the fourth field, the COM voltage of the second counter electrode 108B is 7.00V, and the voltage of the second pixel electrode 118B is 4.50V in order to maintain the potential difference of 2.50V. In addition, a voltage of 9.50 V is supplied to the signal line 114-2. Therefore, the gate-source voltage Vgs is −4.50 V, and the drain-source voltage Vds is 5.00 V. In this case, the conditions are the same as in the comparative example.

以上のように、ゲート・ソース間電圧Vgsまたはドレイン・ソース間電圧Vdsが、あるいはその何れかが比較例よりも高くなる箇所があるものの、当該箇所は局所的かつ瞬間的であり、電圧の程度も極端ではないと捉えられる。したがって、全体としてはゲート・ソース間電圧Vgsまたはドレイン・ソース間電圧Vdsが、あるいはその何れかが比較例よりも低くなる箇所が支配的になり、表示全体としてフリッカが低減することになる。   As described above, although there is a portion where the gate-source voltage Vgs or the drain-source voltage Vds or any of them is higher than that of the comparative example, the portion is local and instantaneous, and the degree of voltage Is not considered extreme. Therefore, as a whole, the part where the gate-source voltage Vgs or the drain-source voltage Vds, or one of them is lower than that of the comparative example becomes dominant, and flicker is reduced as a whole display.

<第2実施形態>
次に、図36ないし図45を参照しつつ本発明の第2実施形態について説明する。本実施形態は、対向電極に印加するCOM電圧の切り換えパターンが第1実施形態と異なっている。図37ないし図43に示すように、本実施形態においては、第1フィールドから第4フィールドにおいて、正極性1、負極性1、負極性2、正極性2の順序でCOM電圧を第1対向電極108A及び第2対向電極108Bに印加する。
一例として、第1実施形態と同様に、X方向に8画素、及びY方向に6画素が配置された8×6画素の液晶パネルに、白色表示、中間調であるグレイ表示、及び黒色表示をさせた場合の第1画素電極118Aと第2画素電極118Bの電圧値について説明する。
図36はこの動作例のタイミングチャートである。図36において、対向電極の電圧はH、M、Lと表示されているが、Hは8.25V、Mは7.00V、Lは5.75Vに対応している。
図37は、第1対向電極108Aに対応する画素と、当該画素に隣り合う第2対向電極108Bに対応する画素とに、いずれも白色を表示させる場合のコモン電圧COM1とコモン電圧COM2の電圧値、及び、第1画素電極118Aと第2画素電極118Bの電圧値を示す図である。コモン電圧COM1とコモン電圧COM2の電圧値は実線で示されており、第1画素電極118Aと第2画素電極118Bの電圧値は点線で示されている。
Second Embodiment
Next, a second embodiment of the present invention will be described with reference to FIGS. This embodiment is different from the first embodiment in the switching pattern of the COM voltage applied to the counter electrode. As shown in FIGS. 37 to 43, in this embodiment, in the first field to the fourth field, the COM voltage is applied to the first counter electrode in the order of positive polarity 1, negative polarity 1, negative polarity 2, and positive polarity 2. Apply to 108A and the second counter electrode 108B.
As an example, as in the first embodiment, white display, gray display that is halftone, and black display are displayed on an 8 × 6 pixel liquid crystal panel in which 8 pixels are arranged in the X direction and 6 pixels are arranged in the Y direction. The voltage values of the first pixel electrode 118A and the second pixel electrode 118B in the case of being made will be described.
FIG. 36 is a timing chart of this operation example. In FIG. 36, the voltages of the counter electrodes are indicated as H, M, and L, but H corresponds to 8.25V, M corresponds to 7.00V, and L corresponds to 5.75V.
FIG. 37 shows the voltage values of the common voltage COM1 and the common voltage COM2 when white is displayed on the pixel corresponding to the first counter electrode 108A and the pixel corresponding to the second counter electrode 108B adjacent to the pixel. FIG. 6 is a diagram illustrating voltage values of the first pixel electrode 118A and the second pixel electrode 118B. The voltage values of the common voltage COM1 and the common voltage COM2 are indicated by solid lines, and the voltage values of the first pixel electrode 118A and the second pixel electrode 118B are indicated by dotted lines.

第2実施形態は、COM電圧の印加パターンの順序が第1実施形態と異なるだけなので、第2実施形態おいても表示色が白色と中間色であるグレイの組み合わせになる場合には、上述したように状態1と状態2が交互に繰り返されるため、ドメイン量の実効値は、前記比率が25%の場合のドメイン量と、前記比率が75%の場合のドメイン量との平均値となり、従来例の表示色が白色と中間色であるグレイの組み合わせになる場合の前記比率の50%時のドメイン量よりも改善されることが判る。
以上のように、本実施形態においても、2系統の対向電極を市松模様状に配置し、それぞれの対向電極に印加するコモン電圧をフィールド毎に切り替え、かつ、隣り合う対向電極の電位差が1.25Vになるようにしたので、従来例に比べてドメイン量を時間積分値で低減することができる。
The second embodiment is different from the first embodiment only in the order of the COM voltage application pattern. Therefore, in the second embodiment, when the display color is a combination of white and intermediate gray, as described above. Since the state 1 and the state 2 are alternately repeated, the effective value of the domain amount is an average value of the domain amount when the ratio is 25% and the domain amount when the ratio is 75%. It can be seen that this is improved over the domain amount at 50% of the ratio when the display color is a combination of white and neutral gray.
As described above, also in this embodiment, two types of counter electrodes are arranged in a checkered pattern, the common voltage applied to each counter electrode is switched for each field, and the potential difference between adjacent counter electrodes is 1. Since the voltage is set to 25 V, the domain amount can be reduced by the time integration value as compared with the conventional example.

また、本実施形態においても、正極性、負極性ともに、2フィールド連続で画像信号を書き込むようにしたので、画面の下側における縦クロストークを緩和することができる。例えば、グレイの背景において窓状に一部の領域を白色で表示する場合においては、当該窓状の一部の領域の下側の領域においては、正極性が2フィールド連続する期間では白側に振れ、正極性から負極性、または負極性から正極性となる2フィールド期間では黒側に振れる。したがって、時間積分で相殺されることになり、従来の駆動と比較して、窓状の一部の領域の下側の縦クロストークを緩和することができる。   Also in the present embodiment, since the image signal is written continuously for two fields in both the positive polarity and the negative polarity, the vertical crosstalk on the lower side of the screen can be reduced. For example, in the case where a part of the area is displayed in white on a gray background, the area below the part of the window is white in the period where the positive polarity is continuous for two fields. In the two-field period from shake, positive polarity to negative polarity, or from negative polarity to positive polarity, the black side swings. Therefore, it is canceled by time integration, and the vertical crosstalk on the lower side of the window-like partial region can be reduced as compared with the conventional driving.

さらに、本実施形態においては、COM電圧1とCOM電圧2が同時にMからLに切り換えられることがないので、TFTのスレッショルド電圧の変化によるディプレッションシフトによるマージンを増大させ、工程、経時ばらつきの耐性を向上させることができる。   Furthermore, in this embodiment, since the COM voltage 1 and the COM voltage 2 are not simultaneously switched from M to L, the margin due to the depletion shift due to the change in the threshold voltage of the TFT is increased, and the tolerance of process and time-dependent variations is increased. Can be improved.

さらに、本実施形態によれば、信号線の印加電圧の変化に伴い、画素に配置されたTFTのオフ時のリーク電流に起因するフリッカを減少させることができる。以下、本実施形態におけるフリッカ及び縦ストロークの減少について説明する。
図44及び図45は、信号線114−1または信号線114−2が選択されている瞬間において図33に示す点線で囲まれた領域R5における保持状態の画素の電位を示す図である。表示は、フリッカが視認しやすい中間調のグレイを表示しているものとして説明する。つまり、第1対向電極108Aと第1画素電極118A、及び、第2対向電極108Bと第2画素電極118Bの電位差は2.50Vとなっている場合である。
図44に示すように、信号線114−1に接続され、第1対向電極108Aに対応する画素では、第1フィールドの書き込み直前は、第1対向電極108AのCOM電圧が7.00Vであり、第1画素電極118Aの電圧は電位差2.50Vを保持するために9.50Vとなる。また、信号線114−1には9.50Vの電圧が供給される。したがって、ゲート・ソース間電圧Vgsは−9.50V、ドレイン・ソース間電圧Vdsは0Vとなり、いずれも比較例よりも低く、フリッカが低減する。
第2フィールドの書き込み直前は、第1対向電極108AのCOM電圧が7.00Vであり、第1画素電極118Aの電圧は電位差2.50Vを保持するために9.50Vとなる。また、信号線114−1には4.50Vの電圧が供給される。したがって、ゲート・ソース間電圧Vgsは−4.50V、ドレイン・ソース間電圧Vdsは0Vとなり、ドレイン・ソース間電圧Vgsについては比較例よりも低く、フリッカが低減する。
第3フィールドの書き込み直前は、第1対向電極108AのCOM電圧が8.25Vであり、第1画素電極118Aの電圧は電位差2.50Vを保持するために5.75Vとなる。また、信号線114−1には5.75Vの電圧が供給される。したがって、ゲート・ソース間電圧Vgsは−5.75V、ドレイン・ソース間電圧Vdsは0Vとなり、いずれも比較例よりも低く、フリッカが低減する。
第4フィールドの書き込み直前は、第1対向電極108AのCOM電圧が5.75Vであり、第1画素電極118Aの電圧は電位差2.50Vを保持するために3.25Vとなる。信号線114−1には8.25Vの電圧が供給される。したがって、ゲート・ソース間電圧Vgsは−3.25V、ドレイン・ソース間電圧Vdsは5.0Vとなる。この場合には、ゲート・ソース間電圧Vgsが比較例よりも高くなる。
Furthermore, according to the present embodiment, flicker caused by a leakage current when the TFT disposed in the pixel is turned off can be reduced with a change in the applied voltage of the signal line. Hereinafter, reduction of flicker and vertical stroke in the present embodiment will be described.
44 and 45 are diagrams showing the potential of the pixel in the holding state in the region R5 surrounded by the dotted line shown in FIG. 33 at the moment when the signal line 114-1 or the signal line 114-2 is selected. The display will be described on the assumption that halftone gray that is easy to visually recognize flicker is displayed. That is, the potential difference between the first counter electrode 108A and the first pixel electrode 118A, and the second counter electrode 108B and the second pixel electrode 118B is 2.50V.
As shown in FIG. 44, in the pixel connected to the signal line 114-1 and corresponding to the first counter electrode 108A, the COM voltage of the first counter electrode 108A is 7.00 V immediately before the writing of the first field, The voltage of the first pixel electrode 118A is 9.50V in order to maintain the potential difference of 2.50V. In addition, a voltage of 9.50 V is supplied to the signal line 114-1. Therefore, the gate-source voltage Vgs is −9.50 V, and the drain-source voltage Vds is 0 V, both of which are lower than the comparative example, and flicker is reduced.
Immediately before writing in the second field, the COM voltage of the first counter electrode 108A is 7.00V, and the voltage of the first pixel electrode 118A is 9.50V in order to maintain the potential difference of 2.50V. In addition, a voltage of 4.50 V is supplied to the signal line 114-1. Therefore, the gate-source voltage Vgs is −4.50 V and the drain-source voltage Vds is 0 V. The drain-source voltage Vgs is lower than that of the comparative example, and flicker is reduced.
Immediately before writing in the third field, the COM voltage of the first counter electrode 108A is 8.25V, and the voltage of the first pixel electrode 118A is 5.75V in order to hold the potential difference of 2.50V. In addition, a voltage of 5.75 V is supplied to the signal line 114-1. Accordingly, the gate-source voltage Vgs is −5.75 V and the drain-source voltage Vds is 0 V, both of which are lower than those of the comparative example, and flicker is reduced.
Immediately before writing in the fourth field, the COM voltage of the first counter electrode 108A is 5.75V, and the voltage of the first pixel electrode 118A is 3.25V in order to hold the potential difference of 2.50V. A voltage of 8.25 V is supplied to the signal line 114-1. Therefore, the gate-source voltage Vgs is −3.25 V, and the drain-source voltage Vds is 5.0 V. In this case, the gate-source voltage Vgs is higher than that in the comparative example.

図44に示すように、信号線114−1に接続され、第2対向電極108Bに対応する画素では、第1フィールドの書き込み直前は、第2対向電極108BのCOM電圧が5.75Vであり、第2画素電極118Bの電圧は電位差2.50Vを保持するために8.25Vとなる。また、信号線114−1には9.50Vの電圧が供給される。したがって、ゲート・ソース間電圧Vgsは−8.25V、ドレイン・ソース間電圧Vdsは1.25Vとなり、いずれも比較例よりも低く、フリッカが低減する。
第2フィールドの書き込み直前は、第2対向電極108BのCOM電圧が8.25Vであり、第2画素電極118Bの電圧は電位差2.50Vを保持するために10.75Vとなる。また、信号線114−1には5.75Vの電圧が供給される。したがって、ゲート・ソース間電圧Vgsは−4.50V、ドレイン・ソース間電圧Vdsは6.25となり、この場合にはゲート・ソース間電圧が比較例よりも高くなる。
第3フィールドの書き込み直前は、第2対向電極108BのCOM電圧が7.00Vであり、第2画素電極118Bの電圧は電位差2.50Vを保持するために4.50Vとなる。また、信号線114−1には5.75Vの電圧が供給される。したがって、ゲート・ソース間電圧Vgsは−4.50V、ドレイン・ソース間電圧Vdsは1.25Vとなり、ドレイン・ソース間電圧Vdsは比較例よりも低く、フリッカが低減する。
第4フィールドの書き込み直前は、第2対向電極108BのCOM電圧が7.00Vであり、第2画素電極118Bの電圧は電位差2.50Vを保持するために4.50Vとなる。また、信号線114−1には8.25Vの電圧が供給される。したがって、ゲート・ソース間電圧Vgsは−4.50V、ドレイン・ソース間電圧Vdsは3.75Vとなる。この場合には、いずれも比較例よりも低く、フリッカが低減する。
As shown in FIG. 44, in the pixel connected to the signal line 114-1 and corresponding to the second counter electrode 108B, the COM voltage of the second counter electrode 108B is 5.75 V immediately before writing in the first field, The voltage of the second pixel electrode 118B is 8.25V in order to maintain the potential difference of 2.50V. In addition, a voltage of 9.50 V is supplied to the signal line 114-1. Therefore, the gate-source voltage Vgs is −8.25 V, and the drain-source voltage Vds is 1.25 V, both of which are lower than the comparative example, and flicker is reduced.
Immediately before writing in the second field, the COM voltage of the second counter electrode 108B is 8.25V, and the voltage of the second pixel electrode 118B is 10.75V in order to hold the potential difference of 2.50V. In addition, a voltage of 5.75 V is supplied to the signal line 114-1. Therefore, the gate-source voltage Vgs is −4.50 V, and the drain-source voltage Vds is 6.25. In this case, the gate-source voltage is higher than that of the comparative example.
Immediately before writing in the third field, the COM voltage of the second counter electrode 108B is 7.00V, and the voltage of the second pixel electrode 118B is 4.50V in order to maintain the potential difference of 2.50V. In addition, a voltage of 5.75 V is supplied to the signal line 114-1. Therefore, the gate-source voltage Vgs is −4.50 V, the drain-source voltage Vds is 1.25 V, the drain-source voltage Vds is lower than that of the comparative example, and flicker is reduced.
Immediately before writing in the fourth field, the COM voltage of the second counter electrode 108B is 7.00V, and the voltage of the second pixel electrode 118B is 4.50V in order to maintain the potential difference of 2.50V. In addition, a voltage of 8.25 V is supplied to the signal line 114-1. Therefore, the gate-source voltage Vgs is −4.50 V, and the drain-source voltage Vds is 3.75 V. In this case, both are lower than the comparative example, and flicker is reduced.

図45に示すように、信号線114−2に接続され、第1対向電極108Aに対応する画素では、第1フィールドの書き込み直前は、第1対向電極108AのCOM電圧が7.00Vであり、第1画素電極118Aの電圧は電位差2.50Vを保持するために9.50Vとなる。また、信号線114−2には8.25Vの電圧が供給される。したがって、ゲート・ソース間電圧Vgsは−8.25V、ドレイン・ソース間電圧Vdsは1.25Vとなり、いずれも比較例よりも低く、フリッカが低減する。
第2フィールドの書き込み直前は、第1対向電極108AのCOM電圧が7.00Vであり、第1画素電極118Aの電圧は電位差2.50Vを保持するために9.50Vとなる。信号線114−2には5.75Vの電圧が供給される。したがって、ゲート・ソース間電圧Vgsは−5.70V、ドレイン・ソース間電圧Vdsは3.75Vとなり、いずれも比較例よりも低く、フリッカが低減する。
第3フィールドの書き込み直前は、第1対向電極108AのCOM電圧が8.25Vであり、第1画素電極118Aの電圧は電位差2.50Vを保持するために5.75Vとなる。信号線114−2には4.50Vの電圧が供給される。したがって、ゲート・ソース間電圧Vgsは−4.50V、ドレイン・ソース間電圧Vdsは1.25Vとなり、ドレイン・ソース間電圧Vdsについては比較例よりも低く、フリッカが低減する。
第4フィールドの書き込み直前は、第1対向電極108AのCOM電圧が5.75Vであり、第1画素電極118Aの電圧は電位差2.50Vを保持するために3.25Vとなる。また、信号線114−2には9.50Vの電圧が供給される。したがって、ゲート・ソース間電圧Vgsは−3.25V、ドレイン・ソース間電圧Vdsは6.25Vとなる。この場合には、いずれも比較例よりも高くなる。
As shown in FIG. 45, in the pixel connected to the signal line 114-2 and corresponding to the first counter electrode 108A, the COM voltage of the first counter electrode 108A is 7.00 V immediately before the writing of the first field, The voltage of the first pixel electrode 118A is 9.50V in order to maintain the potential difference of 2.50V. In addition, a voltage of 8.25 V is supplied to the signal line 114-2. Therefore, the gate-source voltage Vgs is −8.25 V, and the drain-source voltage Vds is 1.25 V, both of which are lower than the comparative example, and flicker is reduced.
Immediately before writing in the second field, the COM voltage of the first counter electrode 108A is 7.00V, and the voltage of the first pixel electrode 118A is 9.50V in order to maintain the potential difference of 2.50V. A voltage of 5.75 V is supplied to the signal line 114-2. Therefore, the gate-source voltage Vgs is −5.70 V and the drain-source voltage Vds is 3.75 V, both of which are lower than the comparative example, and flicker is reduced.
Immediately before writing in the third field, the COM voltage of the first counter electrode 108A is 8.25V, and the voltage of the first pixel electrode 118A is 5.75V in order to hold the potential difference of 2.50V. A voltage of 4.50 V is supplied to the signal line 114-2. Therefore, the gate-source voltage Vgs is −4.50 V and the drain-source voltage Vds is 1.25 V. The drain-source voltage Vds is lower than that of the comparative example, and flicker is reduced.
Immediately before writing in the fourth field, the COM voltage of the first counter electrode 108A is 5.75V, and the voltage of the first pixel electrode 118A is 3.25V in order to hold the potential difference of 2.50V. In addition, a voltage of 9.50 V is supplied to the signal line 114-2. Therefore, the gate-source voltage Vgs is −3.25 V, and the drain-source voltage Vds is 6.25 V. In this case, both are higher than the comparative example.

図45に示すように、信号線114−2に接続され、第2対向電極108Bに対応する画素では、第1フィールドの書き込み直前は、第2対向電極108BのCOM電圧が5.75Vであり、第2画素電極118Bの電圧は電位差2.50Vを保持するために8.25Vとなる。また、信号線114−2には8.25Vの電圧が供給される。したがって、ゲート・ソース間電圧Vgsは−8.25V、ドレイン・ソース間電圧Vdsは0Vとなり、いずれも比較例よりも低く、フリッカが低減する。
第2フィールドの書き込み直前は、第2対向電極108BのCOM電圧が8.25Vであり、第2画素電極118Bの電圧は電位差2.50Vを保持するために10.75Vとなる。また、信号線114−2には5.75Vの電圧が供給される。したがって、ゲート・ソース間電圧Vgsは−5.75V、ドレイン・ソース間電圧Vdsは5.00Vとなり、ゲート・ソース間電圧は比較例よりも低くなり、フリッカが低減する。
第3フィールドの書き込み直前は、第2対向電極108BのCOM電圧が8.25Vであり、第2画素電極118Bの電圧は電位差2.50Vを保持するために5.75Vとなる。また、信号線114−2には5.75Vの電圧が供給される。したがって、ゲート・ソース間電圧Vgsは−5.75V、ドレイン・ソース間電圧Vdsは0Vとなり、いずれも比較例よりも低く、フリッカが低減する。
第4フィールドの書き込み直前は、第2対向電極108BのCOM電圧が7.00Vであり、第2画素電極118Bの電圧は電位差2.50Vを保持するために4.50Vとなる。また、信号線114−2には9.50Vの電圧が供給される。したがって、ゲート・ソース間電圧Vgsは−4.50V、ドレイン・ソース間電圧Vdsは5.00Vとなる。この場合には、いずれも比較例と同じ条件となる。
As shown in FIG. 45, in the pixel connected to the signal line 114-2 and corresponding to the second counter electrode 108B, the COM voltage of the second counter electrode 108B is 5.75 V immediately before writing in the first field, The voltage of the second pixel electrode 118B is 8.25V in order to maintain the potential difference of 2.50V. In addition, a voltage of 8.25 V is supplied to the signal line 114-2. Therefore, the gate-source voltage Vgs is −8.25 V, and the drain-source voltage Vds is 0 V, both of which are lower than the comparative example, and flicker is reduced.
Immediately before writing in the second field, the COM voltage of the second counter electrode 108B is 8.25V, and the voltage of the second pixel electrode 118B is 10.75V in order to hold the potential difference of 2.50V. In addition, a voltage of 5.75 V is supplied to the signal line 114-2. Therefore, the gate-source voltage Vgs is −5.75 V, the drain-source voltage Vds is 5.00 V, the gate-source voltage is lower than that of the comparative example, and flicker is reduced.
Immediately before writing in the third field, the COM voltage of the second counter electrode 108B is 8.25V, and the voltage of the second pixel electrode 118B is 5.75V in order to hold the potential difference of 2.50V. In addition, a voltage of 5.75 V is supplied to the signal line 114-2. Accordingly, the gate-source voltage Vgs is −5.75 V and the drain-source voltage Vds is 0 V, both of which are lower than those of the comparative example, and flicker is reduced.
Immediately before writing in the fourth field, the COM voltage of the second counter electrode 108B is 7.00V, and the voltage of the second pixel electrode 118B is 4.50V in order to maintain the potential difference of 2.50V. In addition, a voltage of 9.50 V is supplied to the signal line 114-2. Therefore, the gate-source voltage Vgs is −4.50 V, and the drain-source voltage Vds is 5.00 V. In this case, the conditions are the same as in the comparative example.

以上のように、第2実施形態においても、ゲート・ソース間電圧Vgsまたはドレイン・ソース間電圧Vdsが、あるいはその何れかが比較例よりも高くなる箇所があるものの、当該箇所は局所的かつ瞬間的であり、電圧の程度も極端ではないと捉えられる。したがって、全体としてはゲート・ソース間電圧Vgsまたはドレイン・ソース間電圧Vdsが、あるいはその何れかが比較例よりも低くなる箇所が支配的になり、表示全体としてフリッカが低減することになる。   As described above, even in the second embodiment, although there is a portion where the gate-source voltage Vgs and / or the drain-source voltage Vds is higher than that of the comparative example, the location is local and instantaneous. It is perceived that the voltage level is not extreme. Therefore, as a whole, the part where the gate-source voltage Vgs or the drain-source voltage Vds, or one of them is lower than that of the comparative example becomes dominant, and flicker is reduced as a whole display.

<変形例>
本発明は、上述した各実施形態に限定されるものではなく、例えば、以下に述べる各種の変形が可能である。また、各実施形態及び各変形例を適宜組み合わせてもよいことは勿論である。
<Modification>
The present invention is not limited to the above-described embodiments, and for example, various modifications described below are possible. Of course, each embodiment and each modification may be combined as appropriate.

(1)上述した各実施形態においては、対向電極108A,108Bを市松模様状に配置した例について説明したが、本発明はこのような構成に限定されるものではなく、例えば、対向電極108A,108Bをライン状に交互に配置してもよい。 (1) In each of the above-described embodiments, the example in which the counter electrodes 108A and 108B are arranged in a checkered pattern has been described. However, the present invention is not limited to such a configuration. 108B may be alternately arranged in a line.

(2)上述した各実施形態においては、COM電圧1とCOM電圧2の電位差を、フルレンジの25%のである1.25Vとした場合について説明したが、本発明はこの構成に限定される訳ではなく、COM電圧1とCOM電圧2の電位差は、フルレンジの50%以下であれば従来よりもドメイン量を改善することができる。 (2) In the above-described embodiments, the case where the potential difference between the COM voltage 1 and the COM voltage 2 is 1.25 V, which is 25% of the full range, has been described. However, the present invention is not limited to this configuration. If the potential difference between the COM voltage 1 and the COM voltage 2 is 50% or less of the full range, the domain amount can be improved as compared with the conventional case.

<応用例>
この発明は、各種の電子機器に利用され得る。図46ないし図48は、この発明の適用対象となる電子機器の具体的な形態を例示するものである。
<Application example>
The present invention can be used in various electronic devices. 46 to 48 illustrate specific modes of electronic devices to which the present invention is applied.

図46は、電気光学装置を採用した可搬型のパーソナルコンピューターの斜視図である。パーソナルコンピューター2000は、各種の画像を表示する電気光学装置1と、電源スイッチ2001やキーボード2002が設置された本体部2010とを具備する。   FIG. 46 is a perspective view of a portable personal computer employing an electro-optical device. The personal computer 2000 includes an electro-optical device 1 that displays various images, and a main body 2010 on which a power switch 2001 and a keyboard 2002 are installed.

図47は、携帯電話機の斜視図である。携帯電話機3000は、複数の操作ボタン3001およびスクロールボタン3002と、各種の画像を表示する電気光学装置1とを備える。スクロールボタン3002を操作することによって、電気光学装置1に表示される画面がスクロールされる。本発明はこのような携帯電話機にも適用可能である。   FIG. 47 is a perspective view of a mobile phone. The cellular phone 3000 includes a plurality of operation buttons 3001 and scroll buttons 3002, and the electro-optical device 1 that displays various images. By operating the scroll button 3002, the screen displayed on the electro-optical device 1 is scrolled. The present invention is also applicable to such a mobile phone.

図48は、電気光学装置を採用した投射型表示装置(3板式のプロジェクター)4000の構成を示す模式図である。この投射型表示装置4000は、相異なる表示色R、G、Bに各々対応する3個の電気光学装置1(1R,1G,1B)を含んでいる。照明光学系4001は、照明装置(光源)4002からの出射光のうち赤色成分rを電気光学装置1Rに供給し、緑色成分gを電気光学装置1Gに供給し、青色成分bを電気光学装置1Bに供給する。各電気光学装置1は、照明光学系4001から供給される各単色光を表示画像に応じて変調する光変調器(ライトバルブ)として機能する。投射光学系4003は、各電気光学装置1からの出射光を合成して投射面4004に投射する。本発明はこのような液晶プロジェクターにも適用可能である。   FIG. 48 is a schematic diagram showing a configuration of a projection display device (three-plate projector) 4000 that employs an electro-optical device. The projection display device 4000 includes three electro-optical devices 1 (1R, 1G, 1B) corresponding to different display colors R, G, B, respectively. The illumination optical system 4001 supplies the red component r of the light emitted from the illumination device (light source) 4002 to the electro-optical device 1R, the green component g to the electro-optical device 1G, and the blue component b to the electro-optical device 1B. To supply. Each electro-optical device 1 functions as a light modulator (light valve) that modulates each monochromatic light supplied from the illumination optical system 4001 in accordance with a display image. The projection optical system 4003 synthesizes the emitted light from each electro-optical device 1 and projects it onto the projection surface 4004. The present invention is also applicable to such a liquid crystal projector.

なお、本発明が適用される電子機器としては、図1、図46ないし図48に例示した機器のほか、携帯情報端末(PDA:Personal Digital Assistants),デジタルスチルカメラ,テレビ,ビデオカメラ,カーナビゲーション装置,車載用の表示器(インパネ),電子手帳,電子ペーパー,電卓,ワードプロセッサー,ワークステーション,テレビ電話,POS端末,プリンター,スキャナー,複写機,ビデオプレーヤ,タッチパネルを備えた機器等などが挙げられる。   As electronic devices to which the present invention is applied, in addition to the devices illustrated in FIGS. 1, 46 to 48, personal digital assistants (PDAs), digital still cameras, televisions, video cameras, car navigation systems. Equipment, on-vehicle display (instrument panel), electronic notebook, electronic paper, calculator, word processor, workstation, video phone, POS terminal, printer, scanner, copier, video player, equipment with touch panel, etc. .

1…電気光学装置、10…タイミング制御回路、20…表示制御回路、40…制御回路、100…液晶パネル、101…表示領域、105…液晶、108A…第1対向電極、108B…第2対向電極、109A,109B…スルーホール、110…画素、112…走査線、114,114−1,114−2…信号線、115…容量線、117A,117B…コモン電源線、118A,118B…画素電極、120…液晶素子、125…補助容量、130…走査線駆動回路、140…データ線駆動回路。
DESCRIPTION OF SYMBOLS 1 ... Electro-optical apparatus, 10 ... Timing control circuit, 20 ... Display control circuit, 40 ... Control circuit, 100 ... Liquid crystal panel, 101 ... Display area, 105 ... Liquid crystal, 108A ... 1st counter electrode, 108B ... 2nd counter electrode 109A, 109B ... through hole, 110 ... pixel, 112 ... scan line, 114,114-1, 114-2 ... signal line, 115 ... capacitor line, 117A, 117B ... common power supply line, 118A, 118B ... pixel electrode, 120 ... Liquid crystal element, 125 ... Auxiliary capacitor, 130 ... Scanning line driving circuit, 140 ... Data line driving circuit.

Claims (6)

第1画素電極及び第1対向電極を備える第1画素と、
前記第1画素に対して列方向と行方向の少なくとも一方に並び、第2画素電極及び第2対向電極を備える第2画素と、
前記第1対向電極及び前記第2対向電極にそれぞれ第1電圧及び第2電圧を供給する対向電極電圧供給部と、
前記第1画素電極及び前記第2画素電極にそれぞれ第1画素及び第2画素に対応する画像信号を供給する画像信号供給部と、を備え、
前記対向電極電圧供給部は、前記第1画素及び前記第2画素への書き込み期間ごとの前記第1電圧及び前記第2電圧の電圧値として、前記第1電圧と前記第2電圧の電位差が、前記第1画素電極に供給される電圧と前記第1対向電極に供給される電圧との最大の電位差の1/2以下となる電圧値を設定し、前記書き込み期間ごとに、前記第1電圧と前記第2電圧の少なくともいずれかの電圧値を異なる値に設定する、
ことを特徴とする電気光学装置。
A first pixel comprising a first pixel electrode and a first counter electrode;
A second pixel arranged in at least one of a column direction and a row direction with respect to the first pixel, and comprising a second pixel electrode and a second counter electrode;
A counter electrode voltage supply unit for supplying a first voltage and a second voltage to the first counter electrode and the second counter electrode, respectively;
An image signal supply unit that supplies image signals corresponding to the first pixel and the second pixel to the first pixel electrode and the second pixel electrode, respectively.
The counter electrode voltage supply unit is configured such that a potential difference between the first voltage and the second voltage is a voltage value of the first voltage and the second voltage for each writing period to the first pixel and the second pixel. A voltage value that is ½ or less of the maximum potential difference between the voltage supplied to the first pixel electrode and the voltage supplied to the first counter electrode is set, and the first voltage and Setting at least one voltage value of the second voltage to a different value;
An electro-optical device.
複数の前記書き込み期間で一画像形成期間が形成され、
前記対向電極電圧供給部は、前記一画像形成期間において、前記第1電圧及び前記第2電圧の電圧値として3値の電圧値を用いる、
ことを特徴とする請求項1に記載の電気光学装置。
One image forming period is formed in the plurality of writing periods,
The counter electrode voltage supply unit uses ternary voltage values as the voltage values of the first voltage and the second voltage in the one image forming period.
The electro-optical device according to claim 1.
複数の前記第1画素及び前記第2画素が、市松模様状に交互に設けられる、
ことを特徴とする請求項1または請求項2に記載の電気光学装置。
A plurality of the first pixels and the second pixels are alternately provided in a checkered pattern,
The electro-optical device according to claim 1, wherein the electro-optical device is provided.
複数の前記第1画素及び前記第2画素のそれぞれが、行方向または列方向にライン状に並べられ、前記第1画素のラインと前記第2画素のラインが交互に設けられる、
ことを特徴とする請求項1または請求項2に記載の電気光学装置。
Each of the plurality of first pixels and the second pixels is arranged in a line in the row direction or the column direction, and the lines of the first pixels and the lines of the second pixels are alternately provided.
The electro-optical device according to claim 1, wherein the electro-optical device is provided.
請求項1ないし請求項4のいずれか一項に記載の電気光学装置を備えたことを特徴とする電子機器。   An electronic apparatus comprising the electro-optical device according to any one of claims 1 to 4. 第1画素電極及び第1対向電極を備える第1画素と、前記第1画素に対して列方向と行方向の少なくとも一方に並び、第2画素電極及び第2対向電極を備える第2画素とを備える電気光学装置の駆動方法であって、
前記第1対向電極及び前記第2対向電極にそれぞれ第1電圧及び第2電圧を供給し、
前記第1画素電極及び前記第2画素電極にそれぞれ第1画素及び第2画素に対応する画像信号を供給し、
前記第1電圧及び第2電圧を供給する際、前記第1画素及び前記第2画素への書き込み期間ごとの前記第1電圧及び前記第2電圧の電圧値として、前記第1電圧と前記第2電圧の電位差が、前記第1画素電極に供給される電圧と前記第1対向電極に供給される電圧との最大の電位差の1/2以下となる電圧値を設定し、前記書き込み期間ごとに、前記第1電圧と前記第2電圧の少なくともいずれかの電圧値を異なる値に設定する、
ことを特徴とする電気光学装置の駆動方法。
A first pixel having a first pixel electrode and a first counter electrode; and a second pixel having a second pixel electrode and a second counter electrode arranged in at least one of a column direction and a row direction with respect to the first pixel. A method for driving an electro-optical device comprising:
Supplying a first voltage and a second voltage to the first counter electrode and the second counter electrode, respectively;
Supplying image signals corresponding to the first pixel and the second pixel, respectively, to the first pixel electrode and the second pixel electrode;
When supplying the first voltage and the second voltage, voltage values of the first voltage and the second voltage for each writing period to the first pixel and the second pixel are the first voltage and the second voltage. A voltage value is set such that the voltage difference is equal to or less than ½ of the maximum potential difference between the voltage supplied to the first pixel electrode and the voltage supplied to the first counter electrode. A voltage value of at least one of the first voltage and the second voltage is set to a different value;
A driving method for an electro-optical device.
JP2015126301A 2015-06-24 2015-06-24 Electro-optic device, method for driving electro-optic device, and electronic apparatus Pending JP2017009845A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2015126301A JP2017009845A (en) 2015-06-24 2015-06-24 Electro-optic device, method for driving electro-optic device, and electronic apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2015126301A JP2017009845A (en) 2015-06-24 2015-06-24 Electro-optic device, method for driving electro-optic device, and electronic apparatus

Publications (1)

Publication Number Publication Date
JP2017009845A true JP2017009845A (en) 2017-01-12

Family

ID=57764440

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2015126301A Pending JP2017009845A (en) 2015-06-24 2015-06-24 Electro-optic device, method for driving electro-optic device, and electronic apparatus

Country Status (1)

Country Link
JP (1) JP2017009845A (en)

Similar Documents

Publication Publication Date Title
US8525769B2 (en) Liquid crystal display apparatus including color filters of RGBW mosaic arrangement and method of driving the same
US8723773B2 (en) Electro-optical device and electronic apparatus
CN1996105B (en) Liquid crystal display device
US20110234564A1 (en) Liquid crystal display and method of operating the same
JP2007188089A (en) Liquid crystal display
US20140375627A1 (en) Display device and driving method thereof
US8619014B2 (en) Liquid crystal display device
US20080084379A1 (en) Display device
KR100899500B1 (en) Electric optical apparatus and electronic equipment
CN111356974A (en) Position detection system and touch sensor
KR20090005966A (en) Electro-optical device, driving circuit, and electronic apparatus
CN113284470A (en) Common voltage compensation method and liquid crystal display device
KR20160071422A (en) Electro-optical device, driving method of electro-optical device, and electronic apparatus
US9019326B2 (en) Electro-optic apparatus, driving method therefor, and electronics device
JP2008233454A (en) Electrooptical device, driving method, driving circuit, and electronic apparatus
US20150348457A1 (en) Display device and electronic apparatus
US8884860B2 (en) Liquid crystal display having increased response speed, and device and method for modifying image signal to provide increased response speed
KR101621553B1 (en) Liquid crystal display and driving method thereof
US20120235984A1 (en) Display panel, liquid crystal display, and driving method
US20160012793A1 (en) Display Apparatus
KR101662839B1 (en) Liquid Crystal Display device
JP2001305511A (en) Liquid crystal display device and portable telephone set
JP2008216834A (en) Electrooptical device, common electrode voltage setting circuit and method, and electronic equipment
US20110001735A1 (en) Electro-optical device, method for driving electro-optical device and electronic apparatus
JP2017009845A (en) Electro-optic device, method for driving electro-optic device, and electronic apparatus