JP2016161620A - Pixel correction processing method, correction processing circuit, and display device including correction processing circuit - Google Patents
Pixel correction processing method, correction processing circuit, and display device including correction processing circuit Download PDFInfo
- Publication number
- JP2016161620A JP2016161620A JP2015037878A JP2015037878A JP2016161620A JP 2016161620 A JP2016161620 A JP 2016161620A JP 2015037878 A JP2015037878 A JP 2015037878A JP 2015037878 A JP2015037878 A JP 2015037878A JP 2016161620 A JP2016161620 A JP 2016161620A
- Authority
- JP
- Japan
- Prior art keywords
- gradation value
- pixel
- gradation
- value
- pixels
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
Abstract
Description
本発明は、画素の補正処理の技術に関する。 The present invention relates to a technique for pixel correction processing.
液晶パネルにおいて、隣り合う画素間の電位差に起因して、隣り合う画素電極の方向に電界が発生し、液晶分子が映像データに基づいて設定される方向とは異なる方向に配向してしまうディスクリネーションが発生する場合がある。液晶パネルにディスクリネーションが発生してしまうと、液晶パネルの表示品位を低下させてしまうおそれがある。 In a liquid crystal panel, an electric field is generated in the direction of an adjacent pixel electrode due to a potential difference between adjacent pixels, and the liquid crystal molecules are aligned in a direction different from the direction set based on video data. Nation may occur. If disclination occurs in the liquid crystal panel, the display quality of the liquid crystal panel may be degraded.
特許文献1には、ディスクリネーションを抑制するために、隣り合う2つの画素の内、階調値が低い暗画素の階調値が第1閾値以上であると共に階調値が高い明画素の階調値が第1閾値よりも高い第2の閾値以上であり、かつ、明画素の階調値と暗画素の階調値との差が所定の値以上となった場合に、当該2つの画素の階調値を補正する技術が記載されている。
In
また、特許文献2には、右眼用画像と左眼用画像とを時分割で交互に表示する電気光学装置において、液晶パネル上の連続する複数の走査線に対して、1つの走査線に含まれる画素と同じ映像データに基づく階調値を、他の走査線に含まれる画素の階調値として、複数の走査線を同時に書き込む間引き駆動を行なうことで、右眼用画像と左眼用画像との両方の画像が表示されない時間を短縮させる技術が記載されている。また、特許文献2には、書き込み期間を第1の期間と第2の期間とに分割し、第1の期間では、複数の走査線の内の半分の走査線に含まれる画素に書き込み、第2の期間では、第1の期間で書き込まれなかった走査線の画素を書き込む飛び越し駆動についても記載されている。
Further, in
しかし、特許文献1に記載された技術では、明画素の階調値と暗画素の階調値とのそれぞれが既知でないと、ディスクリネーションが発生する2つの画素の境界であるリスク境界を特定できない。そのため、特許文献2に記載されたように、間引き駆動や飛び越し駆動が行なわれると、隣接する2つの画素の階調値が既知でなく、結果として、ディスクリネーションを抑制できないおそれがあった。
However, the technique described in
本発明は、上述の課題の少なくとも一部を解決するためになされたものであり、以下の形態として実現することが可能である。 SUMMARY An advantage of some aspects of the invention is to solve at least a part of the problems described above, and the invention can be implemented as the following forms.
(1)本発明の一形態によれば、パネル上の複数の走査線に対して書き込みを行なう駆動方法における画素の補正処理方法が提供される。この補正処理方法は、垂直方向に隣接する2つの画素の周辺の画素の階調値と、前記2つの画素の内の少なくとも一方の画素の階調値と、に基づいて、前記2つの画素の内の少なくとも1つの画素の階調値として、みなし階調値を算出する階調値算出工程と;前記2つの画素の境界として、階調値が低い低階調側画素の階調値が第1の階調値以上であると共に階調値が高い高階調側画素の階調値が前記第1の階調値よりも大きい第2の階調値以上であり、かつ、前記高階調側画素の階調値から前記低階調側画素の階調値を差し引いた値が所定の閾値以上である2つの画素の境界であるリスク境界を検出する境界検出工程と;前記2つの画素の階調値の差が小さくなるように、算出された前記みなし階調値の画素を含む前記2つの画素の階調値に基づいて、前記2つの画素の階調値の内の少なくとも一方を補正する補正工程と、を備える。この形態の補正処理方法によれば、パネル上の複数の走査線に対して書き込みを行なう駆動が行なわれた場合でも、パネル上で隣接するリスク境界を挟む周辺の画素の階調値も考慮した階調値の補正が行なわれる。これにより、パネル上で隣接する画素の階調値が特定されない場合であっても、リスク境界の周辺の画素の階調値に対して過補正などを生じさせずに階調値を補正できるため、ディスクリネーションなどの表示不良を抑制できる。 (1) According to one aspect of the present invention, there is provided a pixel correction processing method in a driving method for writing to a plurality of scanning lines on a panel. This correction processing method is based on the gradation value of a pixel around two pixels adjacent in the vertical direction and the gradation value of at least one of the two pixels. A gradation value calculating step of calculating a deemed gradation value as a gradation value of at least one of the pixels; a gradation value of a low gradation side pixel having a low gradation value as a boundary between the two pixels; The gradation value of the high gradation side pixel that is greater than or equal to 1 and has a high gradation value is greater than or equal to the second gradation value that is larger than the first gradation value, and the high gradation side pixel A boundary detection step of detecting a risk boundary, which is a boundary between two pixels in which a value obtained by subtracting the gradation value of the low gradation side pixel from a gradation value of 2 is a predetermined threshold or more; gradation of the two pixels The gradation value of the two pixels including the pixel of the calculated deemed gradation value so that the difference between the values becomes small Based on, and a correction step of correcting at least one of the gradation values of the two pixels. According to the correction processing method of this embodiment, even when driving for writing to a plurality of scanning lines on the panel is performed, the gradation values of peripheral pixels sandwiching adjacent risk boundaries on the panel are also considered. The gradation value is corrected. As a result, even if the gradation value of an adjacent pixel on the panel is not specified, the gradation value can be corrected without causing overcorrection or the like with respect to the gradation value of pixels around the risk boundary. Display defects such as disclination can be suppressed.
(2)上記形態の補正処理方法において、前記階調値算出工程は、複数の書き込み期間のうち、第1の書き込み期間を含む一部期間もしくは全期間において、前記複数の走査線の内、映像データに基づいて書き込みが行なわれる一部の走査線であるアクティブ走査線に対して書き込みが行なわれる場合に、前記アクティブ走査線以外の走査線である非アクティブ走査線に含まれる画素の前記みなし階調値を、前記非アクティブ走査線の垂直方向に沿って最も近い上または下に位置する前記アクティブ走査線に含まれる画素の階調値に基づいて算出してもよい。この形態の補正処理方法によれば、間引き駆動される画素のみなし階調値は、最も近くの上側に位置する画素の階調値に基づいて算出されるため、補正後のパネルにおける表示不良や過補正を抑制できる。 (2) In the correction processing method according to the above aspect, the gradation value calculating step may include an image of the plurality of scanning lines in a partial period or all of the plurality of writing periods including the first writing period. When writing is performed on an active scanning line which is a part of scanning lines on which writing is performed based on data, the deemed floor of pixels included in an inactive scanning line which is a scanning line other than the active scanning line. The tone value may be calculated based on a gradation value of a pixel included in the active scanning line located closest to the upper or lower side along the vertical direction of the inactive scanning line. According to the correction processing method of this aspect, the non-existent gradation value of the pixel to be thinned out is calculated based on the gradation value of the pixel located on the uppermost side closest to the display. Overcorrection can be suppressed.
(3)上記形態の補正処理方法において、前記複数の走査線は、前記アクティブ走査線と前記非アクティブ走査線とを交互に含み;前記階調値算出工程は、前記非アクティブ走査線に含まれる非アクティブ画素の前記みなし階調値を、前記非アクティブ画素に垂直方向に隣接する2つの画素の階調値の平均値として算出してもよい。この形態の補正処理方法によれば、間引き駆動等が行なわれた場合でも、パネル上でのリスク境界の周辺の画素の階調値に対して過補正などをより生じさせずに補正できるため、ディスクリネーションの表示不良をより抑制できる。 (3) In the correction processing method of the above aspect, the plurality of scanning lines alternately include the active scanning line and the inactive scanning line; and the gradation value calculating step is included in the inactive scanning line. The deemed gradation value of the inactive pixel may be calculated as an average value of gradation values of two pixels adjacent to the inactive pixel in the vertical direction. According to the correction processing method of this embodiment, even when thinning driving or the like is performed, it is possible to correct the gradation values of pixels around the risk boundary on the panel without causing more overcorrection. Disclination display defects can be further suppressed.
(4)上記形態の補正処理方法において、前記複数の書き込み期間は、第1の書き込み期間と重複しない第2の書き込み期間を含み;前記複数の走査線は、前記第1の書き込み期間に映像データに基づいて書き込みが行なわれる走査線である第1の走査線と、前記第2の書き込み期間に映像データに基づいて書き込みが行なわれると共に前記第1の走査線と異なる第2の走査線と、を含み;前記階調値算出工程は、前記第1の書き込み期間では、前記複数の走査線の内の前記第1の走査線以外の走査線である第3の走査線に含まれる画素の前記みなし階調値を、前記第1の走査線に含まれ、垂直方向に沿って上または下に隣接する画素の階調値と同じ階調値として算出し、前記第2の書き込み期間では、前記複数の走査線の内の前記第2の走査線以外の走査線である第4の走査線に含まれる画素の前記みなし階調値を、前記第2の走査線に含まれ、垂直方向に沿って上または下に隣接する画素のそれぞれの階調値として算出してもよい。この形態の補正処理方法によれば、画素データがパネルに書き込まれる時間を短縮する。また、リスク境界の周辺の画素の階調値に対して過補正を行なわずに、ディスクリネーションの表示不良を抑制できる。 (4) In the correction processing method according to the above aspect, the plurality of writing periods include a second writing period that does not overlap with the first writing period; the plurality of scanning lines include video data in the first writing period. A first scanning line which is a scanning line to which writing is performed based on the second scanning line, a second scanning line which is written based on video data during the second writing period and is different from the first scanning line, The gradation value calculating step includes the step of: calculating the pixels included in a third scanning line that is a scanning line other than the first scanning line among the plurality of scanning lines in the first writing period. The assumed gradation value is calculated as the same gradation value as the gradation value of a pixel that is included in the first scanning line and is adjacent vertically above or below in the vertical direction, and in the second writing period, The second run of the plurality of scan lines The assumed gradation values of the pixels included in the fourth scanning line, which is a scanning line other than the line, are included in the second scanning line, and the respective levels of the pixels adjacent up or down along the vertical direction. It may be calculated as a key value. According to the correction processing method of this embodiment, the time for writing pixel data to the panel is shortened. Further, it is possible to suppress the display failure of the disclination without over-correcting the gradation values of the pixels around the risk boundary.
上述した本発明の各形態の有する複数の構成要素はすべてが必須のものではなく、上述の課題の一部または全部を解決するため、あるいは、本明細書に記載された効果の一部または全部を達成するために、適宜、前記複数の構成要素の一部の構成要素について、その変更、削除、新たな他の構成要素との差し替え、限定内容の一部削除を行なうことが可能である。また、上述の課題の一部または全部を解決するため、あるいは、本明細書に記載された効果の一部または全部を達成するために、上述した本発明の一形態に含まれる技術的特徴の一部または全部を上述した本発明の他の形態に含まれる技術的特徴の一部または全部と組み合わせて、本発明の独立した一形態とすることも可能である。 A plurality of constituent elements of each embodiment of the present invention described above are not essential, and some or all of the effects described in the present specification are to be solved to solve part or all of the above-described problems. In order to achieve the above, it is possible to appropriately change, delete, replace with another new component, and partially delete the limited contents of some of the plurality of components. In order to solve part or all of the above-described problems or to achieve part or all of the effects described in this specification, technical features included in one embodiment of the present invention described above. A part or all of the technical features included in the other aspects of the present invention described above may be combined to form an independent form of the present invention.
例えば、本発明の一形態は、階調値算出工程と、境界検出工程と、補正工程と、の3つの要素の内の一つまたは二つ以上を備えた装置として実現可能である。すなわち、この方法は、階調値算出工程を有していてもよく、有していなくてもよい。また、方法は、境界検出工程を有していてもよく、有していなくてもよい。また、方法は、補正工程を有していてもよく、有していなくてもよい。階調値算出工程は、例えば、垂直方向に隣接する2つの画素の周辺の画素の階調値と、前記2つの画素の内の少なくとも一方の画素の階調値と、に基づいて、前記2つの画素の内の少なくとも1つの画素の階調値として、みなし階調値を算出してもよい。境界検出工程は、例えば、前記2つの画素の境界として、階調値が低い低階調側画素の階調値が第1の階調値以上であると共に階調値が高い高階調側画素の階調値が前記第1の階調値よりも大きい第2の階調値以上であり、かつ、前記高階調側画素の階調値から前記低階調側画素の階調値を差し引いた値が所定の閾値以上である2つの画素の境界であるリスク境界を検出してもよい。補正工程は、例えば、前記2つの画素の階調値の差が小さくなるように、算出された前記みなし階調値の画素を含む前記2つの画素の階調値とに基づいて、前記2つの画素の階調値の内の少なくとも一方を補正してもよい。こうした方法は、例えば、補正処理方法として実現できるが、補正処理方法以外の他の方法としても実現可能である。このような形態によれば、画素の補正の操作性の向上および簡易化、方法を使用する使用者の利便性の向上、等の種々の課題の少なくとも1つを解決することができる。前述した補正処理方法の各形態の技術的特徴の一部または全部は、いずれもこの方法に適用することが可能である。 For example, one embodiment of the present invention can be realized as an apparatus including one or more of the three elements of the gradation value calculation process, the boundary detection process, and the correction process. That is, this method may or may not include a gradation value calculation step. The method may or may not include a boundary detection step. Further, the method may or may not have a correction step. The gradation value calculation step is performed based on, for example, the gradation value of a pixel around two pixels adjacent in the vertical direction and the gradation value of at least one of the two pixels. A deemed gradation value may be calculated as the gradation value of at least one of the pixels. In the boundary detection step, for example, as a boundary between the two pixels, the gradation value of the low gradation side pixel having a low gradation value is equal to or higher than the first gradation value, and the high gradation side pixel having a high gradation value is used. A value obtained by subtracting the gradation value of the low gradation side pixel from the gradation value of the high gradation side pixel, wherein the gradation value is equal to or greater than the second gradation value larger than the first gradation value. A risk boundary that is a boundary between two pixels that is equal to or greater than a predetermined threshold may be detected. In the correction step, for example, based on the calculated gradation values of the two pixels including the pixel of the deemed gradation value so that the difference between the gradation values of the two pixels becomes small, You may correct | amend at least one of the gradation values of a pixel. Such a method can be realized as a correction processing method, for example, but can also be realized as a method other than the correction processing method. According to such a form, it is possible to solve at least one of various problems such as improvement and simplification of pixel correction operability and improvement of convenience of a user who uses the method. Any or all of the technical features of each form of the correction processing method described above can be applied to this method.
本発明は、画素の補正処理方法以外の種々の形態で実現することも可能である。例えば、補正処理回路、補正処理回路を備える表示装置および投射表示装置、補正慮視方法を実行する装置、これらを実現するためのコンピュータープログラム、そのコンピュータープログラムを記録した記録媒体、および、そのコンピュータープログラムを含み搬送波内に具現化されたデータ信号等の形態で実現できる。 The present invention can be implemented in various forms other than the pixel correction processing method. For example, a correction processing circuit, a display device and a projection display device including the correction processing circuit, a device for executing the correction consideration method, a computer program for realizing these, a recording medium recording the computer program, and the computer program Including a data signal embodied in a carrier wave.
A.第1実施形態:
A−1.液晶表示装置の構成:
図1は、本発明における画素の補正処理を実行する画像表示装置1の構成を示すブロック図である。図1に示すように、画像表示装置1は、液晶表示装置10と、フレームメモリ40と、補正処理部20と、表示制御部50と、タイミング制御回路30と、を備えている。タイミング制御回路30は、各種の制御信号を生成して、画像表示装置1に接続された上位装置(図示していない)から供給される同期信号Sync−inに同期して、画像表示装置1の各部を制御する。表示制御部50は、液晶表示装置10を制御することで、液晶表示装置10に画像を表示させる。フレームメモリ40には、同期信号Syncに同期して、上位装置から入力表示データDa−inが入力される。入力表示データDa−inは、液晶パネル100が有する複数の画素のそれぞれの階調値を指定するデジタルデータである。なお、画素の詳細については、図2および図3を用いて後述する。階調値は、画素の明るさのレベルを規定するパラーメーターである。本実施形態では、入力表示データDa−inを8ビットとして、画素の輝度としての階調値を、十進値で最も暗い「0」の値から最も明るい「255」の値まで1刻みで256段階のレベルで表している。すなわち、指定された階調値は、高いほど画素の明るさが明るく、低いほど画素の明るさが暗い。
A. First embodiment:
A-1. Configuration of the liquid crystal display device:
FIG. 1 is a block diagram illustrating a configuration of an
フレームメモリ40に入力される入力表示データDa−inは、同期信号Syncに含まれる垂直走査信号と水平走査信号とドットクロック信号(いずれも図示していない)に対応付けられた走査の順番で供給される。本実施形態では、タイミング制御回路30は、1フレームを複数のフィールドに分割する間引き駆動などを行なう。間引き駆動の一例である4倍速駆動では、タイミング制御回路30は、上位装置から入力される60ヘルツ(Hz)の同期信号Sync−inを、パネル駆動に合わせた240Hzの同期信号syncとしてフレームメモリ40に出力する。また、タイミング制御回路30は、240Hzのパネル駆動信号Xctr,Yctrを液晶表示装置10に出力する。
The input display data Da-in input to the
フレームメモリ40は、上位装置から入力された入力表示データDa−inと、タイミング制御回路30から入力された同期信号syncと、に基づいて、パネル駆動に合わせて間引きした表示データDa−dを補正処理部20へと出力する。補正処理部20は、入力表示データDa−dに対して後述する補正処理を行なって、補正処理後の表示データを表示制御部50に出力する。表示制御部50は、出力された表示データを、表示データDa−outとして液晶表示装置10に出力する。液晶表示装置10は、例えば、画素111のそれぞれをトランジスターなどのスイッチング素子により駆動するアクティブ・マトリクス型の表示装置である。液晶表示装置10は、表示制御部50から供給される表示データDa−outに基づいて画像を表示する。なお、入力表示データDa−inは、液晶表示装置10の画素のそれぞれの階調値を指定するデータであり、階調値に対応して液晶素子の印加電圧が決定されるため、入力表示データDa−inは、液晶素子の印加電圧を指定すると換言できる。
The
図2は、画素毎の階調表示を行なう液晶表示装置10の概略構成を示す説明図である。液晶表示装置10は、液晶パネル100と、走査線駆動回路130と、データ線駆動回路140と、を備えている。液晶パネル100は、供給される映像データの信号に基づいて画像を表示する。液晶パネル100は、m行n列(m,nは整数)のマトリクス状に配置された複数(m×n)の画素111を有する。画素111は、走査線駆動回路130とデータ線駆動回路140とのそれぞれから供給される信号に対応付けられた階調値を含む光学状態を示す。液晶パネル100は、複数の画素111のそれぞれの光学状態を制御することで画像を表示する。
FIG. 2 is an explanatory diagram showing a schematic configuration of the liquid
液晶パネル100は、素子基板100aと、対向基板100bと、液晶105と、を有する。素子基板100aと対向基板100bとは、所定の間隔を形成するように張り合わされている。液晶105は、素子基板100aと対向基板100bとの間に形成された所定の間隔内に配置される。
The
素子基板100aは、対向基板100bに対向する面に、m行のそれぞれの行に対応した複数(m個)の走査線112と、n列のそれぞれの列に対応した複数(n個)のデータ線114と、を有している。走査線112は、横方向(図2に示すX方向)に沿って形成されている。データ線114は、縦方向(図2に示すY方向)に沿って形成されている。走査線112とデータ線114とのそれぞれは、絶縁するように配置されている。本明細書では、複数の走査線112を区別するために、X方向に沿って、最も左側に配置された走査線112を第1行の走査線112と呼び、一番右の走査線112を第m行の走査線112と呼ぶ。同様に、複数のデータ線114を区別するために、Y方向に沿って、最も上に配置されたデータ線114を第1列のデータ線114と呼び、最も下に配置されたデータ線114を第n列のデータ線114と呼ぶ。画素111は、走査線112とデータ線114とが交差する位置のそれぞれに形成されており、mとnとの積の数だけ形成されている。
The
図3は、画素111の等価回路を示す説明図である。図3には、4つの画素111が示されている。画素111は、TFT116と、液晶素子120と、保持容量125と、を有している。液晶素子120は、画素電極118と、液晶105と、コモン電極108と、を有している。画素電極118は、複数の画素111のそれぞれに設けられた電極である。コモン電極108は、複数の画素111の全てに共通する1つの電極である。画素電極118は、素子基板100aに形成され、コモン電極108は、対向基板100bに形成されている。液晶105は、画素電極118とコモン電極108とに挟まれるように配置されている。コモン電極108には、コモン電圧LCcomが印加される。
FIG. 3 is an explanatory diagram showing an equivalent circuit of the
TFT116は、素子基板100aから画素電極118への電圧の印加を制御するスイッチング素子である。本実施形態では、TFT116として、nチャネル型の電界効果トランジスターが用いられている。TFT116は、走査線112のそれぞれに設けられている。第i行第j列(iはm以下の正の整数、jはn以下の正の整数)のTFT116において、ゲートは第i行の走査線112に接続され、ソースは第j列のデータ線114に接続され、ドレインは画素電極118に接続されている。保持容量125の一端は、画素電極118に接続され、保持容量125の他端は、容量線115に接続されている。容量線115には、時間の経過に伴って一定の電圧が印加される。
The
第i行の走査線112にHighレベルの電圧(以下、「選択電圧」とも呼ぶ)が印加されると、第i行第j列のTFT116がオン状態となり、ソースとドレインとが導通する。ソースとドレインとが導通し、第j列のデータ線114に、第i行第j列の画素111のデータとしての階調値に対応する電圧(以下、「データ電圧」とも呼ぶ)が印加されると、データ電圧は、TFT116を介して、第i行第j列の画素電極118に印加される。その後、第i行の走査線112にLowレベルの電圧(以下、「非選択電圧」とも呼ぶ)が印加されると、TFT116は、オフ状態となり、ソースとドレインとは高インピーダンス状態となる。TFT116がオン状態のときに画素電極118に印加された電圧は、液晶素子120の容量性および保持容量125によって、TFT116がオフ状態になった後も保持される。なお、選択電圧および非選択電圧の詳細については、後述する。
When a high-level voltage (hereinafter also referred to as “selection voltage”) is applied to the i-th
液晶素子120には、データ電圧とコモン電圧との電圧差に相当する電圧が印加される。液晶105の分子配向状態は、液晶素子120に印加される電圧に対応して変化し、画素111の光学状態は、液晶105の分子配向状態に応じて変化する。例えば、液晶パネル100が透過型のパネルである場合、光学状態の変化として、透過率が変化する。
A voltage corresponding to the voltage difference between the data voltage and the common voltage is applied to the
図2に示すように、走査線駆動回路130は、m本の走査線112の中から1つの走査線112を順々に排他的に選択する回路である。換言すれば、走査線駆動回路130は、走査線112を走査する回路である。具体的には、走査線駆動回路130は、制御信号Yctrに基づいて、第i行の走査線112に、走査信号Yiを供給する。走査信号Yiは、選択された走査線112に対しては選択電圧の信号となり、選択されていない走査線112に対しては非選択電圧の信号となる。
As shown in FIG. 2, the scanning
データ線駆動回路140は、n本のデータ線114にデータ電圧を示す信号(以下、「データ信号」とも呼ぶ)を出力する回路である。具体的には、データ線駆動回路140は、液晶表示装置10に表示する画像データに基づくデータ信号Vxを、制御信号Yctrに基づいてサンプリングし、全てのデータ線114のそれぞれに、データ信号X1〜Xnとして出力する。なお、本実施形態において説明した電圧は、液晶素子120の印加電圧を除き、特に明記しない限り、図示を省略した接地電位を基準(ゼロV)として表す。
The data line driving
液晶パネル100に表示される画像は、所定の周期で書き換えられる。書き換えの周期であるフレームは、例えば、画像が60ヘルツ(Hz)で書き換えられる場合、1フレームは、約16.7ミリ秒(ms)である。1フレームごとに、走査線駆動回路130がm本の走査線112を走査し、データ線駆動回路140がデータ信号を出力することにより、液晶パネル100に表示される画像が書き換えられる。
The image displayed on the
図1に示すように、フレームメモリ40は、液晶パネル100の領域に対応したm行n列の画素111の配列に対応した記憶領域を有し、1フレーム分の入力表示データDa−inを記憶する。入力表示データDa−inは、上位装置から供給されてフレームメモリ40の記憶領域に書き込まれる。また、フレームメモリ40に書き込まれた入力表示データDa−inの記憶およびフレームメモリ40からの表示データDa−dの読み出しは、液晶表示装置10の制御下において、液晶パネル100における駆動タイミングに基づいてメモリコントローラー(図示していない)によって実行される。表示データDa−dは、入力表示データDa−inを基に間引きが行なわれたデータである。
As shown in FIG. 1, the
画像表示装置1は、m行の走査線の内の1つの走査線に印加される選択電圧と同じ電圧を、選択電圧が印加される走査線に連続して配置される走査線に印加する間引き駆動や、m行の走査線の内の一部の走査線に選択電圧が印加されない飛び越し駆動を行なう。なお、本実施形態における間引き駆動や飛び越し駆動は、請求項における複数の走査線に対して同時に書き込みを行なう駆動に相当する。
The
図1に示すように、補正処理部20は、階調値推定部22と、境界特定部24と、補正値算出部25と、補正部26と、を有している。間引き駆動や飛び越し駆動が行なわれると、表示データDa−dの内の間引きまたは飛び越しが行なわれた画素の階調値が既知でないため、階調値推定部22は、既知でない画素の階調値を、後述する補正のために用いるみなし階調値として算出する。境界特定部24は、入力表示データDa−dとして書き込まれた画素と当該画素に隣接すると共に階調値推定部によって推定された画素とを含む隣接する2つの画素111の内、階調値が低い方の暗画素が第1の閾値以上の階調値であると共に、もう一方の明画素が第1の閾値よりも大きい第2の閾値以上である2つの画素111の境界を特定する。また、当該2つの画素111の階調値の差が予め設定された第3の閾値以上である場合に、当該2つの画素111の境界をリスク境界として特定する。リスク境界では、液晶パネル100の品質を悪化させるディスクリネーションが発生する場合がある。ディスクリネーションについては、「A−2.ディスクリネーションについて」で後述する。なお、第1の閾値は、請求項における第1の階調値に相当し、第2の閾値は、請求項における第2の階調値に相当する。また、第3の閾値は、所定の閾値に相当する。境界特定部24は、請求項における境界検出部に相当する。
As shown in FIG. 1, the
補正値算出部25は、境界特定部24によって検出されたリスク境界に発生するディスクリネーションを抑制するための補正値を、階調値推定部22によって算出されたみなし階調値を用いて算出する。詳細については、後述するが、間引き駆動や飛び越し駆動が行なわれる際に、リスク境界を挟む明画素と暗画素とのそれぞれの階調値に基づいて補正値が算出されると、補正後の明画素と暗画素とのそれぞれは、補正前にリスク境界が発生していない境界を挟む画素の階調値と比較した際に、結果として階調値が過補正されているおそれがある。そのため、補正値算出部25は、間引かれた画素111の階調値が過補正されないために、明画素と暗画素とのそれぞれの階調値に加減算する補正値を算出するための明画素と暗画素とのそれぞれの階調値に基づく補正値を算出する。なお、補正値が算出される画素は、リスク境界を挟む2つの画素111のみに限られず、それ以外の画素111である場合もある。
The correction
補正値算出部25は、境界特定部24によってリスク境界が特定された場合に、リスク境界を形成している2つの隣接する画素111の階調値を補正するための補正値を算出する。補正値の算出には、種々の公知技術を適用できる。補正値算出部25は、暗画素の階調値と明画素の階調値とのそれぞれに加減する補正値を算出するために、例えば、第1補正係数α(0<α<0.5)と、第1補正係数αとの合計が1よりも小さい第2補正係数β(0<α+β<1)とを設定する。補正値算出部25は、暗画素の階調値と明画素の階調値との差である階調差Δcに第1補正係数αを乗じた値を、暗画素の階調値に加える補正値として算出する。また、補正値算出部25は、階調差Δcに第2補正係数βを乗じた値を、明画素の階調値から差し引く補正値として算出する。
The correction
補正部26は、フレームメモリ40から供給された表示データDa−dの画素111の階調値に対して、補正値算出部25によって算出された補正値を加減した後に、表示データを表示制御部50へと出力する。
The
A−2.ディスクリネーションについて:
図4は、液晶素子120における印加電圧と透過率との関係であるV−T特性を示す説明図である。図5ないし図7は、図4における電圧範囲に対応する液晶105の配向状態を示す概略図である。本実施形態の液晶105は、VA方式であり、電圧が印加されていない状態において透過率がゼロとなるノーマリーブラックモードの液晶である。なお、他の実施形態では、液晶105は、電圧が印加されていない状態において透過率が最大となるノーマリーホワイトモードの液晶であってもよい。図4に示すように、ノーマリーブラックモードの液晶105では、液晶105に印加する電圧を0ボルト(V)から電圧Vwtまで増加させると、透過率が増加することで階調値が増加する。電圧範囲VAのときには、階調値の範囲が階調範囲AAであり、電圧範囲VBのときには、階調値の範囲が階調範囲ABであり、電圧範囲VCのときには、階調値の範囲が階調範囲ACである。図5には、階調範囲AAの場合の液晶105の配向状態の一例が示されている。コモン電極108と画素電極118との間に電圧差が生じると、液晶105は、図5に示すように、印加された電圧によって決定されるプレチルト方向に、チルト角としての角度θの分だけ傾く。液晶105が傾くことで、液晶パネル100の透過率が変化する。図6には、階調範囲ABの場合の液晶105の配向状態の一例が示され、図7には、階調範囲ACの場合の液晶105の配向状態の一例が示されている。図5から図7までの各図に示すように、コモン電極108と画素電極118との電圧差が大きいほど、チルト角としての角度θが大きくなり、透過率が上昇する。
A-2. About disclinations:
FIG. 4 is an explanatory diagram showing a VT characteristic that is a relationship between the applied voltage and the transmittance in the
液晶パネル100の高精細化に伴って、1つの画素111の大きさが小さくなることで、隣接する画素電極118の距離が小さくなると、特定の画素111におけるコモン電極108と画素電極118との電圧差によって生じた電界が、隣接する画素111の電圧差を、入力された電圧差とは異なる電圧差に変化させる影響を与える可能性がある。隣接する画素111の電圧差の影響を受けた画素111では、表示データDa−outに対応するチルト角とは異なる角度で配向するディスクリネーションが発生する場合がある。ディスクリネーションが発生すると、出力すべき階調値と異なる階調値で画素111の光学状態が制御されるため、表示不良の原因となりえる。
As the size of one
図8は、ディスクリネーションが発生した領域を説明する説明図である。本実施形態では、電圧範囲VBの範囲に含まれる電圧が印加されている画素111と電圧範囲VCの範囲に含まれる電圧が印加されている画素111とが隣接すると、当該2つの画素111の境界においてディスクリネーションが発生することがわかっている。なお、ディスクリネーションが発生する隣接する画素111に印加される電圧については、液晶パネル100の各種設定値により異なってくる。図8には、電圧範囲VCの範囲に含まれる電圧が印加された液晶105cと、電圧範囲VBの範囲に含まれる電圧が印加された液晶105bと、の境界であるリスク境界を中心として、横電界SEが発生している状態が示されている。横電界SEが発生することにより、ディスクリネーション発生領域DAでは、液晶105cに隣接すると共に電圧範囲VCに含まれる電圧が印加された液晶105(図8において液晶105cの右側にある液晶)は、意図されたチルト角よりも大きい角度で傾いている。また、同じように、ディスクリネーション発生領域DAでは、液晶105bに隣接すると共に電圧範囲VBに含まれる電圧が印加された液晶105(図8において液晶105bの左側にある液晶)は、意図されたチルト角よりも大きい角度で傾いている。そのため、ディスクリネーションが抑制されることで、液晶パネル100の表示不良を解消できる。
FIG. 8 is an explanatory diagram for explaining an area where disclination has occurred. In this embodiment, when the
A−3.間引き駆動における画素111の階調値の補正:
図9は、階調値が補正されていない状態での間引き駆動が行なわれた場合のみなし階調値の一部を示す説明図である。図9には、偶数行の走査線の間引き駆動が行なわれた場合の、画素データにおける階調値と液晶パネル100に表示される画素111の階調値との関係の一部が示されている。本実施形態の間引き駆動では、偶数行の画素111の階調値は、液晶パネル100において上側の走査線に位置する奇数行の画素111の階調値と同じになるようなみなし階調値として出力される。例えば、図9に示すように、連続する奇数行の画素111の階調値が、「U1」、「C」、「D1」である場合に、偶数行の画素111も考慮すると、液晶パネル100において垂直方向に隣接する画素111の階調値は、「U1」、「U1」、「C」、「C」、「D1」、「D1」と出力される。なお、画素データとして入力される(2k−1)行と(2(k+1)−1)行と(2(k+2)−1)行とは、請求項におけるアクティブ走査線に相当する。また、画素データとして入力されない(2k)行と(2(k+1))行と(2(k+2))行とは、請求項における非アクティブ走査線に相当する。
A-3. Correction of gradation value of
FIG. 9 is an explanatory diagram showing a part of the none gradation value only when the thinning drive is performed in a state where the gradation value is not corrected. FIG. 9 shows a part of the relationship between the gradation value in the pixel data and the gradation value of the
図9に示す例において、本実施形態では、階調値U1を出力するために画素111に印加される電圧は電圧範囲VBに含まれ、階調値Cを出力するために画素111に印加される電圧は電圧範囲VCに含まれる。隣接する2つの画素111の内の一方に印加される電圧が電圧範囲VBに含まれると共に、もう一方に印加される電圧が電圧範囲VCに含まれる場合には、当該2つの画素111の境界は、リスク境界になる。そのため、階調値U1の画素111と階調値Cの画素111との境界は、リスク境界RBとして検出される。本実施形態では、リスク境界が検出された場合に、リスク境界RBを挟む下側の行の画素111の階調値が補正される。具体的には、リスク境界RBを挟む画素データの下側の走査線の画素111が、明画素の場合には階調値を下げるための補正値が算出され、暗画素の場合には階調値を上げるための補正値が算出される。
In the example shown in FIG. 9, in this embodiment, the voltage applied to the
本実施形態では、間引き駆動が行なわれているため、フレームメモリ40から出力された表示データDa−dでは、液晶パネル100における全ての画素の階調値が既知でないため、液晶パネル100におけるリスク境界の位置は正確に特定されない。具体的に言うと、液晶パネル100では、偶数行の画素111に、奇数行の画素111と同じ階調値が出力されている。この場合に、表示データDa−dの画素の階調値に基づいてリスク境界が特定されると、図9に示すように、階調値U1の画素111aと階調値Cの画素111bとの境界BD1と、階調値Cの画素111bと階調値Cの画素111cの境界BD2と、の両方がリスク境界として検出されてしまう。これにより、画素データ上の(2(k+1)+1)行に含まれる画素111の階調値Cが補正されるため、液晶パネル100上の明画素の画素111b,111cの階調値Cが補正される。画素111b,111cの階調値が補正されると、リスク境界ではない画素111cと画素111cの下に位置する画素111dとの境界BD3では、補正された画素111cの階調値と画素111dの階調値との関係により、画素111cの階調値Cの補正が過補正となってしまう場合がある。そのため、本実施形態では、間引き駆動が行なわれても、画素111の階調値の補正が過補正とならないように、階調値推定部が算出したみなし階調値を用いた補正が行なわれる。
In the present embodiment, since the thinning drive is performed, in the display data Da-d output from the
図10は、画素111の階調値補正処理のフローチャートである。階調値補正処理は、通常駆動と異なる間引き駆動などが行なわれた場合に、補正処理部20がフレームメモリ40から入力された入力表示データDa−dに基づいて算出したみなし階調値を用いて、リスク境界を発生させる2つの画素111の少なくとも一方の階調値を補正する処理である。初めに、フレームメモリ40は、液晶パネル100に出力する表示データDa−dが通常駆動のデータであるか通常駆動以外の駆動(例えば、間引き駆動)のデータであるかを判定する(ステップS11)。通常駆動であると判定された場合には(ステップS11:YES)、補正処理部20は、階調値の補正を行なわずに階調値補正処理を終了する。
FIG. 10 is a flowchart of the tone value correction process of the
ステップS11の処理において、通常駆動と異なる駆動であると判定された場合には(ステップS11:NO)、階調値推定部22は、表示データDa−dの内の既知でない画素(例えば、間引かれた画素)の階調値を、みなし階調値として算出する(ステップS12)。なお、本実施形態では、m行の内の半分の行が間引きされた間引き駆動が行なわれた場合について説明する。他の実施形態では、通常駆動と異なる駆動として本実施形態と異なる駆動方法が用いられてもよい。
When it is determined in the process of step S11 that the driving is different from the normal driving (step S11: NO), the gradation
図11は、画素データとしての画素111の階調値と算出されたみなし階調値との関係を示す説明図である。階調値推定部22は、補正値を算出するための境界下画素の上側の画素111のみなし階調値を、隣接する境界下画素の階調値との平均値として算出する。具体的には、図11に示すように、階調値推定部22は、(2k−1)行の画素111の画素111のみなし階調値を、画素データの階調値である「U1」と境界下画素の階調値である「C」とを加えて2で除した値として算出する。また、同じように、階調値推定部22は、境界下画素の下側の画素111の階調値を、隣接する境界下画素の階調値の平均値として算出する。すなわち、図11に示すように、階調値推定部22は、(2(k+2)−1)行の画素111の階調値を、画素データの階調値である「D1」と境界下画素の階調値である「C」とを加えて2で除した値として算出する。なお、(2(k+1)−1)行の階調値が「C」である画素111は、請求項における第1画素に相当する。また、(2k−1)行の階調値が「U1」である画素111と(2(k+2)−1)行の階調値が「D1」である画素111のそれぞれは、請求項における上方画素と下方画素とのそれぞれに相当する。他の実施形態では、階調値推定部22が算出するみなし階調値については、種々変形可能であり、本実施形態では、みなし階調値の一例について説明している。
FIG. 11 is an explanatory diagram showing the relationship between the gradation value of the
図10のステップS12の処理が行なわれると、境界特定部24は、入力表示データDa−dおよびみなし階調値から、リスク境界を発生させる2つの画素111の階調値の組み合わせを検出することで、リスク境界を検出する(ステップS13)。リスク境界が検出されなかった場合には(ステップS13:NO)、補正処理部20は、階調値の補正を行なわずに、間引かれた画素の階調値をみなし階調値としての表示データを生成して、階調値補正処理を終了する。
When the process of step S12 in FIG. 10 is performed, the
ステップS13の処理において、リスク境界RBが検出された場合には、補正値算出部25は、リスク境界RBを挟む2つの画素111である明画素と暗画素とを補正するための補正値を、みなし階調値を用いて算出する(ステップS17)。本実施形態では、補正値算出部25は、リスク境界RBを挟む2つの画素111の内の下側の行に位置する画素111(以下、単に「境界下画素」とも呼ぶ)の階調値を基準として、境界下画素の上下に隣接する画素111の階調値のそれぞれに対して補正値を算出する。例えば、図9に示す例では、境界下画素は、(2(k+1)−1)行の階調値が「C」である画素111であり、補正値が算出される画素は、境界下画素の上側の(2k−1)行の階調値が「U1」である画素111と、境界下画素の下側の(2(k+2)−1)行の階調値が「D1」である画素111と、である。
When the risk boundary RB is detected in the process of step S13, the correction
補正値算出部25は、算出されたみなし階調値に基づいて、リスク境界RBを構成している2つの明画素の階調値と暗画素の階調値とのそれぞれに加減算する補正値を算出する(ステップS17)。補正値算出部25は、補正値の算出の一例として、上述したように、設定した第1補正係数αおよび第2補正係数βと、リスク境界RBを挟む2つの画素111であるみなし階調値の差である階調差Δcとに基づいて、暗画素の階調値に加える補正値と、明画素の階調値から差し引く補正値と、を算出する。
Based on the calculated assumed gradation value, the correction
ステップS17の処理が行なわれると、補正部26は、補正値算出部25によって算出された補正値を、フレームメモリ40から供給された入力表示データDa−dに加減算する(ステップS19)。次に、補正部26は、補正後のデータを表示データとして表示制御部20に出力し、表示制御部20は、補正部26から出力された表示データに基づいて、表示データDa−outを液晶表示装置100に出力し、液晶表示装置100は、供給された表示データDa−outに基づいて、液晶表示装置10の液晶パネル100に画像を表示する(ステップS21)。その後、補正処理部20は、階調値補正処理を終了する。
When the process of step S17 is performed, the
以上説明したように、本実施形態の画像表示装置1では、間引き駆動や飛び越し駆動が行なわれた場合に、階調値推定部22は、間引かれた画素などの階調値が既知でない画素の階調値としてみなし階調値を算出する。境界特定部24は、入力表示データDa−dおよびみなし階調値の内の階調値におけるリスク境界RBを検出し、補正値算出部25は、リスク境界RBの周辺の画素111の階調値と算出されたみなし階調値とに基づいてリスク境界RBを挟む明画素と暗画素との少なくとも一方に加減算する補正値を算出する。そのため、本実施形態の画像表示装置1では、入力される画素データと液晶パネル100に表示される信号とが異なる間引き駆動や飛び越し駆動が行なわれた場合でも、液晶パネル100で隣接するリスク境界を挟む周辺の画素111の階調値も考慮した階調値の補正が行なわれる。これにより、液晶パネル100で隣接する画素111の階調値が既知でない場合であっても、リスク境界RBの周辺の画素111の画素の階調値に対して過補正などを生じさせずに補正できるため、ディスクリネーションの表示不良を抑制できる。
As described above, in the
また、本実施形態の画像表示装置1では、階調値推定部22は、間引き駆動される画素111のみなし階調値を、最も近くの上側に位置する画素データに基づく画素111の階調値に基づいて算出する。そのため、みなし階調値が上側に位置する画素データに基づく画素111の階調値と異なる場合と比べて、補正後の液晶パネル100における表示不良や過補正を抑制できる。
Further, in the
また、本実施形態の画像表示装置1では、階調値推定部22は、図11に示すように、リスク境界RBを挟む上側の(2k−1)行の画素111の階調値のみなし階調値を、(2k−1)行の画素111の階調値の「U1」と、リスク境界RBを挟む下側の(2(k+1)−1)行の画素111の階調値の「C」と、の平均値として算出する。また、階調値推定部22は、リスク境界RBを挟む下側の(2(k+2)−1)行の画素111の階調値のみなし階調値を、(2(k+1)−1)行の画素111の階調値の「C」と、(k+1)−1)行の画素111の下側の(2(k+2)−1行の画素111の「D1」と、の平均値として算出する。そのため、本実施形態の画像表示装置1では、間引き駆動や飛び越し駆動が行なわれた場合でも、液晶パネル100上でのリスク境界RBの周辺の画素111の階調値に対して過補正などをより生じさせずに補正できるため、ディスクリネーションの表示不良をより抑制できる。
Further, in the
B.第2実施形態:
第1実施形態では、間引き駆動が行なわれる場合のリスク境界RBを挟む画素111の階調値の補正の一例について説明したが、第2実施形態では、別の例について説明する。
B. Second embodiment:
In the first embodiment, an example of correcting the gradation value of the
図12は、第2実施形態の間引き駆動が行なわれた場合のフレームごとの画素111の階調値を示す説明図である。図12には、通常駆動と第2実施形態で行なわれる間引き駆動とにおいて、j列の2k行から(2(k+4)+1)行までの計8行の走査線に含まれる画素111の階調値が示されている。図12に示すように、第2実施形態では、フレームメモリ40は、通常駆動における1つのフレームの画素111の階調値を4つのフレームに分けて液晶パネル100に供給する間引き駆動を行なう。フレームメモリ40は、4つのフレームの内、1つ目のフレームである1フレームとして、偶数の走査線の画素111の階調値を補正処理部20に出力する。階調値推定部22は、当該偶数の走査線の1行下側の奇数の走査線の画素111のみなし階調値を、当該偶数の走査線の画素111の階調値と同じ階調値として算出する。例えば、フレームメモリ40が2k行の画素111の階調値を、(2k+1)行の画素111の階調値にコピーして出力すると、図12に示すように、2k行の画素111の階調値と、(2k+1)の画素111のみなし階調値とは、同じ「d0」である。
FIG. 12 is an explanatory diagram illustrating the gradation value of the
フレームメモリ40は、4つのフレームの内、2つ目のフレームである2フレームとして、奇数の走査線の画素111の階調値を補正処理部20に出力する。階調値推定部22は、当該奇数の走査線の1行下側の偶数の走査線の画素111のみなし階調値を、当該奇数の走査線の画素111の階調値と同じ階調値として算出する。なお、図12には図示していないが、2フレームの2k行の画素111のみなし階調値は、上側の奇数の(2(k−1)+1)行の画素111の階調値と同じである。フレームメモリ40は、4つのフレームの内、3つ目のフレームである3フレームとして、偶数の走査線の画素111の階調値を補正処理部20に出力する。階調値推定部22は、当該偶数の走査線の1行上側の奇数の走査線の画素111のみなし階調値を、当該偶数の走査線の画素111の階調値と同じ階調値として算出する。なお、図12には図示していないが、3フレームの(2(k+4)+1)行の画素111のみなし階調値は、下の偶数の(2(k+5))行の画素111の階調値と同じである。フレームメモリ40は、4つのフレームの内、4つ目のフレームである4フレームとして、奇数の走査線の画素111の階調値を補正処理部20に出力する。階調値推定部22は、当該奇数の走査線の1行上側の偶数の走査線の画素111のみなし階調値を、当該奇数の走査線の画素111の階調値と同じ階調値として出力する。以上で説明したことを簡単に言うと、1フレームおよび2フレームでは、上側の画素111の階調値が、当該画素111および当該画素111の下の画素111としてコピーして出力される。また、3フレームおよび4フレームでは、下の画素111の階調値が、当該画素111および当該画素111の上側の画素111として、コピーして出力される。
The
第2実施形態の間引き駆動では、第1実施形態の間引き駆動と比較して、階調値推定部22が、既知でない画素111の階調値のみなし階調値として、下の画素111の階調値をコピーした1フレームおよび2フレームにおける補正である下補正と、既知でない画素111の階調値のみなし階調値として上側の画素111の階調値をコピーした3フレームおよび4フレームにおける補正である上補正と、を行なう点が異なる。なお、第2実施形態では、階調値が既知でない画素111のみなし階調値として、階調値が既知である画素111の階調値をコピーしたが、第1実施形態のように隣接する画素111の平均値の階調値としてもよい。
In the thinning drive according to the second embodiment, compared to the thinning drive according to the first embodiment, the gradation
図13は、間引き駆動の下補正における補正値の算出の一例を示す説明図である。例えば、図13に示すように、2k行の画素111の階調値の「d0」と(2(k+1))行の画素111の階調値の「d2」とがリスク境界RBを挟むと共に、(2(k+1)+1)行の画素111の階調値の「d2」と(2(k+2))行の画素111の階調値の「d4」とがリスク境界RBを構成していない場合の下補正では、補正値算出部25は、2通りの補正値を算出しえる。1つの例(1)として、補正値算出部25は、第2実施形態のようにみなし階調値が算出された下補正の場合に、リスク境界RBを構成している下の画素111である(2(k+1))行の画素111の下に位置する(2(k+2))行の画素111の階調値を、(2(k+1))行の画素111の階調値の「d2」として、補正値を算出する。補正部26は、画素データの画素111の階調値に算出された補正値を加減算する。
FIG. 13 is an explanatory diagram illustrating an example of calculation of a correction value in the lower correction for thinning driving. For example, as shown in FIG. 13, the gradation value “d0” of the
また、第1実施形態のようにみなし階調値が算出された下補正において、補正値が算出されるもう1つの例(2)として、補正値算出部25は、リスク境界RBを挟む上側の画素111である2k行の画素111のみなし階調値を、リスク境界RBを挟む2つの画素111の階調値の平均値として算出する。
As another example (2) in which the correction value is calculated in the lower correction in which the assumed gradation value is calculated as in the first embodiment, the correction
図14は、間引き駆動の上補正における補正値の算出の一例を示す説明図である。図14に示すように、2k行の画素111の階調値の「d0」と(2(k+1))行の画素111の階調値の「d2」とがリスク境界RBを挟むと共に、(2(k+1)+1)行の画素111の階調値の「d2」と(2(k+2))行の画素111の階調値の「d4」とがリスク境界RBを構成していない場合の上補正では、補正値算出部25は、2通りの補正値を算出しえる。1つの例(3)として、補正値算出部25は、第2実施形態のようにみなし階調値が算出された上補正の場合に、リスク境界RBを構成している上側の画素111である2k行の画素111の補正値を、(2(k+1))行の画素111の階調値の「d2」として算出する。補正部26は、画素データの画素111の階調値に補正値を加減算する。
FIG. 14 is an explanatory diagram illustrating an example of calculation of a correction value in the upper correction for thinning driving. As shown in FIG. 14, the gradation value “d0” of the
また、第1実施形態のようにみなし階調値が算出された上補正のもう1つの例(4)として、階調値推定部22は、リスク境界RBを挟む下の画素111の下に位置する(2(k+2))行の画素111のみなし階調値を、リスク境界RBを挟む下の画素111の階調値と、リスク境界RBを挟む下の画素111の下に位置する画素111と、の平均値として算出する。
Further, as another example (4) of the upper correction in which the assumed gradation value is calculated as in the first embodiment, the gradation
以上説明したように、第2実施形態の画像表示装置1では、例えば、間引き駆動における1フレームでは、偶数行の走査線の画素データと同じ画素111の階調値が、液晶パネル100上において、当該偶数行の走査線の画素111と当該偶数行の下の奇数行の走査線の画素111の階調値として出力される。また、1フレームと異なる2フレームでは、奇数行の走査線の画素データと同じ画素111の階調値が、液晶パネル100上において、当該奇数行の走査線の画素111と当該奇数行の下の偶数行の走査線の画素111の階調値として出力される。そのため、第2実施形態の画像表示装置1では、例えば、右眼用の画素データと、右眼用の画素データとは異なる左眼用の画素データと、を表示する駆動方法において、右眼用の画素データおよび左眼用の画素データが液晶パネル100に書き込まれる時間を短縮する。また、第2実施形態の画像表示装置1では、リスク境界RBの周辺の画素111の画素の階調値に対して過補正を行なわずに、ディスクリネーションの表示不良を抑制できる。
As described above, in the
C.変形例:
なお、この発明は上記実施形態に限られるものではなく、その要旨を逸脱しない範囲において種々の態様において実施することが可能であり、例えば、次のような変形も可能である。
C. Variations:
In addition, this invention is not limited to the said embodiment, It can implement in a various aspect in the range which does not deviate from the summary, For example, the following deformation | transformation is also possible.
C−1.変形例1:
上記実施形態では、リスク境界RBを挟む明画素と暗画素との補正値の算出方法として、第1補正係数αおよび第2補正係数βを用いた方法や、明画素と暗画素との一方のみに補正値を加減算する方法について説明したが、画素111の階調値の補正については、種々変形可能である。例えば、第1補正係数αや第2補正係数βが用いられずに、単純に、明画素から差し引かれる階調値と、暗画素に加えられる階調値と、が同じ値であってもよい。また、明画素の階調値、暗画素の階調値、階調差Δcなどに基づいて、第1補正係数αなどの係数が変更されてもよいし、リスク境界RBを挟む2つの画素111以外の画素の階調値が考慮されて、補正値が算出されてもよい。
C-1. Modification 1:
In the above embodiment, as a method for calculating the correction value between the bright pixel and the dark pixel sandwiching the risk boundary RB, a method using the first correction coefficient α and the second correction coefficient β, or only one of the bright pixel and the dark pixel is used. Although the method of adding and subtracting the correction value has been described above, various modifications can be made to the correction of the gradation value of the
また、上記実施形態では、間引き駆動の方法として、画素データに対して奇数行の走査線と偶数行の走査線とに分類して、画素データが供給されない液晶パネル100上の画素111の階調値に対して、上または下に位置する走査線の画素111の階調値と同じとしたが、間引かれる画素111や間引かれる画素111の階調値については、種々変形可能である。例えば、複数の走査線の内、3分の1の走査線が画素データに基づく画素111の階調値に設定され、他の画素111は前のフレームで表示していた階調値を継続させてもよい。また、走査線の選択方法は、走査線のすべてにおいて均等に割り振られる必要はなく、例えば、液晶パネル100の内の中央の走査線に対しては、密に画素データに基づく画素111の階調値が出力される走査線が配置されてもよい。
Further, in the above embodiment, as the thinning-out driving method, the pixel data is classified into odd-numbered scanning lines and even-numbered scanning lines, and the gradation of the
また、上記実施形態では、リスク境界RBを挟む明画素と暗画素として、走査線に対して垂直な2つの画素111について説明したが、本発明は、必ずしも上下に位置する2つの画素111に挟まれるリスク境界RBに限られず、それ以外のリスク境界RBに対しても適用できる。例えば、本発明は、走査線に対して水平方向の2つの画素に挟まれるリスク境界RBについて適用されてもよい。
In the above embodiment, the two
本発明は、上記実施形態や変形例に限られるものではなく、その趣旨を逸脱しない範囲において種々の構成で実現することができる。例えば、発明の概要の欄に記載した各形態中の技術的特徴に対応する実施形態、変形例中の技術的特徴は、上述の課題の一部または全部を解決するために、あるいは、上述の効果の一部または全部を達成するために、適宜、差し替えや、組み合わせを行なうことが可能である。また、その技術的特徴が本明細書中に必須なものとして説明されていなければ、適宜、削除することが可能である。 The present invention is not limited to the above-described embodiments and modifications, and can be realized with various configurations without departing from the spirit of the present invention. For example, the technical features in the embodiments and the modifications corresponding to the technical features in each form described in the summary section of the invention are to solve some or all of the above-described problems, or In order to achieve part or all of the effects, replacement or combination can be performed as appropriate. Further, if the technical feature is not described as essential in the present specification, it can be deleted as appropriate.
1…画像表示装置
10…液晶表示装置
20…補正処理部
22…階調値推定部(階調値算出部)
24…境界特定部(境界検出部)
25…補正値算出部(補正部)
26…補正部
30…タイミング制御回路
40…フレームメモリ
50…表示制御部
100…液晶パネル
100a…素子基板
100b…対向基板
105…液晶
108…コモン電極
111…画素
112…走査線
114…データ線
115…容量線
116…TFT
118…画素電極
120…液晶素子
125…保持容量
130…走査線駆動回路
140…データ線駆動回路
Sync…同期信号
Da−in…入力表示データ
Da−out…表示データ
Da−d…表示データ
LCcom…コモン電圧
Xctr…パネル駆動信号
Yctr…制御信号
Δc…階調差
C,U1,D1…階調値
X1,Vx…データ信号
VA,VB,VC…電圧範囲
AA,AB,AC…階調範囲
DA…ディスクリネーション発生領域
RB…リスク境界
SE…横電界
Yi…走査信号
BD1,BD2,BD3…境界
Vwt…電圧
DESCRIPTION OF
24 ... Boundary identification part (boundary detection part)
25 ... Correction value calculation unit (correction unit)
26 ...
DESCRIPTION OF
Claims (6)
垂直方向に隣接する2つの画素の周辺の画素の階調値と、前記2つの画素の内の少なくとも一方の画素の階調値と、に基づいて、前記2つの画素の内の少なくとも1つの画素の階調値として、みなし階調値を算出する階調値算出工程と、
前記2つの画素の境界として、階調値が低い低階調側画素の階調値が第1の階調値以上であると共に階調値が高い高階調側画素の階調値が前記第1の階調値よりも大きい第2の階調値以上であり、かつ、前記高階調側画素の階調値から前記低階調側画素の階調値を差し引いた値が所定の閾値以上である2つの画素の境界であるリスク境界を検出する境界検出工程と、
前記2つの画素の階調値の差が小さくなるように、算出された前記みなし階調値の画素を含む前記2つの画素の階調値に基づいて、前記2つの画素の階調値の内の少なくとも一方を補正する補正工程と、を備える、補正処理方法。 A pixel correction processing method in a driving method for writing to a plurality of scanning lines on a panel,
At least one of the two pixels based on a gradation value of a pixel around two pixels adjacent in the vertical direction and a gradation value of at least one of the two pixels A gradation value calculation step of calculating a deemed gradation value as the gradation value of
As the boundary between the two pixels, the gradation value of the low gradation side pixel having a low gradation value is equal to or higher than the first gradation value and the gradation value of the high gradation side pixel having a high gradation value is the first gradation value. And a value obtained by subtracting the gradation value of the low gradation side pixel from the gradation value of the high gradation side pixel is equal to or more than a predetermined threshold value. A boundary detection step for detecting a risk boundary that is a boundary between two pixels;
Based on the calculated gradation values of the two pixels including the pixel having the assumed gradation value so that the difference between the gradation values of the two pixels is reduced, And a correction step of correcting at least one of the correction processing method.
前記階調値算出工程は、複数の書き込み期間のうち、第1の書き込み期間を含む一部期間もしくは全期間において、前記複数の走査線の内、映像データに基づいて書き込みが行なわれる一部の走査線であるアクティブ走査線に対して書き込みが行なわれる場合に、前記アクティブ走査線以外の走査線である非アクティブ走査線に含まれる画素の前記みなし階調値を、前記非アクティブ走査線の垂直方向に沿って最も近い上または下に位置する前記アクティブ走査線に含まれる画素の階調値に基づいて算出する、補正処理方法。 The correction processing method according to claim 1,
In the gradation value calculation step, a part of the plurality of scanning lines in which writing is performed based on video data in a part period or the whole period including the first writing period. When writing is performed on an active scan line that is a scan line, the assumed gradation value of a pixel included in an inactive scan line that is a scan line other than the active scan line is set to be perpendicular to the inactive scan line. A correction processing method for calculating based on a gradation value of a pixel included in the active scanning line located closest to the upper or lower side in the direction.
前記複数の走査線は、前記アクティブ走査線と前記非アクティブ走査線とを交互に含み、
前記階調値算出工程は、前記非アクティブ走査線に含まれる非アクティブ画素の前記みなし階調値を、前記非アクティブ画素に垂直方向に隣接する2つの画素の階調値の平均値として算出する、補正処理方法。 The correction processing method according to claim 2,
The plurality of scan lines include the active scan line and the inactive scan line alternately,
The gradation value calculating step calculates the deemed gradation value of the inactive pixels included in the inactive scanning line as an average value of gradation values of two pixels adjacent to the inactive pixels in the vertical direction. , Correction processing method.
前記複数の書き込み期間は、第1の書き込み期間と重複しない第2の書き込み期間を含み、
前記複数の走査線は、前記第1の書き込み期間に映像データに基づいて書き込みが行なわれる走査線である第1の走査線と、前記第2の書き込み期間に映像データに基づいて書き込みが行なわれると共に前記第1の走査線と異なる第2の走査線と、を含み、
前記階調値算出工程は、前記第1の書き込み期間では、前記複数の走査線の内の前記第1の走査線以外の走査線である第3の走査線に含まれる画素の前記みなし階調値を、前記第1の走査線に含まれ、垂直方向に沿って上または下に隣接する画素の階調値と同じ階調値として算出し、前記第2の書き込み期間では、前記複数の走査線の内の前記第2の走査線以外の走査線である第4の走査線に含まれる画素の前記みなし階調値を、前記第2の走査線に含まれ、垂直方向に沿って上または下に隣接する画素の階調値として算出する、補正処理方法。 The correction processing method according to claim 1,
The plurality of writing periods include a second writing period that does not overlap with the first writing period,
The plurality of scanning lines are written based on video data in the first scanning line, which is a scanning line in which writing is performed based on video data in the first writing period, and in the second writing period. And a second scan line different from the first scan line,
In the gradation value calculation step, in the first writing period, the deemed gradation of pixels included in a third scanning line that is a scanning line other than the first scanning line among the plurality of scanning lines. The value is calculated as the same gradation value as the gradation value of a pixel that is included in the first scanning line and is adjacent vertically or vertically along the vertical direction. In the second writing period, the plurality of scannings are calculated. The deemed gradation value of a pixel included in a fourth scanning line that is a scanning line other than the second scanning line in the line is included in the second scanning line and is increased along the vertical direction or A correction processing method for calculating as a gradation value of a pixel adjacent below.
垂直方向に隣接する2つの画素の周辺の画素の階調値と、前記2つの画素の内の少なくとも一方の画素の階調値と、に基づいて、前記2つの画素の内の少なくとも1つの画素の階調値として、みなし階調値を算出する階調値算出部と、
前記2つの画素の境界として、階調値が低い低階調側画素の階調値が第1の階調値以上であると共に階調値が高い高階調側画素の階調値が前記第1の階調値よりも大きい第2の階調値以上であり、かつ、前記高階調側画素の階調値から前記低階調側画素の階調値を差し引いた値が所定の閾値以上である2つの画素の境界であるリスク境界を検出する境界検出部と、
前記2つの画素の階調値の差が小さくなるように、算出された前記みなし階調値の画素を含む前記2つの画素の階調値に基づいて、前記2つの画素の階調値の内の少なくとも一方を補正する補正部と、を備える、補正処理回路。 A pixel correction processing circuit in a driving method for writing to a plurality of scanning lines on a panel,
At least one of the two pixels based on a gradation value of a pixel around two pixels adjacent in the vertical direction and a gradation value of at least one of the two pixels A tone value calculation unit that calculates a deemed tone value as the tone value of
As the boundary between the two pixels, the gradation value of the low gradation side pixel having a low gradation value is equal to or higher than the first gradation value and the gradation value of the high gradation side pixel having a high gradation value is the first gradation value. And a value obtained by subtracting the gradation value of the low gradation side pixel from the gradation value of the high gradation side pixel is equal to or more than a predetermined threshold value. A boundary detection unit for detecting a risk boundary that is a boundary between two pixels;
Based on the calculated gradation values of the two pixels including the pixel having the assumed gradation value so that the difference between the gradation values of the two pixels is reduced, A correction processing circuit that corrects at least one of the correction processing circuit.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015037878A JP2016161620A (en) | 2015-02-27 | 2015-02-27 | Pixel correction processing method, correction processing circuit, and display device including correction processing circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015037878A JP2016161620A (en) | 2015-02-27 | 2015-02-27 | Pixel correction processing method, correction processing circuit, and display device including correction processing circuit |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2016161620A true JP2016161620A (en) | 2016-09-05 |
Family
ID=56846879
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015037878A Pending JP2016161620A (en) | 2015-02-27 | 2015-02-27 | Pixel correction processing method, correction processing circuit, and display device including correction processing circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2016161620A (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20190035259A (en) * | 2017-09-26 | 2019-04-03 | 엘지디스플레이 주식회사 | Display device and driving method of the same |
-
2015
- 2015-02-27 JP JP2015037878A patent/JP2016161620A/en active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20190035259A (en) * | 2017-09-26 | 2019-04-03 | 엘지디스플레이 주식회사 | Display device and driving method of the same |
KR102450252B1 (en) | 2017-09-26 | 2022-09-30 | 엘지디스플레이 주식회사 | Display device and driving method of the same |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100896377B1 (en) | Electro-optical device and electronic apparatus | |
US9189999B2 (en) | Signal processing device, liquid crystal device, electronic apparatus and signal processing method | |
JP5049101B2 (en) | Liquid crystal display | |
JP4816031B2 (en) | Display device and driving method of display device | |
TWI476478B (en) | Video processing method, video processing circuit, liquid crystal display, and electronic apparatus | |
JP4859464B2 (en) | Liquid crystal display | |
KR20110025111A (en) | Video processing circuit, video processing method, liquid crystal display apparatus, and electronic apparatus | |
JP6051544B2 (en) | Image processing circuit, liquid crystal display device, electronic apparatus, and image processing method | |
CN103514849B (en) | Signal processing device, signal processing method, liquid crystal device and electronic apparatus | |
US20120075277A1 (en) | Liquid crystal display apparatus and method of driving the same | |
US20070195045A1 (en) | Liquid crystal display device | |
US20080252586A1 (en) | Method for driving liquid crystal display with inserting gray image | |
CN113380209A (en) | Display device and display method thereof | |
US10121400B2 (en) | Video processing circuit, electro-optical device, electronic apparatus, and video processing method | |
WO2013031867A1 (en) | Display device and drive method for same | |
JP2016161620A (en) | Pixel correction processing method, correction processing circuit, and display device including correction processing circuit | |
US20050001829A1 (en) | Method for detecting whether or not display mode has to be switched | |
JP2014170096A (en) | Drive control device, electrooptical device, electronic device, and drive control method | |
JP2008164860A (en) | Liquid crystal display device | |
JP6578686B2 (en) | Video processing circuit, electronic device, and video processing method | |
JP2009180855A (en) | Liquid crystal display device | |
JP2013068720A (en) | Liquid crystal display, method of driving the same, and electronic unit | |
JP2009271267A (en) | Driver, display device, and driving method of the same | |
JP2012145666A (en) | Method for driving liquid crystal display device | |
JP2014145931A (en) | Image processing apparatus, liquid crystal display device, electronic equipment, and image processing method |