JP2015210422A - Display device and driver circuit - Google Patents

Display device and driver circuit Download PDF

Info

Publication number
JP2015210422A
JP2015210422A JP2014092660A JP2014092660A JP2015210422A JP 2015210422 A JP2015210422 A JP 2015210422A JP 2014092660 A JP2014092660 A JP 2014092660A JP 2014092660 A JP2014092660 A JP 2014092660A JP 2015210422 A JP2015210422 A JP 2015210422A
Authority
JP
Japan
Prior art keywords
display device
discharge
smoothing capacitor
unit
power supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2014092660A
Other languages
Japanese (ja)
Inventor
山野 敦浩
Atsuhiro Yamano
敦浩 山野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display Inc
Original Assignee
Japan Display Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Japan Display Inc filed Critical Japan Display Inc
Priority to JP2014092660A priority Critical patent/JP2015210422A/en
Publication of JP2015210422A publication Critical patent/JP2015210422A/en
Pending legal-status Critical Current

Links

Images

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide a display device and the like that can suppress deterioration of a connection part between a substrate and a driver circuit accompanied by a discharge of a smooth capacitor provided in a matrix drive method display device and a connection between the substrate and a flexible cable.SOLUTION: A system driver 100 comprises: output lines 120a and 120b in which a VGH or a VGL is output from DC/DC converters 111 and 112 and smooth capacitors 60a and 60b are connected; discharge switches 140a and 140b that switches connection and non-connection between terminals 122Aa and 122Ab where charges of the smooth capacitors 60a and 60b are discharged and the smooth capacitors 60a and 60b; and current limit circuits 130a and 130b that lie between the terminals 122Aa and 122Ab and the smooth capacitors 60a and 60b.

Description

本発明は、表示装置及びドライバ回路に関する。   The present invention relates to a display device and a driver circuit.

液晶表示デバイス等、マトリクス駆動方式の表示デバイスは、表示デバイスと別個に設けられたドライバ回路の制御下で動作する(例えば特許文献1)。ドライバ回路には、表示デバイスの走査線に対する信号を出力するゲートドライバ、表示デバイスの信号線に対する信号を出力するソースドライバ等がある。   A matrix-driven display device such as a liquid crystal display device operates under the control of a driver circuit provided separately from the display device (for example, Patent Document 1). The driver circuit includes a gate driver that outputs a signal for a scanning line of a display device, a source driver that outputs a signal for a signal line of the display device, and the like.

ゲートドライバから信号として出力される電圧を平滑化するため、平滑コンデンサが設けられる。一般的に、平滑コンデンサの容量は1μF程度ある。このような大容量のコンデンサをドライバ回路内に組み込むことは困難である。このため、平滑コンデンサは、ゲートドライバと別個に設けられる。平滑コンデンサは、液晶パネル等の表示デバイスが設けられた基板に対してフレキシブルプリント基板(FPC:Flexible printed circuits)を介して接続されたプリント基板(PCB:printed circuit board)に設けられる。   A smoothing capacitor is provided to smooth the voltage output as a signal from the gate driver. Generally, the capacity of the smoothing capacitor is about 1 μF. It is difficult to incorporate such a large capacity capacitor in the driver circuit. For this reason, the smoothing capacitor is provided separately from the gate driver. The smoothing capacitor is provided on a printed circuit board (PCB) connected to a substrate on which a display device such as a liquid crystal panel is provided via a flexible printed circuit (FPC).

平滑コンデンサに蓄積された電荷は、表示デバイスの動作終了に伴い放電される。ここで、平滑コンデンサの放電を自然放電に任せていると、表示デバイスの動作終了に係る処理を完了するまでの待ち時間が自然放電時間だけ延長されることになる。表示デバイスのより迅速な動作終了において、この延長は看過できない。そこで、平滑コンデンサを接地させるためのスイッチが別途設けられる。   The electric charge accumulated in the smoothing capacitor is discharged when the operation of the display device ends. Here, when the discharge of the smoothing capacitor is left to the natural discharge, the waiting time until the processing related to the operation end of the display device is completed is extended by the natural discharge time. This extension cannot be overlooked in the quicker termination of the display device. Therefore, a switch for grounding the smoothing capacitor is separately provided.

特開2012−83599号公報JP 2012-83599 A

低コスト化等を目的として、上記のゲートドライバ及びソースドライバ等の複数のドライバ回路を統合したいという要求がある。しかしながら、単にドライバ回路を統合にした場合、平滑コンデンサの放電に伴い液晶パネルとドライバ回路との接続部及び液晶パネルとFPCとの接続部がより劣化しやすくなるという問題が生じる。これは、ゲートドライバの機能とソースドライバの機能が統合されたドライバ回路の場合、平滑コンデンサを接地させるためのスイッチがこのドライバ回路内に設けられることになるためである。このため、平滑コンデンサからの放電に伴う過電流(数百mA)が液晶パネルとドライバ回路との接続部及び液晶パネルとFPCとの接続部に流れる。この過電流は、液晶パネルとドライバ回路との接続部及び液晶パネルとFPCとの接続部を発熱させる。この発熱により、これらの接続部が熱損傷する場合がある。仮に一度の放電で熱損傷に至らなくとも、表示デバイスの動作終了に伴い過電流が流れることが繰り返されることで、これらの接続部はより劣化しやすくなる。この問題は、液晶パネルに関する構成に限られない。マトリクス駆動方式の表示デバイスが設けられた基板の外部に設けられた平滑コンデンサを用いてドライバ回路内の出力電圧を平滑し、かつ、平滑コンデンサの放電のための放電経路が基板に装着されたドライバ回路と基板との接続部及び基板とフレキシブルケーブルとの接続部を経由する場合、同様の問題が生じる。   There is a demand for integrating a plurality of driver circuits such as the gate driver and the source driver for the purpose of cost reduction. However, when the driver circuit is simply integrated, there arises a problem that the connection portion between the liquid crystal panel and the driver circuit and the connection portion between the liquid crystal panel and the FPC are more likely to deteriorate as the smoothing capacitor is discharged. This is because in the case of a driver circuit in which the function of the gate driver and the function of the source driver are integrated, a switch for grounding the smoothing capacitor is provided in the driver circuit. For this reason, an overcurrent (several hundred mA) accompanying discharge from the smoothing capacitor flows through the connection portion between the liquid crystal panel and the driver circuit and the connection portion between the liquid crystal panel and the FPC. This overcurrent generates heat at the connection between the liquid crystal panel and the driver circuit and the connection between the liquid crystal panel and the FPC. Due to this heat generation, these connecting portions may be thermally damaged. Even if thermal damage is not caused by one discharge, the connection portion is more likely to be deteriorated by repeating the overcurrent flowing with the end of the operation of the display device. This problem is not limited to the configuration related to the liquid crystal panel. A driver in which the output voltage in the driver circuit is smoothed using a smoothing capacitor provided outside the substrate on which the matrix drive type display device is provided, and a discharge path for discharging the smoothing capacitor is mounted on the substrate. The same problem occurs when the connection portion between the circuit and the substrate and the connection portion between the substrate and the flexible cable are routed.

本発明は、上記の課題に鑑みてなされたもので、マトリクス駆動方式の表示デバイスが設けられた平滑コンデンサの放電に伴う基板とドライバ回路との接続部及び基板とフレキシブルケーブルとの接続部の劣化を抑制することができる表示装置及びドライバ回路を提供することを目的とする。   The present invention has been made in view of the above problems, and the deterioration of the connection portion between the substrate and the driver circuit and the connection portion between the substrate and the flexible cable due to the discharge of the smoothing capacitor provided with the matrix drive type display device. An object of the present invention is to provide a display device and a driver circuit that can suppress the above-described problem.

本発明の一態様は、マトリクス駆動方式の表示デバイスが設けられた基板と、前記基板に設けられて前記表示デバイスを動作させるとともに前記基板に接続されたフレキシブルケーブルを介して平滑コンデンサと接続されるドライバ回路とを備える表示装置であって、前記ドライバ回路は、外部の電源から供給された電力に基づいて所定電圧を出力する電圧出力部と、前記所定電圧が出力されるとともに前記平滑コンデンサが接続される出力線と、前記出力線に接続されて前記平滑コンデンサの電荷が放電される放電部と、前記放電部と前記平滑コンデンサとの間の接続と非接続とを切り替える切替部と、前記放電部と前記平滑コンデンサとの間に介在し、前記切替部により前記平滑コンデンサと前記放電部とが接続された場合に前記平滑コンデンサと前記放電部との間に流れる放電電流の電流値を所定電流値以下にする電流制限回路とを備える。   One embodiment of the present invention is a substrate provided with a matrix-driven display device, and the display device is operated on the substrate and is connected to a smoothing capacitor through a flexible cable connected to the substrate. A display device comprising a driver circuit, wherein the driver circuit is connected to a voltage output unit that outputs a predetermined voltage based on electric power supplied from an external power source, and the smoothing capacitor to which the predetermined voltage is output An output line that is connected to the output line and discharges the electric charge of the smoothing capacitor; a switching unit that switches between connection and disconnection between the discharge unit and the smoothing capacitor; and the discharge And when the smoothing capacitor and the discharge unit are connected by the switching unit, the smoothing capacitor is interposed between the smoothing capacitor and the smoothing capacitor. The current value of the discharge current flowing between the capacitor and the discharge portion and a current limiting circuit to less than a predetermined current value.

本発明の別の一態様は、マトリクス駆動方式の表示デバイスが設けられた基板に設けられて前記表示デバイスを動作させるとともに前記基板に接続されたフレキシブルケーブルを介して平滑コンデンサと接続されるドライバ回路であって、外部の電源から供給された電力に基づいて所定電圧を出力する電圧出力部と、前記所定電圧が出力されるとともに前記平滑コンデンサが接続される出力線と、前記出力線に接続されて前記平滑コンデンサの電荷が放電される放電部と、前記放電部と前記平滑コンデンサとの間の接続と非接続とを切り替える切替部と、前記放電部と前記平滑コンデンサとの間に介在し、前記切替部により前記平滑コンデンサと前記放電部とが接続された場合に前記平滑コンデンサと前記放電部との間に流れる放電電流の電流値を所定電流値以下にする電流制限回路とを備える。   Another embodiment of the present invention is a driver circuit which is provided on a substrate provided with a matrix drive type display device to operate the display device and which is connected to a smoothing capacitor via a flexible cable connected to the substrate. A voltage output unit that outputs a predetermined voltage based on electric power supplied from an external power source; an output line that outputs the predetermined voltage and is connected to the smoothing capacitor; and is connected to the output line. A discharge unit from which the electric charge of the smoothing capacitor is discharged, a switching unit for switching between connection and non-connection between the discharge unit and the smoothing capacitor, and interposed between the discharge unit and the smoothing capacitor, When the smoothing capacitor and the discharge unit are connected by the switching unit, the electric current of the discharge current that flows between the smoothing capacitor and the discharge unit. And a current limiting circuit for a value below a predetermined current value.

さらに、他の一態様として、前記電源は、アナログ電源とデジタル電源とからなり、前記デジタル電源は、前記アナログ電源による電力供給が終了した後の所定のタイミングに電力供給を終了し、前記切替部は、前記アナログ電源からの電力供給終了後であって前記デジタル電源からの電力供給終了前に前記放電部と前記平滑コンデンサとを接続し、前記電流制限回路は、前記放電電流の電流値を前記所定のタイミング前に前記平滑コンデンサの放電が完了する電流値にしてもよい。   Furthermore, as another aspect, the power source includes an analog power source and a digital power source, and the digital power source ends power supply at a predetermined timing after power supply by the analog power source is ended, and the switching unit Is connected to the discharge unit and the smoothing capacitor after the power supply from the analog power supply is finished and before the power supply from the digital power supply is finished, and the current limiting circuit sets the current value of the discharge current to the current value. A current value at which the discharge of the smoothing capacitor is completed before a predetermined timing may be used.

さらに、他の一態様として、前記電圧出力部は、正の電圧を出力する第1電圧出力部と、負の電圧を出力する第2電圧出力部とからなり、前記第1電圧出力部の出力線又は第2電圧出力部の出力線のいずれか一方を前記表示デバイスの複数の走査線の各々に接続する選択部を備え、前記切替部は、前記複数の走査線の全てが前記第1電圧出力部の出力線に接続された場合に前記平滑コンデンサと前記放電部とを接続してもよい。   Furthermore, as another aspect, the voltage output unit includes a first voltage output unit that outputs a positive voltage and a second voltage output unit that outputs a negative voltage, and the output of the first voltage output unit. A selection unit that connects either the line or the output line of the second voltage output unit to each of the plurality of scanning lines of the display device, and the switching unit includes all of the plurality of scanning lines that are the first voltage. When connected to the output line of the output unit, the smoothing capacitor and the discharge unit may be connected.

さらに、他の一態様として、前記放電部は、接地されていてもよい。   Furthermore, as another aspect, the discharge unit may be grounded.

さらに、他の一態様として、前記ドライバ回路は、異方性導電膜により前記基板上に装着されてもよい。   Furthermore, as another aspect, the driver circuit may be mounted on the substrate by an anisotropic conductive film.

さらに、他の一態様として、前記フレキシブルケーブルは、異方性導電膜により前記基板上に装着されてもよい。   Furthermore, as another aspect, the flexible cable may be mounted on the substrate with an anisotropic conductive film.

図1は、本発明の表示装置の一実施形態(第1実施例)の具体的構成例を示す図である。FIG. 1 is a diagram showing a specific configuration example of an embodiment (first example) of a display device of the present invention. 図2は、アクティブマトリクス駆動方式の液晶表示デバイスの具体的構成例を示す図である。FIG. 2 is a diagram showing a specific configuration example of an active matrix liquid crystal display device. 図3は、システムドライバの詳細構成の一例を示す図である。FIG. 3 is a diagram illustrating an example of a detailed configuration of the system driver. 図4は、表示装置の動作に関する各種の電力供給のON/OFFシーケンスを示す図である。FIG. 4 is a diagram showing ON / OFF sequences of various power supplies related to the operation of the display device. 図5は、第1実施例に対する比較例(比較例1)の構成を示す図である。FIG. 5 is a diagram showing a configuration of a comparative example (Comparative Example 1) relative to the first embodiment. 図6は、第1実施例に対する比較例(比較例2)の構成を示す図である。FIG. 6 is a diagram showing a configuration of a comparative example (comparative example 2) with respect to the first embodiment. 図7は、本発明の表示装置の別の一実施形態(第2実施例)の具体的構成例を示す図である。FIG. 7 is a diagram showing a specific configuration example of another embodiment (second example) of the display device of the present invention. 図8は、ALLON機能が使用される場合における各種の電力供給のON/OFFシーケンス及びALLON信号のハイ/ロウの一例を示す図である。FIG. 8 is a diagram illustrating examples of various power supply ON / OFF sequences and ALLON signal high / low when the ALLON function is used. 図9は、第2実施例に対する比較例の構成を示す図である。FIG. 9 is a diagram showing a configuration of a comparative example with respect to the second embodiment. 図10は、本実施例に係る表示装置を適用する電子機器の一例を示す図である。FIG. 10 is a diagram illustrating an example of an electronic apparatus to which the display device according to the present embodiment is applied. 図11は、本実施例に係る表示装置を適用する電子機器の一例を示す図である。FIG. 11 is a diagram illustrating an example of an electronic apparatus to which the display device according to the present embodiment is applied. 図12は、本実施例に係る表示装置を適用する電子機器の一例を示す図である。FIG. 12 is a diagram illustrating an example of an electronic apparatus to which the display device according to the present embodiment is applied. 図13は、本実施例に係る表示装置を適用する電子機器の一例を示す図である。FIG. 13 is a diagram illustrating an example of an electronic apparatus to which the display device according to the present embodiment is applied. 図14は、本実施例に係る表示装置を適用する電子機器の一例を示す図である。FIG. 14 is a diagram illustrating an example of an electronic apparatus to which the display device according to the present embodiment is applied. 図15は、本実施例に係る表示装置を適用する電子機器の一例を示す図である。FIG. 15 is a diagram illustrating an example of an electronic apparatus to which the display device according to the present embodiment is applied. 図16は、本実施例に係る表示装置を適用する電子機器の一例を示す図である。FIG. 16 is a diagram illustrating an example of an electronic apparatus to which the display device according to the present embodiment is applied.

以下に、本発明の各実施の形態について、図面を参照しつつ説明する。なお、開示はあくまで一例にすぎず、当業者において、発明の主旨を保っての適宜変更について容易に想到し得るものについては、当然に本発明の範囲に含有されるものである。また、図面は説明をより明確にするため、実際の態様に比べ、各部の幅、厚さ、形状等について模式的に表される場合があるが、あくまで一例であって、本発明の解釈を限定するものではない。また、本明細書と各図において、既出の図に関して前述したものと同様の要素には、同一の符号を付して、詳細な説明を適宜省略することがある。   Hereinafter, embodiments of the present invention will be described with reference to the drawings. It should be noted that the disclosure is merely an example, and those skilled in the art can easily conceive of appropriate modifications while maintaining the gist of the invention are naturally included in the scope of the present invention. In addition, the drawings may be schematically represented with respect to the width, thickness, shape, and the like of each part in comparison with actual aspects for the sake of clarity of explanation, but are merely examples, and the interpretation of the present invention is not limited. It is not limited. In addition, in the present specification and each drawing, elements similar to those described above with reference to the previous drawings are denoted by the same reference numerals, and detailed description may be omitted as appropriate.

説明は以下の順序で行う。
1.第1実施例
2.第2実施例
3.適用例
4.その他
The description will be made in the following order.
1. First Embodiment 2. FIG. Second Embodiment 3 FIG. Application Example 4 Other

<1.第1実施例>
図1は、本発明の表示装置1の一実施形態(第1実施例)の具体的構成例を示す図である。図1に示すように、表示装置1は、液晶パネル10と、FPC40と、PCB50とを備える。
<1. First Example>
FIG. 1 is a diagram showing a specific configuration example of an embodiment (first example) of a display device 1 according to the present invention. As shown in FIG. 1, the display device 1 includes a liquid crystal panel 10, an FPC 40, and a PCB 50.

液晶パネル10は、例えば二つのガラス基板を張り合わせて形成されたパネルである。液晶パネル10には、液晶表示デバイス20と、ドライバ回路(システムドライバ100)とが設けられている。液晶表示デバイス20は、例えば、走査線GCL、信号線SGL及び駆動電極COMLの各々に個別に供給される信号に応じて動作するアクティブマトリクス駆動方式の表示デバイスである。システムドライバ100は、例えば異方性導電膜(ACF:Anisotropic Conductive Film)を用いたチップオングラス(COG:Chip On Glass)により液晶パネル10に装着される集積回路である。   The liquid crystal panel 10 is a panel formed by bonding two glass substrates, for example. The liquid crystal panel 10 is provided with a liquid crystal display device 20 and a driver circuit (system driver 100). The liquid crystal display device 20 is, for example, an active matrix drive type display device that operates according to signals individually supplied to the scanning lines GCL, the signal lines SGL, and the driving electrodes COML. The system driver 100 is an integrated circuit that is attached to the liquid crystal panel 10 by, for example, chip on glass (COG) using an anisotropic conductive film (ACF).

FPC40は、液晶パネル10に形成された配線とPCB50に形成された配線とを電気的に接続する。以下、電気的な接続を単に「接続」と記載することがある。FPC40の一端側は、例えばACFを用いたフィルムオングラス(FOG:Film On Glass)により液晶パネル10に装着される。FPC40の他端側は、例えばPCB50に設けられたコネクタ52に物理的及び電気的に接続される。なお、第1実施例では、液晶パネル10とPCB50との接続にFPC40が用いられているが、これはフレキシブルケーブルの一例であってこれに限られるものでなく、適宜変更可能である。例えば、FPC40に代えてフレキシブルフラットケーブル(FFC)が採用されてもよい。   The FPC 40 electrically connects the wiring formed on the liquid crystal panel 10 and the wiring formed on the PCB 50. Hereinafter, the electrical connection may be simply referred to as “connection”. One end side of the FPC 40 is attached to the liquid crystal panel 10 by, for example, film on glass (FOG) using ACF. The other end side of the FPC 40 is physically and electrically connected to a connector 52 provided on the PCB 50, for example. In the first embodiment, the FPC 40 is used to connect the liquid crystal panel 10 and the PCB 50. However, this is an example of a flexible cable and is not limited thereto, and can be changed as appropriate. For example, a flexible flat cable (FFC) may be employed instead of the FPC 40.

PCB50は、電力供給線51a,51bを有する。電力供給線51aは、PCB50に接続された外部のアナログ電源(AVDD)の電力をシステムドライバ100に供給するための配線である。電力供給線51bは、PCB50に接続された外部のデジタル電源(DVDD)の電力をシステムドライバ100に供給するための配線である。AVDD及びDVDDは、例えばコネクタ53を介してPCB50に接続される。電力供給線51a,51bは、コネクタ53から延設されている。また、PCB50には、平滑コンデンサ60a,60bが設けられている。平滑コンデンサ60aは、システムドライバ100に内蔵されたDC/DCコンバータ111の出力線120a(図3参照)に接続されている。平滑コンデンサ60bは、システムドライバ100に内蔵されたDC/DCコンバータ112の出力線120b(図3参照)に接続されている。   The PCB 50 has power supply lines 51a and 51b. The power supply line 51 a is a wiring for supplying the power of the external analog power supply (AVDD) connected to the PCB 50 to the system driver 100. The power supply line 51 b is a wiring for supplying the power of the external digital power supply (DVDD) connected to the PCB 50 to the system driver 100. AVDD and DVDD are connected to the PCB 50 through a connector 53, for example. The power supply lines 51 a and 51 b are extended from the connector 53. Further, the PCB 50 is provided with smoothing capacitors 60a and 60b. The smoothing capacitor 60a is connected to the output line 120a (see FIG. 3) of the DC / DC converter 111 built in the system driver 100. The smoothing capacitor 60b is connected to the output line 120b (see FIG. 3) of the DC / DC converter 112 built in the system driver 100.

図1に示すように、電力供給線51a,51bとシステムドライバ100とを接続する配線は、FPC40を介する。また、平滑コンデンサ60a,60bとシステムドライバ100とを接続する配線は、FPC40を介する。このように、ドライバ回路(システムドライバ100)は、マトリクス駆動方式の表示デバイス(液晶表示デバイス20)が設けられた基板(液晶パネル10)に設けられて表示デバイスを動作させるとともに基板に接続されたフレキシブルケーブル(FPC40)を介して平滑コンデンサ60a,60bと接続される。   As shown in FIG. 1, the wiring connecting the power supply lines 51 a and 51 b and the system driver 100 is through the FPC 40. Further, the wiring connecting the smoothing capacitors 60a and 60b and the system driver 100 is through the FPC 40. As described above, the driver circuit (system driver 100) is provided on the substrate (liquid crystal panel 10) provided with the matrix drive type display device (liquid crystal display device 20) to operate the display device and is connected to the substrate. It connects with smoothing capacitor 60a, 60b via a flexible cable (FPC40).

図2は、液晶表示デバイス20の具体的構成例を示す図である。液晶表示デバイス20は、複数の画素Pixを有する。画素Pixの各々は、行列状に配置された複数の副画素SPixを有する。副画素SPixは、TFT素子Tr及び液晶素子LCを備えている。TFT素子Trは、薄膜トランジスタにより構成されるものであり、この例では、nチャネルのMOS(Metal Oxide Semiconductor)型のTFTで構成されている。TFT素子Trのソース又はドレインの一方は信号線SGLに接続され、ゲートは走査線GCLに接続され、ソース又はドレインの他方は液晶素子LCの一端に接続されている。液晶素子LCは、例えば、一端がTFT素子Trのドレインに接続され、他端が駆動電極COMLに接続されている。   FIG. 2 is a diagram illustrating a specific configuration example of the liquid crystal display device 20. The liquid crystal display device 20 has a plurality of pixels Pix. Each of the pixels Pix includes a plurality of subpixels SPix arranged in a matrix. The subpixel SPix includes a TFT element Tr and a liquid crystal element LC. The TFT element Tr is composed of a thin film transistor. In this example, the TFT element Tr is composed of an n-channel MOS (Metal Oxide Semiconductor) TFT. One of the source and drain of the TFT element Tr is connected to the signal line SGL, the gate is connected to the scanning line GCL, and the other of the source and drain is connected to one end of the liquid crystal element LC. The liquid crystal element LC has, for example, one end connected to the drain of the TFT element Tr and the other end connected to the drive electrode COML.

図2に示す副画素SPixは、走査線GCLにより、液晶表示デバイス20の同じ行に属する他の副画素SPixと互いに接続されている。走査線GCLは、システムドライバ100と接続され、システムドライバ100より走査信号Vscanが供給される。また、副画素SPixは、信号線SGLにより、液晶表示デバイス20の同じ列に属する他の副画素SPixと互いに接続されている。信号線SGLは、システムドライバ100と接続され、システムドライバ100より画素信号Vpixが供給される。さらに、副画素SPixは、駆動電極COMLにより、液晶表示デバイス20の同じ行に属する他の副画素SPixと互いに接続されている。駆動電極COMLは、システムドライバ100と接続され、システムドライバ100より駆動信号Vcomが供給される。なお、図2以外で図示する液晶表示デバイス20及び液晶表示デバイス20に接続されるシステムドライバ100においては、走査線GCLについてのみ図示し、信号線SGL及び駆動電極COMLの図示を省略している。   The sub-pixel SPix shown in FIG. 2 is connected to another sub-pixel SPix belonging to the same row of the liquid crystal display device 20 by the scanning line GCL. The scanning line GCL is connected to the system driver 100, and a scanning signal Vscan is supplied from the system driver 100. Further, the subpixel SPix is connected to another subpixel SPix belonging to the same column of the liquid crystal display device 20 by the signal line SGL. The signal line SGL is connected to the system driver 100, and the pixel signal Vpix is supplied from the system driver 100. Further, the subpixel SPix is connected to another subpixel SPix belonging to the same row of the liquid crystal display device 20 by the drive electrode COML. The drive electrode COML is connected to the system driver 100, and a drive signal Vcom is supplied from the system driver 100. Note that, in the liquid crystal display device 20 and the system driver 100 connected to the liquid crystal display device 20 illustrated in other than FIG. 2, only the scanning line GCL is illustrated, and the signal line SGL and the drive electrode COML are not illustrated.

図3は、システムドライバ100の詳細構成の一例を示す図である。図3に示すように、システムドライバ100は、例えば、DC/DCコンバータ111,112と、電流制限回路130a,130bと、放電スイッチ140a,140bと、スイッチ制御回路150とを備える。システムドライバ100は、例えば液晶表示デバイス20の各画素の信号線SGLに対する信号(画素信号Vpix)の出力を行う機能(ソースドライバ機能)、走査信号Vscanにより液晶表示デバイス20の複数の走査線GCLの各々のON/OFFを切り替える機能(ゲートドライバ機能)及び駆動電極COMLに駆動信号Vcomを供給する機能を具備する1チップシステムドライバ100IC(集積回路)である。図3では、これらの機能のうち、特にゲートドライバ機能に関する構成について図示し、他の機能に関する図示は省略している。DC/DCコンバータ111,112、電流制限回路130a,130b、放電スイッチ140a,140b及びスイッチ制御回路150等の構成は、システムドライバ100内に実装される。   FIG. 3 is a diagram illustrating an example of a detailed configuration of the system driver 100. As shown in FIG. 3, the system driver 100 includes, for example, DC / DC converters 111 and 112, current limiting circuits 130a and 130b, discharge switches 140a and 140b, and a switch control circuit 150. The system driver 100 has, for example, a function (source driver function) for outputting a signal (pixel signal Vpix) to the signal line SGL of each pixel of the liquid crystal display device 20, and a plurality of scanning lines GCL of the liquid crystal display device 20 according to the scanning signal Vscan. This is a one-chip system driver 100IC (integrated circuit) having a function of switching each ON / OFF (gate driver function) and a function of supplying a drive signal Vcom to the drive electrode COML. FIG. 3 illustrates a configuration related to the gate driver function among these functions, and illustrations regarding other functions are omitted. The configurations of the DC / DC converters 111 and 112, the current limiting circuits 130a and 130b, the discharge switches 140a and 140b, the switch control circuit 150, and the like are mounted in the system driver 100.

DC/DCコンバータ111,112は、例えばチャージポンプ回路である。DC/DCコンバータ111,112は、PCB50に接続された外部のアナログ電源(AVDD)及びデジタル電源(DVDD)から供給される電力に基づいて、それぞれ異なる二つの電圧(VGH、VGL)を出力する。具体的には、VGHは例えば30Vであり、VGLは例えば−10Vである。このように、DC/DCコンバータ111,112の各々は、外部の電源から供給された電力に基づいて所定電圧を出力する電圧出力部として機能する。また、電圧出力部は、正の電圧(VGH)を出力する第1電圧出力部と、負の電圧(VGL)を出力する第2電圧出力部とからなる。ここで、電圧VGHが走査信号Vscanとして機能する。また、電圧VGLが、走査信号VscanのOFF信号として機能する。なお、システムドライバ100内のDC/DCコンバータ111,112とAVDD及びDVDDとは、液晶パネル10とシステムドライバ100との接続部11a,11b及び液晶パネル10とFPC40との接続部12a,12bを経由して接続される。なお、接続部11aは、システムドライバ100内のDC/DCコンバータ111,112とAVDDとの接続部である。接続部11bは、システムドライバ100内のDC/DCコンバータ111,112とDVDDとの接続部である。接続部12aは、AVDDの電力供給線51aと接続部11aに接続された液晶パネル10の配線との接続部である。接続部12bは、DVDDの電力供給線51bと接続部11bに接続された液晶パネル10の配線との接続部である。   The DC / DC converters 111 and 112 are, for example, charge pump circuits. The DC / DC converters 111 and 112 output two different voltages (VGH and VGL) based on electric power supplied from an external analog power supply (AVDD) and digital power supply (DVDD) connected to the PCB 50. Specifically, VGH is, for example, 30V, and VGL is, for example, -10V. As described above, each of the DC / DC converters 111 and 112 functions as a voltage output unit that outputs a predetermined voltage based on the power supplied from the external power source. The voltage output unit includes a first voltage output unit that outputs a positive voltage (VGH) and a second voltage output unit that outputs a negative voltage (VGL). Here, the voltage VGH functions as the scanning signal Vscan. The voltage VGL functions as an OFF signal for the scanning signal Vscan. Note that the DC / DC converters 111 and 112 and the AVDD and DVDD in the system driver 100 pass through the connection portions 11a and 11b between the liquid crystal panel 10 and the system driver 100 and the connection portions 12a and 12b between the liquid crystal panel 10 and the FPC 40. Connected. The connection unit 11a is a connection unit between the DC / DC converters 111 and 112 in the system driver 100 and AVDD. The connection unit 11b is a connection unit between the DC / DC converters 111 and 112 in the system driver 100 and the DVDD. The connecting portion 12a is a connecting portion between the AVDD power supply line 51a and the wiring of the liquid crystal panel 10 connected to the connecting portion 11a. The connection part 12b is a connection part between the power supply line 51b of the DVDD and the wiring of the liquid crystal panel 10 connected to the connection part 11b.

DC/DCコンバータ111,112からの出力線120a,120bは、液晶表示デバイス20の走査線GCLに接続される。出力線120a,120bには、PCB50に設けられた平滑コンデンサ60a,60bが個別に接続されている。すなわち、出力線120a,120bには、所定電圧が出力されるとともに平滑コンデンサ60a,60bが接続される。平滑コンデンサ60aは、出力線120aから分岐した二つの分岐線のうち一方の分岐線121aに接続される。平滑コンデンサ60bは、出力線120bから分岐した二つの分岐線のうち一方の分岐線121bに接続される。ここで、出力線120a,120bと平滑コンデンサ60a,60bとは、液晶パネル10とシステムドライバ100との接続部(第1接続部13a,13b)及び液晶パネル10とFPC40との接続部(第2接続部14a,14b)を経由して接続される。なお、第1接続部13a及び第2接続部14aは、VGHの出力線120aに接続される液晶パネル10とシステムドライバ100との接続部及び液晶パネル10とFPC40との接続部である。また、第1接続部13b及び第2接続部14bは、VGLの出力線120bに接続される液晶パネル10とシステムドライバ100との接続部及び液晶パネル10とFPC40との接続部である。   Output lines 120 a and 120 b from the DC / DC converters 111 and 112 are connected to the scanning line GCL of the liquid crystal display device 20. Smoothing capacitors 60a and 60b provided on the PCB 50 are individually connected to the output lines 120a and 120b. That is, a predetermined voltage is output to the output lines 120a and 120b, and smoothing capacitors 60a and 60b are connected. The smoothing capacitor 60a is connected to one branch line 121a of the two branch lines branched from the output line 120a. The smoothing capacitor 60b is connected to one branch line 121b of the two branch lines branched from the output line 120b. Here, the output lines 120a and 120b and the smoothing capacitors 60a and 60b are a connection part (first connection part 13a and 13b) between the liquid crystal panel 10 and the system driver 100 and a connection part (second connection) between the liquid crystal panel 10 and the FPC 40. The connection is made via the connecting portions 14a and 14b). The first connection portion 13a and the second connection portion 14a are a connection portion between the liquid crystal panel 10 and the system driver 100 connected to the VGH output line 120a and a connection portion between the liquid crystal panel 10 and the FPC 40. The first connection portion 13 b and the second connection portion 14 b are a connection portion between the liquid crystal panel 10 and the system driver 100 connected to the VGL output line 120 b and a connection portion between the liquid crystal panel 10 and the FPC 40.

出力線120aから分岐した二つの分岐線のうち一方の分岐線121aでない他方の分岐線122aには、電流制限回路130a及び放電スイッチ140aが一つずつ設けられる。出力線120bから分岐した二つの分岐線のうち一方の分岐線121bでない他方の分岐線122bには、電流制限回路130b及び放電スイッチ140bが一つずつ設けられる。電流制限回路130a,130bは、他方の分岐線122a,122bに設けられる。具体的には、電流制限回路130a,130bは、例えば所定の電気抵抗値(例えば10kΩ)を有する電気抵抗である。電気抵抗の具体的実装形態は任意であり、例えばポリシリコン抵抗であってもよいし、拡散抵抗であってもよい。電流制限回路130a,130bが設けられた他方の分岐線122a,122bの末端122Aa,122Abは、接地されている。なお、末端122Aaは、他方の分岐線122aの末端である。末端122Abは、他方の分岐線122bの末端である。   Of the two branch lines branched from the output line 120a, the other branch line 122a that is not one branch line 121a is provided with one current limiting circuit 130a and one discharge switch 140a. Of the two branch lines branched from the output line 120b, the other branch line 122b that is not one of the branch lines 121b is provided with one current limiting circuit 130b and one discharge switch 140b. Current limiting circuits 130a and 130b are provided on the other branch lines 122a and 122b. Specifically, the current limiting circuits 130a and 130b are electric resistors having a predetermined electric resistance value (for example, 10 kΩ), for example. The specific mounting form of the electrical resistance is arbitrary, and may be, for example, a polysilicon resistance or a diffusion resistance. Terminals 122Aa and 122Ab of the other branch lines 122a and 122b provided with the current limiting circuits 130a and 130b are grounded. The end 122Aa is the end of the other branch line 122a. The end 122Ab is the end of the other branch line 122b.

放電スイッチ140a,140bは、他方の分岐線122a,122bにおいて、電流制限回路130a,130bを挟んで末端122Aa,122Abの反対側に設けられる。放電スイッチ140a,140bは、電流制限回路130a,130bが設けられた他方の分岐線122a,122bの末端122Aa,122Ab側と平滑コンデンサ60a,60bとの接続と非接続とを切り替えるスイッチである。放電スイッチ140a,140bは、スイッチ制御回路150の制御下で動作する。   The discharge switches 140a and 140b are provided on the other branch lines 122a and 122b on the opposite side of the terminals 122Aa and 122Ab across the current limiting circuits 130a and 130b. The discharge switches 140a and 140b are switches for switching connection and disconnection between the terminals 122Aa and 122Ab of the other branch lines 122a and 122b provided with the current limiting circuits 130a and 130b and the smoothing capacitors 60a and 60b. The discharge switches 140 a and 140 b operate under the control of the switch control circuit 150.

スイッチ制御回路150は、AVDDの供給終了を検知して信号SW1を放電スイッチ140a,140bに出力する。具体的には、スイッチ制御回路150は、例えば図3に示すように、DC/DCコンバータ111にAVDDを供給する配線から分岐された配線と接続される。スイッチ制御回路150は、この配線を介したAVDDの供給の終了に応じて信号SW1を放電スイッチ140a,140bに出力する。   The switch control circuit 150 detects the end of the supply of AVDD and outputs a signal SW1 to the discharge switches 140a and 140b. Specifically, the switch control circuit 150 is connected to a wiring branched from a wiring for supplying AVDD to the DC / DC converter 111, for example, as shown in FIG. The switch control circuit 150 outputs a signal SW1 to the discharge switches 140a and 140b in response to the end of the supply of AVDD via this wiring.

次に、図4を参照して、第1実施例における各種の電力供給のON/OFFシーケンスについて説明する。図4は、表示装置の動作に関する各種の電力供給のON/OFFシーケンスを示す図である。図4に示すように、表示装置1の動作の開始に伴い、DVDD、AVDD、VGH及びVGLの順に電力供給が開始される。また、表示装置1の動作の終了に伴い、AVDD、VGH及びVGL、DVDDの順に電力供給が終了される。この順番が守られない場合、複数種類のドライバ回路を構成するトランジスタにラッチアップが生じ、ラッチアップによる過電流でドライバ回路及び液晶表示デバイス20に破損が生じることがある。なお、DVDD、AVDDの供給開始及び終了は、外部の電源を制御する図示しない制御部の制御下で行われる。VGH及びVGLの供給開始は、DC/DCコンバータ111,112に対するAVDDの供給開始後に行われる。VGH及びVGLの供給開始に伴い、VGH及びVGLを供給するDC/DCコンバータ111,112の各々の出力線120a,120bに接続された平滑コンデンサ60a,60bに電荷が蓄積される。   Next, various power supply ON / OFF sequences in the first embodiment will be described with reference to FIG. FIG. 4 is a diagram showing ON / OFF sequences of various power supplies related to the operation of the display device. As shown in FIG. 4, with the start of the operation of the display device 1, power supply is started in the order of DVDD, AVDD, VGH, and VGL. Further, with the termination of the operation of the display device 1, the power supply is terminated in the order of AVDD, VGH, VGL, and DVDD. If this order is not observed, latch-up may occur in the transistors constituting a plurality of types of driver circuits, and the driver circuit and the liquid crystal display device 20 may be damaged by overcurrent due to latch-up. Note that the supply start and end of DVDD and AVDD are performed under the control of a control unit (not shown) that controls an external power supply. The supply of VGH and VGL is started after the supply of AVDD to the DC / DC converters 111 and 112 is started. With the start of supply of VGH and VGL, charges are accumulated in the smoothing capacitors 60a and 60b connected to the output lines 120a and 120b of the DC / DC converters 111 and 112 that supply VGH and VGL.

VGH及びVGLの供給終了は、DC/DCコンバータ111,112に対するAVDDの供給終了に伴い開始される。このとき、AVDDの供給終了に伴い、スイッチ制御回路150は、信号SW1を出力する。放電スイッチ140a,140bは、信号SW1に応じて電流制限回路130a,130bが設けられた他方の分岐線122a,122bの末端122Aa,122Ab側と平滑コンデンサ60a,60bとを接続する。これにより、平滑コンデンサ60a,60bに蓄積された電荷に応じた電流(放電電流)が他方の分岐線122a,122bの末端122Aa,122Ab(接地)と平滑コンデンサ60a,60bとの間の配線に流れる。このように、接地された他方の分岐線122a,122bの末端122Aa,122Abは、平滑コンデンサ60a,60bが接続された電圧出力部(DC/DCコンバータ111,112)からの出力線120a,120bに接続されて平滑コンデンサ60a,60bの電荷が放電される放電部として機能する。また、放電スイッチ140a,140bは、放電部と平滑コンデンサ60a,60bとの間の接続状態を切り替える切替部として機能する。また、切替部として機能する放電スイッチ140a,140bは、アナログ電源(AVDD)からの電力供給終了後であってデジタル電源(DVDD)からの電力供給終了前に放電部と平滑コンデンサ60a,60bとを接続する。   The supply termination of VGH and VGL is started when the supply of AVDD to the DC / DC converters 111 and 112 is finished. At this time, the switch control circuit 150 outputs the signal SW1 with the end of the supply of AVDD. The discharge switches 140a and 140b connect the smoothing capacitors 60a and 60b to the ends 122Aa and 122Ab of the other branch lines 122a and 122b provided with the current limiting circuits 130a and 130b according to the signal SW1. As a result, a current (discharge current) corresponding to the charges accumulated in the smoothing capacitors 60a and 60b flows in the wiring between the terminals 122Aa and 122Ab (ground) of the other branch lines 122a and 122b and the smoothing capacitors 60a and 60b. . In this way, the ends 122Aa and 122Ab of the other branch lines 122a and 122b that are grounded are connected to the output lines 120a and 120b from the voltage output unit (DC / DC converters 111 and 112) to which the smoothing capacitors 60a and 60b are connected. It functions as a discharge part that is connected to discharge the electric charges of the smoothing capacitors 60a, 60b. Moreover, the discharge switches 140a and 140b function as a switching unit that switches a connection state between the discharge unit and the smoothing capacitors 60a and 60b. Further, the discharge switches 140a and 140b functioning as a switching unit connect the discharge unit and the smoothing capacitors 60a and 60b after the end of power supply from the analog power supply (AVDD) and before the end of power supply from the digital power supply (DVDD). Connecting.

上記のように、他方の分岐線122a,122bの末端122Aa,122Ab(接地)と平滑コンデンサ60a,60bとの間の配線には電流制限回路130a,130bが設けられている。このため、電流制限回路130a,130bにより放電電流の電流値が所定電流値以下に抑えられる。具体的には、例えば出力電圧が30VであるVGHの出力線120aに設けられた平滑コンデンサ60a,60bの容量が1μFであり、電流制限回路130a,130bの電気抵抗値が10kΩである場合、放電電流は最大3mA程度に抑えられる。この程度の電流であれば、第1接続部13a,13b及び第2接続部14a,14bに熱損傷を生じさせるほどの発熱に至らない。このため、平滑コンデンサ60a,60bの放電に伴う第1接続部13a,13b及び第2接続部14a,14bの劣化を抑制することができる。このように、電流制限回路130a,130bは、放電部と平滑コンデンサ60a,60bとの間に介在し、切替部により平滑コンデンサ60a,60bと放電部とが接続された場合に平滑コンデンサ60a,60bと放電部との間に流れる放電電流の電流値を所定電流値(例えば3mA)以下にする。なお、第1実施例において、放電スイッチ140a,140bは同時に接続されるが、これは放電スイッチ140a,140bの動作制御の一例であってこれに限られるものでない。   As described above, the current limiting circuits 130a and 130b are provided in the wiring between the terminals 122Aa and 122Ab (ground) of the other branch lines 122a and 122b and the smoothing capacitors 60a and 60b. For this reason, the current value of the discharge current is suppressed to a predetermined current value or less by the current limiting circuits 130a and 130b. Specifically, for example, when the smoothing capacitors 60a and 60b provided on the output line 120a of the VGH whose output voltage is 30V have a capacitance of 1 μF and the electric resistance values of the current limiting circuits 130a and 130b are 10 kΩ, The current is suppressed to about 3 mA at maximum. With this level of current, the first connection portions 13a and 13b and the second connection portions 14a and 14b do not generate heat enough to cause thermal damage. For this reason, it is possible to suppress the deterioration of the first connection portions 13a and 13b and the second connection portions 14a and 14b due to the discharge of the smoothing capacitors 60a and 60b. Thus, the current limiting circuits 130a and 130b are interposed between the discharge unit and the smoothing capacitors 60a and 60b, and when the smoothing capacitors 60a and 60b and the discharge unit are connected by the switching unit, the smoothing capacitors 60a and 60b. The discharge current flowing between the discharge portion and the discharge portion is set to a predetermined current value (for example, 3 mA) or less. In the first embodiment, the discharge switches 140a and 140b are connected at the same time, but this is an example of the operation control of the discharge switches 140a and 140b and is not limited thereto.

また、第1実施例では、デジタル電源(DVDD)は、アナログ電源(AVDD)による電力供給が終了した後の所定のタイミングに電力供給を終了する。言い換えれば、AVDD及びDVDDの供給終了タイミングはオープンループ制御であり、VGH及びVGLの供給終了タイミングのフィードバックを受けない。電流制限回路130a,130bは、AVDDの供給終了後、DVDDの供給が終了する所定のタイミング前に平滑コンデンサ60a,60bからの放電が完了するように電流を制限する。すなわち、電流制限回路130a,130bは、放電電流の電流値を所定のタイミング前に平滑コンデンサ60a,60bの放電が完了する電流値にする。具体的には、VGHの出力線120a及びVGLの出力線120bに設けられた平滑コンデンサ60a,60bの電荷は、時定数10msec(=10kΩ×1μF)で放電される。このため、電流制限回路130a,130bが存する場合の平滑コンデンサ60a,60bの放電時間は、仮に電流制限回路130a,130bが存しない場合に過電流が流れて放電される場合に比して20msec〜30msec程度長くなるに過ぎない。第1実施例では、このような平滑コンデンサ60a,60bの放電時間を鑑みて、AVDDの供給終了後のDVDDの供給終了タイミング(所定のタイミング)が設定されている。   In the first embodiment, the digital power supply (DVDD) ends the power supply at a predetermined timing after the power supply by the analog power supply (AVDD) is ended. In other words, the supply end timing of AVDD and DVDD is open loop control, and feedback of the supply end timing of VGH and VGL is not received. The current limiting circuits 130a and 130b limit the current so that the discharge from the smoothing capacitors 60a and 60b is completed after the end of the supply of AVDD and before the predetermined timing when the supply of DVDD ends. That is, the current limiting circuits 130a and 130b set the current value of the discharge current to a current value at which the discharge of the smoothing capacitors 60a and 60b is completed before a predetermined timing. Specifically, the charges of the smoothing capacitors 60a and 60b provided in the VGH output line 120a and the VGL output line 120b are discharged with a time constant of 10 msec (= 10 kΩ × 1 μF). For this reason, the discharge time of the smoothing capacitors 60a and 60b when the current limiting circuits 130a and 130b are present is 20 msec to the time when the overcurrent flows when the current limiting circuits 130a and 130b are not present. It is only about 30 msec long. In the first embodiment, in consideration of the discharge time of the smoothing capacitors 60a and 60b, the DVDD supply end timing (predetermined timing) after the AVDD supply ends is set.

なお、第1実施例では、スイッチ制御回路150が信号SW1を出力しているが、これは平滑コンデンサ60a,60bの放電に伴う放電スイッチ140a,140bの動作制御の具体例であってこれに限られるものでない。例えば、信号SW1の供給源をシステムドライバ100の外部の構成としてもよい。当該外部の構成は、例えばPCB50に接続された外部の機器である。   In the first embodiment, the switch control circuit 150 outputs the signal SW1, but this is a specific example of the operation control of the discharge switches 140a and 140b accompanying the discharge of the smoothing capacitors 60a and 60b. It is not something that can be done. For example, the supply source of the signal SW1 may be configured outside the system driver 100. The external configuration is, for example, an external device connected to the PCB 50.

(比較例1)
図5は、第1実施例に対する比較例(比較例1)の構成を示す図である。図5に示すように、比較例1としての表示装置300は、液晶パネル310と、FPC340と、PCB350とを備える。
(Comparative Example 1)
FIG. 5 is a diagram showing a configuration of a comparative example (Comparative Example 1) relative to the first embodiment. As shown in FIG. 5, the display device 300 as the comparative example 1 includes a liquid crystal panel 310, an FPC 340, and a PCB 350.

液晶パネル310は、例えば二つのガラス基板を張り合わせて形成されたパネルである。液晶パネル310には、液晶表示デバイス320と、複数種類のドライバ回路(ゲートドライバ401及びソースドライバ402)とが実装されている。複数種類のドライバ回路は、液晶表示デバイス320に接続されている。   The liquid crystal panel 310 is a panel formed by bonding two glass substrates, for example. A liquid crystal display device 320 and a plurality of types of driver circuits (a gate driver 401 and a source driver 402) are mounted on the liquid crystal panel 310. A plurality of types of driver circuits are connected to the liquid crystal display device 320.

FPC340は、液晶パネル310に形成された配線とPCB350に形成された配線とを接続する。   The FPC 340 connects the wiring formed on the liquid crystal panel 310 and the wiring formed on the PCB 350.

PCB350は、ソースドライバ402に供給されるAVDD及びDVDDの電力供給線351a,351bを有する。電力供給線351aは、外部のアナログ電源(AVDD)が接続される配線である。電力供給線351bは、外部のデジタル電源(DVDD)が接続される配線である。電力供給線351a,351bは、FPC340を介して液晶パネル310に設けられた配線と接続されている。また、液晶パネル310に設けられた配線のうちDVDDの電力供給線351bと接続された配線は、分岐してゲートドライバ401及びソースドライバ402の両方に接続されている。   The PCB 350 includes AVDD and DVDD power supply lines 351 a and 351 b supplied to the source driver 402. The power supply line 351a is a wiring to which an external analog power supply (AVDD) is connected. The power supply line 351b is a wiring to which an external digital power supply (DVDD) is connected. The power supply lines 351a and 351b are connected to wiring provided in the liquid crystal panel 310 via the FPC 340. Of the wirings provided on the liquid crystal panel 310, the wiring connected to the DVDD power supply line 351 b is branched and connected to both the gate driver 401 and the source driver 402.

また、PCB350は、DC/DCコンバータ411,412を備える。DC/DCコンバータ411,412は、例えばチャージポンプ回路である。DC/DCコンバータ411,412は、PCB350に接続された外部のAVDD及びDVDDから供給される電力に基づいて、VGH、VGLを出力する。DC/DCコンバータ411,412から出力される電圧は、ゲートドライバ401に供給される。具体的には、DC/DCコンバータ411,412の各々からゲートドライバ401へ電圧を出力するための出力線420a,420bの各々は、FPC340を介して液晶パネル310に設けられたゲートドライバ401への配線と接続されている。なお、出力線420aは、DC/DCコンバータ411に接続されたVGHの出力線である。出力線420bは、DC/DCコンバータ412に接続されたVGLの出力線である。出力線420a,420bには、PCB350に設けられた平滑コンデンサ360a,360bが個別に接続されている。平滑コンデンサ360aは、出力線420aから分岐した二つの分岐線のうち一方の分岐線421aに接続される。平滑コンデンサ360bは、出力線420bから分岐した二つの分岐線のうち一方の分岐線421bに接続される。また、二つの分岐線のうち他方の分岐線422a,422bの末端422Aa,422Abは、接地されている。また、他方の分岐線422a,422bには、分岐点と末端422Aa,422Abとの間にスイッチ440a,440bが設けられている。スイッチ440a,440bは、スイッチ動作信号SWに応じて開閉が切り替わる。なお、他方の分岐線422aは、出力線420aの分岐線である。末端422Aaは、他方の分岐線422aの末端である。スイッチ440aは、他方の分岐線422aに設けられる。他方の分岐線422bは、出力線420bの分岐線である。末端422Abは、他方の分岐線422bの末端である。スイッチ440bは、他方の分岐線422bに設けられる。   The PCB 350 includes DC / DC converters 411 and 412. The DC / DC converters 411 and 412 are, for example, charge pump circuits. The DC / DC converters 411 and 412 output VGH and VGL based on the power supplied from the external AVDD and DVDD connected to the PCB 350. The voltage output from the DC / DC converters 411 and 412 is supplied to the gate driver 401. Specifically, each of the output lines 420a and 420b for outputting a voltage from each of the DC / DC converters 411 and 412 to the gate driver 401 is connected to the gate driver 401 provided in the liquid crystal panel 310 via the FPC 340. Connected with wiring. The output line 420a is a VGH output line connected to the DC / DC converter 411. The output line 420 b is a VGL output line connected to the DC / DC converter 412. Smoothing capacitors 360a and 360b provided on the PCB 350 are individually connected to the output lines 420a and 420b. Smoothing capacitor 360a is connected to one branch line 421a of the two branch lines branched from output line 420a. The smoothing capacitor 360b is connected to one branch line 421b of the two branch lines branched from the output line 420b. Further, the ends 422Aa and 422Ab of the other branch lines 422a and 422b of the two branch lines are grounded. The other branch lines 422a and 422b are provided with switches 440a and 440b between the branch points and the ends 422Aa and 422Ab. The switches 440a and 440b are opened and closed according to the switch operation signal SW. The other branch line 422a is a branch line of the output line 420a. The end 422Aa is the end of the other branch line 422a. The switch 440a is provided on the other branch line 422a. The other branch line 422b is a branch line of the output line 420b. The end 422Ab is the end of the other branch line 422b. The switch 440b is provided on the other branch line 422b.

次に、図4を参照して、第1実施例における各種の電力供給のON/OFFシーケンスについて説明する。図4に示すように、表示装置1の動作の開始に伴い、DVDD、AVDD、VGH及びVGLの順に電力供給が開始される。また、表示装置1の動作の終了に伴い、AVDD、VGH及びVGL、DVDDの順に電力供給が終了される。AVDDの供給が終了した後、VGH及びVGLの供給が終了する。ここで、VGHの出力線420a及びVGLの出力線420bには平滑コンデンサ360a,360bが設けられている。このため、平滑コンデンサ360a,360bに蓄積された電荷の放出が終了するまでの間、VGHの出力線420a及びVGLの出力線420bを介してゲートドライバ401に平滑コンデンサ360a,360bから放出される電荷による電圧が印加されることになる。上記の通り、VGH及びVGLの供給が終了しないとDVDDの供給を終了することができないことから、平滑コンデンサ360a,360bの放電時間(図4に示す立下り期間T1)が長いほど表示装置300の動作の終了にかかる時間が長くなることになる。そこで、表示デバイスの動作終了に伴い、スイッチ440a,440bにより平滑コンデンサと接地された他方の分岐線422a,422bとを接続することで平滑コンデンサの放電をより早めることが行われる。図5のように、スイッチ440a,440b及び接地された他方の分岐線422a,422bがPCB350にある場合、コンデンサの放電電流はPCB350内で流れる。このため、比較例1では、ゲートドライバ401と液晶パネル310との接続部及び液晶パネル310とFPC340との接続部の劣化に係る問題は生じない。しかしながら、比較例1は、ゲートドライバ401とソースドライバ402とが個別に設けられているので、液晶パネル310における実装面積及びコストの面で第1実施例に比して劣る。   Next, various power supply ON / OFF sequences in the first embodiment will be described with reference to FIG. As shown in FIG. 4, with the start of the operation of the display device 1, power supply is started in the order of DVDD, AVDD, VGH, and VGL. Further, with the termination of the operation of the display device 1, the power supply is terminated in the order of AVDD, VGH, VGL, and DVDD. After the supply of AVDD is finished, the supply of VGH and VGL is finished. Here, smoothing capacitors 360a and 360b are provided on the VGH output line 420a and the VGL output line 420b. For this reason, the charge discharged from the smoothing capacitors 360a and 360b to the gate driver 401 through the VGH output line 420a and the VGL output line 420b until the discharge of the charges accumulated in the smoothing capacitors 360a and 360b is completed. The voltage by is applied. As described above, since the supply of DVDD cannot be completed unless the supply of VGH and VGL is completed, the longer the discharge time (the falling period T1 shown in FIG. 4) of the smoothing capacitors 360a and 360b, The time taken to complete the operation will be longer. Therefore, with the end of the operation of the display device, the smoothing capacitor is further discharged earlier by connecting the smoothing capacitor to the other branch line 422a, 422b grounded by the switches 440a, 440b. As shown in FIG. 5, when the switches 440 a and 440 b and the other branch lines 422 a and 422 b that are grounded are in the PCB 350, the discharge current of the capacitor flows in the PCB 350. For this reason, in Comparative Example 1, there is no problem related to the deterioration of the connection portion between the gate driver 401 and the liquid crystal panel 310 and the connection portion between the liquid crystal panel 310 and the FPC 340. However, since the gate driver 401 and the source driver 402 are separately provided in the comparative example 1, the mounting area and cost of the liquid crystal panel 310 are inferior to those of the first embodiment.

(比較例2)
図6は、第1実施例に対する比較例(比較例2)の構成を示す図である。図6に示すように、一種類のドライバ回路(システムドライバ410)は、二つの電圧(VGH、VGL)を出力するDC/DCコンバータ411,412を内蔵する。また、システムドライバ410は、他方の分岐線422a,422b及びスイッチ440a,440bを内蔵する。また、システムドライバ410は、スイッチ制御回路450を内蔵する。スイッチ制御回路450は、AVDDの供給終了を検知してスイッチ動作信号SWをスイッチ440a,440bに出力する。このように、より多くの構成を一種類のドライバ回路に内蔵することで、比較例1に比してコストをより低くすることができる。また、各構成の実装面積をより小さくすることができる。
(Comparative Example 2)
FIG. 6 is a diagram showing a configuration of a comparative example (comparative example 2) with respect to the first embodiment. As shown in FIG. 6, one type of driver circuit (system driver 410) includes DC / DC converters 411 and 412 that output two voltages (VGH and VGL). The system driver 410 includes the other branch lines 422a and 422b and switches 440a and 440b. The system driver 410 includes a switch control circuit 450. The switch control circuit 450 detects the end of supply of AVDD and outputs a switch operation signal SW to the switches 440a and 440b. As described above, by incorporating a larger number of components in one type of driver circuit, the cost can be further reduced as compared with the first comparative example. In addition, the mounting area of each component can be further reduced.

ガラス基板である液晶パネル310Aに対するシステムドライバ410の装着には、COGが採用される。液晶パネル310AとFPC340との接続には、FOGが採用される。COG及びFOGでは、液晶パネル310Aに対するシステムドライバ410及びFPC340の装着にACFが用いられる。   COG is used for mounting the system driver 410 to the liquid crystal panel 310A which is a glass substrate. For connection between the liquid crystal panel 310A and the FPC 340, FOG is employed. In COG and FOG, ACF is used for mounting the system driver 410 and the FPC 340 to the liquid crystal panel 310A.

しかしながら、図6に示す構成の場合、スイッチ440a,440bにより平滑コンデンサ360a,360bと接地された他方の分岐線422a,422bとが接続されると、平滑コンデンサ360a,360bの放電に伴い液晶パネル310Aとシステムドライバ410との接続部413a,413b及び液晶パネル310AとFPC340との接続部414a,414bに過電流(数百mA)が流れる。この過電流は、COG及びFOGに用いられたACFを熱損傷させる場合がある。ACFの熱損傷による接続部413a,413b,414a,414bの劣化が生じると、表示装置は、表示不良を生じることがある。一度の表示装置の動作終了で熱損傷が生じなくとも、表示装置が動作終了するたびにこの過電流が生じる。このため、平滑コンデンサ360a,360bの放電に伴う液晶パネル310Aとシステムドライバ410との接続部413a,413b及び液晶パネル310AとFPC340との接続部414a,414bの劣化はより進行しやすくなる。なお、接続部413a,414aは、出力線420aと平滑コンデンサ360aとの間に介在する接続部である。接続部413b,414bは、出力線420bと平滑コンデンサ360aとの間に介在する接続部である。   However, in the configuration shown in FIG. 6, when the smoothing capacitors 360a and 360b are connected to the other branch lines 422a and 422b grounded by the switches 440a and 440b, the liquid crystal panel 310A is discharged along with the discharge of the smoothing capacitors 360a and 360b. Overcurrent (several hundred mA) flows through the connection parts 413a and 413b between the LCD driver 310 and the system driver 410 and the connection parts 414a and 414b between the liquid crystal panel 310A and the FPC 340. This overcurrent may cause thermal damage to the ACF used for COG and FOG. When the connection portions 413a, 413b, 414a, and 414b are deteriorated due to thermal damage of the ACF, the display device may cause a display defect. Even if thermal damage does not occur when the operation of the display device is completed once, this overcurrent occurs every time the display device is operated. For this reason, the deterioration of the connection portions 413a and 413b between the liquid crystal panel 310A and the system driver 410 and the connection portions 414a and 414b between the liquid crystal panel 310A and the FPC 340 accompanying the discharge of the smoothing capacitors 360a and 360b is more likely to proceed. The connection parts 413a and 414a are connection parts interposed between the output line 420a and the smoothing capacitor 360a. Connection portions 413b and 414b are connection portions interposed between output line 420b and smoothing capacitor 360a.

以上説明したように、第1実施例によれば、電流制限回路130a,130bが、放電部(例えば接地された他方の分岐線122a,122bの末端122Aa,122Ab)と平滑コンデンサ60a,60bとの間に介在し、切替部(例えば放電スイッチ140a,140b)により平滑コンデンサ60a,60bと放電部とが接続された場合に平滑コンデンサ60a,60bと放電部との間に流れる放電電流の電流値を所定電流値以下にする。このため、平滑コンデンサ60a,60bの放電に伴う電流は、基板(例えば液晶パネル10)とドライバ回路(例えばシステムドライバ100)との接続部(例えば第1接続部13a,13b)及び基板とフレキシブルケーブル(例えばFPC40)との接続部(例えば第2接続部14a,14b)に熱損傷を生じさせるほどの発熱をこれらの接続部に生じさせない。このため、平滑コンデンサ60a,60bの放電に伴う基板とドライバ回路との接続部及び基板とフレキシブルケーブルとの接続部の劣化を抑制することができる。   As described above, according to the first embodiment, the current limiting circuits 130a and 130b are connected between the discharge units (for example, the ends 122Aa and 122Ab of the other branch lines 122a and 122b that are grounded) and the smoothing capacitors 60a and 60b. The value of the discharge current flowing between the smoothing capacitors 60a, 60b and the discharge unit when the smoothing capacitors 60a, 60b and the discharge unit are connected by the switching unit (for example, the discharge switches 140a, 140b) Set to a predetermined current value or less. For this reason, the current accompanying the discharge of the smoothing capacitors 60a and 60b is caused by the connection portions (for example, the first connection portions 13a and 13b) between the substrate (for example, the liquid crystal panel 10) and the driver circuit (for example, the system driver 100) and the substrate and the flexible cable. Heat generated so as to cause thermal damage to connection portions (for example, the second connection portions 14a and 14b) with (for example, the FPC 40) is not generated in these connection portions. For this reason, it is possible to suppress deterioration of the connection portion between the substrate and the driver circuit and the connection portion between the substrate and the flexible cable due to the discharge of the smoothing capacitors 60a and 60b.

また、電流制限回路130a,130bは、放電電流の電流値を所定のタイミング前に平滑コンデンサ60a,60bの放電が完了する電流値にする。このため、平滑コンデンサ60a,60bの放電のためにデジタル電源(DVDD)の電力供給終了タイミングを必要以上に遅らせることがない。このように、第1実施例によれば、十分に高速に表示装置1の動作を終了させることができる。   The current limiting circuits 130a and 130b set the current value of the discharge current to a current value at which the discharge of the smoothing capacitors 60a and 60b is completed before a predetermined timing. For this reason, the power supply end timing of the digital power supply (DVDD) is not delayed more than necessary for discharging the smoothing capacitors 60a and 60b. As described above, according to the first embodiment, the operation of the display device 1 can be completed at a sufficiently high speed.

また、放電部は、接地されている。このため、平滑コンデンサ60a,60bに蓄積された電荷をより確実に放電させることができる。   The discharge part is grounded. For this reason, the electric charge accumulated in the smoothing capacitors 60a and 60b can be discharged more reliably.

また、ドライバ回路は、異方性導電膜により基板上に装着される。このため、ドライバ回路から延出される複数の電極間の間隔が狭くても短絡を生じさせずに電子部品を実装することができる。   The driver circuit is mounted on the substrate with an anisotropic conductive film. For this reason, even if the space | interval between the some electrodes extended from a driver circuit is narrow, an electronic component can be mounted, without producing a short circuit.

また、フレキシブルケーブルは、異方性導電膜により基板上に装着される。このため、フレキシブルケーブルの複数の配線間の間隔が狭くても短絡を生じさせずに電子部品を実装することができる。   The flexible cable is mounted on the substrate with an anisotropic conductive film. For this reason, even if the space | interval between several wiring of a flexible cable is narrow, an electronic component can be mounted without producing a short circuit.

<2.第2実施例>
図7は、本発明の表示装置の別の一実施形態(第2実施例)の具体的構成例を示す図である。第2実施例に係る説明において、第1実施例と同様の構成については、同じ符号を付して説明を省略することがある。
<2. Second Embodiment>
FIG. 7 is a diagram showing a specific configuration example of another embodiment (second example) of the display device of the present invention. In the description according to the second embodiment, the same components as those in the first embodiment may be denoted by the same reference numerals and description thereof may be omitted.

第2実施例において、VGHを出力するDC/DCコンバータ111の出力線120aと平滑コンデンサ60aとを接続する一方の分岐線121aは、出力線120a側で二又に分かれている。具体的には、システムドライバ100は、図7に示すように、出力線120a側から延設されて電流制限回路130cが設けられていない第1分岐線121Aと、出力線120a側から延設されて電流制限回路130cが設けられている第2分岐線121Bとを有する。第1分岐線121Aと第2分岐線121Bは、スイッチ(ALLONスイッチ121D)を介して、平滑コンデンサ60a,60bが接続された集合分岐線121Cに選択的に接続される。すなわち、平滑コンデンサ60a,60bは、第1分岐線121A又は第2分岐線121Bのいずれかを介してVGHの出力線120aと接続される。また、図7に示すように、第2実施例において、VGHの出力線120aに接続される他方の分岐線122aは、システムドライバ100内の配線であって、第2分岐線121Bに設けられた電流制限回路130cよりも平滑コンデンサ60a,60b側の配線(例えば集合分岐線121C)から分岐している。第2実施例は、他方の分岐線122a,122bに設けられた電流制限回路130a,130bと、第2分岐線121Bに設けられた電流制限回路130cを備える。   In the second embodiment, one branch line 121a that connects the output line 120a of the DC / DC converter 111 that outputs VGH and the smoothing capacitor 60a is bifurcated on the output line 120a side. Specifically, as shown in FIG. 7, the system driver 100 is extended from the output line 120 a side and the first branch line 121 A not provided with the current limiting circuit 130 c and the output line 120 a side. And a second branch line 121B provided with a current limiting circuit 130c. The first branch line 121A and the second branch line 121B are selectively connected via a switch (ALLON switch 121D) to the collective branch line 121C to which the smoothing capacitors 60a and 60b are connected. That is, the smoothing capacitors 60a and 60b are connected to the VGH output line 120a via either the first branch line 121A or the second branch line 121B. Further, as shown in FIG. 7, in the second embodiment, the other branch line 122a connected to the VGH output line 120a is a wiring in the system driver 100 and is provided on the second branch line 121B. Branching from the wiring (for example, the collective branch line 121C) on the smoothing capacitors 60a and 60b side of the current limiting circuit 130c. The second embodiment includes current limiting circuits 130a and 130b provided on the other branch lines 122a and 122b, and a current limiting circuit 130c provided on the second branch line 121B.

液晶表示デバイス20に設けられた複数の走査線GCLの各々は、VGHの出力線120a又はVGLの出力線120bのいずれかに接続される。具体的には、例えば図7に示すように、走査線GCLとVGHの出力線120a及びVGLの出力線120bとの間には、走査線GCLをVGHの出力線120a又はVGLの出力線120bのいずれかに接続するスイッチ(走査スイッチ125)が設けられる。走査スイッチ125は、複数の走査線GCLの各々に対して個別に設けられる。液晶表示デバイス20に画像が表示される場合、スイッチ制御回路150は、複数の走査線GCLのうちいずれか走査線GCLをVGHの出力線120aに接続(ON)し、他の走査線GCLをVGLの出力線120bに接続(OFF)するように走査スイッチ125を動作させる。これにより、VGHの出力線120aに接続された走査線GCLに走査信号Vscanとして機能する電圧VGHが印加される。すなわち、この走査線GCLに接続された一行(一水平走査方向)の画素に対して信号線SGLからの信号入力が可能になる。システムドライバ100は、スイッチ制御回路150で所定の周期で複数の走査線GCLを順次ON/OFFするとともに、信号線SGLに対して画素の色値に対応した信号(画素信号Vpix)を出力することで液晶表示デバイス20に画像を表示させる。ここで、走査スイッチ125は、第1電圧出力部の出力線120a又は第2電圧出力部の出力線120bのいずれか一方を表示デバイス(例えば液晶表示デバイス20)の複数の走査線GCLの各々に接続する選択部として機能する。   Each of the plurality of scanning lines GCL provided in the liquid crystal display device 20 is connected to either the VGH output line 120a or the VGL output line 120b. Specifically, for example, as shown in FIG. 7, between the scanning line GCL and the VGH output line 120a and the VGL output line 120b, the scanning line GCL is connected to the VGH output line 120a or the VGL output line 120b. A switch (scan switch 125) connected to either one is provided. The scanning switch 125 is individually provided for each of the plurality of scanning lines GCL. When an image is displayed on the liquid crystal display device 20, the switch control circuit 150 connects (ON) one of the plurality of scanning lines GCL to the output line 120a of the VGH, and connects the other scanning line GCL to VGL. The scanning switch 125 is operated so as to be connected (OFF) to the output line 120b. As a result, the voltage VGH functioning as the scanning signal Vscan is applied to the scanning line GCL connected to the VGH output line 120a. That is, the signal input from the signal line SGL is possible for the pixels in one row (one horizontal scanning direction) connected to the scanning line GCL. The system driver 100 sequentially turns on / off the plurality of scanning lines GCL at a predetermined cycle by the switch control circuit 150 and outputs a signal (pixel signal Vpix) corresponding to the color value of the pixel to the signal line SGL. Thus, an image is displayed on the liquid crystal display device 20. Here, the scanning switch 125 applies either the output line 120a of the first voltage output unit or the output line 120b of the second voltage output unit to each of the plurality of scanning lines GCL of the display device (for example, the liquid crystal display device 20). Functions as a selection unit to be connected.

なお、図3では図示を省略しているが、走査スイッチ125は、第1実施例のシステムドライバ100も同様に備えている。すなわち、第1実施例においても、画像の表示に際してスイッチ制御回路150により同様の動作制御が行われている。   Although not shown in FIG. 3, the scan switch 125 is similarly provided with the system driver 100 of the first embodiment. That is, also in the first embodiment, the same operation control is performed by the switch control circuit 150 when displaying an image.

第2実施例では、さらに、全ての走査線GCLをVGHの出力線120aに接続する機能(ALLON機能)を備えている。具体的には、第2実施例のシステムドライバ100は、ALLON発生回路160と、ALLON動作切替部161とを備える。   The second embodiment further includes a function (ALLON function) for connecting all the scanning lines GCL to the VGH output line 120a. Specifically, the system driver 100 of the second embodiment includes an ALLON generation circuit 160 and an ALLON operation switching unit 161.

ALLON発生回路160は、ALLON信号をスイッチ制御回路150に出力する。また、ALLON発生回路160は、例えば図7に示すように、DC/DCコンバータ111にAVDDを供給する配線から分岐された配線と接続される。ALLON発生回路160は、この配線を介したAVDDの供給の終了に応じてALLON信号のハイ(High)/ロウ(Low)を切り替える。   The ALLON generation circuit 160 outputs an ALLON signal to the switch control circuit 150. Further, the ALLON generation circuit 160 is connected to a wiring branched from a wiring for supplying AVDD to the DC / DC converter 111, for example, as shown in FIG. The ALLON generation circuit 160 switches the ALLON signal between high and low in response to the end of the supply of AVDD via this wiring.

ALLON動作切替部161は、ALLON機能のON/OFFを切り替える。具体的には、ALLON動作切替部161は、例えばALLON機能を使用するか否かを示す2値(0又は1)のいずれか一方の値を記録及び保持するレジスタである。ALLON発生回路160は、ALLON動作切替部161に記録された値に応じた信号をスイッチ制御回路150に出力する。第2実施例では、ALLON機能を使用することを示す値を「1」とし、ALLON機能を使用しないことを示す値を「0」としているが、これは一例であってこれに限られるものでなく、適宜変更可能である。   The ALLON operation switching unit 161 switches ON / OFF of the ALLON function. Specifically, the ALLON operation switching unit 161 is a register that records and holds one of two values (0 or 1) indicating whether to use the ALLON function, for example. The ALLON generation circuit 160 outputs a signal corresponding to the value recorded in the ALLON operation switching unit 161 to the switch control circuit 150. In the second embodiment, the value indicating that the ALLON function is used is “1”, and the value indicating that the ALLON function is not used is “0”. However, this is an example and is not limited thereto. And can be changed as appropriate.

次に、ALLON機能が使用される場合の表示装置の各部の動作について、図8を参照して説明する。図8は、ALLON機能が使用される場合における各種の電力供給のON/OFFシーケンス及びALLON信号のハイ/ロウの一例を示す図である。図8では、ALLON信号がハイになる期間を、符号ALLONが付された破線で示している。図8に示すように、第1実施例と同様に、表示装置の動作の開始に伴い、DVDD、AVDD、VGH及びVGLの順に電力供給が開始される。VGH及びVGLの供給開始に伴い、VGH及びVGLを供給するDC/DCコンバータ111,112の各々の出力線120a,120bに接続された平滑コンデンサ60a,60bに電荷が蓄積される。ここで、スイッチ制御回路150は、ALLONスイッチ121Dにより、表示装置の動作開始時に平滑コンデンサ60a,60bと第1分岐線121Aとを接続する状態としている。また、ALLON機能が使用される場合、DVDDの供給開始後、表示装置による画像の表示が開始される前のタイミング(例えば、AVDDの供給開始に応じたタイミング)に、ALLON発生回路160は、ALLON信号をハイにする。第2実施例では、ALLON機能が使用される場合、スイッチ制御回路150は、ALLON信号がハイであるとき、液晶表示デバイス20による画像の表示において、複数の走査線GCLのうちいずれか走査線GCLをVGHの出力線120aに接続(ON)し、他の走査線GCLをVGLの出力線120bに接続(OFF)する通常の動作制御を行う。   Next, the operation of each part of the display device when the ALLON function is used will be described with reference to FIG. FIG. 8 is a diagram illustrating examples of various power supply ON / OFF sequences and ALLON signal high / low when the ALLON function is used. In FIG. 8, the period during which the ALLON signal is high is indicated by a broken line with the symbol ALLON. As shown in FIG. 8, as in the first embodiment, power supply is started in the order of DVDD, AVDD, VGH, and VGL with the start of the operation of the display device. With the start of supply of VGH and VGL, charges are accumulated in the smoothing capacitors 60a and 60b connected to the output lines 120a and 120b of the DC / DC converters 111 and 112 that supply VGH and VGL. Here, the switch control circuit 150 is in a state of connecting the smoothing capacitors 60a and 60b and the first branch line 121A by the ALLON switch 121D when the operation of the display device is started. Further, when the ALLON function is used, the ALLON generation circuit 160 is connected to the ALLON generation circuit 160 at a timing after the start of supplying the DVDD and before the display of the image by the display device is started (for example, timing according to the start of supplying the AVDD). Make the signal high. In the second embodiment, when the ALLON function is used, the switch control circuit 150 causes the liquid crystal display device 20 to display any one of the plurality of scanning lines GCL when the ALLON signal is high. Is connected to the VGH output line 120a (ON), and the other scanning line GCL is connected to the VGL output line 120b (OFF).

表示装置の動作の終了に伴い、第1実施例と同様に、AVDD、VGH及びVGL、DVDDの順に電力供給が終了される。AVDDの供給終了に伴い、ALLON発生回路160は、ALLON信号をロウにする。ALLON信号がロウになると、スイッチ制御回路150は、全ての走査線GCLとVGHの出力線120aとを接続するように走査スイッチ125を動作(ALLON動作)させるとともに、信号SW2によりALLONスイッチ121Dを動作させて、第1分岐線121Aを介して接続されていた平滑コンデンサ60a,60bの接続先を第2分岐線121Bに切り替える。すなわち、全ての走査線GCLがVGHの出力線120aに接続される時、第2分岐線121Bに設けられた電流制限回路130cは、平滑コンデンサ60a,60bとVGHの出力線120aとの間に介在する。   As the operation of the display device ends, the power supply is terminated in the order of AVDD, VGH, VGL, and DVDD, as in the first embodiment. As the supply of AVDD ends, the ALLON generation circuit 160 changes the ALLON signal to low. When the ALLON signal becomes low, the switch control circuit 150 operates the scan switch 125 (ALLON operation) so as to connect all the scan lines GCL and the VGH output line 120a, and operates the ALLON switch 121D by the signal SW2. Thus, the connection destination of the smoothing capacitors 60a and 60b connected via the first branch line 121A is switched to the second branch line 121B. That is, when all the scanning lines GCL are connected to the VGH output line 120a, the current limiting circuit 130c provided in the second branch line 121B is interposed between the smoothing capacitors 60a and 60b and the VGH output line 120a. To do.

ALLON動作により全ての走査線GCLに走査信号Vscanが出力されることで、全ての画素(全ての副画素)の液晶素子と信号線SGLとが導通する。これにより、表示装置の動作の終了時に、液晶素子を自然放電させる場合に比して、より高速に液晶素子を信号線SGLから放電させることができる。このため、表示装置の動作の終了後に液晶素子の電荷が残存し続けた場合に生じる液晶表示デバイス20の残像をより高速に抑制することができる。   Since the scanning signal Vscan is output to all the scanning lines GCL by the ALLON operation, the liquid crystal elements of all the pixels (all the sub-pixels) and the signal line SGL are brought into conduction. Accordingly, the liquid crystal element can be discharged from the signal line SGL at a higher speed than when the liquid crystal element is naturally discharged at the end of the operation of the display device. For this reason, the afterimage of the liquid crystal display device 20 that occurs when the charge of the liquid crystal element continues to remain after the operation of the display device is completed can be suppressed at higher speed.

ALLON動作時、全ての走査線GCLとVGHの出力線120aとが接続される。具体的には、例えばスイッチ制御回路150が信号SW2を走査スイッチ125に出力し、走査スイッチ125に全ての走査線GCLとVGHの出力線120aとを接続させる。これは、通常の表示動作時に走査線GCLしか接続されていない状態のVGHの出力線120aを基準とした場合に、ALLON動作時に電流が流れる対象が走査線GCLの数に応じて増加するということである。このため、VGHの出力線120aの電圧は、全ての走査線GCLに電流が流れることで、通常の表示動作時に比して低下する。これに伴い、VGHの出力線120aに接続されている平滑コンデンサ60a,60bの電荷が全ての走査線GCLに放電される。このように、ALLON動作において、全ての走査線GCLは、平滑コンデンサ60a,60bが接続された電圧出力部からの出力線(VGHの出力線120a)に接続されて平滑コンデンサ60a,60bの電荷が放電される放電部として機能する。また、ALLONスイッチ121Dは、複数の走査線GCLの全てが第1電圧出力部の出力線に接続された場合に平滑コンデンサ60a,60bと放電部(全ての走査線GCL)とを接続する切替部として機能する。   During the ALLON operation, all scanning lines GCL and VGH output line 120a are connected. Specifically, for example, the switch control circuit 150 outputs the signal SW2 to the scan switch 125, and connects all the scan lines GCL and VGH output lines 120a to the scan switch 125. This means that when the VGH output line 120a in which only the scanning line GCL is connected during the normal display operation is used as a reference, the number of targets through which current flows during the ALLON operation increases according to the number of scanning lines GCL. It is. For this reason, the voltage of the output line 120a of the VGH decreases as compared with the normal display operation due to the current flowing through all the scanning lines GCL. Accordingly, the charges of the smoothing capacitors 60a and 60b connected to the VGH output line 120a are discharged to all the scanning lines GCL. As described above, in the ALLON operation, all the scanning lines GCL are connected to the output line (VGH output line 120a) from the voltage output unit to which the smoothing capacitors 60a and 60b are connected, and the charges of the smoothing capacitors 60a and 60b are supplied. It functions as a discharge part to be discharged. The ALLON switch 121D is a switching unit that connects the smoothing capacitors 60a and 60b and the discharge units (all the scanning lines GCL) when all of the plurality of scanning lines GCL are connected to the output line of the first voltage output unit. Function as.

上記の通り、ALLON動作時にはこの平滑コンデンサ60a,60bと第2分岐線121Bとが接続される。具体的には、例えばスイッチ制御回路150が信号SW3をALLONスイッチ121Dに出力し、ALLONスイッチ121Dに第2分岐線121Bと集合分岐線121Cとを接続させる。このため、この平滑コンデンサ60a,60bからの放電電流は、第2分岐線121Bに設けられた電流制限回路130cにより制限される。第2分岐線121Bに設けられた電流制限回路130cにより、VGHの出力線120aと平滑コンデンサ60a,60bとの間の配線を流れる放電電流の電流値が所定電流値以下に抑えられる。すなわち、ALLON動作時に発生する平滑コンデンサ60a,60bの放電に伴う第1接続部13a,13b及び第2接続部14a,14bの劣化を抑制することができる。   As described above, the smoothing capacitors 60a and 60b and the second branch line 121B are connected during the ALLON operation. Specifically, for example, the switch control circuit 150 outputs the signal SW3 to the ALLON switch 121D, and connects the second branch line 121B and the collective branch line 121C to the ALLON switch 121D. For this reason, the discharge current from the smoothing capacitors 60a and 60b is limited by the current limiting circuit 130c provided in the second branch line 121B. The current limiting circuit 130c provided in the second branch line 121B suppresses the current value of the discharge current flowing through the wiring between the VGH output line 120a and the smoothing capacitors 60a and 60b to a predetermined current value or less. That is, it is possible to suppress deterioration of the first connection portions 13a and 13b and the second connection portions 14a and 14b due to the discharge of the smoothing capacitors 60a and 60b that occur during the ALLON operation.

また、例えば出力電圧が30VであるVGHの出力線120aに設けられた平滑コンデンサ60a,60bの容量が1μFであり、電流制限回路130a,130bの電気抵抗値が10kΩである場合、平滑コンデンサ60a,60bは、放電電流を最大3mA程度に抑えられて、時定数10msec(=10kΩ×1μF)で放電される。この放電速度であれば、液晶表示デバイス20の残像は、ヒトの目で視認できない速さで抑制される。なお、残像が十分に解消される時間(例えば図8に示すALLON動作期間T2)の経過後、スイッチ制御回路150は、ALLON動作を終了して複数の走査線GCLのうちいずれか走査線GCL(例えば画像の表示時に最初に画素信号Vpixが出力される対象となる行の走査線GCL)とVGHの出力線120aとを接続し、他の走査線GCLをVGLとVGLの出力線120bとを接続するように走査スイッチ125を動作させるようにしてもよい。   For example, when the capacitance of the smoothing capacitors 60a and 60b provided on the output line 120a of the VGH whose output voltage is 30V is 1 μF and the electric resistance value of the current limiting circuits 130a and 130b is 10 kΩ, the smoothing capacitors 60a and 60b 60b is discharged at a time constant of 10 msec (= 10 kΩ × 1 μF) with a discharge current suppressed to about 3 mA at maximum. With this discharge speed, the afterimage of the liquid crystal display device 20 is suppressed at a speed that cannot be visually recognized by human eyes. Note that, after a lapse of time for which the afterimage is sufficiently eliminated (for example, the ALLON operation period T2 shown in FIG. 8), the switch control circuit 150 ends the ALLON operation and selects one of the scanning lines GCL ( For example, when the image is displayed, the scanning line GCL of the row to which the pixel signal Vpix is first output is connected to the VGH output line 120a, and the other scanning line GCL is connected to the VGL and VGL output line 120b. The scanning switch 125 may be operated as described above.

また、第2実施例におけるスイッチ制御回路150は、AVDD立下り動作に伴い、第1実施例と同様の信号SW1を出力する。放電スイッチ140a,140bは、信号SW1の出力に応じて電流制限回路130a,130bが設けられた他方の分岐線122a,122bの末端122Aa,122Ab側と平滑コンデンサ60a,60bとを接続する。これにより、平滑コンデンサ60a,60bの放電電流が他方の分岐線122a,122bの末端122Aa,122Ab(接地)と平滑コンデンサ60a,60bとの間の配線に流れるが、第1実施例と同様に、他方の分岐線122a,122bの末端122Aa,122Ab(接地)と平滑コンデンサ60a,60bとの間の配線には電流制限回路130a,130bが設けられている。このため、電流制限回路130a,130bにより放電電流の電流値が所定電流値以下に抑えられる。よって、平滑コンデンサ60a,60bの放電に伴う第1接続部13a,13b及び第2接続部14a,14bの劣化を抑制することができる。このように、第2実施例における放電スイッチ140a,140bは、複数の走査線GCLの全てが第1電圧出力部の出力線に接続された場合に平滑コンデンサ60a,60bと放電部(接地された他方の分岐線122a,122bの末端122Aa,122Ab)とを接続する切替部として機能する。   Further, the switch control circuit 150 in the second embodiment outputs the same signal SW1 as that in the first embodiment in accordance with the AVDD falling operation. The discharge switches 140a and 140b connect the smoothing capacitors 60a and 60b to the ends 122Aa and 122Ab of the other branch lines 122a and 122b provided with the current limiting circuits 130a and 130b according to the output of the signal SW1. As a result, the discharge current of the smoothing capacitors 60a and 60b flows to the wiring between the ends 122Aa and 122Ab (ground) of the other branch lines 122a and 122b and the smoothing capacitors 60a and 60b. As in the first embodiment, Current limiting circuits 130a and 130b are provided in the wiring between the terminals 122Aa and 122Ab (ground) of the other branch lines 122a and 122b and the smoothing capacitors 60a and 60b. For this reason, the current value of the discharge current is suppressed to a predetermined current value or less by the current limiting circuits 130a and 130b. Therefore, it is possible to suppress deterioration of the first connection portions 13a and 13b and the second connection portions 14a and 14b due to the discharge of the smoothing capacitors 60a and 60b. As described above, the discharge switches 140a and 140b in the second embodiment have the smoothing capacitors 60a and 60b and the discharge unit (grounded) when all of the plurality of scanning lines GCL are connected to the output line of the first voltage output unit. The other branch lines 122a and 122b function as a switching unit for connecting the ends 122Aa and 122Ab).

ALLON機能は、使用しないこともできる。具体的には、液晶素子の自然放電が迅速かつ十分に行われる液晶表示デバイス20は、ALLON動作が行われなくとも残像に関する問題が発生しない。このため、このような液晶表示デバイス20では、ALLON動作切替部161に保持される値を「0」にすることで、ALLON動作を省略することができる。この場合、ALLON信号のハイ/ロウの切り替わりに伴う走査スイッチ125の動作変更は生じない。液晶素子の放電特性には個体差が生じ得る。このため、システムドライバ100にALLON動作切替部161を設けることで、液晶表示デバイス20の各々の個体差により生じる残像発生の度合いのばらつきに応じてALLON動作を行うか否かを各液晶表示デバイス20に対して個別に設定することができる。   The ALLON function may not be used. Specifically, the liquid crystal display device 20 in which the natural discharge of the liquid crystal element is performed quickly and sufficiently does not cause a problem related to the afterimage even if the ALLON operation is not performed. For this reason, in such a liquid crystal display device 20, the ALLON operation can be omitted by setting the value held in the ALLON operation switching unit 161 to “0”. In this case, there is no change in the operation of the scan switch 125 associated with the high / low switching of the ALLON signal. Individual differences may occur in the discharge characteristics of the liquid crystal element. For this reason, by providing the ALLON operation switching unit 161 in the system driver 100, each liquid crystal display device 20 determines whether or not to perform the ALLON operation in accordance with the variation in the degree of afterimage generation caused by individual differences of the liquid crystal display devices 20. Can be set individually.

なお、第2実施例は、ALLON信号がハイである場合に画像の表示に係る走査スイッチ125の動作制御が行われ、ALLON信号がロウになるとALLON動作が行われる構成であるが、これはALLON機能に関する具体的構成の一例であって、これに限られるものでない。例えば、AVDDの電力供給が終了されたタイミングでALLON動作を行わせるための信号をハイにしてスイッチ制御回路150に出力するようにしてもよい。   In the second embodiment, when the ALLON signal is high, the operation control of the scanning switch 125 related to image display is performed, and when the ALLON signal becomes low, the ALLON operation is performed. It is an example of a specific configuration related to the function, and is not limited to this. For example, the signal for causing the ALLON operation to be performed at the timing when the power supply of AVDD is terminated may be set to high and output to the switch control circuit 150.

また、ALLON信号の供給源をシステムドライバ100の外部の構成としてもよい。当該外部の構成は、例えばPCB50に接続された外部の機器である。   Further, the supply source of the ALLON signal may be configured outside the system driver 100. The external configuration is, for example, an external device connected to the PCB 50.

(比較例)
図9は、第2実施例に対する比較例の構成を示す図である。比較例におけるシステムドライバ200は、ALLON動作を行うにも関わらず、平滑コンデンサ60a,60bとVGHの出力線120aとが電流制限回路130cを介さず直結されている。比較例の構成でALLON動作が行われた場合、全ての走査線GCLに電流が流れることでVGHの出力線120aの電圧が低下するため、平滑コンデンサ60a,60bの電荷が放電される。比較例では、平滑コンデンサ60a,60bの放電電流の流路に電流制限回路130cが存しないことから、ALLON動作に伴う平滑コンデンサ60a,60bの放電により、第1接続部13a,13b及び第2接続部14a,14bに過電流(数百mA)が流れる。このため、比較例の場合、平滑コンデンサ60a,60bの放電に伴い、第1接続部13a,13b及び第2接続部14a,14bの劣化はより進行しやすくなる。
(Comparative example)
FIG. 9 is a diagram showing a configuration of a comparative example with respect to the second embodiment. Although the system driver 200 in the comparative example performs the ALLON operation, the smoothing capacitors 60a and 60b and the VGH output line 120a are directly connected without the current limiting circuit 130c. When the ALLON operation is performed in the configuration of the comparative example, the voltage of the VGH output line 120a decreases due to the current flowing through all the scanning lines GCL, so that the charges of the smoothing capacitors 60a and 60b are discharged. In the comparative example, since the current limiting circuit 130c does not exist in the discharge current flow path of the smoothing capacitors 60a and 60b, the first connection portions 13a and 13b and the second connection are caused by the discharge of the smoothing capacitors 60a and 60b accompanying the ALLON operation. Overcurrent (several hundred mA) flows through the portions 14a and 14b. For this reason, in the case of a comparative example, with the discharge of the smoothing capacitors 60a and 60b, the deterioration of the first connection portions 13a and 13b and the second connection portions 14a and 14b is more likely to proceed.

以上、第2実施例によれば、複数の走査線GCLの全てが第1電圧出力部(例えばVGHの出力電圧を出力するDC/DCコンバータ111)の出力線120aに接続された場合に平滑コンデンサ60a,60bと放電部とを接続する。このため、表示装置の動作の終了時に液晶表示デバイス20の残像をより確実に抑制することができる。また、残像の抑制に伴い生じる平滑コンデンサ60a,60bの放電に伴う基板とドライバ回路との接続部(例えば第1接続部13a,13b)及び基板とフレキシブルケーブルとの接続部(例えば第2接続部14a,14b)の劣化を抑制することができる。   As described above, according to the second embodiment, when all of the plurality of scanning lines GCL are connected to the output line 120a of the first voltage output unit (for example, the DC / DC converter 111 that outputs the output voltage of VGH), the smoothing capacitor is used. 60a, 60b and the discharge part are connected. For this reason, the afterimage of the liquid crystal display device 20 can be more reliably suppressed at the end of the operation of the display device. Further, the connection part (for example, the first connection part 13a, 13b) between the board and the driver circuit and the connection part (for example, the second connection part) between the board and the flexible cable accompanying the discharge of the smoothing capacitors 60a, 60b caused by the suppression of the afterimage. 14a, 14b) can be suppressed.

<3.適用例>
次に、図10〜図16を参照して、上記の各実施例で説明した表示装置の適用例について説明する。図10〜図16は、上記の各実施例に係る表示装置を適用する電子機器の一例を示す図である。上記の各実施例に係る表示装置は、テレビジョン装置、デジタルカメラ、ノート型パーソナルコンピュータ、携帯電話等の携帯端末装置あるいはビデオカメラなどのあらゆる分野の電子機器に適用することが可能である。言い換えると、上記の各実施例に係る表示装置は、外部から入力された映像信号あるいは内部で生成した映像信号を、画像あるいは映像として表示するあらゆる分野の電子機器に適用することが可能である。
<3. Application example>
Next, application examples of the display device described in the above embodiments will be described with reference to FIGS. 10-16 is a figure which shows an example of the electronic device to which the display apparatus based on said each Example is applied. The display device according to each of the above embodiments can be applied to electronic devices in various fields such as a television device, a digital camera, a notebook personal computer, a mobile terminal device such as a mobile phone, or a video camera. In other words, the display device according to each of the embodiments described above can be applied to electronic devices in various fields that display an externally input video signal or an internally generated video signal as an image or video.

(適用例1)
図10に示す電子機器は、上記の各実施例のいずれかに係る表示装置が適用されるテレビジョン装置である。このテレビジョン装置は、例えば、フロントパネル511及びフィルターガラス512を含む映像表示画面部510を有しており、この映像表示画面部510は、上記の各実施例のいずれかに係る表示装置である。
(Application example 1)
The electronic apparatus shown in FIG. 10 is a television apparatus to which the display device according to any of the above embodiments is applied. This television apparatus has, for example, a video display screen unit 510 including a front panel 511 and a filter glass 512, and the video display screen unit 510 is a display device according to any of the above embodiments. .

(適用例2)
図11及び図12に示す電子機器は、上記の各実施例のいずれかに係る表示装置が適用されるデジタルカメラである。このデジタルカメラは、例えば、フラッシュ用の発光部521、表示部522、メニュースイッチ523及びシャッターボタン524を有しており、その表示部522は、上記の各実施例のいずれかに係る表示装置である。図11に示すように、このデジタルカメラは、レンズカバー525を有しており、レンズカバー525をスライドさせることで撮影レンズが現れる。デジタルカメラは、その撮影レンズから入射する光を撮像することで、デジタル写真を撮影することができる。
(Application example 2)
The electronic apparatus shown in FIGS. 11 and 12 is a digital camera to which the display device according to any of the above embodiments is applied. The digital camera includes, for example, a flash light emitting unit 521, a display unit 522, a menu switch 523, and a shutter button 524, and the display unit 522 is a display device according to any of the above embodiments. is there. As shown in FIG. 11, this digital camera has a lens cover 525, and a photographing lens appears by sliding the lens cover 525. The digital camera can take a digital photograph by imaging light incident from the taking lens.

(適用例3)
図13に示す電子機器は、上記の各実施例のいずれかに係る表示装置が適用されるビデオカメラの外観を表すものである。このビデオカメラは、例えば、本体部531、この本体部531の前方側面に設けられた被写体撮影用のレンズ532、撮影時のスタート/ストップスイッチ533及び表示部534を有している。そして、表示部534は、上記の各実施例のいずれかに係る表示装置である。
(Application example 3)
The electronic device shown in FIG. 13 represents the appearance of a video camera to which the display device according to any of the above embodiments is applied. This video camera has, for example, a main body 531, a subject photographing lens 532 provided on the front side surface of the main body 531, a start / stop switch 533 during photographing, and a display 534. The display unit 534 is a display device according to any of the above embodiments.

(適用例4)
図14に示す電子機器は、上記の各実施例のいずれかに係る表示装置が適用されるノート型パーソナルコンピュータである。このノート型パーソナルコンピュータは、例えば、本体541、文字等の入力操作のためのキーボード542及び画像を表示する表示部543を有しており、表示部543は、上記の各実施例のいずれかに係る表示装置である。
(Application example 4)
The electronic apparatus shown in FIG. 14 is a notebook personal computer to which the display device according to any of the above embodiments is applied. The notebook personal computer includes, for example, a main body 541, a keyboard 542 for inputting characters and the like, and a display unit 543 for displaying an image. The display unit 543 is provided in any of the above embodiments. This is a display device.

(適用例5)
図15,図16に示す電子機器は、上記の各実施例のいずれかに係る表示装置が適用される携帯電話機である。この携帯電話機は、例えば、上側筐体551と下側筐体552とを連結部(ヒンジ部)553で連結したものであり、ディスプレイ554、サブディスプレイ555、ピクチャーライト556及びカメラ557を有している。そのディスプレイ554又はサブディスプレイ555は、上記の各実施例のいずれかに係る表示装置である。
(Application example 5)
The electronic device shown in FIGS. 15 and 16 is a mobile phone to which the display device according to any of the above embodiments is applied. This mobile phone is, for example, a structure in which an upper housing 551 and a lower housing 552 are connected by a connecting portion (hinge portion) 553 and includes a display 554, a sub display 555, a picture light 556, and a camera 557. Yes. The display 554 or the sub display 555 is a display device according to any of the above-described embodiments.

<4.その他>
上記の実施例においては、開示例として液晶表示デバイスの場合を例示したが、その他の適用例として、有機EL表示デバイス、その他の自発光型表示デバイス、あるいは電気泳動素子等を有する電子ペーパー型表示デバイス等、あらゆるマトリクス駆動方式の表示デバイスが挙げられる。また、中小型から大型まで、特に限定することなく適用が可能であることは言うまでもない。
<4. Other>
In the above embodiments, the case of a liquid crystal display device has been exemplified as a disclosure example. However, as other application examples, an organic EL display device, another self-luminous display device, or an electronic paper type display having an electrophoretic element or the like. Any matrix drive display device such as a device can be used. Moreover, it cannot be overemphasized that it can apply, without specifically limiting from a small size to a large size.

また、本実施形態において述べた態様によりもたらされる他の作用効果について本明細書記載から明らかなもの、又は当業者において適宜想到し得るものについては、当然に本発明によりもたらされるものと解される。   In addition, other functions and effects brought about by the aspects described in the present embodiment, which are apparent from the description of the present specification, or can be appropriately conceived by those skilled in the art, are naturally understood to be brought about by the present invention. .

1 表示装置
10 液晶パネル
11a,11b,12a,12b 接続部
13a,13b 第1接続部
14a,14b 第2接続部
20 液晶表示デバイス
40 FPC
50 PCB
60a,60b 平滑コンデンサ
100 システムドライバ
111,112 DC/DCコンバータ
120a,120b 出力線
125 走査スイッチ
130a,130b,130c 電流制限回路
140a,140b 放電スイッチ
150 スイッチ制御回路
160 ALLON発生回路
GCL 走査線
DESCRIPTION OF SYMBOLS 1 Display apparatus 10 Liquid crystal panel 11a, 11b, 12a, 12b Connection part 13a, 13b 1st connection part 14a, 14b 2nd connection part 20 Liquid crystal display device 40 FPC
50 PCB
60a, 60b Smoothing capacitor 100 System driver 111, 112 DC / DC converter 120a, 120b Output line 125 Scan switch 130a, 130b, 130c Current limiting circuit 140a, 140b Discharge switch 150 Switch control circuit 160 ALLON generating circuit GCL Scan line

Claims (7)

マトリクス駆動方式の表示デバイスが設けられた基板と、前記基板に設けられて前記表示デバイスを動作させるとともに前記基板に接続されたフレキシブルケーブルを介して平滑コンデンサと接続されるドライバ回路とを備える表示装置であって、
前記ドライバ回路は、
外部の電源から供給された電力に基づいて所定電圧を出力する電圧出力部と、
前記所定電圧が出力されるとともに前記平滑コンデンサが接続される出力線と、
前記出力線に接続されて前記平滑コンデンサの電荷が放電される放電部と、
前記放電部と前記平滑コンデンサとの間の接続と非接続とを切り替える切替部と、
前記放電部と前記平滑コンデンサとの間に介在し、前記切替部により前記平滑コンデンサと前記放電部とが接続された場合に前記平滑コンデンサと前記放電部との間に流れる放電電流の電流値を所定電流値以下にする電流制限回路と
を備える表示装置。
A display device comprising: a substrate provided with a matrix drive type display device; and a driver circuit provided on the substrate for operating the display device and connected to a smoothing capacitor via a flexible cable connected to the substrate. Because
The driver circuit is
A voltage output unit that outputs a predetermined voltage based on electric power supplied from an external power source;
An output line to which the predetermined voltage is output and the smoothing capacitor is connected;
A discharge part connected to the output line and discharging the charge of the smoothing capacitor;
A switching unit that switches between connection and non-connection between the discharge unit and the smoothing capacitor;
A current value of a discharge current that flows between the smoothing capacitor and the discharge unit when the smoothing capacitor and the discharge unit are connected by the switching unit is interposed between the discharge unit and the smoothing capacitor. A display device comprising: a current limiting circuit configured to make the current value equal to or lower than a predetermined current value.
前記電源は、アナログ電源とデジタル電源とからなり、
前記デジタル電源は、前記アナログ電源による電力供給が終了した後の所定のタイミングに電力供給を終了し、
前記切替部は、前記アナログ電源からの電力供給終了後であって前記デジタル電源からの電力供給終了前に前記放電部と前記平滑コンデンサとを接続し、
前記電流制限回路は、前記放電電流の電流値を前記所定のタイミング前に前記平滑コンデンサの放電が完了する電流値にする
請求項1に記載の表示装置。
The power source comprises an analog power source and a digital power source,
The digital power supply ends power supply at a predetermined timing after the power supply by the analog power supply ends,
The switching unit connects the discharge unit and the smoothing capacitor after power supply from the analog power supply is completed and before power supply from the digital power supply is completed.
The display device according to claim 1, wherein the current limiting circuit sets the current value of the discharge current to a current value at which discharge of the smoothing capacitor is completed before the predetermined timing.
前記電圧出力部は、正の電圧を出力する第1電圧出力部と、負の電圧を出力する第2電圧出力部とからなり、
前記第1電圧出力部の出力線又は第2電圧出力部の出力線のいずれか一方を前記表示デバイスの複数の走査線の各々に接続する選択部を備え、
前記切替部は、前記複数の走査線の全てが前記第1電圧出力部の出力線に接続された場合に前記平滑コンデンサと前記放電部とを接続する
請求項1又は2に記載の表示装置。
The voltage output unit includes a first voltage output unit that outputs a positive voltage and a second voltage output unit that outputs a negative voltage.
A selector that connects either the output line of the first voltage output unit or the output line of the second voltage output unit to each of the plurality of scanning lines of the display device;
The display device according to claim 1, wherein the switching unit connects the smoothing capacitor and the discharge unit when all of the plurality of scanning lines are connected to an output line of the first voltage output unit.
前記放電部は、接地されている
請求項1又は2に記載の表示装置。
The display device according to claim 1, wherein the discharge unit is grounded.
前記ドライバ回路は、異方性導電膜により前記基板上に装着される
請求項1又は2に記載の表示装置。
The display device according to claim 1, wherein the driver circuit is mounted on the substrate by an anisotropic conductive film.
前記フレキシブルケーブルは、異方性導電膜により前記基板上に装着される
請求項1又は2に記載の表示装置。
The display device according to claim 1, wherein the flexible cable is mounted on the substrate by an anisotropic conductive film.
マトリクス駆動方式の表示デバイスが設けられた基板に設けられて前記表示デバイスを動作させるとともに前記基板に接続されたフレキシブルケーブルを介して平滑コンデンサと接続されるドライバ回路であって、
外部の電源から供給された電力に基づいて所定電圧を出力する電圧出力部と、
前記所定電圧が出力されるとともに前記平滑コンデンサが接続される出力線と、
前記出力線に接続されて前記平滑コンデンサの電荷が放電される放電部と、
前記放電部と前記平滑コンデンサとの間の接続と非接続とを切り替える切替部と、
前記放電部と前記平滑コンデンサとの間に介在し、前記切替部により前記平滑コンデンサと前記放電部とが接続された場合に前記平滑コンデンサと前記放電部との間に流れる放電電流の電流値を所定電流値以下にする電流制限回路と
を備えるドライバ回路。
A driver circuit that is provided on a substrate provided with a matrix drive type display device to operate the display device and is connected to a smoothing capacitor via a flexible cable connected to the substrate;
A voltage output unit that outputs a predetermined voltage based on electric power supplied from an external power source;
An output line to which the predetermined voltage is output and the smoothing capacitor is connected;
A discharge part connected to the output line and discharging the charge of the smoothing capacitor;
A switching unit that switches between connection and non-connection between the discharge unit and the smoothing capacitor;
A current value of a discharge current that flows between the smoothing capacitor and the discharge unit when the smoothing capacitor and the discharge unit are connected by the switching unit is interposed between the discharge unit and the smoothing capacitor. A driver circuit comprising: a current limiting circuit configured to make a predetermined current value or less.
JP2014092660A 2014-04-28 2014-04-28 Display device and driver circuit Pending JP2015210422A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2014092660A JP2015210422A (en) 2014-04-28 2014-04-28 Display device and driver circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2014092660A JP2015210422A (en) 2014-04-28 2014-04-28 Display device and driver circuit

Publications (1)

Publication Number Publication Date
JP2015210422A true JP2015210422A (en) 2015-11-24

Family

ID=54612632

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014092660A Pending JP2015210422A (en) 2014-04-28 2014-04-28 Display device and driver circuit

Country Status (1)

Country Link
JP (1) JP2015210422A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019162808A1 (en) * 2018-02-23 2019-08-29 株式会社半導体エネルギー研究所 Display apparatus and operation method for same
EP4207173A1 (en) * 2021-12-30 2023-07-05 SES-imagotag E-paper display device

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019162808A1 (en) * 2018-02-23 2019-08-29 株式会社半導体エネルギー研究所 Display apparatus and operation method for same
JPWO2019162808A1 (en) * 2018-02-23 2021-02-18 株式会社半導体エネルギー研究所 Display device and its operation method
US11257457B2 (en) 2018-02-23 2022-02-22 Semiconductor Energy Laboratory Co., Ltd. Display device and operation method thereof
JP7317795B2 (en) 2018-02-23 2023-07-31 株式会社半導体エネルギー研究所 Display device
EP4207173A1 (en) * 2021-12-30 2023-07-05 SES-imagotag E-paper display device

Similar Documents

Publication Publication Date Title
US10784453B2 (en) Display apparatus and electronic apparatus
KR102465080B1 (en) Display device and display panel
CN108807485B (en) Display panel and display device
US9318047B2 (en) Organic light emitting display unit structure and organic light emitting display unit circuit
JP6131662B2 (en) Display device and electronic device
JP6164059B2 (en) Display device, electronic apparatus, and display device driving method
CN100361179C (en) Electronic circuit and its driving method,eletrooptical device andelectronic machine
TW200426741A (en) Pixel circuit, photoelectric device, and electronic machine
WO2020259450A1 (en) Screen-flicker prevention circuit and method, drive circuit for display panel, and display device
JP2015187672A (en) Display device, driving method of display device and electronic apparatus
JP2017003894A (en) Display device and electronic apparatus
JP4144436B2 (en) Electro-optic module and electronic device
JP4767554B2 (en) Display device
JP2015210422A (en) Display device and driver circuit
JP2010191384A (en) Active matrix liquid crystal display device, and method of driving same
JP2017203991A (en) Display device
US10262578B2 (en) Power supply circuit, circuit device, display device, and electronic apparatus
CN111954900B (en) Display device and electronic device
JP2009058725A (en) Display device, method for driving display device, and electronic apparatus
US20210034191A1 (en) Touch display module and electronic device
US9378687B2 (en) Display apparatus and electronic apparatus including sub pixels having different areas
CN109643508B (en) Display device and electronic apparatus
KR101174630B1 (en) Display panel and display apparatus
JP2019133191A (en) Display device and electronic apparatus
JP2017134425A (en) Display device and electronic apparatus