JP2015141370A - 画像表示装置、および画像表示装置の制御方法 - Google Patents

画像表示装置、および画像表示装置の制御方法 Download PDF

Info

Publication number
JP2015141370A
JP2015141370A JP2014015230A JP2014015230A JP2015141370A JP 2015141370 A JP2015141370 A JP 2015141370A JP 2014015230 A JP2014015230 A JP 2014015230A JP 2014015230 A JP2014015230 A JP 2014015230A JP 2015141370 A JP2015141370 A JP 2015141370A
Authority
JP
Japan
Prior art keywords
data
image
bits
image data
background image
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2014015230A
Other languages
English (en)
Other versions
JP2015141370A5 (ja
Inventor
克也 太田
Katsuya Ota
克也 太田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2014015230A priority Critical patent/JP2015141370A/ja
Priority to US14/602,744 priority patent/US9330590B2/en
Publication of JP2015141370A publication Critical patent/JP2015141370A/ja
Publication of JP2015141370A5 publication Critical patent/JP2015141370A5/ja
Withdrawn legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

【課題】画像データを処理する際のスイッチングノイズを低減する画像表示装置を提供する。
【解決手段】画像表示装置(プロジェクター1)のプロセッサー(スケーラー14)は、所定の色情報の形式で構成された画像データである背景画像データを、所定ビット数毎にデータバス(バスB)を介してフレームメモリー15に展開する。表示部(投写部3)は、フレームメモリー15に展開された背景画像データに基づいた背景画像を表示する。背景画像データは、1ピクセル毎の色情報を、所定ビット数毎にn分割した分割データを生成し、分割データのそれぞれについて、1が立っているビットの数である起立ビット数を算出し、n分割された分割データ間の起立ビット数の差を算出し、起立ビット数の差の合計値を差分合計値として算出した場合に、明るさ階調レベルが90%以上を満足する色情報について、差分合計値が大きい順に並べた場合の下位50%に含まれる。
【選択図】図1

Description

本発明は、画像表示装置、および画像表示装置の制御方法に関する。
複数ビットのデータバスを有するデータ処理システムにおいて、同時スイッチングノイズが発生することが知られている。同時スイッチングノイズは、複数の信号線で同時に信号が変化することにより発生し、EMI(ElectroMagnetic Interference)の悪化を招く要因となる。近年、データ処理の高度化により、回路基板における信号の高速化およびデータバスの多ビット化が進むにつれて、同時スイッチングノイズの対策が難しくなっている。そこで、従来、データバスの各信号線における信号を遅延させてスキューを調整することにより、同時スイッチングノイズの低減を図る手法が提案されている(例えば、特許文献1参照)。
特開2012−044488号公報
特許文献1に記載の構成では、データバスの各信号線に対応してバッファー回路および遅延回路を備え、各信号線の信号の変化に基づき、遅延回路における遅延量を決定する。この構成では、回路構成が複雑になってしまうため、より簡易な構成により同時スイッチングノイズを低減できる手法が望まれていた。特に、画像データを処理する装置においては、大容量の画像データを高速に処理する必要がある。このため、同時スイッチングノイズを低減するために複雑な処理を行うと、処理の遅延を招く等の問題が生じやすいという問題があった。本発明は、上述した事情に鑑みてなされたものであり、画像データを処理する際の同時スイッチングノイズを、簡易な構成により低減することを目的とする。
本発明は、上述の課題の少なくとも一部を解決するためになされたものであり、以下の形態または適用例として実現することが可能である。
[適用例1]本適用例に係る画像表示装置は、プロセッサーと、画像データを展開するフレームメモリーと、前記プロセッサーと前記フレームメモリーを電気的に接続するデータバスと、前記画像データに基づく画像を表示する表示部と、を備えた画像表示装置であって、前記プロセッサーは、所定の色情報の形式で構成された前記画像データとして記憶されている背景画像データを、所定ビット数毎に前記データバスを介して前記フレームメモリーに展開し、前記表示部は、前記フレームメモリーに展開された前記背景画像データに基づいた背景画像を表示し、前記背景画像データは、1ピクセル毎の色情報を、前記所定ビット数毎にn分割(nは1以上の整数)した分割データを生成して、前記分割データのそれぞれについて、1が立っているビットの数である起立ビット数を算出して、n分割された前記分割データ間の前記起立ビット数の差を算出して、前記起立ビット数の差の合計値を差分合計値として算出した場合に、明るさ階調レベルが90%以上を満足する色情報について、前記差分合計値が大きい順に並べた場合の下位50%に含まれる画像データであることを特徴とする。
このような画像表示装置によれば、プロセッサーとフレームメモリーと、互いを接続するデータバスと表示部とを備えている。プロセッサーは、所定の色情報の形式で構成された画像データを、所定ビット数毎にデータバスを介してフレームメモリーに展開(書き込みおよび読み出し)する。表示部は、フレームメモリーに展開された所定の背景色の画像データである背景画像データに基づいた背景画像を表示する。背景画像データは、明るさ階調レベルが90%以上を満足する色情報について、差分合計値が大きい順に並べた場合の下位50%に含まれる画像データである。差分合計値とは、背景画像データの1ピクセル毎の色情報を所定ビット数毎にn分割した分割データを生成して、それぞれについて、1が立っているビットの数である起立ビット数を算出したときの分割データ間の起立ビット数の差の合計値である。このような背景画像を表示することで、スイッチングノイズを低減することが可能になる。具体的には、差分合計値が小さいほど、つまり、1が立っている起立ビット数の値の変化が小さいほど、画像表示装置のスイッチングノイズを低減することができる。
[適用例2]上記適用例に係る画像表示装置において、前記所定ビット数は、前記フレームメモリーの格納ビット単位により決定されることを特徴とする。
このような画像表示装置によれば、所定ビット数は、フレームメモリーの格納ビット単位によって決定されるため、背景画像データを容易にフレームメモリーに展開することができる。
[適用例3]上記適用例に係る画像表示装置において、前記差分合計値が最小値である前記背景画像データの中で、明るさが最大のものを前記背景画像として、前記表示部は表示することを特徴とする。
このような画像表示装置によれば、差分合計値が最小値である背景画像データの中で、明るさが最大のものを背景画像とする。これにより、スイッチングノイズを低減しつつ、明るい背景画像を表示することができる。
[適用例4]上記適用例に係る画像表示装置において、前記所定の色情報の形式がYUV形式であり、前記差分合計値が10以下である前記背景画像データを、前記背景画像として前記表示部に表示させることを特徴とする。
このような画像表示装置によれば、スイッチングノイズを低減することができる。
[適用例5]上記適用例に係る画像表示装置において、前記所定の色情報の形式がRGB形式であり、前記背景画像データを、所定のカラーパレットに基づいて生成し、前記背景画像として前記表示部に表示させることを特徴とする。
このような画像表示装置によれば、背景画像データを、起立ビット数が少ない所定のカラーパレットに基づいて生成することで、スイッチングノイズを低減することができる。
[適用例6]上記適用例に係る画像表示装置において、前記背景画像は、前記画像表示装置に画像信号が入力されていない場合に表示する待機画像であることを特徴とする。
このような画像表示装置によれば、待機画像におけるスイッチングノイズを低減することができる。
[適用例7]上記適用例に係る画像表示装置において、前記背景画像は、OSD表示における背景画像であることを特徴とする。
このような画像表示装置によれば、OSD表示におけるスイッチングノイズを低減することができる。
[適用例8]本適用例に係る画像表示装置の制御方法は、プロセッサーと、画像データを展開するフレームメモリーと、前記プロセッサーと前記フレームメモリーを電気的に接続するデータバスと、前記画像データに基づく画像を表示する表示部と、を備えた画像表示装置の制御方法であって、前記プロセッサーが、所定の色情報の形式で構成された前記画像データとして記憶されている背景画像データを、所定ビット数毎に前記データバスを介して前記フレームメモリーに展開する展開ステップと、前記表示部が、前記フレームメモリーに展開された前記背景画像データに基づいた背景画像を表示する表示ステップと、を有し、前記背景画像データは、1ピクセル毎の色情報を、前記所定ビット数毎にn分割(nは1以上の整数)した分割データを生成して、前記分割データのそれぞれについて、1が立っているビットの数である起立ビット数を算出して、n分割された前記分割データ間の前記起立ビット数の差を算出して、前記起立ビット数の差の合計値を差分合計値として算出した場合に、明るさ階調レベルが90%以上を満足する色情報について、前記差分合計値が大きい順に並べた場合の下位50%に含まれる画像データであることを特徴とする。
このような画像表示装置の制御方法において、このような背景色を表示することで、スイッチングノイズを低減することが可能になる。具体的には、差分合計値が小さいほど、つまり、1が立っている起立ビット数の値の変化が小さいほど、画像表示装置のスイッチングノイズを低減することができる。
また、上述した画像表示装置、および画像表示装置の制御方法が、画像表示装置に備えられたコンピューターを用いて構築されている場合には、上記形態および上記適用例は、その機能を実現するためのプログラム、あるいは当該プログラムを前記コンピューターで読み取り可能に記録した記録媒体等の態様で構成することも可能である。記録媒体としては、フレキシブルディスクやHDD(Hard Disk Drive)、CD−ROM(Compact Disk Read Only Memory)、DVD(Digital Versatile Disk)、Blu−ray(登録商標) Disc、光磁気ディスク、不揮発性メモリーカード、画像表示装置の内部記憶装置(RAM(Random Access Memory)やROM(Read Only Memory)等の半導体メモリー)、および外部記憶装置(USB(Universal Serial Bus)メモリー等)等、前記コンピューターが読み取り可能な種々の媒体を利用することができる。
第1の実施形態に係るプロジェクターの概略構成を示す機能ブロック図。 10ビットデータを8ビットデータに変換する処理についての説明図。 ブルーデータの起立ビットの変化を表す説明図であり、(a)は、明るさ階調レベルが255/255の場合の説明図、(b)は、明るさ階調レベルが248/255の場合の説明図。 ブルーデータの明るさ階調レベル別データの実験結果の図。 実験結果を放射ノイズの順で並べた図。 第2の実施形態に係るプロジェクターのカラーパレットであり、(a)は、通常のカラーパレット、(b)は、待機画像およびOSD表示用のカラーパレット。
(第1の実施形態)
以下、画像表示装置の第1の実施形態として、YUV形式でフレームメモリーに画像データを展開するプロジェクターについて、図面を参照して説明する。
図1は、第1の実施形態に係るプロジェクターの概略構成を示す機能ブロック図である。
プロジェクター1は、スクリーンSCに画像を投写する。プロジェクター1は、インターフェイス30、投写部3(表示部)、および画像処理部7を備えている。なお、プロジェクター1は、ユーザーが操作する操作パネル、リモコン装置、リモコン装置と通信するリモコン受信部、および電源装置等を備えているが、ここでは図示および説明を省略する。
インターフェイス30は、外部の画像供給装置(図示せず)に接続されるコネクターやインターフェイス回路(いずれも図示せず)等を備えている。例えば、インターフェイス30は、デジタルデータ用のインターフェイスとして、DVI、USB、LAN、HDMI(登録商標)、DisplayPort(商標)等の各種インターフェイスを備えていてもよい。また、インターフェイス30は、アナログ画像信号用のインターフェイスとして、S映像端子、RCA端子、D端子、D−Sub端子等を備えていてもよい。インターフェイス30に接続される機器は、パーソナルコンピューター、ビデオ再生装置、DVD再生装置、テレビチューナー装置、CATVのセットトップボックス、ビデオゲーム装置等の映像出力装置が挙げられる。本実施形態のインターフェイス30には、デジタル画像データS1およびアナログ画像信号S2が入力される。インターフェイス30は、入力されたデジタル画像データS1およびアナログ画像信号S2を、画像処理部7に出力する。
投写部3は、光源部4、光変調装置5、および投写光学系6を備えている。光源部4は、光源として、キセノンランプや超高圧水銀ランプ等を備えている。光源部4は、光源が発した光を光変調装置5に導くリフレクターおよび補助リフレクター(いずれも図示せず)を備えていてもよい。また、光源部4は、投写光の光学特性を高めるためのレンズ群、偏光板、光源が発した光の光量を光変調装置5に至る経路上で低減させる調光素子等(いずれも図示せず)を備えていてもよい。
光変調装置5は、光源部4から射出された光を、画像処理部7から入力される画像データに基づいて変調する。本実施形態の光変調装置5は、RGBの各色に対応した3枚の透過型液晶パネル(図示せず)を備えている。この光変調装置5は、透過型液晶パネルに配置された各画素により画像を形成し、光源部4が発した光を変調する。光変調装置5の液晶パネルは図示しない液晶ドライバーIC(Integrated Circuit:集積回路)によって駆動され、画像を形成する。なお、光変調装置5には、反射型の液晶ライトバルブを用いた方式や、3枚のデジタルミラーデバイス(DMD)を用いた方式を採用してもよい。また、光変調装置5として、カラーホイールと1枚のDMDまたは液晶パネルとを組み合わせた方式を採用してもよい。
投写光学系6は、投写画像の拡大・縮小および焦点の調整を行うレンズ群、ズーム調整用モーター、フォーカス調整用モーター等(いずれも図示せず)を備えている。投写光学系6は、光変調装置5で変調された光(画像光)をスクリーンSCに投写し、スクリーンSC上に結像させる。
画像処理部7は、インターフェイス30から入力されるデジタル画像データS1またはアナログ画像信号S2を処理し、投写部3に出力する。画像処理部7は、フロントエンドIC8、スケーラーIC9、LCDコントローラーIC10、および、DDRメモリー11を備えている。DDRメモリー11は、DDR SDRAM(Double−Data−Rate Synchronous Dynamic Random Access Memory)規格に準拠したメモリーデバイスである。DDRメモリー11の記憶領域にはフレームメモリー15が設けられている。
フロントエンドIC8は、フロントエンド回路12および色空間変換部(CSC:Color Space Converter)13を備えている。フロントエンド回路12は、フロントエンドIC8の入力段に配置され、インターフェイス30からデジタル画像データS1およびアナログ画像信号S2が入力される。フロントエンド回路12は、インターフェイス30から入力されたデジタル画像データS1をデコードして色空間変換部13に出力する。また、フロントエンド回路12は、インターフェイス30から入力されたアナログ画像信号S2に対し、A/D変換処理を実行して、変換後のデジタル画像データを色空間変換部13に出力する。
色空間変換部13は、例えば3×3の行列演算が可能なハードウェアにより構成され、フロントエンドIC8の出力段に配置されている。色空間変換部13は、フロントエンド回路12から入力されるデジタル画像データに対して色空間変換(輝度色差空間(YUV)−RGB空間)を行い、処理後のデータをスケーラーIC9に出力する。本実施形態では、画像データは、R:10ビット、G:10ビット、B:10ビットのRGB形式のデータとして、スケーラーIC9に出力される。
スケーラーIC9は、図示しない色空間変換部を有しており、フロントエンドIC8から入力されたRGB形式の画像データをYUV形式に変換する。そして、スケーラーIC9は、CPU21の制御に従って、入力されたデータを処理するスケーラー14を備えている。スケーラー14は、入力されたデータをフレームメモリー15に展開して、1フレーム分の画像を描画する。スケーラー14が、プロセッサーに相当する。
スケーラー14とフレームメモリー15とはバスBにより接続されている。バスBのデータバスのバス幅は、フレームメモリー15に格納する画像データのビット数に合わせたビット幅となっている。本実施形態では、フレームメモリー15には、8ビット単位で画像データが格納される。このため、バスBのデータバスのバス幅も8ビットとする。
ここで、上述したようにスケーラーIC9は、R:10ビット、G:10ビット、B:10ビットのデータを図示しない色空間変換部によって、YUV形式のデータに変換している。変換されたデータは、Y:10ビット、U:10ビット、V:10ビットの構成になっている。スケーラー14は、このYUV形式のデータを、フレームメモリー15に、8ビット単位で格納(展開)する。このため、フレームメモリー15に書き込む際には、10ビットを8ビットに変換する必要がある。
図2は、10ビットデータを8ビットデータに変換する処理についての説明図である。
図2には、プロジェクター1に画像信号が入力されていない場合に表示する待機画像である青色画像のデータ(以降、「ブルーデータ」ともいう。)が表されている。図2に示すように、スケーラー14は、10ビットデータB1のY:049h、U:3FEh、V:1D1hを、8ビットデータB2のU:FFh、Y:12h、V:74h、付加データ:16hに変換して、バスBを介してフレームメモリー15に書き込む(展開する)。具体的には、まず、10ビットデータB1の上位8ビットをそれぞれ取り出して8ビットデータB2のY、U、Vの値とする。そして、順番を変更して、U、Y、Vの順とする。さらに、10ビットデータB1の下位2ビットの値を下位からU、Y、Vの順に並べ、最上位の2ビットに”00”を追加した付加データ(8ビット)を生成する。このように変換することで、それぞれ10ビットのY、U、Vデータを、それぞれ8ビットのU、Y、V、付加データに変換することが可能となる。そして、スケーラー14は、8ビットのバス幅のバスBを介して、フレームメモリー15に、8ビット単位で書き込み(展開)および読み出しすることができる。それぞれ8ビットのU、Y、V、付加データが、分割データに相当する。
ここで、スイッチングノイズ(同時スイッチングノイズ)について説明する。上述したように、スケーラー14がフレームメモリー15にアクセスする際に、バスBがスイッチングノイズを引き起こす。具体的には、データバス上の”1”が立っているビット数(起立ビット数)の数の変化(変動)が大きい程、大きなスイッチングノイズが発生する。これは、起立ビット数の時系列の変化が大きい程、電源(図示せず)にかかる負荷の変動が大きい(電源が振られる)ためである。つまり、使用する電流の変化が大きいことによって、電源からスイッチングノイズが多く発生するのである。このようなスイッチングノイズによって、プロジェクター1から、放射ノイズ(RADノイズ)が多く発生する。
そこで、バスBのデータバス(8ビット幅)における起立ビット数の変化に着目する。
図3は、ブルーデータの起立ビットの変化を表す説明図であり、(a)は、明るさ階調レベルが255/255の場合の説明図であり、(b)は、明るさ階調レベルが248/255の場合の説明図である。
図3(a)に示すように、ブルーデータの明るさ階調レベルが255/255の場合、10ビットデータC1を変換した8ビットデータC2は、U:FFh、Y:12h、V:74h、付加データ:16hである。起立ビット数は、U:8、Y:2、V:4、付加データ:3である。起立ビットの時系列の変化であるUとYの差分は6、YとVの差分は2、Vと付加データの差分は1、付加データとUとの差分は5であり、その合計である差分合計値は14である。
これに対して、図3(b)に示すように、ブルーデータの明るさ階調レベルが248/255の場合、10ビットデータC3を変換した8ビットデータC4は、U:FCh、Y:11h、V:74h、付加データ:3Chである。起立ビット数は、U:6、Y:2、V:4、付加データ:4である。起立ビットの時系列の変化であるUとYの差分は4、YとVの差分は2、Vと付加データの差分は0、付加データとUとの差分は2であり、その合計である差分合計値は8である。
ここで、ブルーデータの明るさ階調レベルを変化させて(255〜218)、差分合計値と、そのときの放射ノイズとを測定する実験を行った。その結果について説明する。
図4は、ブルーデータの明るさ階調レベル別データの実験結果の図である。
図4に示すように、明るさ階調レベルが最も高い255/255では、差分合計値(8ビット)は、14であり、そのときの放射ノイズは、36.3dBである。一方、明るさ階調レベルが248/255では、差分合計値(8ビット)は、8であり、そのときの放射ノイズは、29.6dBである。
さらに、図4の実験結果を放射ノイズの順番で並べ替えた表(図)を用いて検証する。
図5は、実験結果を放射ノイズの順で並べた図である。
図5に示すように、ブルーデータにおいては、明るさ階調レベルが255/255の場合は、差分合計値が大きく、放射ノイズも大きいと判断できる。また、明るさ階調レベルが248/255の場合は、差分合計値が小さく、放射ノイズも小さいと判断できる。つまり、図4、図5の結果から、明るさ階調レベル248/255は、放射ノイズが小さくて、且つ、明るさ階調レベルが大きいと言え、最適なブルーデータであると判断できる。そして、このような明るさ階調レベル248/255のブルーデータは、以下の条件を満たしている。
(1)明るさ階調レベルが90%以上の色情報について、差分合計値が大きい順に並べた場合の下位50%に含まれている。
(2)差分合計値が最小値8であるデータの中で、明るさ階調レベルが最大である。
(3)色情報の形式がYUV形式であり、差分合計値が10以下である。
本実施形態のプロジェクター1では、このような明るさ階調レベルが248/255のブルーデータを、待機画像として使用する。なお、青色以外を待機画像として使用する場合にも、上述したような条件(1)または(2)または(3)に合致するような色データを待機画像として使用する。また、OSD表示の背景画像についても、上述したような条件(1)または(2)または(3)に合致するような色データを使用する。また、明るさ階調レベルの低下分を補うため、LCDコントローラーIC10内の色空間変換部17によって、補正することが可能である。このとき、色空間変換部17はフレームメモリー15とのアクセスを行わないため、ノイズに影響は与えない。
図1に戻り、スケーラー14は、フレームメモリー15に展開した画像に対し、各種の画像処理を実行する。この画像処理として、例えば、フロントエンドIC8から入力されたデータの解像度変換等の処理を実行する。
また、スケーラー14は、フレームメモリー15に展開した画像に対し、投写部3がスクリーンSCに画像を投写した場合の台形歪みや糸巻き型歪みを補正する歪み補正処理を実行してもよい。この歪み補正処理において、スケーラー14は、スクリーンSC上で生じる歪みを補償するように、フレームメモリー15の画像を変形させる。
また、スケーラー14は、フレームメモリー15に展開した画像に対し、色調を調整する処理を行ってもよい。プロジェクター1は、スクリーンSC上の投写画像の色調を調整するカラーモード機能を有する。カラーモード機能では、例えば、シアターモード、リビングモード、黒板モード等のプリセットされたカラーモードからユーザーが所望のカラーモードを選択する。スケーラー14は、指定されたカラーモードに対応する調整用のパラメーターを使用して、フレームメモリー15に描画した画像の色を変更する処理を行う。
スケーラー14は、上記の各種画像処理を実行した後に、フレームメモリー15上の画像データを、LCDコントローラーIC10に出力する。LCDコントローラーIC10は、LCDコントローラー16と、色空間変換部(CSC)17とを備えている。
LCDコントローラー16は、LCDコントローラーIC10の入力段に配置される。LCDコントローラー16は、スケーラーIC9から入力される画像データに対し、ガンマ調整を含む各種の画像調整処理を実行する。この画像調整処理により、LCDコントローラー16は、光変調装置5が備える液晶パネルに描画を行うための画像データを生成し、色空間変換部17に出力する。また、LCDコントローラー16は、スケーラー14から入力される画像データに基づき、1フレームの画像の平均画像レベル(APL:Average Picture Level)算出機能やヒストグラムを計測する機能を有する。
色空間変換部17は、例えば3×3の行列演算が可能なハードウェアにより構成され、LCDコントローラーIC10の出力段に配置される。色空間変換部17は、LCDコントローラー16で処理された画像データに対して色空間変換処理を行い、処理後の画像データを光変調装置5に出力する。
また、スケーラーIC9は、CPU21、RAM22、およびROM23を備えている。CPU21は、ROM23に記憶されたプログラムを読み出して実行し、ROM23に記憶された設定値等のデータに基づいて、画像処理部7の各部を制御する。また、ROM23は、背景画像としての待機画像データや、OSD表示用の画像データ等を記憶している。RAM22は、CPU21が実行するプログラムや処理対象のデータ等を一時的に記憶する。
CPU21は、ROM23内のプログラムを実行することにより、スケーラー14を制御する。このCPU21の制御に従って、スケーラー14は、フレームメモリー15に画像を展開し、上述した各種の画像処理(解像度変換処理、歪み補正処理、色調調整処理)等を実行する。CPU21は、スケーラー14に対して実行する処理を指定するデータや、指定した処理に関するパラメーター等を出力する。このパラメーターは、例えばROM23に記憶されている。
上述した第1の実施形態によれば、以下の効果が得られる。
(1)プロジェクター1のスケーラー14は、YUV形式で構成された画像データを、データバスを介して、8ビット毎に、フレームメモリー15に展開する。また、スケーラー14は、フレームメモリー15から画像データの読み出しも行う。プロジェクター1における画像データの各ピクセルは、YUV形式の10ビットデータであるため、スケーラーIC9は、当該10ビットデータをY、U、V、および付加データの4つの8ビットデータに変換して、フレームメモリー15に展開する。
待機画像やOSD表示における背景画像等の背景画像データについては、予め、4つのデータそれぞれについて起立ビット数を算出し、データ間の起立ビット数の差の合計値を差分合計値として算出する。そして、明るさ階調レベルが90%以上を満足する色情報について、差分合計値が大きい順に並べた場合の下位50%に含まれる画像データを背景画像データとして、ROM23に記憶しておく。そして、プロジェクター1は、当該背景画像データに基づいて待機画像やOSD表示の背景画像を表示する。本実施形態では、ブルーデータで明るさ階調レベルが248/255、差分合計値が8の画像データを、待機画像とする。
このような背景画像(背景色)を表示することで、スイッチングノイズを低減し、さらに、放射ノイズを低減することができる。具体的には、差分合計値が小さいほど、つまり、1が立っている起立ビット数の値の時系列での変化(変動)が小さいほど、プロジェクター1のスイッチングノイズおよび放射ノイズを低減することができる。そして、EMIノイズを抑制することが可能になる。
(2)本実施形態では、プロジェクター1において、差分合計値が最小値8であるブルーデータの背景画像データの中で、明るさ階調レベルが最大値”248”のものを、プロジェクター1の背景画像とする。これにより、スイッチングノイズおよび放射ノイズを低減しつつ、明るい背景画像を表示することができる。
(3)本実施形態では、プロジェクター1において、差分合計値が8である背景画像データを待機画像のブルーデータとして採用した。図5に示したように、差分合計値が10以下であれば、放射ノイズが略33dB以下となるため、ノイズレベルとしては良好であると言え、待機画像やOSD表示の背景画像として好適である。
(4)プロジェクター1においては、差分合計値が小さくなるような背景画像データを使用することで放射ノイズの低減が可能であるため、シールド板や電磁吸収体等のノイズ対策部品を削減することができる。
(5)プロジェクター1のROM23に予め記憶される待機画像やOSD表示における背景画像等の背景画像データの明るさ階調レベルを、差分合計値が小さくなるような値にすることによって、スイッチングノイズや放射ノイズを低減することが可能である。よって、ハードウェアのコストアップの必要がないため、有益である。
(第2の実施形態)
第2の実施形態では、RGB形式でフレームメモリーに画像データを展開するプロジェクターについて、図面を参照して説明する。
第2の実施形態に係るプロジェクター2の機能ブロック図は、第1の実施形態に係るプロジェクター1と同様である。よって、説明は省略する。また、第1の実施形態と同一の構成部については、同一の番号を使用する。
第2の実施形態のプロジェクター2のスケーラーIC9は、フロントエンドIC8からR:8ビット、G:8ビット、B:8ビットのデータを入力する。そして、スケーラー14は、入力したRGB形式の信号を、順次、フレームメモリー15に、8ビット単位で展開(格納)する。プロジェクター2では、ここではYUV形式への変換は行わない。
ここで、プロジェクター2のカラーパレットついて説明する。カラーパレットは、ROM23に記憶される。
図6は、第2の実施形態に係るプロジェクター2のカラーパレットであり、(a)は、通常のカラーパレットであり、(b)は、待機画像およびOSD表示用のカラーパレットである。
図6(a)に示すように、通常のカラーパレットP1において、白色、黄色、シアン色、緑色、マゼンタ色、赤色、青色、黒色の各色は、”0(0h)”または”255(FFh)”によって表されている。しかしながら、”0”および”255”をビットで表すと、”00000000b”および”11111111b”となる。スケーラー14からフレームメモリー15に、8ビットのデータバスを介して、これらのデータを展開すると、大きなスイッチングノイズが発生する。
そこで、プロジェクター2では、待機画像やOSD表示等を行う際には、図6(b)に示すようなカラーパレットP2を用いる。カラーパレットP2においては、白色、黄色、シアン色、緑色、マゼンタ色、赤色、青色、黒色の各色は、”0(0h)”または”240(F0h)”によって表されている。”0”および”240”をビットで表すと、”00000000b”および”11110000b”となる。このような値を用いると、明るさ階調レベルはやや低下する。しかし、スケーラー14からフレームメモリー15に、8ビットのデータバスを介して、これらのデータを展開する際の信号の変化が少なくなり、差分合計値も小さくなる。カラーパレットP2が、所定のカラーパレットに相当する。
上述した第2の実施形態によれば、第1の実施形態の効果(4)および(5)と同様の効果を奏することができる。他に、以下の効果が得られる。
(1)プロジェクター2のスケーラー14は、RGB形式で構成された画像データを、8ビット毎にデータバスを介してフレームメモリー15に書き込み(展開)および読み出しを行う。プロジェクター2が待機画像やOSD表示の画像データを表示する際には、カラーパレットP2を用いる。これにより、データバスにおける信号の変化が少なくなり、差分合計値も小さくなる。そして、スイッチングノイズ(同時スイッチングノイズ)および放射ノイズを低減し、EMIノイズを抑制することができる。
なお、上述した実施形態に限定されず、種々の変更や改良等を加えて実施することが可能である。変形例を以下に述べる。
(変形例1)上記第1の実施形態では、明るさ階調レベルを変化させて、差分合計値が小さく、放射ノイズも少ない背景画像データをプロジェクター1の背景画像としているが、色相を変化させて、差分合計値が小さく、放射ノイズも少ない背景画像データをプロジェクター1の背景画像としてもよい。
(変形例2)上記第1の実施形態では、画像データは、RGB形式、YUV形式共に10ビットデータとしたが、これに限定するものではない。例えば、8ビットデータとすれば、10ビットデータを8ビットデータに変換する必要はない。
(変形例3)上記第1の実施形態および第2の実施形態では、バスBのデータバスは8ビット幅としたが、8ビット幅のm倍(mは1以上の整数)としてもよい。こうすれば、フレームメモリー15に8ビット毎に展開することが可能である。そして、書き込み速度の向上を図ることができる。
(変形例4)上記第2の実施形態では、カラーパレットP2において、”0(0h)”および”240(F0h)”を使用するものとしたが、”240(F0h)”に限定するものではなく、”224(E0h)”や192(C0h)”としてもよい。これによれば、明るさ階調レベルはやや低下するが、スケーラー14からフレームメモリー15に、8ビットのデータバスを介して、これらのデータを展開する際の信号の変化が少なくなり、差分合計値も小さくなる。そして、スイッチングノイズおよび放射ノイズを低減することができる。
(変形例5)上記第1の実施形態のプロジェクター1では、ROM23に待機画像やOSD表示等の背景画像データが記憶されているものとしたが、画像処理部7に含まれる他の不揮発性メモリー(図示せず)に背景画像データが記憶されていてもよい。
(変形例6)上記第1の実施形態のプロジェクター1では、ROM23に予め差分合計値が小さく、放射ノイズも少ない背景画像データが記憶されているものとしたが、ROM23を書き込み可能な不揮発性メモリーとし、待機画像やOSD表示等の背景画像データを書き換え可能な構成としてもよい。この場合、プロジェクター1は通信部(図示せず)を備え、通信部が、パーソナルコンピューター等の外部機器(図示せず)から受信した背景画像データの情報を、CPU21によってROM23に書き込むものとすることができる。こうすれば、製品の開発後でも、放射ノイズの少ない背景画像データをプロジェクター1に設定することが可能になる。
(変形例7)上記第1の実施形態および第2の実施形態では、画像表示装置はスクリーンSCに画像を投写するプロジェクターとしたが、これに限定されない。液晶表示パネルに画像/画像を表示する液晶モニターまたは液晶テレビ、あるいは、PDP(プラズマディスプレイパネル)に画像/画像を表示するモニター装置またはテレビ受像機、OLED(Organic light-emitting diode)、OEL(Organic Electro-Luminescence)等と呼ばれる有機EL表示パネルに画像/画像を表示するモニター装置またはテレビ受像機等の自発光型の表示装置など、各種の表示装置も本発明の画像表示装置に含まれる。
(変形例8)図1に示したプロジェクター1,2の各機能部は機能的構成を示すものであって、具体的な実装形態は特に制限されない。さらに、その他の具体的な細部構成についても、本発明の趣旨を逸脱しない範囲で任意に変更可能である。
1,2…プロジェクター、3…投写部、4…光源部、5…光変調装置、6…投写光学系、7…画像処理部、8…フロントエンドIC、9…スケーラーIC、10…LCDコントローラーIC、11…DDRメモリー、12…フロントエンド回路、13…色空間変換部、14…スケーラー、15…フレームメモリー、16…LCDコントローラー、17…色空間変換部、21…CPU、22…RAM、23…ROM、30…インターフェイス、B…バス、SC…スクリーン。

Claims (8)

  1. プロセッサーと、
    画像データを展開するフレームメモリーと、
    前記プロセッサーと前記フレームメモリーを電気的に接続するデータバスと、
    前記画像データに基づく画像を表示する表示部と、
    を備えた画像表示装置であって、
    前記プロセッサーは、
    所定の色情報の形式で構成された前記画像データとして記憶されている背景画像データを、所定ビット数毎に前記データバスを介して前記フレームメモリーに展開し、
    前記表示部は、
    前記フレームメモリーに展開された前記背景画像データに基づいた背景画像を表示し、
    前記背景画像データは、
    1ピクセル毎の色情報を、前記所定ビット数毎にn分割(nは1以上の整数)した分割データを生成して、
    前記分割データのそれぞれについて、1が立っているビットの数である起立ビット数を算出して、
    n分割された前記分割データ間の前記起立ビット数の差を算出して、
    前記起立ビット数の差の合計値を差分合計値として算出した場合に、
    明るさ階調レベルが90%以上を満足する色情報について、前記差分合計値が大きい順に並べた場合の下位50%に含まれる画像データであることを特徴とする画像表示装置。
  2. 請求項1に記載の画像表示装置であって、
    前記所定ビット数は、前記フレームメモリーの格納ビット単位により決定されることを特徴とする画像表示装置。
  3. 請求項1または2に記載の画像表示装置であって、
    前記差分合計値が最小値である前記背景画像データの中で、明るさが最大のものを前記背景画像として、前記表示部は表示することを特徴とする画像表示装置。
  4. 請求項1または2に記載の画像表示装置であって、
    前記所定の色情報の形式がYUV形式であり、前記差分合計値が10以下である前記背景画像データを、前記背景画像として前記表示部に表示させることを特徴とする画像表示装置。
  5. 請求項1または2に記載の画像表示装置であって、
    前記所定の色情報の形式がRGB形式であり、前記背景画像データを、所定のカラーパレットに基づいて生成し、前記背景画像として前記表示部に表示させることを特徴とする画像表示装置。
  6. 請求項1乃至5のいずれか一項に記載の画像表示装置であって、
    前記背景画像は、前記画像表示装置に画像信号が入力されていない場合に表示する待機画像であることを特徴とする画像表示装置。
  7. 請求項1乃至5のいずれか一項に記載の画像表示装置であって、
    前記背景画像は、OSD表示における背景画像であることを特徴とする画像表示装置。
  8. プロセッサーと、画像データを展開するフレームメモリーと、前記プロセッサーと前記フレームメモリーを電気的に接続するデータバスと、前記画像データに基づく画像を表示する表示部と、を備えた画像表示装置の制御方法であって、
    前記プロセッサーが、所定の色情報の形式で構成された前記画像データとして記憶されている背景画像データを、所定ビット数毎に前記データバスを介して前記フレームメモリーに展開する展開ステップと、
    前記表示部が、前記フレームメモリーに展開された前記背景画像データに基づいた背景画像を表示する表示ステップと、
    を有し、
    前記背景画像データは、
    1ピクセル毎の色情報を、前記所定ビット数毎にn分割(nは1以上の整数)した分割データを生成して、
    前記分割データのそれぞれについて、1が立っているビットの数である起立ビット数を算出して、
    n分割された前記分割データ間の前記起立ビット数の差を算出して、
    前記起立ビット数の差の合計値を差分合計値として算出した場合に、
    明るさ階調レベルが90%以上を満足する色情報について、前記差分合計値が大きい順に並べた場合の下位50%に含まれる画像データであることを特徴とする画像表示装置の制御方法。
JP2014015230A 2014-01-30 2014-01-30 画像表示装置、および画像表示装置の制御方法 Withdrawn JP2015141370A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2014015230A JP2015141370A (ja) 2014-01-30 2014-01-30 画像表示装置、および画像表示装置の制御方法
US14/602,744 US9330590B2 (en) 2014-01-30 2015-01-22 Image display apparatus and method for controlling image display apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2014015230A JP2015141370A (ja) 2014-01-30 2014-01-30 画像表示装置、および画像表示装置の制御方法

Publications (2)

Publication Number Publication Date
JP2015141370A true JP2015141370A (ja) 2015-08-03
JP2015141370A5 JP2015141370A5 (ja) 2016-12-22

Family

ID=53679493

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014015230A Withdrawn JP2015141370A (ja) 2014-01-30 2014-01-30 画像表示装置、および画像表示装置の制御方法

Country Status (2)

Country Link
US (1) US9330590B2 (ja)
JP (1) JP2015141370A (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11212539B2 (en) 2017-07-28 2021-12-28 Nvidia Corporation Efficient lossless compression of captured raw image information systems and methods
CN113160761B (zh) * 2021-04-20 2023-10-03 惠州市华星光电技术有限公司 驱动方法、驱动电路及显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002064697A (ja) * 2000-08-15 2002-02-28 Fuji Film Microdevices Co Ltd 画像処理装置及び画像処理方法
US6369825B1 (en) * 1998-11-05 2002-04-09 International Business Machines Corporation Method of transferring image data to reduce transitions of data
JP2004139431A (ja) * 2002-10-18 2004-05-13 Seiko Epson Corp データ転送制御方法、データ転送制御装置及び表示装置
US20090002292A1 (en) * 2007-06-26 2009-01-01 Lg.Philips Lcd Co., Ltd. Liquid crystal display and driving method thereof
JP2011154689A (ja) * 2010-01-27 2011-08-11 Ind Technol Res Inst 省電力とコンテキスト表示の表示情報変換システムおよびその装置

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5592236A (en) * 1995-06-01 1997-01-07 International Business Machines Corporation Method and apparatus for overlaying two video signals using an input-lock
US6023302A (en) * 1996-03-07 2000-02-08 Powertv, Inc. Blending of video images in a home communications terminal
US6414678B1 (en) * 1997-11-20 2002-07-02 Nintendo Co., Ltd. Image creating apparatus and image display apparatus
US6943834B1 (en) * 1998-02-06 2005-09-13 Canon Kabushiki Kaisha Apparatus and method of converting image data to video signals
JP2001202053A (ja) * 1999-11-09 2001-07-27 Matsushita Electric Ind Co Ltd 表示装置及び情報携帯端末
JP3915652B2 (ja) * 2002-10-09 2007-05-16 コニカミノルタビジネステクノロジーズ株式会社 画像処理装置
JP3729172B2 (ja) * 2002-12-16 2005-12-21 ソニー株式会社 画像符号化装置及び方法、並びに符号化画像復号化装置及び方法
JP2008193409A (ja) * 2007-02-05 2008-08-21 Ricoh Co Ltd 画像処理装置
JP4650512B2 (ja) * 2008-03-28 2011-03-16 セイコーエプソン株式会社 画像符号化装置及び集積回路装置
JP5533424B2 (ja) 2010-08-20 2014-06-25 富士通セミコンダクター株式会社 集積回路装置及び集積回路装置のスキュー調整方法
US8856578B2 (en) * 2010-08-20 2014-10-07 Fujitsu Semiconductor Limited Integrated circuit device including skew adjustment circuit and skew adjustment method
JP2014134704A (ja) 2013-01-11 2014-07-24 Seiko Epson Corp 画像処理装置、画像処理方法、及び、表示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6369825B1 (en) * 1998-11-05 2002-04-09 International Business Machines Corporation Method of transferring image data to reduce transitions of data
JP2002064697A (ja) * 2000-08-15 2002-02-28 Fuji Film Microdevices Co Ltd 画像処理装置及び画像処理方法
JP2004139431A (ja) * 2002-10-18 2004-05-13 Seiko Epson Corp データ転送制御方法、データ転送制御装置及び表示装置
US20090002292A1 (en) * 2007-06-26 2009-01-01 Lg.Philips Lcd Co., Ltd. Liquid crystal display and driving method thereof
JP2011154689A (ja) * 2010-01-27 2011-08-11 Ind Technol Res Inst 省電力とコンテキスト表示の表示情報変換システムおよびその装置

Also Published As

Publication number Publication date
US20150213575A1 (en) 2015-07-30
US9330590B2 (en) 2016-05-03

Similar Documents

Publication Publication Date Title
KR102113109B1 (ko) 유기 발광 표시 장치의 구동 방법 및 유기 발광 표시 장치
US8199171B2 (en) Display device, image signal processing method, and program
TW202005368A (zh) 用於執行高動態範圍視訊的色調映射的方法及裝置
JP6232778B2 (ja) 画像処理装置、画像表示装置、および画像処理装置の制御方法
US11122245B2 (en) Display apparatus, method for controlling the same and image providing apparatus
US8106895B2 (en) Image display system, image display method, information processing apparatus, image display device, control program, and recording medium
US11942031B2 (en) Current limiting circuit, display device, and current limiting method
US11315290B2 (en) Image processing apparatus and image processing method
US11676543B2 (en) Display device and method of operating a display device
JP2020122836A (ja) 処理回路、表示装置、及び、処理方法
US9330590B2 (en) Image display apparatus and method for controlling image display apparatus
US12020644B2 (en) Current limiting circuit, display device, and current limiting method
US20230141114A1 (en) Display apparatus and control method thereof
US20130258199A1 (en) Video processor and video processing method
US10477135B2 (en) Display apparatus, display control apparatus, and display control method
US11057597B2 (en) Display device, display system, and method for controlling display device
JP5057053B2 (ja) ガンマ切替装置および方法
JP2016156911A (ja) 画像処理装置、表示装置、及び、画像処理装置の制御方法
US11869174B2 (en) Image processing apparatus, display apparatus, image processing method, and non-transitory computer readable medium
US20220398993A1 (en) Control apparatus, signal output apparatus, signal distributing apparatus, display apparatus, system, control method, and storage medium
JP2014134704A (ja) 画像処理装置、画像処理方法、及び、表示装置
US11064171B1 (en) Method of controlling display device, and display device
JP2014186275A (ja) 表示装置、テレビジョン受像機、および、表示装置の制御方法
JP2017032879A (ja) 液晶表示装置
JP2016158014A (ja) 画像処理装置、表示装置、及び、画像圧縮方法

Legal Events

Date Code Title Description
RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20160617

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20160628

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20161031

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20161031

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20170822

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20170919

A761 Written withdrawal of application

Free format text: JAPANESE INTERMEDIATE CODE: A761

Effective date: 20171109