JP2015106635A - Wiring board and electronic device - Google Patents

Wiring board and electronic device Download PDF

Info

Publication number
JP2015106635A
JP2015106635A JP2013247855A JP2013247855A JP2015106635A JP 2015106635 A JP2015106635 A JP 2015106635A JP 2013247855 A JP2013247855 A JP 2013247855A JP 2013247855 A JP2013247855 A JP 2013247855A JP 2015106635 A JP2015106635 A JP 2015106635A
Authority
JP
Japan
Prior art keywords
ferrite
conductor
layer
wiring board
ferrite layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2013247855A
Other languages
Japanese (ja)
Inventor
信伍 前畑
Shingo Maehata
信伍 前畑
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kyocera Corp
Original Assignee
Kyocera Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kyocera Corp filed Critical Kyocera Corp
Priority to JP2013247855A priority Critical patent/JP2015106635A/en
Publication of JP2015106635A publication Critical patent/JP2015106635A/en
Pending legal-status Critical Current

Links

Images

Landscapes

  • Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)
  • Structure Of Printed Boards (AREA)

Abstract

PROBLEM TO BE SOLVED: To suppress an increase in inductance of a wiring board and also to suppress deterioration in electrical characteristics.SOLUTION: A wiring board includes an insulation substrate 2 including a ferrite layer 2a, and a wall surface conductor 3 provided on the side surface of the insulation substrate 2. Since a recess 4 is formed in the ferrite layer 2a on the side surface of the insulation substrate 2 so as to hold the wall surface conductor 3, inductance in a portion formed on the side surface of the insulation substrate 2 of the ferrite layer 2a in the wall surface conductor is suppressed and electrical characteristics of the wiring board become satisfactory.

Description

本発明は、例えばインダクタ等が形成される配線基板および電子装置に関するものである。   The present invention relates to a wiring board and an electronic device on which, for example, an inductor is formed.

従来からインダクタ等を形成するための配線基板およびそれを用いた電子装置が知られている。このような電子部品として、近年では、低磁性を有する基板の内部に高磁性を有するフェライト磁性体層を形成し、このフェライト磁性体層にインダクタ等を埋設することにより、コイルの巻き数を多くすることなくインダクタンスが100nHを超えるコイル
を内蔵させ、高インダクタンスの電子装置とすることが行なわれている(例えば、特許文献1,2を参照。)。
Conventionally, a wiring board for forming an inductor or the like and an electronic device using the wiring board are known. As such an electronic component, in recent years, a ferrite magnetic material layer having high magnetism is formed inside a substrate having low magnetism, and an inductor or the like is embedded in the ferrite magnetic material layer, thereby increasing the number of turns of the coil. However, a coil having an inductance exceeding 100 nH is built in and an electronic device having a high inductance is made (see, for example, Patent Documents 1 and 2).

特開平6−20839号公報JP-A-6-20839 特開平6−21264号公報JP-A-6-21264

しかしながら、配線基板の側面に外部回路基板等に接続するための壁面導体を設けると、壁面導体における高磁性のフェライト層の側面に形成された箇所のインダクタンスが増大し、配線基板の電気特性が劣化する可能性があった。   However, when a wall conductor for connecting to an external circuit board or the like is provided on the side surface of the wiring board, the inductance of the portion formed on the side surface of the highly magnetic ferrite layer in the wall conductor increases, and the electrical characteristics of the wiring board deteriorate. There was a possibility.

本発明の配線基板は、フェライト層を含む絶縁基板と、該絶縁基板の側面に設けた壁面導体を備えており、該壁面導体を挟むようにして前記絶縁基板の前記側面のフェライト層に凹部を有している。   The wiring board of the present invention includes an insulating substrate including a ferrite layer and a wall conductor provided on a side surface of the insulating substrate, and has a recess in the ferrite layer on the side surface of the insulating substrate so as to sandwich the wall conductor. ing.

本発明の配線基板は、フェライト層を含む絶縁基板と、絶縁基板の側面に設けた壁面導体を備えており、壁面導体を挟むようにして絶縁基板の側面のフェライト層に凹部を有していることから、透磁率の高いフェライト層が壁面導体を挟むようにして凹部を形成することによって除かれ、壁面導体におけるフェライト層等の絶縁基板の側面に形成された箇所のインダクタンスは抑制されて、配線基板の電気特性が良好なものとなる。   The wiring board of the present invention includes an insulating substrate including a ferrite layer, and a wall conductor provided on the side surface of the insulating substrate, and has a recess in the ferrite layer on the side surface of the insulating substrate so as to sandwich the wall surface conductor. The ferrite layer with high magnetic permeability is removed by forming a recess so as to sandwich the wall conductor, and the inductance of the portion formed on the side surface of the insulating substrate such as the ferrite layer in the wall conductor is suppressed, and the electrical characteristics of the wiring board Will be good.

本発明の電子装置は、上記構成の配線基板と、配線基板に搭載された電子部品とを備えていることによって、電子装置の電気特性が良好なものとなる。   The electronic device of the present invention includes the wiring board having the above-described configuration and the electronic component mounted on the wiring board, so that the electrical characteristics of the electronic device are good.

(a)は、本発明の実施形態における電子装置を示す上面図であり、(b)は(a)に示された電子装置の側面図であり、(c)は(a)のA部における要部拡大上面図である。(A) is a top view which shows the electronic device in embodiment of this invention, (b) is a side view of the electronic device shown by (a), (c) is in the A section of (a). It is a principal part enlarged top view. (a)は、本発明の実施形態における電子装置の他の例を示す上面図であり、(b)は(a)に示された電子装置の側面図であり、(c)は(a)のA部における要部拡大上面図である。(A) is a top view which shows the other example of the electronic device in embodiment of this invention, (b) is a side view of the electronic device shown by (a), (c) is (a) It is a principal part enlarged top view in the A section. 図1(a)、図2(a)に示された電子装置のA−A線における縦断面図である(電子部品は除いている)。It is the longitudinal cross-sectional view in the AA line of the electronic apparatus shown by Fig.1 (a) and Fig.2 (a) (an electronic component is excluded).

以下、本発明の例示的な実施形態について図面を参照して説明する。   Hereinafter, exemplary embodiments of the present invention will be described with reference to the drawings.

図1〜図3を参照して本発明の実施形態における電子装置について説明する。本実施形態における電子装置は、配線基板1と、配線基板1に搭載された電子部品11とを含んでいる。   An electronic device according to an embodiment of the present invention will be described with reference to FIGS. The electronic device according to the present embodiment includes a wiring board 1 and an electronic component 11 mounted on the wiring board 1.

配線基板1は、絶縁基板2と、壁面導体3とを有している。   The wiring substrate 1 has an insulating substrate 2 and a wall conductor 3.

絶縁基板2は、フェライト層2aおよび絶縁層2bを有している。   The insulating substrate 2 has a ferrite layer 2a and an insulating layer 2b.

フェライト層2aは、強磁性フェライトであるNi−Zn系フェライト,Mn−Zn系フェライト,Mg−Zn系フェライト,Ni−Co系フェライト等の磁性フェライト粉末の焼結体であるが、X−Fe(XはCu,Ni,Zn)として示される逆スピネル構造の固溶体であるNi−Zn系フェライトが高周波帯域で十分に高い透磁率を得るのに好ましい。 Ferrite layer 2a, Ni-Zn ferrite is a ferromagnetic ferrite, Mn-Zn ferrite, Mg-Zn ferrite, is a sintered body of magnetic ferrite powder, such as Ni-Co ferrite, X-Fe 2 Ni-Zn ferrite, which is a solid solution having an inverse spinel structure represented as O 4 (X is Cu, Ni, Zn), is preferable for obtaining a sufficiently high magnetic permeability in a high frequency band.

Ni−Zn系フェライトの場合であれば、その組成比は焼結体としてFeを63〜73質量%,CuOを5〜10質量%,NiOを5〜12質量%,ZnOを10〜23質量%とすると、1000℃以下の低温で焼結密度5.0g/cm以上の高密度焼成が可能であり、かつ高
周波帯域で十分に高い透磁率を得ることができるので好ましい。Feはフェライトの主成分であり、その割合が63質量%未満であると十分な透磁率が得られない傾向があり、73質量%より多いと焼結密度の低下により機械的強度が低下する傾向がある。CuOは焼結温度の低温化のために重要な要素であり、CuOが低温で液相を形成することにより焼結を促進させる効果を用いて、磁気特性を損なわずに800〜1000℃の低温で焼成するこ
とができる。このことから、その割合が5質量%未満であると、配線層5やコイル導体6と同時に800〜1000℃で焼成を行なうと焼結密度が不十分になり、機械強度が不足する傾
向があり、10質量%より多いと、磁気特性の低いCuFeの割合が多くなるため磁気特性を損ないやすくなる傾向がある。NiOはフェライト層2aの高周波域における透磁率を確保するために含有させる。NiFeは高周波域まで共振による透磁率の減衰を起こさず、高周波域での透磁率を比較的高い値に維持することができるが、初期透磁率は低いという特性をもつため、5質量%未満であると10MHz乃至それ以上の高周波域での透磁率が低下する傾向があり、12質量%より多いと初期透磁率が低下する傾向にある。ZnOはフェライト層2aの透磁率向上のために重要な要素であり、フェライト組成のうち10質量%未満であると透磁率が低くなり、逆に23質量%より多くても磁気特性が悪くなる傾向がある。
In the case of Ni-Zn ferrite, the composition ratio of the sintered body is 63 to 73% by mass of Fe 2 O 3 , 5 to 10% by mass of CuO, 5 to 12% by mass of NiO, and 10 to 10% of ZnO. A mass ratio of 23% by mass is preferable because high-density firing at a sintering density of 5.0 g / cm 3 or higher is possible at a low temperature of 1000 ° C. or lower, and a sufficiently high magnetic permeability can be obtained in a high-frequency band. Fe 2 O 3 is the main component of ferrite, and if its proportion is less than 63% by mass, there is a tendency that sufficient magnetic permeability cannot be obtained, and if it exceeds 73% by mass, mechanical strength is reduced due to a decrease in sintered density. There is a tendency to decrease. CuO is an important factor for lowering the sintering temperature, and CuO promotes sintering by forming a liquid phase at a low temperature, and the low temperature of 800 to 1000 ° C. without damaging the magnetic properties. Can be fired. For this reason, if the ratio is less than 5% by mass, sintering at 800 to 1000 ° C. simultaneously with the wiring layer 5 and the coil conductor 6 tends to result in insufficient sintering density and insufficient mechanical strength. If the amount is more than 10% by mass, the proportion of CuFe 2 O 4 having low magnetic properties increases, so that the magnetic properties tend to be impaired. NiO is contained in order to ensure the magnetic permeability in the high frequency region of the ferrite layer 2a. NiFe 2 O 4 does not cause the attenuation of the magnetic permeability due to resonance up to the high frequency range, and can maintain the magnetic permeability in the high frequency range at a relatively high value. However, since NiFe 2 O 4 has a characteristic that the initial permeability is low, 5 mass If it is less than%, the magnetic permeability in a high frequency region of 10 MHz or more tends to decrease, and if it exceeds 12 mass%, the initial magnetic permeability tends to decrease. ZnO is an important element for improving the magnetic permeability of the ferrite layer 2a. If the ferrite composition is less than 10% by mass, the magnetic permeability is lowered, and conversely, if it is more than 23% by mass, the magnetic properties tend to deteriorate. There is.

フェライト層2aは、磁性フェライト粉末および有機バインダーを主成分とするフェライト層2a用グリーンシートを製作し、このフェライト層2a用グリーンシートを必要な枚数積層した後、800〜1000℃の温度で焼成することにより作製される。   For the ferrite layer 2a, a green sheet for the ferrite layer 2a mainly composed of magnetic ferrite powder and an organic binder is manufactured, and a necessary number of the green sheets for the ferrite layer 2a are laminated, and then fired at a temperature of 800 to 1000 ° C. It is produced by this.

絶縁層2bは、その表面や内部に形成される配線層5や絶縁層2bに挟持されて形成されるフェライト層2aおよびコイル導体6とともに800〜1000℃の温度で同時焼成された
絶縁体粉末の焼結体から成るものであり、配線層5のインダクタンスが高くなることを抑制するという観点からは、非磁性フェライトやガラスセラミックス等の非磁性絶縁体から成るものが好ましい。絶縁層2bは、絶縁体粉末および有機バインダーを主成分とする絶縁層2b用グリーンシートを製作し、この絶縁層2b用グリーンシートを必要な配線展開ができるだけの枚数積層した後、800〜1000℃の温度で焼成することにより作製される。
The insulating layer 2b is made of insulating powder co-fired at a temperature of 800 to 1000 ° C. together with the wiring layer 5 formed on the surface and inside, the ferrite layer 2a formed between the insulating layer 2b and the coil conductor 6 From the viewpoint of suppressing the increase in inductance of the wiring layer 5, it is preferable to use a nonmagnetic insulator such as nonmagnetic ferrite or glass ceramic. For the insulating layer 2b, a green sheet for the insulating layer 2b mainly composed of an insulator powder and an organic binder is manufactured, and the green sheet for the insulating layer 2b is laminated as many as necessary to develop the wiring, and then 800 to 1000 ° C. It is produced by firing at a temperature of

絶縁層2bが非磁性フェライトから成る場合は、Zn系フェライトやCu系フェライトを用いればよい。中でも、X−Fe(XはCu,Zn)として示される正スピネル構造の固溶体であるCu−Zn系フェライトが好適である。 When the insulating layer 2b is made of nonmagnetic ferrite, Zn-based ferrite or Cu-based ferrite may be used. Among them, a Cu—Zn-based ferrite which is a solid solution having a positive spinel structure shown as X—Fe 2 O 4 (X is Cu, Zn) is preferable.

Cu−Zn系フェライトの場合であれば、その組成比は焼結体としてFeを50〜70質量%,CuOを5〜20質量%,ZnOを20〜35質量%とすると、1000℃以下の低温で焼結密度5.0g/cm以上の高密度焼成が可能であり、かつ、焼成後の非磁性フェライ
ト層は低温度域でも非磁性であるので好ましい。Feはフェライトの主成分であり、その割合が50質量%未満であると磁性が発生する傾向があり、70質量%より多いと焼結密度の低下により機械的強度が低下する傾向がある。CuOは焼結温度の低温化のために重要な要素であり、CuOが低温で液相を形成することにより焼結を促進させる効果を用いて、磁気特性を損なわずに800〜1000℃の低温で焼成することができる。このことから
、その割合が5質量%未満であると、配線層5と同時に800〜1000℃で焼成を行なうと焼
結密度が不十分になり、機械強度が不足する傾向があり、20質量%より多いとキュリー温度が上がり、低温領域で磁性が発生する傾向がある。ZnOは非磁性フェライトを非磁性にするために重要な要素であり、その割合が20質量%未満であると焼結密度の低下により機械的強度が低下する傾向があり、35質量%より多いと磁性が発生する傾向がある。
In the case of Cu—Zn ferrite, the composition ratio is 1000 ° C. when the sintered body is 50 to 70 mass% Fe 2 O 3 , 5 to 20 mass% CuO and 20 to 35 mass% ZnO. High density firing with a sintered density of 5.0 g / cm 3 or more is possible at the following low temperature, and the nonmagnetic ferrite layer after firing is preferable because it is nonmagnetic even in a low temperature range. Fe 2 O 3 is the main component of ferrite, and if its proportion is less than 50% by mass, magnetism tends to occur, and if it exceeds 70% by mass, mechanical strength tends to decrease due to a decrease in sintered density. is there. CuO is an important factor for lowering the sintering temperature, and CuO promotes sintering by forming a liquid phase at a low temperature, and the low temperature of 800 to 1000 ° C. without damaging the magnetic properties. Can be fired. For this reason, if the ratio is less than 5% by mass, sintering at 800 to 1000 ° C. simultaneously with the wiring layer 5 tends to result in insufficient sintering density and insufficient mechanical strength. If it is more, the Curie temperature rises and magnetism tends to occur in the low temperature region. ZnO is an important element for making nonmagnetic ferrite nonmagnetic. If the ratio is less than 20% by mass, the mechanical strength tends to decrease due to a decrease in sintered density, and if it exceeds 35% by mass. There is a tendency to generate magnetism.

また、絶縁層2bが非磁性フェライトから成る場合は、非磁性フェライトの粉末に軟化点の低いガラスを加えて低温焼成したものであってもよい。このときのガラスとしては、例えばSiO−B系,SiO−B−Al系,SiO−B−Al−MO系(但し、MはCa,Sr,Mg,BaまたはZnを示す),SiO−Al−MO−MO系(但し、M及びMは同じまたは異なってCa,Sr,Mg,BaまたはZnを示す),SiO−B−Al−MO−MO系(但し、M及びMは上記と同じである),SiO−B−M O系(但し、MはLi,NaまたはKを示す),SiO−B−Al−M O系(但し、Mは上記と同じである),Pb系ガラス,Bi系ガラス等を用いることができ、ガラスの軟化点が600℃以下であることがフェライトの焼結を阻害しないうえで望ましい
Further, when the insulating layer 2b is made of nonmagnetic ferrite, it may be a nonmagnetic ferrite powder added with glass having a low softening point and fired at a low temperature. Examples of the glass at this time include SiO 2 —B 2 O 3 system, SiO 2 —B 2 O 3 —Al 2 O 3 system, SiO 2 —B 2 O 3 —Al 2 O 3 —MO system (however, M Represents Ca, Sr, Mg, Ba or Zn), SiO 2 —Al 2 O 3 —M 1 O—M 2 O system (where M 1 and M 2 are the same or different, and Ca, Sr, Mg, Ba) Or Zn), SiO 2 —B 2 O 3 —Al 2 O 3 —M 1 O—M 2 O (where M 1 and M 2 are the same as above), SiO 2 —B 2 O 3 -M 3 2 O system (where M 3 represents Li, Na or K), SiO 2 -B 2 O 3 -Al 2 O 3 -M 3 2 O system (where M 3 is the same as above) ), Pb-based glass, Bi-based glass, and the like, and the softening point of the glass is 600 ° C. or lower. This is desirable because it does not hinder the sintering of ferrite.

絶縁層2bがガラスセラミックスから成る場合は、絶縁体粉末は上記のようなガラスの粉末とフィラー粉末との混合物の焼結体から成り、フィラー粉末としては、例えばAl,SiO,ZrOとアルカリ土類金属酸化物との複合酸化物、TiOとアルカリ土類金属酸化物との複合酸化物,AlおよびSiOから選ばれる少なくとも1種を含む複合酸化物(例えばスピネル,ムライト,コージェライト)等のセラミック粉末が挙げられる。 When the insulating layer 2b is made of glass ceramics, the insulator powder is made of a sintered body of a mixture of glass powder and filler powder as described above, and examples of the filler powder include Al 2 O 3 , SiO 2 , ZrO. 2 and an alkaline earth metal oxide, a composite oxide of TiO 2 and an alkaline earth metal oxide, a composite oxide containing at least one selected from Al 2 O 3 and SiO 2 (for example, spinel) , Mullite, cordierite) and the like.

配線層5は、Cu,Ag,Au,Pt,Ag−Pd合金およびAg−Pt合金等の低抵抗金属の粉末の焼結体であるメタライズ金属からなるものであり、絶縁層2b用グリーンシートに配線層5用導体ペーストを印刷することにより配線パターンを形成しておき、絶縁層2b用グリーンシートと同時焼成することにより形成される。   The wiring layer 5 is made of a metallized metal, which is a sintered body of a low resistance metal powder such as Cu, Ag, Au, Pt, Ag—Pd alloy and Ag—Pt alloy, and is used as a green sheet for the insulating layer 2b. A wiring pattern is formed by printing the conductive paste for the wiring layer 5 and is formed by simultaneous firing with the green sheet for the insulating layer 2b.

フェライト層2aの内部には、例えばインダクタ等のコイル導体6が形成されている。   A coil conductor 6 such as an inductor is formed inside the ferrite layer 2a.

コイル導体6は、配線層と同様に金属粉末の焼結体であるメタライズ金属層からなるものであり、フェライト層2a用グリーンシートの表面にコイル導体6用導体ペーストを印刷することにより平面コイル導体パターンを形成し、さらにその上にフェライト層2a用グリーンシートを積層して同時焼成することにより、フェライト層2aに埋設されて形成される。コイル導体6がスパイラル状に形成される場合は、導体パターンおよび貫通導体が形成されたフェライト層2a用グリーンシートを複数積層した上にさらにフェライト層
2a用グリーンシートを積層すればよい。コイル導体6の作製に用いられる金属粉末は、配線層5と同様のCu,Ag,Au,Pt,Ag−Pd合金およびAg−Pt合金等の低抵抗金属の粉末を用いる。これにより、コイル導体6の電気抵抗が小さくなり、コイル導体6の発熱そのものを抑えることができる。
The coil conductor 6 is made of a metallized metal layer that is a sintered body of metal powder, like the wiring layer, and a planar coil conductor is obtained by printing a conductor paste for the coil conductor 6 on the surface of the green sheet for the ferrite layer 2a. By forming a pattern, and further laminating a green sheet for the ferrite layer 2a thereon and firing it simultaneously, it is embedded in the ferrite layer 2a. When the coil conductor 6 is formed in a spiral shape, a plurality of ferrite layer 2a green sheets on which conductor patterns and through conductors are formed may be stacked, and further a ferrite layer 2a green sheet may be stacked. The metal powder used for the production of the coil conductor 6 is a low-resistance metal powder such as Cu, Ag, Au, Pt, Ag—Pd alloy and Ag—Pt alloy similar to the wiring layer 5. Thereby, the electrical resistance of the coil conductor 6 becomes small, and the heat generation of the coil conductor 6 can be suppressed.

壁面導体3は、絶縁基板2の側面に形成されており、上下の一対の絶縁層2bに形成された配線層5間を接続したり、配線基板1の配線層5を外部電気回路に電気的に接続するためのものである。壁面導体3は、配線層5と同様にCu,Ag,Au,Pt,Ag−Pd合金およびAg−Pt合金等の低抵抗金属の粉末の焼結体であるメタライズ金属からなるものである。壁面導体3は、後述するようにして絶縁層2b用グリーンシートとフェライト層2a用グリーンシートとの積層体を作製し、搭載用電極や電極パッドのような絶縁層2bの外表面に形成される配線層5用導体ペーストと同様の導体ペーストを、各基板2の境界となる部分に貫通もしくは貫通しない孔部を形成した積層体を作製し、基板2の側面となる孔部内面に導体ペーストをスクリーン印刷法やグラビア印刷法等により積層体の側面に所定パターン形状に充填または塗布し、これらとともに同時焼成して形成される。あるいは、多数個取りの積層体を焼成して分割した後に露出した側面に導体ペーストを充填または塗布して焼き付けてもよい。   The wall conductor 3 is formed on the side surface of the insulating substrate 2, and connects the wiring layers 5 formed on the pair of upper and lower insulating layers 2b or electrically connects the wiring layer 5 of the wiring substrate 1 to an external electric circuit. To connect to. The wall conductor 3 is made of a metallized metal that is a sintered body of a low-resistance metal powder such as Cu, Ag, Au, Pt, Ag—Pd alloy, and Ag—Pt alloy, as with the wiring layer 5. The wall conductor 3 is formed on the outer surface of the insulating layer 2b such as a mounting electrode or an electrode pad by producing a laminate of the green sheet for the insulating layer 2b and the green sheet for the ferrite layer 2a as described later. A laminated body in which a hole that does not penetrate or penetrate through the portion that becomes the boundary of each substrate 2 is produced using the same conductor paste as the conductor paste for the wiring layer 5, and the conductor paste is applied to the inner surface of the hole that becomes the side surface of the substrate 2. It is formed by filling or applying a predetermined pattern shape on the side surface of the laminate by screen printing, gravure printing or the like, and simultaneously firing them. Alternatively, the multi-layered laminate may be baked and divided and then exposed or filled with a conductive paste on the exposed side surface and baked.

本実施形態の配線基板1においては、壁面導体3を挟むようにして絶縁基板2の側面のフェライト層2aに凹部4を有している。   In the wiring substrate 1 of the present embodiment, the ferrite layer 2a on the side surface of the insulating substrate 2 has the concave portion 4 so as to sandwich the wall surface conductor 3 therebetween.

このように、壁面導体3を挟むようにして絶縁基板2の側面のフェライト層2aに凹部4を有していることから、透磁率の高いフェライト層2aが壁面導体3を挟むようにして凹部4(空隙)を形成されることによって除かれ、壁面導体3におけるフェライト層2aの絶縁基板2の側面に形成された箇所のインダクタンスは抑制され、配線基板1の電気特性が良好なものとなる。なお、図1に示された電子装置では、側面におけるフェライト層2aのみに厚み方向に沿って凹部4が設けられている。また、図2に示された電子装置では、側面におけるフェライト層2aから上下の絶縁層2bにかけて厚み方向に貫通するように凹部4が設けられている。   As described above, since the concave portion 4 is provided in the ferrite layer 2a on the side surface of the insulating substrate 2 so as to sandwich the wall conductor 3, the ferrite layer 2a having a high magnetic permeability has the concave portion 4 (gap) so as to sandwich the wall conductor 3. The inductance of the part formed in the side surface of the insulating substrate 2 of the ferrite layer 2a in the wall surface conductor 3 is suppressed by being formed, and the electrical characteristics of the wiring substrate 1 are improved. In the electronic device shown in FIG. 1, the concave portion 4 is provided along the thickness direction only in the ferrite layer 2a on the side surface. Further, in the electronic device shown in FIG. 2, the concave portion 4 is provided so as to penetrate in the thickness direction from the ferrite layer 2a on the side surface to the upper and lower insulating layers 2b.

また、図1、図2に示されるように、凹部4の深さD1が壁面導体3の深さD2より浅いものとすると、壁面導体3におけるフェライト層2aの絶縁基板2の側面に形成された箇所のインダクタンスは抑制されつつ、積層体における壁面導体3のおよびその周辺部となる部分の変形は抑制され、壁面導体3となる導体ペーストが絶縁基板2となるグリーンシートから剥離することが抑制され、好ましい。凹部4の深さD1が壁面導体3の深さD2より深いものとすると、積層体における壁面導体3のおよびその周辺部となる部分が垂れ下がるように変形することにより、壁面導体3となる導体ペーストが絶縁基板となるグリーンシートから剥離する可能性がある。なお、壁面導体3の深さD2は80〜100μmに
設定される。
Further, as shown in FIGS. 1 and 2, when the depth D1 of the recess 4 is shallower than the depth D2 of the wall conductor 3, it is formed on the side surface of the insulating substrate 2 of the ferrite layer 2a in the wall conductor 3. While the inductance of the portion is suppressed, deformation of the wall conductor 3 and its peripheral portion in the laminate is suppressed, and the conductor paste that becomes the wall conductor 3 is suppressed from peeling from the green sheet that becomes the insulating substrate 2. ,preferable. Assuming that the depth D1 of the recess 4 is deeper than the depth D2 of the wall conductor 3, the conductor paste that becomes the wall conductor 3 is deformed so that the wall conductor 3 and its peripheral portion in the multilayer body hang down. May peel off from the green sheet serving as an insulating substrate. The depth D2 of the wall surface conductor 3 is set to 80 to 100 μm.

また、側面における壁面導体3と凹部4との間の幅W1は壁面導体3の幅W2より小さいと、透磁率の高いフェライト層の、壁面導体3と凹部4にとの間の幅W1がより小さいものとなるため、壁面導体3におけるフェライト層2aの絶縁基板2の側面に形成された箇所のインダクタンスは効果的に抑制され、配線基板1の電気特性が良好なものとなる。なお、側面における壁面導体3と凹部4との間の幅W1は30〜100μmの範囲であること
が好ましい。壁面導体3と凹部4との間の幅W1が30μmより小さいと、積層体において壁面導体3を保持できないものとなり、壁面導体3が剥離する可能性がある。壁面導体3と凹部4との間の幅W1が100μmより大きいと、壁面導体3の周囲に透磁率の高いフェ
ライト層2aが多く存在することとなり、インダクタンスを効果的に抑制できない可能性がある。
Further, if the width W1 between the wall conductor 3 and the recess 4 on the side surface is smaller than the width W2 of the wall conductor 3, the width W1 between the wall conductor 3 and the recess 4 of the ferrite layer having a high magnetic permeability is increased. Since it becomes small, the inductance of the location formed in the side surface of the insulating substrate 2 of the ferrite layer 2a in the wall surface conductor 3 is suppressed effectively, and the electrical property of the wiring board 1 becomes favorable. In addition, it is preferable that the width W1 between the wall surface conductor 3 and the recessed part 4 in a side surface is the range of 30-100 micrometers. If the width W1 between the wall conductor 3 and the recess 4 is smaller than 30 μm, the wall conductor 3 cannot be held in the laminate, and the wall conductor 3 may peel off. If the width W1 between the wall conductor 3 and the recess 4 is larger than 100 μm, a large number of ferrite layers 2a having high permeability exist around the wall conductor 3, and the inductance may not be effectively suppressed.

なお、図2に示された電子装置では、平面視で隣接する壁面導体3間に大きい凹部4が設けられている。このような構成とすることによって、透磁率の高いフェライト層2aが壁面導体3間のほとんどの領域で除かれ、壁面導体3におけるフェライト層2aの絶縁基板2の側面に形成された箇所のインダクタンスはより抑制され、配線基板1の電気特性がより良好なものとなり、好ましい。   In the electronic device shown in FIG. 2, a large recess 4 is provided between the wall conductors 3 adjacent in a plan view. By adopting such a configuration, the ferrite layer 2a having a high magnetic permeability is removed in most regions between the wall surface conductors 3, and the inductance of the portion formed on the side surface of the insulating substrate 2 of the ferrite layer 2a in the wall surface conductor 3 is It is further suppressed, and the electrical characteristics of the wiring board 1 become better, which is preferable.

凹部4は、セラミックグリーンシートの絶縁基板2の周縁で、壁面導体3を挟む箇所となる部分に貫通孔を形成し、焼成することによって形成される。   The concave portion 4 is formed by forming a through hole in a portion of the ceramic green sheet on the periphery of the insulating substrate 2 and sandwiching the wall surface conductor 3 and firing it.

積層体を作製する方法は、積み重ねた絶縁層2b用グリーンシートとフェライト層2a用グリーンシートとに熱と圧力とを加えて熱圧着する方法や、有機バインダー,可塑剤,溶剤等からなる密着剤をシート間に塗布して熱圧着する方法等が採用可能である。積層の際の加熱加圧の条件は、用いる有機バインダー等の種類や量により異なるが、概ね30〜100℃および2〜20MPaである。   The method for producing the laminated body includes a method of applying heat and pressure to the stacked green sheet for the insulating layer 2b and the green sheet for the ferrite layer 2a and thermocompression bonding, or an adhesive comprising an organic binder, a plasticizer, a solvent, and the like. The method of apply | coating between sheets and carrying out thermocompression bonding etc. is employable. The conditions for heating and pressing during lamination vary depending on the type and amount of the organic binder used, but are generally 30 to 100 ° C. and 2 to 20 MPa.

絶縁層2b用グリーンシート、フェライト層2a用グリーンシートは、絶縁体粉末または磁性フェライト粉末に有機バインダー,有機溶剤,必要に応じて分散剤や可塑剤等を混合してスラリーを得て、これからドクターブレード法,圧延法,カレンダーロール法,押し出し成形法等によってシート状に塗布し、乾燥して成形することにより作製される。   The green sheet for the insulating layer 2b and the green sheet for the ferrite layer 2a are obtained by mixing an insulating powder or a magnetic ferrite powder with an organic binder, an organic solvent, and a dispersant or a plasticizer as necessary to obtain a slurry. It is produced by applying a sheet by a blade method, a rolling method, a calender roll method, an extrusion molding method, etc., and drying and molding.

絶縁層2b用グリーンシートに用いられる絶縁体粉末は、絶縁層2bが非磁性フェライトから成る場合は、FeとCuOやZnOの粉体を所定の割合で混合して仮焼したものを粉砕し、原料粉末とすることができる。 When the insulating layer 2b is made of nonmagnetic ferrite, the insulator powder used for the green sheet for the insulating layer 2b is obtained by mixing and calcining Fe 2 O 3 and CuO or ZnO powder at a predetermined ratio. It can grind | pulverize and it can be set as raw material powder.

フェライト層2a用グリーンシートに用いられる強磁性フェライト粉末は、FeとCuO,ZnO,またはNiOとを予め仮焼することにより作製されたフェライト粉末であり、平均粒径が0.1μm〜0.9μmの範囲で均一であり、粒形状は球形状に近いものが望ましい。これは、平均粒径が0.1μmより小さいと、フェライト層2a用グリーンシー
トの製作においてフェライト粉末の均一な分散が困難であり、平均粒径が0.9μmより大
きいとフェライト層2a用グリーンシートの焼結温度が高くなりやすくなるからである。また、粒径が均一で球状に近いことにより均一な焼結状態を得ることができる。例えばフェライト粉末で部分的に小さい粒径が存在した場合は、その部分のみ結晶粒の成長が低下し、焼結後に得られるフェライト層2aの透磁率が安定しにくい傾向がある。
The ferromagnetic ferrite powder used for the green sheet for the ferrite layer 2a is a ferrite powder prepared by pre-calcining Fe 2 O 3 and CuO, ZnO, or NiO, and has an average particle size of 0.1 μm to 0.9. It is uniform in the range of μm, and the grain shape is preferably close to a spherical shape. This is because if the average particle size is smaller than 0.1 μm, it is difficult to uniformly disperse the ferrite powder in the production of the green sheet for the ferrite layer 2a, and if the average particle size is larger than 0.9 μm, the green sheet for the ferrite layer 2a is sintered. This is because the sintering temperature tends to increase. Moreover, a uniform sintered state can be obtained because the particle diameter is uniform and nearly spherical. For example, when a small particle size is present in the ferrite powder, the growth of crystal grains is reduced only in that portion, and the magnetic permeability of the ferrite layer 2a obtained after sintering tends to be difficult to stabilize.

有機バインダーは、従来よりセラミックグリーンシートに使用されているものが使用可能であり、例えばアクリル系(アクリル酸,メタクリル酸またはそれらのエステルの単独重合体または共重合体,具体的にはアクリル酸エステル共重合体,メタクリル酸エステル共重合体,アクリル酸エステル−メタクリル酸エステル共重合体等),ポリビニルブチラ−ル系,ポリビニルアルコール系,アクリル−スチレン系,ポリプロピレンカーボネート系,セルロース系等の単独重合体または共重合体が挙げられる。焼成工程での分解性や揮発性を考慮すると、アクリル系バインダーがより好ましい。   As the organic binder, those conventionally used for ceramic green sheets can be used. For example, acrylic (acrylic acid, methacrylic acid or a homopolymer or copolymer thereof, specifically an acrylic ester. Copolymer, methacrylic acid ester copolymer, acrylic acid ester-methacrylic acid ester copolymer, etc.), polyvinyl butyral, polyvinyl alcohol, acrylic-styrene, polypropylene carbonate, cellulose, etc. Examples thereof include a polymer or a copolymer. In view of decomposability and volatility in the firing step, an acrylic binder is more preferable.

グリーンシートの有機溶剤は、絶縁体粉末やフェライト粉末と有機バインダーとを良好に分散させて混合できるようなものであればよく、トルエン,ケトン類,アルコール類の有機溶媒や水等が挙げられる。これらの中で、トルエン,メチルエチルケトン,イソプロピルアルコール等の蒸発係数の高い溶剤はスラリー塗布後の乾燥工程が短時間で実施できるので好ましい。   The organic solvent for the green sheet is not particularly limited as long as the insulator powder or ferrite powder and the organic binder can be well dispersed and mixed, and examples thereof include organic solvents such as toluene, ketones, alcohols, water, and the like. Among these, solvents having a high evaporation coefficient such as toluene, methyl ethyl ketone, and isopropyl alcohol are preferable because the drying step after slurry application can be performed in a short time.

グリーンシートを作製するためのスラリーは絶縁体粉末やフェライト粉末100質量部に
対して有機バインダーを5〜20質量部、有機溶剤を15〜50質量部加え、ボールミル等の混合手段により混合することにより3〜100cpsの粘度となるように調製される。
The slurry for producing the green sheet is obtained by adding 5 to 20 parts by mass of an organic binder and 15 to 50 parts by mass of an organic solvent with respect to 100 parts by mass of the insulator powder or ferrite powder, and mixing them by a mixing means such as a ball mill. It is prepared to have a viscosity of 3 to 100 cps.

なお、図1に示されるように、絶縁基板2の上面を同じサイズの方形状とすると、電子部品11を搭載する搭載部をより大きいものとすることが可能となり、また取り扱い時に外力が加わっても、外力による応力が絶縁基板2の上面側で分散し、壁面導体3に欠け等のないものとなり、好ましい。   As shown in FIG. 1, if the top surface of the insulating substrate 2 is the same size, the mounting portion on which the electronic component 11 is mounted can be made larger, and an external force is applied during handling. However, the stress due to the external force is dispersed on the upper surface side of the insulating substrate 2 and the wall surface conductor 3 is not chipped, which is preferable.

また、図1に示される例においても、絶縁基板2のフェライト層2aにおいて、図2で示されるように平面透視で隣接する壁面導体3間に大きい1つの凹部4が設けられていてもよい。この構成においても、透磁率の高いフェライト層2aが壁面導体3間のほとんどの領域で除かれ、壁面導体3におけるフェライト層2aの絶縁基板2の側面に形成された箇所のインダクタンスはより抑制され、配線基板1の電気特性がより良好なものとなる。   Also in the example shown in FIG. 1, in the ferrite layer 2 a of the insulating substrate 2, one large concave portion 4 may be provided between the adjacent wall surface conductors 3 in plan perspective as shown in FIG. 2. Even in this configuration, the ferrite layer 2a having a high magnetic permeability is removed in most regions between the wall conductors 3, and the inductance of the portion formed on the side surface of the insulating substrate 2 of the ferrite layer 2a in the wall conductor 3 is further suppressed. The electrical characteristics of the wiring board 1 become better.

また、図2に示される例においても、フェライト層2aから上下の絶縁層2bにかけて、図1に示されるように壁面導体3を挟むようにして壁面導体3の両側に凹部4を有していてもよい。この構成においても、透磁率の高いフェライト層2aが壁面導体3を挟むようにして凹部4(空隙)を形成されることによって除かれ、壁面導体3におけるフェライト層2aの絶縁基板2の側面に形成された箇所のインダクタンスは抑制され、配線基板1の電気特性が良好なものとなる。   Also, in the example shown in FIG. 2, the recesses 4 may be provided on both sides of the wall conductor 3 so as to sandwich the wall conductor 3 as shown in FIG. 1 from the ferrite layer 2a to the upper and lower insulating layers 2b. . Also in this configuration, the ferrite layer 2a having a high magnetic permeability is removed by forming the recess 4 (gap) so as to sandwich the wall surface conductor 3, and is formed on the side surface of the insulating substrate 2 of the ferrite layer 2a in the wall surface conductor 3. The inductance of the part is suppressed, and the electrical characteristics of the wiring board 1 are improved.

このようにして形成された配線基板1に、電子部品11が搭載部上に搭載された電子装置を外部回路基板(図示せず)に搭載することで、電子部品11が配線層5、壁面導体3を介して外部回路基板に電気的に接続される。電子部品11は例えば、半導体素子,センサ素子,容量素子または圧電振動子等である。なお、電子部品11の各電極は、ボンディングワイヤ12、はんだバンプ等の接続端子等により配線基板1の配線導体に電気的に接続されている。図1では、接続端子がボンディングワイヤ12の例を示している。   By mounting the electronic device on which the electronic component 11 is mounted on the mounting portion on the wiring board 1 formed in this way on an external circuit board (not shown), the electronic component 11 is connected to the wiring layer 5 and the wall conductor. 3 is electrically connected to an external circuit board. The electronic component 11 is, for example, a semiconductor element, a sensor element, a capacitive element, a piezoelectric vibrator, or the like. Each electrode of the electronic component 11 is electrically connected to the wiring conductor of the wiring substrate 1 by a connection terminal such as a bonding wire 12 and a solder bump. FIG. 1 shows an example in which the connection terminal is a bonding wire 12.

本実施形態の配線基板1は、フェライト層2aを含む絶縁基板2と、絶縁基板2の側面に設けた壁面導体3を備えており、壁面導体3を挟むようにして絶縁基板2の側面のフェライト層2aに凹部4を有していることから、透磁率の高いフェライト層2aが壁面導体3を挟むようにして凹部4(空隙)を形成されることによって除かれ、壁面導体3におけるフェライト層2aの絶縁基板2の側面に形成された箇所のインダクタンスは抑制され、配線基板1の電気特性が良好なものとなる。   The wiring board 1 of the present embodiment includes an insulating substrate 2 including a ferrite layer 2a and a wall surface conductor 3 provided on the side surface of the insulating substrate 2, and the ferrite layer 2a on the side surface of the insulating substrate 2 with the wall surface conductor 3 interposed therebetween. Therefore, the ferrite layer 2a having a high magnetic permeability is removed by forming the recess 4 (air gap) so as to sandwich the wall conductor 3, and the insulating substrate 2 of the ferrite layer 2a in the wall conductor 3 is removed. Inductance at locations formed on the side surfaces of the wiring board 1 is suppressed, and the electrical characteristics of the wiring board 1 are improved.

本発明の電子装置は、上記構成の配線基板1と、配線基板1に搭載された電子部品とを備えていることによって、電子装置の電気特性が良好なものとなる。   The electronic device according to the present invention includes the wiring board 1 having the above-described configuration and the electronic component mounted on the wiring board 1, so that the electrical characteristics of the electronic device are good.

1・・・・配線基板
2・・・・絶縁基板
2a・・・フェライト層
3・・・・壁面導体
4・・・・凹部
11・・・・電子部品
12・・・・ボンディングワイヤ
DESCRIPTION OF SYMBOLS 1 ... Wiring board 2 ... Insulating board 2a ... Ferrite layer 3 ... Wall conductor 4 ... Recess
11 ... Electronic components
12 ... Bonding wire

Claims (3)

フェライト層を含む絶縁基板と、
該絶縁基板の側面に設けた壁面導体を備えており、
該壁面導体を挟むようにして前記絶縁基板の前記側面のフェライト層に凹部を有していることを特徴とする配線基板。
An insulating substrate including a ferrite layer;
A wall conductor provided on a side surface of the insulating substrate;
A wiring board having a recess in the ferrite layer on the side surface of the insulating substrate so as to sandwich the wall conductor.
側面における前記壁面導体と前記凹部との間の幅は前記壁面導体の幅より小さいことを特徴とする請求項1に記載の配線基板。   The wiring board according to claim 1, wherein a width between the wall conductor and the concave portion on a side surface is smaller than a width of the wall conductor. 請求項1に記載された配線基板と、
該配線基板に搭載された電子部品とを備えていることを特徴とする電子装置。
A wiring board according to claim 1;
An electronic device comprising: an electronic component mounted on the wiring board.
JP2013247855A 2013-11-29 2013-11-29 Wiring board and electronic device Pending JP2015106635A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2013247855A JP2015106635A (en) 2013-11-29 2013-11-29 Wiring board and electronic device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2013247855A JP2015106635A (en) 2013-11-29 2013-11-29 Wiring board and electronic device

Publications (1)

Publication Number Publication Date
JP2015106635A true JP2015106635A (en) 2015-06-08

Family

ID=53436597

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013247855A Pending JP2015106635A (en) 2013-11-29 2013-11-29 Wiring board and electronic device

Country Status (1)

Country Link
JP (1) JP2015106635A (en)

Similar Documents

Publication Publication Date Title
JP4703459B2 (en) Coil built-in board
JP5046720B2 (en) Coil built-in board
JP4809264B2 (en) Coil built-in board
CN107403678A (en) Multilayer coil component
JP5078340B2 (en) Coil built-in board
US8736413B2 (en) Laminated type inductor element and manufacturing method therefor
JP4818198B2 (en) Coil built-in board
JPWO2012043740A1 (en) Capacitor
US8546699B2 (en) Glass-ceramic substrate
JP4925838B2 (en) Coil built-in board
JP4809262B2 (en) Coil built-in board
JP4780232B2 (en) Multilayer electronic components
US8143989B2 (en) Multilayer inductor
JP2007173650A (en) Wiring board and method of manufacturing same
JP5591009B2 (en) Coil built-in wiring board
JP4475965B2 (en) Glass ceramic substrate with built-in coil
JP2007266114A (en) Wiring board manufacturing method
JP2015106635A (en) Wiring board and electronic device
JP5591055B2 (en) Glass ceramic board and glass ceramic wiring board with built-in coil
JP4429051B2 (en) Glass ceramic substrate with built-in coil
JP5230565B2 (en) Wiring board
JP4889423B2 (en) Coil built-in board
JPH10247603A (en) Magnetic material paste, impedance element using the same and manufacture thereof
JP2007150052A (en) Method for manufacturing wiring board
JP2015070164A (en) Wiring board and electronic device