JP2014187443A - ドライブ回路 - Google Patents

ドライブ回路 Download PDF

Info

Publication number
JP2014187443A
JP2014187443A JP2013059279A JP2013059279A JP2014187443A JP 2014187443 A JP2014187443 A JP 2014187443A JP 2013059279 A JP2013059279 A JP 2013059279A JP 2013059279 A JP2013059279 A JP 2013059279A JP 2014187443 A JP2014187443 A JP 2014187443A
Authority
JP
Japan
Prior art keywords
output
capacitor
input stage
current
terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2013059279A
Other languages
English (en)
Other versions
JP6160152B2 (ja
Inventor
Masatsugu Ogura
正嗣 小倉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nissin Electric Co Ltd
Original Assignee
Nissin Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nissin Electric Co Ltd filed Critical Nissin Electric Co Ltd
Priority to JP2013059279A priority Critical patent/JP6160152B2/ja
Publication of JP2014187443A publication Critical patent/JP2014187443A/ja
Application granted granted Critical
Publication of JP6160152B2 publication Critical patent/JP6160152B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

【課題】応答性の向上を図ることができるドライブ回路を提供する。
【解決手段】ドライブ回路10において、コンデンサC1が前段の抵抗R1を介して入力段トランジスタQ1,Q2のベース端子に接続され、そのベース端子とIC20の出力端子T1とが直接接続される。また、コンデンサC2を充電させる充電電流Ixを入力段トランジスタQ1,Q2間のノードN1から得るべく、該ノードN1とコンデンサC2とが抵抗R4を介して接続される。
【選択図】図1

Description

本発明は、ICの出力に基づいて負荷を駆動するドライブ回路に関する。
フォトカプラ搭載のIC等からの出力に基づいて負荷を駆動するドライブ回路としては、多段のトランジスタにて構成したものが様々提案されている(例えば特許文献1の第6図等参照)。
特許第4968487号公報
上記のようなドライブ回路は、ICの出力に対して個々のトランジスタの応答性が高くなるような回路構成とし、負荷駆動に対する応答性をより向上させるが検討課題の一つとなっている。
本発明は、上記課題を解決するためになされたものであって、その目的は、応答性の向上を図ることができるドライブ回路を提供することにある。
上記課題を解決するドライブ回路は、ICの出力に基づいて負荷を駆動するドライブ回路であって、入力バッファを構成する一対の入力段トランジスタと、該トランジスタ間の出力ノードからの出力に基づいて動作する出力段スイッチとを備え、前記ICの出力を受けて前記入力段トランジスタが動作し次いで前記出力段スイッチが動作して前記負荷を駆動するものであり、前記入力段トランジスタの動作速度を第1コンデンサの充放電態様に基づいて変更可能とするその第1コンデンサが前段の抵抗を介して前記入力段トランジスタの制御端子に接続され、その制御端子と前記ICの出力端子とが直接接続されると共に、前記出力段スイッチの出力端子と逆方向にダイオードを接続し、負荷電流の検出に用いる前記出力段スイッチの出力端子間電圧を含む所定電圧まで第2コンデンサを充電させる充電電流を前記入力段トランジスタ間の出力ノードから得るべく該出力ノードと前記第2コンデンサとが接続されてなる。
この構成によれば、ICの出力端子からの出力電流が第1コンデンサの充電以外で分岐経路や抵抗も無く入力段トランジスタの制御端子に直接的に作用することから、入力段トランジスタの制御端子に供給する制御電流が速やかに変化する。また、入力段トランジスタ間の出力ノードからの出力電流の一部は第2コンデンサの充電電流として分岐するが、その出力電流が十分に大きいために分岐の影響は小さく、出力段スイッチの制御端子に供給する制御電流の変化も速やかである。これらにより、入力段トランジスタ及び出力段スイッチの動作速度が敏速となり、負荷駆動に対する応答性が向上する。
本発明のドライブ回路によれば、応答性の向上を図ることができる。
実施形態におけるドライブ回路の回路図である。 実施形態の動作を説明するための各所の波形図である。 比較例におけるドライブ回路の回路図である。
以下、ドライブ回路の一実施形態について説明する。
図1に示すように、ドライブ回路10は、フォトカプラ21や保護回路22等を搭載するハイブリッドIC20に対して用いるドライバ回路であり、該IC20からの出力(出力信号Sa)に基づいて負荷を駆動する。
ドライブ回路10は、入力バッファとして電源線間に直列接続された一対の入力段トランジスタQ1,Q2を備え、プルアップ側の入力段トランジスタQ1にはNPNバイポーラトランジスタが、プルダウン側の入力段トランジスタQ2にはPNPバイポーラトランジスタがそれぞれ用いられている。入力段トランジスタQ1のコレクタ端子はプラス側電源線VCCに、入力段トランジスタQ2のコレクタ端子はマイナス側電源線VEEにそれぞれ接続され、トランジスタQ1,Q2の各エミッタ端子は互いに接続されている。入力段トランジスタQ1,Q2のベース端子(制御端子)は、フォトカプラ搭載のIC20の出力端子T1と接続、本実施形態では抵抗等の他の素子を介さず直接接続されている。また、入力段トランジスタQ1,Q2のベース端子(IC20の出力端子T1)とトランジスタQ2のコレクタ端子(マイナス側電源線VEE)との間には、ベース端子側から順に抵抗R1とコンデンサC1とが直列接続されている。
入力段トランジスタQ1,Q2のエミッタ端子間のノードN1は、抵抗R2を介して出力段スイッチQ3のゲート端子(制御端子)と接続されている。出力段スイッチQ3は、本実施形態ではMOSFETが用いられるが、IGBT等であってもよい。出力段スイッチQ3のゲート端子とソース端子との間には、抵抗R3が接続されている。
また、出力段スイッチQ3のドレイン端子と、入力段トランジスタQ1,Q2のエミッタ端子間のノードN1との間には、出力段スイッチQ3が駆動する負荷電流Ioが過電流か否かを検出するための過電流検出回路11が備えられている。
過電流検出回路11は、抵抗R4,R5及び複数のダイオード列Daがこの順で直列接続され、抵抗R4の一端が入力段トランジスタQ1,Q2のエミッタ端子間のノードN1に、最終のダイオード列Daのカソード端子が出力段スイッチQ3のドレイン端子にそれぞれ接続されている。また、抵抗R4,R5間のノードN2とグランド線GNDとの間には、コンデンサC2が接続されている。
また、ノードN2は、IC20の検出端子T2と接続されている。IC20内には保護回路22が備えられ、該保護回路22を構成するコンパレータ23の非反転入力端子はその検出端子T2と接続されている。コンパレータ23の反転入力端子には、基準電圧Vrefが入力されている。コンパレータ23は、コンデンサC2の充電電圧(ノードN2の電圧)を検出電圧Vaとして入力し、該検出電圧Vaと基準電圧Vrefとの比較に基づいて負荷電流Ioが過電流かを判定する。そして、コンパレータ23による過電流判定に基づいて、IC20内の保護回路22の動作が通常動作と保護動作のいずれかに切り替えられる。
次に、本実施形態のドライブ回路10の動作(作用)を説明する。
IC20は、外部からH・Lレベルの制御信号を受けると、IC20内のフォトカプラ21を介して出力端子T1から出力信号Saを入力段トランジスタQ1,Q2のベース端子に出力する。
IC20の出力端子T1からの出力信号SaがHレベルになると、入力段トランジスタQ1がオン、入力段トランジスタQ2がオフし、ノードN1の電圧はHレベルとなる。すると、ノードN1の電圧をゲート端子に受ける出力段スイッチQ3はオンし、これにより負荷電流Ioが流れ出す。一方、IC20の出力端子T1からの出力信号SaがLレベルになると、入力段トランジスタQ1がオフ、入力段トランジスタQ2がオンし、ノードN1の電圧はLレベルとなる。すると、ノードN1の電圧をゲート端子に受ける出力段スイッチQ3はオフし、これにより負荷電流Ioは流れない。
ここで、図3は、比較例におけるドライブ回路10xを示す。このドライブ回路10xでは、コンデンサC1の前段に挿入する抵抗R1がIC20の出力端子T1と入力段トランジスタQ1,Q2のベース端子との間に配置されている。また、過電流検出回路11を構成する抵抗R4の一端の接続先がIC20の出力端子T1に変更されている。つまり、IC20の出力端子T1からの出力信号SaがHレベルで、入力段トランジスタQ1をオン(入力段トランジスタQ2はオフ)、次いで出力段スイッチQ3をオンさせる場合、IC20の出力端子T1から出力される出力電流Iaに着目すると、該出力電流Iaの一部は分岐して検出回路11のコンデンサC2の充電電流Ixとして消失し、残りの電流が抵抗R1を介し更にコンデンサC1の充電後に初めて入力段トランジスタQ1のベース電流Ibとなる構成となっている。
そのため、図3及び図2の一点鎖線で示すように、論理ゲート等を搭載するIC20は出力電流Iaの駆動能力が低いこともあり、入力段トランジスタQ1のベース電流Ibの立ち上がりが緩やかとなり、該トランジスタQ1の出力電流Ic、即ち出力段スイッチQ3のゲート端子に向かうゲート電流Igの立ち上がりも緩やかとなる。結果、出力段スイッチQ3のゲート・ソース間電圧Vgsの立ち上がりも緩やかとなって、該スイッチQ3のオンへの切り替わりが緩慢な動作となる。
これに対して本実施形態では、同じくIC20の出力端子T1からの出力信号SaがHレベルで、入力段トランジスタQ1をオン(入力段トランジスタQ2はオフ)、次いで出力段スイッチQ3をオンさせる場合、IC20の出力端子T1から出力される出力電流Iaが分岐経路や抵抗も無く入力段トランジスタQ1のベース端子に直接的に作用する構成となっている。
そのため、図1及び図2の実線で示すように、入力段トランジスタQ1のベース電流Ibの立ち上がりが速やかとなり、該トランジスタQ1の出力電流Ic、即ち出力段スイッチQ3のゲート端子に向かうゲート電流Igの立ち上がりも速やかとなる。ここで、入力段トランジスタQ1(ノードN1)の出力電流Icの一部は分岐して検出回路11のコンデンサC2の充電電流Ixとして消失するのが懸念されるが、出力電流IcはIC20の出力電流Iaと比べて十分に大きく分岐の充電電流Ixが十分に小さくなることから、出力段スイッチQ3のゲート電流Igへの影響は小さい。結果、出力段スイッチQ3のゲート・ソース間電圧Vgsの立ち上がりも速やかであり、該スイッチQ3のオンへの切り替わりが敏速な動作となる。
因みに、本実施形態で用いるIC20は、ドライブ回路10との組み合わせにおいて、入力段トランジスタQ1がオフ、入力段トランジスタQ2がオンし、出力段スイッチQ3がオフする場合、負荷電流Ioが許容範囲である場合には出力段スイッチQ3は速やかにオフするが、過電流が生じた場合には緩やかにオフする所謂ソフトターンオフ機能を備えている。
過電流検出回路11のコンデンサC2の充電電圧(ノードN1の電圧)は、ダイオード列Daの順方向電圧V1と出力段スイッチQ3のソース・ドレイン間電圧V2との加算電圧値であり、出力段スイッチQ3が駆動する負荷電流Ioの大きさに応じてコンデンサC2の充電電圧、即ち検出電圧Vaが変化する。IC20内の保護回路22を構成するコンパレータ23はその検出電圧Vaと基準電圧Vrefとを比較し、負荷電流Ioの電流値が許容範囲内では検出電圧Vaが基準電圧Vrefを下回り、コンパレータ23の出力はLレベルとなっている。一方、負荷電流Ioが過電流になると、コンデンサC2の充電電圧が上昇して検出電圧Vaが高くなり、コンパレータ23の基準電圧Vrefを上回る。そして、コンパレータ23の出力は、過電流異常を示すHレベルに切り替わる。コンパレータ23の出力がHレベルになると、IC20内の保護回路22は通常動作から保護動作に切り替わる。
ここで、入力段トランジスタQ1をオフ、入力段トランジスタQ2をオンさせる際には、入力段トランジスタQ1側のオン時に充電されたコンデンサC1の充電電荷のIC20の出力端子T1に向けての放電が行われる。IC20内においては、そのコンデンサC1の放電を行うために出力端子T1に接続され互いに並列をなす第1放電経路24と第2放電経路25が用意されている。第2放電経路25の放電能力は、第1放電経路24の放電能力に比べて例えば50倍小さく構成されている。
そして、負荷電流Ioの電流値が許容範囲内でコンパレータ23の出力がLレベルの時には、通常動作として第1放電経路24が選択され、コンデンサC1の放電が速やかに行われる。つまり、速やかに入力段トランジスタQ1がオフ、入力段トランジスタQ2がオンし、次いで出力段スイッチQ3が速やかにオフする。
これに対し、負荷電流Ioの電流値が過電流となってコンパレータ23の出力がHレベルになると、保護動作に切り替わるべく第2放電経路25が選択され、コンデンサC1の放電が緩やかに行われる。従って、入力段トランジスタQ1のオフ、入力段トランジスタQ2のオンも緩やかとなり、出力段スイッチQ3も緩やかにオフするソフトターンオフ動作となり、負荷回路の過電流保護が図られるようになっている。
次に、本実施形態の特徴的な効果を記載する。
(1)IC20の出力がHレベルで出力段スイッチQ3をオンさせる場合、IC20の出力端子T1からの出力電流IaがコンデンサC1の充電以外で分岐経路や抵抗も無く入力段トランジスタQ1のベース端子に直接的に作用することから、入力段トランジスタQ1のベース電流Ibが速やかに変化する。また、入力段トランジスタQ1,Q2間のノードN1からの出力電流Icの一部はコンデンサC2の充電電流Ixとして分岐するが、その出力電流Icが十分に大きいために分岐の影響は小さく、出力段スイッチQ3のゲート端子に供給するゲート電流Igの変化も速やかである。これらにより、入力段トランジスタQ1及び出力段スイッチQ3の動作速度が敏速となり、負荷駆動に対する応答性を向上させることができる。
尚、上記実施形態は、以下のように変更してもよい。
・ドライブ回路10の回路構成は一例であり、素子の種類や数、接続態様等はこの限りではなく、適宜変更してもよい。
・フォトカプラ21を搭載したIC20のドライブ回路10に適用したが、その他の構成のICのドライブ回路に適用してもよい。
10…ドライブ回路、20…IC、Q1,Q2…入力段トランジスタ、Q3…出力段スイッチ、C1…コンデンサ(第1コンデンサ)、C2…コンデンサ(第2コンデンサ)、Da…ダイオード列(ダイオード)、R1…抵抗、T1…出力端子、N1…ノード(出力ノード)、Io…負荷電流、Ix…充電電流、Ib…ベース電流(制御電流)、Ig…ゲート電流(制御電流)、V2…ソース・ドレイン間電圧(出力端子間電圧)、Va…検出電圧(所定電圧)。

Claims (1)

  1. ICの出力に基づいて負荷を駆動するドライブ回路であって、入力バッファを構成する一対の入力段トランジスタと、該トランジスタ間の出力ノードからの出力に基づいて動作する出力段スイッチとを備え、前記ICの出力を受けて前記入力段トランジスタが動作し次いで前記出力段スイッチが動作して前記負荷を駆動するものであり、
    前記入力段トランジスタの動作速度を第1コンデンサの充放電態様に基づいて変更可能とするその第1コンデンサが前段の抵抗を介して前記入力段トランジスタの制御端子に接続され、その制御端子と前記ICの出力端子とが直接接続されると共に、
    前記出力段スイッチの出力端子と逆方向にダイオードを接続し、負荷電流の検出に用いる前記出力段スイッチの出力端子間電圧を含む所定電圧まで第2コンデンサを充電させる充電電流を前記入力段トランジスタ間の出力ノードから得るべく該出力ノードと前記第2コンデンサとが接続されたことを特徴とするドライブ回路。
JP2013059279A 2013-03-22 2013-03-22 ドライブ回路 Active JP6160152B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2013059279A JP6160152B2 (ja) 2013-03-22 2013-03-22 ドライブ回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2013059279A JP6160152B2 (ja) 2013-03-22 2013-03-22 ドライブ回路

Publications (2)

Publication Number Publication Date
JP2014187443A true JP2014187443A (ja) 2014-10-02
JP6160152B2 JP6160152B2 (ja) 2017-07-12

Family

ID=51834598

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013059279A Active JP6160152B2 (ja) 2013-03-22 2013-03-22 ドライブ回路

Country Status (1)

Country Link
JP (1) JP6160152B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104617751A (zh) * 2015-02-03 2015-05-13 辉芒微电子(深圳)有限公司 一种三极管的驱动电路及驱动方法

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59103567A (ja) * 1982-12-01 1984-06-15 Fuji Electric Co Ltd トランジスタの過電流保護回路
JPH0250518A (ja) * 1988-08-12 1990-02-20 Hitachi Ltd 静電誘導形自己消弧素子の駆動回路及び静電誘導形自己消弧素子を有するインバータ装置
JPH03106217A (ja) * 1989-09-20 1991-05-02 Hitachi Ltd 絶縁ゲートトランジスタの駆動回路,過電流検出回路及び半導体装置
JPH03183209A (ja) * 1988-11-16 1991-08-09 Fuji Electric Co Ltd 電圧駆動形半導体素子の駆動回路
JP2003134836A (ja) * 2001-10-23 2003-05-09 Fuji Electric Co Ltd インバータ回路
JP2008017650A (ja) * 2006-07-07 2008-01-24 Fuji Electric Systems Co Ltd 電力変換装置
JP2009225648A (ja) * 2008-03-19 2009-10-01 Toyota Central R&D Labs Inc 半導体素子駆動回路
JP2010288416A (ja) * 2009-06-15 2010-12-24 Fuji Electric Systems Co Ltd 逆耐圧を有するigbtの過電流保護回路
JP2011188178A (ja) * 2010-03-08 2011-09-22 Sanken Electric Co Ltd ゲートドライブ回路

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59103567A (ja) * 1982-12-01 1984-06-15 Fuji Electric Co Ltd トランジスタの過電流保護回路
JPH0250518A (ja) * 1988-08-12 1990-02-20 Hitachi Ltd 静電誘導形自己消弧素子の駆動回路及び静電誘導形自己消弧素子を有するインバータ装置
JPH03183209A (ja) * 1988-11-16 1991-08-09 Fuji Electric Co Ltd 電圧駆動形半導体素子の駆動回路
JPH03106217A (ja) * 1989-09-20 1991-05-02 Hitachi Ltd 絶縁ゲートトランジスタの駆動回路,過電流検出回路及び半導体装置
JP2003134836A (ja) * 2001-10-23 2003-05-09 Fuji Electric Co Ltd インバータ回路
JP2008017650A (ja) * 2006-07-07 2008-01-24 Fuji Electric Systems Co Ltd 電力変換装置
JP2009225648A (ja) * 2008-03-19 2009-10-01 Toyota Central R&D Labs Inc 半導体素子駆動回路
JP2010288416A (ja) * 2009-06-15 2010-12-24 Fuji Electric Systems Co Ltd 逆耐圧を有するigbtの過電流保護回路
JP2011188178A (ja) * 2010-03-08 2011-09-22 Sanken Electric Co Ltd ゲートドライブ回路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104617751A (zh) * 2015-02-03 2015-05-13 辉芒微电子(深圳)有限公司 一种三极管的驱动电路及驱动方法

Also Published As

Publication number Publication date
JP6160152B2 (ja) 2017-07-12

Similar Documents

Publication Publication Date Title
JP4619812B2 (ja) ゲート駆動回路
US8537515B2 (en) Driving circuit and semiconductor device with the driving circuit
US8766671B2 (en) Load driving apparatus
JP6349855B2 (ja) 駆動装置
US9692406B2 (en) Power device drive circuit
EP2639924A2 (en) Charge control circuit
JP2017079534A (ja) ゲート制御回路
CN107395000B (zh) 半导体器件
JP2017212583A (ja) 半導体素子の保護回路
JP5282492B2 (ja) スイッチング素子駆動回路
JP5348115B2 (ja) 負荷駆動装置
JP5499792B2 (ja) センサ用出力集積回路およびセンサ装置
JP6160152B2 (ja) ドライブ回路
JP2022051278A (ja) 半導体装置
JP6476049B2 (ja) 温度センサ回路
WO2013161201A1 (ja) 駆動装置
JP5252055B2 (ja) 負荷駆動装置
US7986169B2 (en) Comparator circuit for comparing three inputs
JP2009095166A (ja) 電圧制御形スイッチングデバイスのゲート駆動装置
EP2161761A2 (en) Relay circuit
JP2013258549A (ja) ドライバ回路
WO2018216338A1 (ja) ドライバ回路
JP6677034B2 (ja) ゲート駆動回路、半導体装置
JP2015029378A (ja) 半導体素子モジュール及びゲート駆動回路
JP5965663B2 (ja) 半導体装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20160121

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20160909

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160913

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20161110

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20170516

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20170529

R150 Certificate of patent or registration of utility model

Ref document number: 6160152

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250