JP2014127925A - Digital audio signal processing device and mute control method - Google Patents

Digital audio signal processing device and mute control method Download PDF

Info

Publication number
JP2014127925A
JP2014127925A JP2012284587A JP2012284587A JP2014127925A JP 2014127925 A JP2014127925 A JP 2014127925A JP 2012284587 A JP2012284587 A JP 2012284587A JP 2012284587 A JP2012284587 A JP 2012284587A JP 2014127925 A JP2014127925 A JP 2014127925A
Authority
JP
Japan
Prior art keywords
signal
gate
mute
digital
digital audio
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2012284587A
Other languages
Japanese (ja)
Inventor
Masami Nakamura
真巳 中村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
JVCKenwood Corp
Original Assignee
JVCKenwood Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by JVCKenwood Corp filed Critical JVCKenwood Corp
Priority to JP2012284587A priority Critical patent/JP2014127925A/en
Publication of JP2014127925A publication Critical patent/JP2014127925A/en
Pending legal-status Critical Current

Links

Images

Landscapes

  • Circuit For Audible Band Transducer (AREA)
  • Control Of Amplification And Gain Control (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide a digital audio signal processing device that performs appropriate mute control in a simple configuration.SOLUTION: A time constant circuit 15 receives an input of Data (a digital audio signal) supplied from an audio reproduction section 11 and moderates waveform rises/falls. A NOT gate 16 supplies an inversion of voltage logic (Hi/Low) at a junction p of the time constant circuit 15 to an AMP 13 as a mute signal. An AND gate 17 performs an AND operation on the value of the NOT gate 16 and the value of Data and supplies a signal representing a result of the AND operation as a control signal to a switch 18. The switch 18 turns on/off a connection between the time constant circuit 15 and a power supply DVDD according to the control signal from the AND gate 17.

Description

本発明は、デジタルオーディオ信号処理装置、及び、ミュート制御方法に関する。   The present invention relates to a digital audio signal processing apparatus and a mute control method.

近年、楽曲等をデジタル信号(データ)として、再生/保存(記録)/伝送するデジタルオーディオ技術が広く利用されている。例えば、デジタルオーディオの再生機器では、音楽CD(Compact Disc)やDVD(Digital Versatile Disc)−Audioに記録されたPCM(Pulse Code Modulation)などのデジタルオーディオデータを再生可能となっている。
このような再生機器では、曲間などの無音時(無音状態)において、”サー”というノイズ音が出力されてしまう場合がある。これは、再生機器内部の通信クロック等に起因するもので、曲中(有音状態)では、音声に比べて十分に小さいため問題とはならないが、無音状態においては、ノイズ音として聞こえるほどにもなり得る。
In recent years, digital audio technology for reproducing / saving (recording) / transmitting music or the like as digital signals (data) has been widely used. For example, a digital audio playback device can play back digital audio data such as PCM (Pulse Code Modulation) recorded on a music CD (Compact Disc) or DVD (Digital Versatile Disc) -Audio.
In such a playback device, a noise sound “sir” may be output when there is no sound (silence state) such as between songs. This is due to the communication clock etc. inside the playback equipment. This is not a problem in a song (sounded state) because it is sufficiently small compared to the sound, but in a silent state, it can be heard as a noise sound. Can also be.

そのため、特許文献1の再生機器(デジタル信号処理装置)では、処理中のデジタル信号からデジタルゼロ(ゼロデータ:データの値がゼロ)を検出すると、アナログ信号ラインをミュート(可変利得回路のゲインを下げる等)することで、無音時にノイズ音を出力しないようにしている。   Therefore, in the playback device (digital signal processing device) of Patent Document 1, when digital zero (zero data: data value is zero) is detected from the digital signal being processed, the analog signal line is muted (the gain of the variable gain circuit is increased). The noise sound is not output when there is no sound.

特開平08−107359号公報Japanese Patent Application Laid-Open No. 08-107359

しかしながら、上述した特許文献1では、処理中のデジタル信号において、1サンプルでもゼロデータとなると、デジタルゼロを検出しミュートをかけてしまう。そのため、例えば、クラシック等のような曲中に無音部があるデジタルオーディオデータを処理する場合に、ゼロデータとなる毎にミュートをかけてしまい、ゼロクロス歪みが悪化し、最悪ショックノイズを発生させることも起こり得る。
そのため、現実には、マイコンやメモリ等を別途用いて、ある一定サンプル以上ゼロデータが続いた場合に限り、デジタルゼロを検出してミュート制御を行う必要があった。
However, in Patent Document 1 described above, if even one sample becomes zero data in the digital signal being processed, digital zero is detected and muted. For this reason, for example, when processing digital audio data that has a silent part in a song such as classical music, muting is applied every time it becomes zero data, the zero cross distortion deteriorates, and the worst shock noise is generated. Can also happen.
Therefore, in reality, it is necessary to perform mute control by detecting a digital zero only when zero data continues for a certain sample or more by separately using a microcomputer or a memory.

このようにマイコン等を別途用いると、構成が複雑になってしまうだけでなく、製品価格の上昇も懸念されるため、なるだけ簡易な構成で、適切なミュート制御を行うことのできる技術が求められていた。   If a microcomputer or the like is used separately in this way, not only will the configuration become complicated, but there is also a concern about an increase in product price, so a technology that can perform appropriate mute control with as simple a configuration as possible is required. It was done.

本発明は、上記のような問題点を解決するためになされたもので、簡易な構成で適切なミュート制御を行うことのできるデジタルオーディオ信号処理装置、及び、ミュート制御方法を提供することを目的とする。   The present invention has been made to solve the above-described problems, and it is an object of the present invention to provide a digital audio signal processing apparatus and a mute control method capable of performing appropriate mute control with a simple configuration. And

上記目的を達成するため、本発明の第1の観点に係るデジタルオーディオ信号処理装置は、
デジタルオーディオデータからデジタル信号を再生する再生部と、
前記再生部により再生されたデジタル信号を、アナログ信号に変換して出力するコンバータと、
前記再生部により再生されたデジタル信号を、緩やかな波形に変形させる時定数回路と、
前記時定数回路により変形された波形を入力し、論理を反転させた信号をミュート信号として前記コンバータに供給して、前記コンバータの出力を制御する反転ゲートと、
前記時定数回路を所定の電源と接続可能なスイッチと、
前記反転ゲートからの信号と前記再生部により再生されたデジタル信号とを入力して論理積をとった信号を制御信号として前記スイッチに供給し、前記スイッチの接続を制御する論理積ゲートと、
を備えることを特徴とする。
In order to achieve the above object, a digital audio signal processing apparatus according to the first aspect of the present invention provides:
A playback unit for playing back digital signals from digital audio data;
A converter that converts the digital signal reproduced by the reproduction unit into an analog signal and outputs the analog signal;
A time constant circuit for transforming the digital signal reproduced by the reproducing unit into a gentle waveform;
An inverted gate that inputs a waveform transformed by the time constant circuit, supplies a signal obtained by inverting the logic to the converter as a mute signal, and controls the output of the converter;
A switch capable of connecting the time constant circuit to a predetermined power source;
An AND gate that controls the connection of the switch by supplying a signal obtained by inputting a logical product by inputting the signal from the inversion gate and the digital signal reproduced by the reproducing unit to the switch as a control signal;
It is characterized by providing.

上記目的を達成するため、本発明の第2の観点に係るミュート制御方法は、
再生部、コンバータ、時定数回路、反転ゲート、スイッチ、及び、論理積ゲートを含んだデジタルオーディオ信号処理装置におけるミュート制御方法であって、
前記再生部が、デジタルオーディオデータからデジタル信号を再生する再生ステップと、
前記コンバータが、前記再生ステップにて再生されたデジタル信号を、アナログ信号に変換して出力する出力ステップと、
前記時定数回路が、前記再生ステップにて再生されたデジタル信号を、緩やかな波形に変形させる変形ステップと、
前記反転ゲートが、前記変形ステップにて変形された波形を入力し、論理を反転させたミュート信号に基づいて、前記出力ステップからの出力を制御する出力制御ステップと、
前記論理積ゲートが、前記出力制御ステップから信号と前記再生ステップにて再生されたデジタル信号とを入力し、論理積をとった制御信号に基づいて、前記時定数回路を所定の電源に接続可能な前記スイッチの接続を制御する接続制御ステップと、
を備えることを特徴とする。
In order to achieve the above object, a mute control method according to a second aspect of the present invention includes:
A mute control method in a digital audio signal processing apparatus including a reproduction unit, a converter, a time constant circuit, an inverting gate, a switch, and an AND gate,
The reproducing unit reproduces a digital signal from digital audio data; and
An output step in which the converter converts the digital signal reproduced in the reproduction step into an analog signal and outputs the analog signal;
A deformation step in which the time constant circuit deforms the digital signal reproduced in the reproduction step into a gentle waveform;
An output control step for controlling the output from the output step based on a mute signal in which the inversion gate inputs the waveform transformed in the transformation step and the logic is inverted;
The logical product gate can input the signal from the output control step and the digital signal reproduced in the reproduction step, and connect the time constant circuit to a predetermined power source based on the control signal obtained by the logical product. A connection control step for controlling the connection of the switch;
It is characterized by providing.

本発明によれば、簡易な構成で適切なミュート制御を行うことができる。   According to the present invention, appropriate mute control can be performed with a simple configuration.

本発明の実施形態に係るデジタルオーディオ信号処理装置の構成例を示すブロック図である。It is a block diagram which shows the structural example of the digital audio signal processing apparatus which concerns on embodiment of this invention. 時定数回路における具体的な電圧波形等を説明するための模式図である。It is a schematic diagram for demonstrating the concrete voltage waveform etc. in a time constant circuit. (a)〜(d)全て、デジタルオーディオ信号処理装置の各構成における波形(電圧や論理の変化)を説明するための模式図である。(A)-(d) are all the schematic diagrams for demonstrating the waveform (change of a voltage or a logic) in each structure of a digital audio signal processing apparatus. 時定数回路のコンデンサが急速に充電される様子を説明するための模式図である。It is a schematic diagram for demonstrating a mode that the capacitor | condenser of a time constant circuit is charged rapidly.

本発明のデジタルオーディオ信号処理装置について、以下図面を参照して説明する。
図1は、本発明の実施形態に係るデジタルオーディオ信号処理装置10の構成例を示すブロック図である。
図示するように、デジタルオーディオ信号処理装置10は、オーディオ再生部11と、DAC12と、スピーカ14と、AMP13と、時定数回路15と、NOTゲート16と、ANDゲート17と、スイッチ18とを含んで構成されている。
The digital audio signal processing apparatus of the present invention will be described below with reference to the drawings.
FIG. 1 is a block diagram illustrating a configuration example of a digital audio signal processing apparatus 10 according to an embodiment of the present invention.
As shown in the figure, the digital audio signal processing apparatus 10 includes an audio playback unit 11, a DAC 12, a speaker 14, an AMP 13, a time constant circuit 15, a NOT gate 16, an AND gate 17, and a switch 18. It consists of

オーディオ再生部11は、デジタルオーディオデータを再生し、所定のデジタル規格の信号に変換してDAC12に供給する。なお、オーディオ再生部11は、複数曲のデジタルオーディオデータを順次再生し、曲間では、無音状態が生じるものとする。
一例として、オーディオ再生部11は、PCM(Pulse Code Modulation)などのデジタルオーディオデータを再生し、I2S(Inter-IC Sound)規格の信号に変換してDAC12に供給する。
このI2Sは、IC(Integrated Circuit)間でデジタル音声信号をシリアル転送するための規格であり、LRCK(エルアールクロック)、BITCK(ビットクロック)、及び、Data(シリアルデータ)を含む少なくとも3つの信号が用いられる。
なお、LRCKは、2チャンネルステレオにおいて、音声のLチャネルとRチャネルを区別するための信号である。また、BITCKは、Dataを正確に伝送するためのクロック信号である。そして、Dataは、デジタル音声信号のシリアルデータ(ビット列)である。
The audio playback unit 11 plays back digital audio data, converts it into a signal of a predetermined digital standard, and supplies the signal to the DAC 12. Note that the audio playback unit 11 sequentially plays back digital audio data of a plurality of songs, and a silent state occurs between songs.
As an example, the audio playback unit 11 plays back digital audio data such as PCM (Pulse Code Modulation), converts it into an I2S (Inter-IC Sound) standard signal, and supplies the signal to the DAC 12.
This I2S is a standard for serial transfer of digital audio signals between ICs (Integrated Circuits), and at least three signals including LRCK (LR clock), BITCK (bit clock), and Data (serial data) are included. Used.
Note that LRCK is a signal for distinguishing between the L channel and the R channel of audio in 2-channel stereo. BITCK is a clock signal for accurately transmitting Data. Data is serial data (bit string) of the digital audio signal.

また、Dataの信号線は、時定数回路15(後述する抵抗R)、及び、ANDゲート17(後述する一方の入力)とも接続されており、後述するように、ミュート制御のために用いられる。   The Data signal line is also connected to a time constant circuit 15 (resistor R described later) and an AND gate 17 (one input described later), and is used for mute control as described later.

DAC(Digital Analog Converter)12は、オーディオ再生部11から供給されたデジタル信号をアナログ信号に変換する。
一例として、DAC12は、BITCKに同期してDataをサンプリングし、アナログ音声信号に変換する。DAC12は、変換したアナログ音声信号をAMP13に供給する。
A DAC (Digital Analog Converter) 12 converts the digital signal supplied from the audio playback unit 11 into an analog signal.
As an example, the DAC 12 samples Data in synchronization with BITCK and converts it into an analog audio signal. The DAC 12 supplies the converted analog audio signal to the AMP 13.

AMP(Amplifier)13は、DAC12から供給されたアナログ音声信号を増幅して、スピーカ14に供給する。
また、AMP13は、NOTゲート16の出力端とも接続されている。後述するように、NOTゲート16からは、ミュート信号(Mute)が供給され、そのミュート信号の論理値(Hi/Low;ハイレベル/ローレベル)に応じて、スピーカ14へのアナログ音声信号の供給を行ったり停止したり(ON/OFF)する。
The AMP (Amplifier) 13 amplifies the analog audio signal supplied from the DAC 12 and supplies it to the speaker 14.
The AMP 13 is also connected to the output terminal of the NOT gate 16. As will be described later, a mute signal (Mute) is supplied from the NOT gate 16, and an analog audio signal is supplied to the speaker 14 in accordance with the logical value (Hi / Low; high level / low level) of the mute signal. Perform or stop (ON / OFF).

スピーカ14は、AMP13から供給されたアナログ音声信号に応じた音声(楽曲音)を出力する。
なお、後述するように、AMP13がミュートON(ミュートあり)に制御されている場合には、スピーカ14から音は出力されない。
The speaker 14 outputs sound (musical sound) corresponding to the analog sound signal supplied from the AMP 13.
As will be described later, when the AMP 13 is controlled to mute ON (with mute), no sound is output from the speaker 14.

時定数回路15は、オーディオ再生部11から供給されるData(デジタル音声信号)を入力し、波形(電圧)の立ち上がり/立ち下がりを緩やかにする。
一例として、時定数回路15は、図1に示されるように、抵抗RとコンデンサCとから構成されている。より詳細には、抵抗Rの一端がDataの信号線と接続されており、また、抵抗Rの他端がコンデンサCの一端と接続されており(接続点p)、更に、コンデンサCの他端がグランドに接地されている。抵抗RとコンデンサCとの接続点pは、NOTゲート16(入力端)及び、スイッチ18にも接続されている。
この時定数回路15は、Dataに値がある有音状態(ゼロデータ以外)で、抵抗Rを通じてコンデンサCに電荷が蓄積(充電)されて行き、接続点pの電圧が緩やかに上昇する。一方、曲間などで無音状態となってゼロデータが続くと、コンデンサCから電荷が放電されて行き、接続点pの電圧が緩やかに降下する。
The time constant circuit 15 receives Data (digital audio signal) supplied from the audio playback unit 11 and moderates the rise / fall of the waveform (voltage).
As an example, the time constant circuit 15 includes a resistor R and a capacitor C as shown in FIG. More specifically, one end of the resistor R is connected to the Data signal line, the other end of the resistor R is connected to one end of the capacitor C (connection point p), and the other end of the capacitor C is further connected. Is grounded. A connection point p between the resistor R and the capacitor C is also connected to the NOT gate 16 (input terminal) and the switch 18.
In the time constant circuit 15, in a sound state where Data has a value (other than zero data), electric charge is accumulated (charged) in the capacitor C through the resistor R, and the voltage at the connection point p gradually increases. On the other hand, when there is a silence state between music pieces and zero data continues, electric charge is discharged from the capacitor C, and the voltage at the connection point p gradually drops.

このDataの有音状態/無音状態に伴う接続点pにおける具体的な電圧の変化について、図2を参照して説明する。この図2において、波形W1は、オーディオ再生部11から供給されるDataの波形を示している。つまり、波形W1の時間t0−t1においては、Dataに値がある有音状態を示しており、時間t1以降は、ゼロデータとなり無音状態を示している。また、波形W2は、接続点pにおける波形(電圧の変化)を示している。
まず、コンデンサCが空の状態で、時間t0から時定数回路15に波形W1のDataが供給されると、コンデンサCへの充電が開始される。つまり、時間t0からの波形W2で示されるように、接続点pの電圧が緩やかに上昇する。
その後、時間t1にてDataが無音状態となり、そのままゼロデータが続くと、コンデンサCからの放電が開始される。つまり、時間t1からの波形W2で示されるように、接続点pの電圧が緩やかに降下する。
また、時間t2は、後述するNOTゲート16と共に説明する。
A specific voltage change at the connection point p associated with the voiced / silent state of Data will be described with reference to FIG. In FIG. 2, a waveform W <b> 1 indicates the waveform of Data supplied from the audio playback unit 11. That is, at time t0-t1 of the waveform W1, a voiced state with a value in Data is shown, and after time t1, it becomes zero data and shows a silent state. A waveform W2 indicates a waveform (change in voltage) at the connection point p.
First, when the data of the waveform W1 is supplied to the time constant circuit 15 from time t0 in a state where the capacitor C is empty, charging of the capacitor C is started. That is, as indicated by the waveform W2 from time t0, the voltage at the connection point p gradually increases.
After that, when the data becomes silent at time t1 and zero data continues as it is, discharging from the capacitor C is started. That is, as indicated by the waveform W2 from time t1, the voltage at the connection point p gradually drops.
The time t2 will be described together with a NOT gate 16 described later.

なお、この波形W2は、Dataの有音状態/無音状態に伴って電圧が変化する様子を示したものである。そのため、後述するように、スイッチ18がオンとなり(接続ON)、接続点pが電源DVDDと接続されると、コンデンサCは、この電源DVDDによって、急速に充電されることになる。   This waveform W2 shows how the voltage changes according to the voiced / silent state of Data. Therefore, as will be described later, when the switch 18 is turned on (connection ON) and the connection point p is connected to the power source DVDD, the capacitor C is rapidly charged by the power source DVDD.

図1に戻って、NOTゲート(反転ゲート)16は、時定数回路15の接続点pにおける電圧論理(Hi/Low)を反転させ、ミュート制御のためのミュート信号(Mute)をAMP13に供給する。
より詳細にNOTゲート16は、入力端が時定数回路15における接続点p、及び、スイッチ18の一端に接続されており、また、出力端がAMP13、及び、ANDゲート17(一方の入力)に接続されている。
NOTゲート16は、接続点pにおける電圧論理を反転させたものを、ミュート信号としてAMP13に供給する。
例えば、Dataに値がある有音状態において、上述したように、時定数回路15のコンデンサCへの充電が進み(図2の時間t0−t1)、接続点pの電圧論理がHiとなっている場合、NOTゲート16は、その論理を反転させ、Lowにする。例えば、クラシック等のような曲中に無音部がある場合は、少しのゼロデータが続いたとしても接続点pの電圧論理は、Hiのままに維持される。
一方、そこから無音状態に変化すると、上述したように、時定数回路15のコンデンサCからの放電が開始される(図2の時間t1以降)。その際、図2における時間t1からの波形W2で示されるように、接続点pの電圧は、緩やかに降下するため、接続点pの電圧論理は、すぐにはLowにならない。例えば、NOTゲート16の入力において、HiからLowに変化するためのスレッショルドが0.1Vだとした場合、図2の時間t2まで、接続点pの電圧論理は、Hiのままとなる。
そして、時間t2以降、接続点pの電圧論理がLowに変化すると、NOTゲート16は、その論理を反転させ、ミュート信号をHiにする。つまり、ミュートON(ミュートあり)のミュート信号をAMP13に供給し、スピーカ14への信号出力を停止させる。
Returning to FIG. 1, the NOT gate (inversion gate) 16 inverts the voltage logic (Hi / Low) at the connection point p of the time constant circuit 15 and supplies a mute signal (Mute) for mute control to the AMP 13. .
More specifically, the NOT gate 16 has an input terminal connected to the connection point p in the time constant circuit 15 and one end of the switch 18, and an output terminal connected to the AMP 13 and the AND gate 17 (one input). It is connected.
The NOT gate 16 supplies the inverted voltage logic at the connection point p to the AMP 13 as a mute signal.
For example, in a sound state where Data has a value, as described above, charging of the capacitor C of the time constant circuit 15 proceeds (time t0-t1 in FIG. 2), and the voltage logic at the connection point p becomes Hi. If it is, the NOT gate 16 inverts its logic and makes it Low. For example, when there is a silent part in a song such as classical music, the voltage logic of the connection point p is maintained as Hi even if a little zero data continues.
On the other hand, when the state changes from that to the silent state, discharging from the capacitor C of the time constant circuit 15 is started as described above (after time t1 in FIG. 2). At this time, as indicated by the waveform W2 from time t1 in FIG. 2, the voltage at the connection point p gradually drops, so that the voltage logic at the connection point p does not immediately go low. For example, when the threshold for changing from Hi to Low at the input of the NOT gate 16 is 0.1 V, the voltage logic at the connection point p remains Hi until time t2 in FIG.
When the voltage logic at the connection point p changes to Low after time t2, the NOT gate 16 inverts the logic and sets the mute signal to Hi. That is, the mute signal of mute ON (with mute) is supplied to the AMP 13 and the signal output to the speaker 14 is stopped.

ANDゲート(論理積ゲート)17は、NOTゲート16の値と、Dataの値との論理積をとり、その論理積をとった信号を制御信号としてスイッチ18に供給する。
より詳細にANDゲート17は、一方の入力端がNOTゲート16の出力端に接続されており、また、他方の入力端がDataの信号線と接続されており、更に、出力端がスイッチ18(制御端)に接続されている。
ANDゲート17は、NOTゲート16の出力とDataの値とが共にHiの場合に限り、スイッチ18にHi(接続ON)の信号を供給し、それ以外の場合は、スイッチ18にLow(接続OFF)の信号を供給する。
An AND gate (logical product gate) 17 takes a logical product of the value of the NOT gate 16 and the value of Data, and supplies a signal obtained by the logical product to the switch 18 as a control signal.
In more detail, the AND gate 17 has one input terminal connected to the output terminal of the NOT gate 16, the other input terminal connected to the Data signal line, and an output terminal connected to the switch 18 ( Connected to the control end).
The AND gate 17 supplies a Hi (connection ON) signal to the switch 18 only when both the output of the NOT gate 16 and the value of Data are Hi, and otherwise, the AND gate 17 supplies Low (connection OFF) to the switch 18. ) Signal.

スイッチ18は、ANDゲート17からの制御信号に従って、両端の接続をオン/オフ可能なスイッチ素子(一例として、FET(Field-Effect Transistor)など)からなる。
より詳細にスイッチ18は、一端が時定数回路15(接続点p)、及び、NOTゲート16(入力端)に接続されており、また、他端が電源DVDDに接続されている。そして、制御端がANDゲート17(出力端)に接続されており、ANDゲート17からの制御信号(Hi/Low)に従って、接続点p等と電源DVDDとの間をオン/オフ(接続ON/OFF)させる。
このスイッチ18が接続ONになると、時定数回路15の接続点pが電源DVDDと接続されることにより、コンデンサCが急速に充電され、接続点pの電圧論理は、即座(極めて短時間のうち)にHiになる。
The switch 18 includes a switch element (for example, an FET (Field-Effect Transistor) or the like) that can turn on / off the connection at both ends in accordance with a control signal from the AND gate 17.
More specifically, one end of the switch 18 is connected to the time constant circuit 15 (connection point p) and the NOT gate 16 (input end), and the other end is connected to the power supply DVDD. The control terminal is connected to the AND gate 17 (output terminal). According to the control signal (Hi / Low) from the AND gate 17, the connection point p and the like and the power source DVDD are turned on / off (connection ON / OFF).
When the switch 18 is turned on, the connection point p of the time constant circuit 15 is connected to the power source DVDD, whereby the capacitor C is rapidly charged, and the voltage logic at the connection point p is immediately (in a very short time). ) Becomes Hi.

このような構成からなるデジタルオーディオ信号処理装置10の具体的な動作について、以下、図面を参照して説明する。
図3は、各構成における波形(電圧や論理の変化)を説明するための模式図である。
より詳細に、図3(a)は、オーディオ再生部11から供給されるDataの波形を示したものである。この場合、時間t1までがDataに値がある有音状態を示し、時間t1−t3間がゼロデータの無音状態を示し、時間t3以降が再び有音状態を示している。
すなわち、時間t1までの曲末(曲の終わり)から、時間t1−t3の曲間を挟んで、時間t3から次の曲が始まるまでの様子を示している。
A specific operation of the digital audio signal processing apparatus 10 having such a configuration will be described below with reference to the drawings.
FIG. 3 is a schematic diagram for explaining waveforms (changes in voltage and logic) in each configuration.
More specifically, FIG. 3A shows the waveform of Data supplied from the audio playback unit 11. In this case, until time t1, a voiced state having a value in Data is shown, between time t1 and t3 shows a silent state of zero data, and after time t3 shows a voiced state again.
That is, it shows a state from the end of the song until time t1 (end of song) to the beginning of the next song from time t3 across the interval between times t1 and t3.

図3(b)は、時定数回路15の接続点pにおける電圧波形を示したものであり、また、図3(c)は、その接続点pにおける論理波形(つまり、NOTゲート16への入力論理波形)を示したものである。
そして、図3(d)は、NOTゲート16の出力論理波形、すなわち、AMP13に供給されるミュート信号の波形を示したものである。
3B shows a voltage waveform at the connection point p of the time constant circuit 15, and FIG. 3C shows a logic waveform at the connection point p (that is, an input to the NOT gate 16). Logic waveform).
FIG. 3D shows the output logic waveform of the NOT gate 16, that is, the waveform of the mute signal supplied to the AMP13.

まず、曲末の時間t1までは、図3(b)に示すように、時定数回路15のコンデンサCへの充電が完了しており、図3(c)に示すように、NOTゲート16への入力論理は、Hiに維持されている。
そのため、NOTゲート16により論理反転されたミュート信号は、図3(d)に示すように、Lowに維持されている。つまり、ミュートOFF(ミュートなし)のミュート信号がAMP13に供給されており、スピーカ14から楽曲音が出力されている。
First, as shown in FIG. 3 (b), the charging of the capacitor C of the time constant circuit 15 is completed until the time t1 at the end of the song, and as shown in FIG. The input logic of is maintained at Hi.
Therefore, the mute signal logically inverted by the NOT gate 16 is maintained low as shown in FIG. That is, the mute signal of mute OFF (no mute) is supplied to the AMP 13 and the music sound is output from the speaker 14.

次に、時間t1になると、図3(a)に示すように、ゼロデータが続くため、時定数回路15のコンデンサCからの放電が開始され、図3(b)に示すように、接続点pの電圧が緩やかに降下して行く。
この際、上述したように、接続点pの電圧論理(つまり、NOTゲート16への入力論理)は、すぐにはLowにならない。すなわち、図3(b),(c)に示すように、NOTゲート16のスレッショルド(HiからLowに変化するためのスレッショルド)の電圧まで降下する時間t2までは、NOTゲート16への入力論理は、Hiのままになる。そのため、曲中に無音部があり、少しのゼロデータが続いたとしても、NOTゲート16への入力論理は、Hiのままに維持される。
Next, at time t1, since zero data continues as shown in FIG. 3A, discharging from the capacitor C of the time constant circuit 15 is started, and as shown in FIG. The voltage of p gradually falls.
At this time, as described above, the voltage logic at the connection point p (that is, the input logic to the NOT gate 16) does not immediately become Low. That is, as shown in FIGS. 3B and 3C, until the time t2 when the voltage drops to the voltage of the threshold of the NOT gate 16 (threshold for changing from Hi to Low), the input logic to the NOT gate 16 is , Remain Hi. Therefore, even if there is a silent part in the music and a little zero data continues, the input logic to the NOT gate 16 is maintained as Hi.

次に、時間t2になると、図3(c)に示すように、NOTゲート16への入力論理は、Lowに変化する。そして、NOTゲート16は入力論理を反転させ、図3(d)に示すように、ミュート信号をHiにする。つまり、ミュートON(ミュートあり)のミュート信号をAMP13に供給し、曲間におけるスピーカ14への信号出力を停止させる。
このミュートONは、そのまま時間t3まで維持される。
Next, at time t2, as shown in FIG. 3C, the input logic to the NOT gate 16 changes to Low. The NOT gate 16 inverts the input logic and sets the mute signal to Hi as shown in FIG. That is, a mute signal of mute ON (with mute) is supplied to the AMP 13 to stop signal output to the speaker 14 between music pieces.
This mute ON is maintained as it is until time t3.

次に、時間t3になると、図3(a)に示すように、次の曲が始まり、Dataが有音状態となる。そのため、時定数回路15のコンデンサCへの充電が開始されることになる。
なお、スイッチ18がオフであれば、抵抗Rを通じてコンデンサCに電荷が蓄積されて行くため、図4の波形W3に示すように、時間t3から接続点pの電圧が緩やかに上昇することになる。しかしながら、この時間t3において、ANDゲート17の2つの入力、つまり、図3(a)に示すDataの値と図3(d)に示すNOTゲート16の出力とが、両方ともHiとなっているため、ANDゲート17の出力もHiとなり、スイッチ18は接続ONになる。
このスイッチ18が接続ONになり、時定数回路15の接続点pが電源DVDDと接続されると、コンデンサCが急速に充電されるため、図4の波形W4に示すように、接続点pの電圧が急速に上昇することになる。
つまり、図3(b)にも示すように、時間t3から接続点pの電圧が急速に上昇するため、図3(c)に示すように、NOTゲート16への入力論理は、時間t3から即座(極めて短時間のうち)にHiに変化する。そして、NOTゲート16は入力論理を反転させ、図3(d)に示すように、ミュート信号をLowにする。つまり、曲の始めと同時期に、ミュートOFF(ミュートなし)のミュート信号がAMP13に供給されるため、頭切れを起こさずに、スピーカ14より音を出すことができる。
Next, at time t3, as shown in FIG. 3 (a), the next music starts, and the data enters a sound state. Therefore, charging of the capacitor C of the time constant circuit 15 is started.
If the switch 18 is off, electric charge is accumulated in the capacitor C through the resistor R, so that the voltage at the connection point p gradually increases from time t3 as shown by the waveform W3 in FIG. . However, at this time t3, the two inputs of the AND gate 17, that is, the value of Data shown in FIG. 3A and the output of the NOT gate 16 shown in FIG. 3D are both Hi. Therefore, the output of the AND gate 17 is also Hi, and the switch 18 is turned on.
When the switch 18 is turned on and the connection point p of the time constant circuit 15 is connected to the power supply DVDD, the capacitor C is rapidly charged. Therefore, as shown by the waveform W4 in FIG. The voltage will rise rapidly.
That is, as shown in FIG. 3B, since the voltage at the connection point p rapidly increases from time t3, as shown in FIG. 3C, the input logic to the NOT gate 16 starts from time t3. Change to Hi instantly (in a very short time). The NOT gate 16 inverts the input logic and sets the mute signal to Low as shown in FIG. That is, since the mute signal of mute OFF (no mute) is supplied to the AMP 13 at the same time as the beginning of the music, it is possible to output sound from the speaker 14 without causing a head cut.

このように、デジタルオーディオ信号処理装置10は、曲間(曲の終わり)や曲の始めにおいて、ミュート制御を適切に行うことができる。また、クラシック等のような曲中に無音部があるデジタルオーディオデータを再生する際にも、不要なミュートONを生じさせないようにすることができる。
なお、上記では、説明の理解を容易にするため、曲の終わりから、曲間を挟んで、次の曲が始まるまでについて説明したが、他の要因で、有音状態から無音状態に移行し、再び、有音状態に移行する場合でも、同様の動作となる。
In this way, the digital audio signal processing apparatus 10 can appropriately perform mute control between songs (end of song) or at the beginning of a song. Further, it is possible to prevent unnecessary mute ON from occurring when reproducing digital audio data having a silent part in a song such as classical music.
In the above, in order to facilitate understanding of the explanation, the explanation has been given from the end of the song to the beginning of the next song with the interval between the songs. However, due to other factors, the transition from the voiced state to the silent state is made. The same operation is performed even when the sound state is shifted again.

例えば、曲中にユーザからポーズ(一時停止)が指示され、その後に、ポーズが解除された場合でも、上記と同様に、ミュート制御を適切に行うことができる。
すなわち、曲中にポーズが指示され、有音状態から無音状態になると、デジタルオーディオ信号処理装置10は、上記と同様に、時間t1から時間t2後に、ミュートONとなり、ポーズ中におけるスピーカ14への信号出力を停止させる。
そして、ポーズが解除され、無音状態から有音状態になると、デジタルオーディオ信号処理装置10は、上記と同様に、時間t3から極めて短時間のうちにミュートOFFとなり、解除と同時期にスピーカ14から音を出すことができる。
For example, even when a pause (pause) is instructed by the user during a song and then the pause is canceled, mute control can be appropriately performed as described above.
That is, when a pause is instructed during a song and the sound state is changed to the silence state, the digital audio signal processing apparatus 10 is muted ON after time t1 from time t1 in the same manner as described above, and is connected to the speaker 14 during pause. Stop signal output.
When the pause is canceled and the silent state is changed to the voiced state, the digital audio signal processing apparatus 10 is muted off in a very short time from time t3 as described above, and from the speaker 14 at the same time as the cancellation. Can make sound.

従って、デジタルオーディオ信号処理装置10は、適切なミュート制御により、曲間やポーズ中の無音状態において、”サー”というノイズ音を出力させないことができる。これにより、製品の性能(品格)を向上させることができ、S/N改善にも貢献することができる。
また、Data(デジタル音声信号)だけから有音状態/無音状態を検出してミュート信号を制御するため、マイコン等を使用する必要がない。例えば、他にクロックデータ(LRCK,BITCK等)を用いて、データ幅等を監視したり、また、一定サンプル以上ゼロデータが続いたことを判別したりする必要がないため、マイコンやメモリ等を別途用いずに済ませることができる。
また、ゼロビット検出機能を持たないSoC(System-on-a-Chip)などの構成を用いる場合にも、同様に、ミュート制御を適切に行うことができる。
また、ゲイン制御等を用いていないため、無音状態から有音状態になると、すぐにミュートOFFとなるため、頭切れを生じさせずにスピーカ14から音を出すことができる。
Therefore, the digital audio signal processing apparatus 10 can prevent a noise sound “sir” from being output in a silent state between tunes or during a pause by appropriate mute control. Thereby, the performance (quality) of a product can be improved and it can also contribute to S / N improvement.
Further, since a sound state / silence state is detected only from Data (digital audio signal) and the mute signal is controlled, it is not necessary to use a microcomputer or the like. For example, there is no need to use other clock data (LRCK, BITCK, etc.) to monitor the data width or to determine that zero data has continued for a certain number of samples. You can avoid using it separately.
Similarly, mute control can be appropriately performed even when using a SoC (System-on-a-Chip) or the like having no zero bit detection function.
Further, since gain control or the like is not used, the mute is immediately turned off when the sound goes from the silent state to the sounded state, so that the sound can be emitted from the speaker 14 without causing a head cut.

この結果、簡易な構成で適切なミュート制御を行うことができる。   As a result, appropriate mute control can be performed with a simple configuration.

(他の実施形態)
上記の実施形態では、時定数回路15が、抵抗RとコンデンサCとから構成される場合について説明したが、一例であり、他の構成の時定数回路であってもよい。例えば、オペアンプと抵抗とコンデンサとから構成される時定数回路を用いるようにしてもよい。
(Other embodiments)
In the above embodiment, the case where the time constant circuit 15 includes the resistor R and the capacitor C has been described. However, the time constant circuit 15 is an example, and may be a time constant circuit having another configuration. For example, a time constant circuit composed of an operational amplifier, a resistor, and a capacitor may be used.

上記の実施形態では、AMP13がスピーカ14へ供給する信号(アナログ音声信号)をミュート制御する場合について説明したが、他に、イヤホンやヘッドホン等へ供給する信号をミュート制御するようにしてもよい。   In the above-described embodiment, the case where the signal (analog audio signal) supplied from the AMP 13 to the speaker 14 is mute-controlled has been described.

また、上記の実施形態では、デジタルオーディオ信号処理装置10がデジタルオーディオデータを再生する場合について説明したが、他に、デジタルオーディオ信号処理装置10がデジタルオーディオデータを保存(記録)/伝送する場合でも同様に適用可能である。   In the above embodiment, the case where the digital audio signal processing apparatus 10 reproduces digital audio data has been described. However, the digital audio signal processing apparatus 10 may store (record) / transmit digital audio data. The same applies.

以上説明したように、本発明によれば、簡易な構成で適切なミュート制御を行うことができる。   As described above, according to the present invention, appropriate mute control can be performed with a simple configuration.

10 デジタルオーディオ信号処理装置
11 オーディオ再生部
12 DAC
13 AMP
14 スピーカ
15 時定数回路
16 NOTゲート
17 ANDゲート
18 スイッチ
10 Digital Audio Signal Processing Device 11 Audio Playback Unit 12 DAC
13 AMP
14 Speaker 15 Time constant circuit 16 NOT gate 17 AND gate 18 Switch

Claims (5)

デジタルオーディオデータからデジタル信号を再生する再生部と、
前記再生部により再生されたデジタル信号を、アナログ信号に変換して出力するコンバータと、
前記再生部により再生されたデジタル信号を、緩やかな波形に変形させる時定数回路と、
前記時定数回路により変形された波形を入力し、論理を反転させた信号をミュート信号として前記コンバータに供給して、前記コンバータの出力を制御する反転ゲートと、
前記時定数回路を所定の電源と接続可能なスイッチと、
前記反転ゲートからの信号と前記再生部により再生されたデジタル信号とを入力して論理積をとった信号を制御信号として前記スイッチに供給し、前記スイッチの接続を制御する論理積ゲートと、
を備えることを特徴とするデジタルオーディオ信号処理装置。
A playback unit for playing back digital signals from digital audio data;
A converter that converts the digital signal reproduced by the reproduction unit into an analog signal and outputs the analog signal;
A time constant circuit for transforming the digital signal reproduced by the reproducing unit into a gentle waveform;
An inverted gate that inputs a waveform transformed by the time constant circuit, supplies a signal obtained by inverting the logic to the converter as a mute signal, and controls the output of the converter;
A switch capable of connecting the time constant circuit to a predetermined power source;
An AND gate that controls the connection of the switch by supplying a signal obtained by inputting a logical product by inputting the signal from the inversion gate and the digital signal reproduced by the reproducing unit to the switch as a control signal;
A digital audio signal processing apparatus comprising:
前記時定数回路は、抵抗とコンデンサとを含んで構成されており、前記スイッチがオフの状態で、再生された前記デジタル信号の値に応じて、当該抵抗を介して当該コンデンサを充電又は放電し、前記スイッチがオンの状態で、当該抵抗を介さずに当該コンデンサを急速充電する、
ことを特徴とする請求項1に記載のデジタルオーディオ信号処理装置。
The time constant circuit is configured to include a resistor and a capacitor, and the capacitor is charged or discharged through the resistor according to the value of the reproduced digital signal in a state where the switch is OFF. , With the switch on, quickly charge the capacitor without going through the resistor,
The digital audio signal processing apparatus according to claim 1.
前記反転ゲートは、ミュートオンを示すハイレベル、又は、ミュートオフを示すローレベルのミュート信号を、前記コンバータに供給するものであり、
前記論理積ゲートは、再生された前記デジタル信号が無音状態から有音状態に変化した際に、前記反転ゲートからのハイレベルの信号、及び、前記再生部からのハイレベルのデジタル信号を入力し、前記スイッチへハイレベルの制御信号を供給することにより、前記コンデンサを急速に充電させ、前記反転ゲートが出力するミュート信号をハイレベルからローレベルに即座に変化させる、
ことを特徴とする請求項2に記載のデジタルオーディオ信号処理装置。
The inversion gate supplies a high level mute signal indicating mute on or a low level mute signal indicating mute off to the converter.
The AND gate inputs a high level signal from the inversion gate and a high level digital signal from the reproduction unit when the reproduced digital signal changes from a silent state to a voiced state. The capacitor is rapidly charged by supplying a high level control signal to the switch, and the mute signal output from the inverting gate is immediately changed from a high level to a low level.
The digital audio signal processing apparatus according to claim 2.
前記時定数回路は、再生された前記デジタル信号が有音状態から無音状態に変化した後に、緩やかな立ち下がり波形に変形させることにより、無音状態が所定時間継続した場合に限って、前記反転ゲートが出力するミュート信号をミュートオンを示すハイレベルに変化させる、
ことを特徴とする請求項1乃至3の何れか1項に記載のデジタルオーディオ信号処理装置。
The time constant circuit is configured so that the inverted gate is changed only when the silence state continues for a predetermined period of time by changing the reproduced digital signal from a sound state to a silence state into a gentle falling waveform. Change the mute signal output to high level indicating mute on,
The digital audio signal processing apparatus according to claim 1, wherein the digital audio signal processing apparatus is a digital audio signal processing apparatus.
再生部、コンバータ、時定数回路、反転ゲート、スイッチ、及び、論理積ゲートを含んだデジタルオーディオ信号処理装置におけるミュート制御方法であって、
前記再生部が、デジタルオーディオデータからデジタル信号を再生する再生ステップと、
前記コンバータが、前記再生ステップにて再生されたデジタル信号を、アナログ信号に変換して出力する出力ステップと、
前記時定数回路が、前記再生ステップにて再生されたデジタル信号を、緩やかな波形に変形させる変形ステップと、
前記反転ゲートが、前記変形ステップにて変形された波形を入力し、論理を反転させたミュート信号に基づいて、前記出力ステップからの出力を制御する出力制御ステップと、
前記論理積ゲートが、前記出力制御ステップからの信号と前記再生ステップにて再生されたデジタル信号とを入力し、論理積をとった制御信号に基づいて、前記時定数回路を所定の電源に接続可能な前記スイッチの接続を制御する接続制御ステップと、
を備えることを特徴とするミュート制御方法。
A mute control method in a digital audio signal processing apparatus including a reproduction unit, a converter, a time constant circuit, an inverting gate, a switch, and an AND gate,
The reproducing unit reproduces a digital signal from digital audio data; and
An output step in which the converter converts the digital signal reproduced in the reproduction step into an analog signal and outputs the analog signal;
A deformation step in which the time constant circuit deforms the digital signal reproduced in the reproduction step into a gentle waveform;
An output control step for controlling the output from the output step based on a mute signal in which the inversion gate inputs the waveform transformed in the transformation step and the logic is inverted;
The logical product gate inputs the signal from the output control step and the digital signal reproduced in the reproduction step, and connects the time constant circuit to a predetermined power source based on the control signal obtained by the logical product. A connection control step for controlling possible connection of the switch;
A mute control method comprising:
JP2012284587A 2012-12-27 2012-12-27 Digital audio signal processing device and mute control method Pending JP2014127925A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2012284587A JP2014127925A (en) 2012-12-27 2012-12-27 Digital audio signal processing device and mute control method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2012284587A JP2014127925A (en) 2012-12-27 2012-12-27 Digital audio signal processing device and mute control method

Publications (1)

Publication Number Publication Date
JP2014127925A true JP2014127925A (en) 2014-07-07

Family

ID=51407097

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012284587A Pending JP2014127925A (en) 2012-12-27 2012-12-27 Digital audio signal processing device and mute control method

Country Status (1)

Country Link
JP (1) JP2014127925A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016063500A (en) * 2014-09-20 2016-04-25 オンキヨー株式会社 Music reproduction device and music reproduction program

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016063500A (en) * 2014-09-20 2016-04-25 オンキヨー株式会社 Music reproduction device and music reproduction program
US9569166B2 (en) 2014-09-20 2017-02-14 Onkyo Corporation Music reproducing apparatus

Similar Documents

Publication Publication Date Title
JP2003115169A (en) Digital audio signal reproducing apparatus
JP2014127925A (en) Digital audio signal processing device and mute control method
US20080253585A1 (en) Apparatus and method for controlling volume
US7385129B2 (en) Music reproducing system
JP4542805B2 (en) Variable speed reproduction method and apparatus, and program
US7881481B2 (en) Audio processing apparatus and method
JP2007257771A (en) Reproducing device, reproducing method, program, and recording medium
JP4529605B2 (en) Electronics
JPH11340759A (en) Audio system
JP3969249B2 (en) Apparatus and method for synchronous reproduction of audio data and performance data
JP4655164B2 (en) Electronics
JP4207082B2 (en) REPRODUCTION DEVICE, REPRODUCTION METHOD, AND PROGRAM
KR100476750B1 (en) Vehicle Audio System Processing the Digital Audio Signal out of the Vehicle
JP6149514B2 (en) Digital signal processing apparatus with search function
KR101619878B1 (en) Apparatus for playing dsd audio file using i2s transmission scheme and method thereof
KR100667814B1 (en) Portable audio apparatus having tone and effect function of electric guitar
WO2006030860A1 (en) Electronic device, digital signal generating method, digital signal recording medium, signal processing device
JPS62257691A (en) Subcode signal generator for pcm recording and reproducing device
JP2007101772A (en) Reproducing device and reproducing method
JPH0551985B2 (en)
JP4697346B2 (en) Playback device
KR20100029315A (en) Method of playing exterior memory and audio apparatus using thereof
JP4609599B2 (en) Electronics
KR20140131735A (en) Method for reproducing high-quality sound source on mini audio set
KR20060080166A (en) Mp3 player