JP2014032159A - 投影撮像システム及び投影撮像システムの制御方法 - Google Patents

投影撮像システム及び投影撮像システムの制御方法 Download PDF

Info

Publication number
JP2014032159A
JP2014032159A JP2012174307A JP2012174307A JP2014032159A JP 2014032159 A JP2014032159 A JP 2014032159A JP 2012174307 A JP2012174307 A JP 2012174307A JP 2012174307 A JP2012174307 A JP 2012174307A JP 2014032159 A JP2014032159 A JP 2014032159A
Authority
JP
Japan
Prior art keywords
projection
imaging
frame time
imaging system
pattern image
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2012174307A
Other languages
English (en)
Inventor
Toshiyuki Shintani
俊行 信谷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP2012174307A priority Critical patent/JP2014032159A/ja
Publication of JP2014032159A publication Critical patent/JP2014032159A/ja
Pending legal-status Critical Current

Links

Images

Landscapes

  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)
  • Length Measuring Devices By Optical Means (AREA)

Abstract

【課題】投影のフレーム時間を撮像時間や撮像有無などの情報により最適に変化させることができるようにする。
【解決手段】対象にパターン画像を投影し撮像する投影撮像システムにおいて、前記パターン画像を映像信号の垂直同期信号に同期して投影する投影手段と、前記撮像に関するパラメータ情報を使用して前記映像信号のフレーム時間を決定する決定手段と、前記決定手段により決定されたフレーム時間となるように前記映像信号を制御する制御手段とを設け、投影におけるフレーム時間を所望の時間に制御できるようにする。
【選択図】図1

Description

本発明は三次元計測等の目的で対象に対してパターン画像の投影と撮像を行う投影撮像システムに関する。
パターン画像を対象に投影し、その反射光または透過光を撮像し、撮像画像を処理することにより対象の三次元情報を得る三次元計測装置における、投影撮像システムは例えば特許文献1に示されるような構成を取る。
構成要素としては、投影用のプロジェクタ、撮像用のカメラ、プロジェクタおよびカメラを制御する制御部などである。この構成における三次元計測原理としては、例えば空間コード化法・位相シフト法・その他各種方式がある。前記先行例におけるプロジェクタは、例えば特許文献2のような構成にて実現される。この場合の映像信号入力部への入力信号形態として代表的なものに、HDMI・DVIなどの標準化されたインターフェースがある。
特開平9−21620号公報 特開2008−76611号公報
投影撮像システムにおける投影部は、一般的なプロジェクタの機能を流用することが開発工数・製品コストの面から有利である。特許文献2のプロジェクタの入力映像信号は、例えばパソコンの映像出力であるDVI信号であり、そのフレーム周波数は例えば60Hzである。
一般的に、パソコンに接続されたプロジェクタ等の表示装置の入力映像信号が、DVI信号やHDMI信号である場合に、そのフレーム周波数や解像度などはパソコン側と表示装置側の電源投入時における決められたシーケンス動作により決定される。このフレーム周波数がプロジェクタの入力仕様の範囲内において変化してもプロジェクタは追随して投影を行うことが可能である。一般的に、フレーム周波数は変更することが可能であっても、頻繁に変更するものではなく、そのシステムに適したフレーム周波数に初期設定したら、それを維持して使用する。
しかしながら、三次元計測における投影撮像を行う場合において、設定されたフレーム周波数における1フレームの期間(以下、フレーム時間と言う)での投影撮像では光量不足が生じる場合がある。その対策として連続する複数フレームに渡って同じパターン画像を投影し、その期間に渡り撮像を行うという手法がある。
フレーム周波数が60Hzの場合、フレーム時間は約16.6msであるから、光量として40msの撮像時間が必要な場合は3フレーム連続して同じパターンを投影し、40msのシャッタ時間とすればよい。この方法では、投影に要する時間は16.6msの倍数となり、その時間が所望撮像時間と異なる場合は所望撮像時間よりも長い投影時間となる。
また、計測範囲が撮像可能なエリアよりも狭い場合は、撮像側でROI(Region Of Interest)を切って狭いエリアを撮像する場合がある。このとき、一般的に撮像時間は短くなるが、投影側のフレーム時間である16.6msよりも短い場合であっても繰返し撮像は16.6ms間隔で行う必要がある。
これらは、計測時間の短縮化を阻むという問題点があった。また、計測時以外も内部回路としては同期信号が規定周期で生成されており、低消費電力化を阻むという問題点があった。
本発明は前述の問題点に鑑み、投影のフレーム時間を撮像時間や撮像有無などの情報により最適に変化させることができるようにすることを目的とする。
本発明は、対象にパターン画像を投影し撮像する投影撮像システムにおいて、前記パターン画像を映像信号の垂直同期信号に同期して投影する投影手段と、前記撮像に関するパラメータ情報を使用して前記映像信号のフレーム時間を決定する決定手段と、前記決定手段により決定されたフレーム時間となるように前記映像信号を制御する制御手段とを有することを特徴とする。
本発明によれば、投影におけるフレーム時間を所望の時間に制御することができるので、計測のための投影撮像時間を無駄に長くしてしまうことが無くなり、また、撮像側でROIを切って狭いエリアを撮像する場合に所望撮像時間が無駄に長くなることも無くなる。また計測時以外の消費電力、温度上昇を抑制することが可能となる。
第1の実施形態に係る投影撮像システムの内部の構成例を説明するブロック図である。 (a)は従来の投影と撮像のタイミングを示し、(b)は実施形態の投影と撮像のタイミングを示す図である。 (a)は従来の投影と撮像のタイミングを示し、(b)は実施形態の投影と撮像のタイミングを示す図である。 一般的な三次元計測装置の構成を説明するためのブロック図である。 第2の実施形態に係る投影撮像システムの内部の構成例を説明するブロック図である。 (a)は水平信号と垂直信号の一般的な形態を示すチャート、(b)は各項目に対し取り得る具体的な数値を示した図である。 (a)は従来のピクセルクロックと投影撮像動作のチャート、(b)は実施形態のピクセルクロックと投影撮像動作のチャートである。
(第1の実施形態)
図4は、一般的な三次元計測装置の構成を説明するためのブロック図である。
図4において、6は三次元計測を行う対象で、例えば固定テーブルに置かれた物体であり、また見通し範囲にある地形である。1は対象6に対してパターン画像を投影するための投影部である。パターン画像の投影は、面投影の形態でも走査投影の形態でもよい。
図4において、2は対象6からの反射または対象6を透過した、投影部1から投影されたパターン画像を撮像する撮像部である。図4では、破線がパターン画像の飛行経路を表わしており、この例では対象6からの反射光を撮像部2にて撮像している。
3は制御部であり、投影部1の投影動作および撮像部2の撮像動作の主にタイミング制御を行う。
4は撮像部2で撮像したパターン画像を計測処理するための処理部であり、対象6の三次元情報を出力する。三次元情報を求めるための計算は後段に担わせて、処理部4は撮像したパターン画像を定められたフォーマットにて出力する機能である形態も取り得る。この場合、処理部4の出力形態は例えばカメラリンクやイーサネット(登録商標)などの汎用インターフェースを使用することも可能である。
7は、以上説明した投影部1、撮像部2、制御部3、処理部4からなる投影撮像システムであり、まとまったシステムユニットとして機能する。
5は処理部4の出力である対象6の三次元情報の出力部であり、ディスプレイに表示する形態、メモリに蓄積する形態、通信媒体を介して他システムに対して出力する形態、対象6にアクセスするロボットアームの制御情報を出力する形態、などを取り得る。出力部5は処理部4の計算機能を分担して持つ場合もある。
8は以上説明した投影部1、撮像部2、制御部3、処理部4、出力部5からなる三次元計測装置である。
ここで、本発明の実施形態をタイミング図により説明する。
図2(a)は、投影と撮像のタイミングの従来例を示す図である。投影部1は、機能としては汎用プロジェクタと同様または類似のものであり、汎用プロジェクタそのものまたは汎用プロジェクタに使用される機能部品などにより構成される。
その場合、投影部1の映像入力は、例えばDVIやHDMIなどの汎用インターフェースである。ここで、フレームレートが60fpsのとき1回の画像出力のために必要な時間であるフレーム時間は約16.6msである。
図2(a)において、投影タイミングは、投影部1におけるフレーム時間が16.6ms固定であり、所望の連続する4フレームにおいてパターンA、パターンB、パターンC、パターンDのパターン画像を投影することを示している。
図2(a)において、撮像タイミングは撮像部2における計測のための撮像動作を示しており、投影部1におけるパターン投影に同期している。ここで、1回の撮像に必要な時間は複数の要素で決定され、以下のような例がある。投影の光量が大きい場合や撮像レンズが明るい場合は撮像時間を短くできる。外乱光がある場合や対象6が離れている場合には撮像時間を長くして対応することもできる。
撮像において、計測対象エリアが小さくROI(Region Of Interest)を切って撮像する場合は一般的に撮像時間は短くなる。図2(a)は投影におけるフレーム時間16.6msに比べ撮像時間が短い場合のタイミング例である。ここでは、計測のために必要な投影撮像時間は16.6msの4倍となる。
図2(b)は、本発明の実施形態における投影と撮像のタイミングを示したものである。撮像時間を決定する条件が図2(a)の場合と同様で、16.6msよりも短い撮像時間となる場合、投影部1はその撮像時間の情報により投影のフレーム時間を短くする。図2(b)は、撮像に要する時間が8msの場合のタイミング図である。パターン投影するときのフレーム時間が撮像に要する時間に合わせて8msとなることを示している。
撮像動作は投影に同期して行われるように制御されているので、投影のフレーム時間が短くなれば撮像の間隔も同期して短くなる。パターン投影を行わないフレームのフレーム時間は16.6msのままである。ここでは、計測のために必要な投影撮像時間は8msの4倍となる。
次に、フレーム時間16.6msに比べ撮像時間を長くする必要がある場合について説明する。
図3(a)は、撮像に必要な時間が20msである場合の従来例における投影タイミング及び撮像タイミングを示す図である。DVI等の汎用インターフェース入力を持つ汎用投影装置は、一般的に電源投入時において入力信号および投影装置自身の能力によりフレーム周波数が決定され、その後は固定となる。
また、通電中における入力画像モードの切替わりによりフレーム周波数が変化する場合もあるが、この場合は投影画像が一時的に乱れるので計測装置におけるフレーム時間変更には向かない。このようなことから、投影のフレーム時間を16.6ms固定のままで使用し、2フレーム連続で同じパターン画像を投影し、撮像に必要な20msを確保している。この図3(a)の場合、パターンAを2フレーム、パターンBを2フレーム投影することを示しており、計測のために必要な投影撮像時間は16.6msの4倍となる。
図3(b)は、本実施形態における投影と撮像のタイミングを示したものである。撮像時間を決定する条件が図3(a)の場合と同様で、16.6msに比べ撮像時間を長くする必要がある場合、投影部1はその撮像時間の情報により投影のフレーム時間を長くする。図3(b)は、撮像に要する時間が20msの場合のタイミング図である。パターン投影するときのフレーム時間が撮像に要する時間に合わせて20msとなっている。パターン投影をしないフレームのフレーム時間は16.6msのままである。ここでは、計測のために必要な投影撮像時間は20msの2倍となる。
次に、本実施形態によるタイミングを実現するための投影撮像システムの内部ブロックの構成について、図1を用いて説明する。
図1において、10は全体制御部であり装置内各ブロックのタイミング等を制御する。図1に示したように、投影制御信号、光源点灯制御信号、シャッタ制御信号、キャプチャ制御信号などの制御信号を作成し出力する。
11はフレーム時間決定部であり、例えば撮像におけるROI設定の情報からフレーム時間を決定する。そのために必要な情報は全体制御部10より受取る。本実施形態においては、撮像に関するパラメータは、当該フレームにおける撮像時間、撮像エリア、撮像動作の有無のうち、少なくともいずれか1つを含むように決定する。また、投影に関するパラメータ情報も使用してフレーム時間を決定する。
12はフレーム時間可変制御部であり、フレーム時間決定部11で決定されたフレーム時間になるようにタイミングを制御する。ここでは、フレーム時間可変制御部12はPLL回路で構成されておりドットクロックを出力する。13は画像メモリであり、投影するためのパターン画像を必要な枚数分格納している。14はビデオデータ・同期信号生成部であり、全体制御部10からの制御に基づきドットクロック、水平同期信号、垂直同期信号、投影するパターン画像を出力する。
ここで、水平同期信号、垂直同期信号、パターン画像の出力はドットクロックに同期した信号として出力される。ここで出力されるパターン画像は画像メモリ13に格納された画像情報が使われる。ビデオデータ・同期信号生成部14の出力としては、DVIインターフェースの形態も取り得る。
DVIインターフェースはドットクロック、水平同期信号、垂直同期信号、投影するパターン画像を個別の信号線で伝送する形態ではない。しかし、受け側にてデコード処理をすることによりドットクロック、水平同期信号、垂直同期信号、投影するパターン画像の各信号を作成することが可能である。
15は表示デバイス制御部であり、ビデオデータ・同期信号生成部14からの出力を受けて、次段の表示デバイス17に特化した信号形態に変換する処理を行う。17は表示デバイスであり前段の表示デバイス制御部15により投影画像を形成する。表示デバイス17としては、例えばDMD、LCOSなどの素子が使用される。16はLED光源であり、投影のための光源として使用される。
LED光源16は所望時のみ点灯するように全体制御部10により制御される。18は撮像デバイスであり、パターン画像の撮りこみを行う。撮りこみのためのタイミングであるシャッタ制御は全体制御部10より供給される制御信号に応じて行う。
撮像デバイス18の出力としては、各種形態を取り得るが、例えばカメラリンクやイーサネットなどの汎用インターフェースを使用することも可能である。19はキャプチャ制御部であり、撮像デバイス18からの撮像データを一時的にメモリに格納したり、必要に応じて後段へ出力したりする。20はビデオ処理部であり、キャプチャ制御部19からの撮像データを後段処理に適した画像に変換する機能を有し、例えばホワイトバランス処理、ノイズリダクション処理などを行う。
21は計測処理部であり、ビデオ処理部20からの撮像データを元に、三次元計測処理を行い、対象6の三次元情報を求める処理を行う。22は表示・出力部であり、その機能としてはディスプレイに表示する形態、メモリに蓄積する形態、通信媒体を介して他システムに対して出力する形態、対象6にアクセスするロボットアームの制御情報を出力する形態、などがある。
三次元計測装置8の動作としては、計測が必要な時に、投影・撮像を行い三次元情報を算出する。三次元計測装置8がロボットアームによる部品の組立て工程に使用される場合において、計測が必要な時とは以下の場合である。すなわち、ロボットアームが部品箱に部品を取りに行く時に部品箱または部品箱内の部品を認識する場合、ロボットアームが把持した部品を他の部品に嵌合させる時に両部品を認識する場合、ロボットアームが部品嵌合を終了した後にその組付け状態を認識する場合、などである。
計測が必要な時以外においては三次元計測装置8はアイドル状態である。アイドル状態においては、ビデオデータ・同期信号生成部14は固定周期のドットクロック、水平同期信号、垂直同期信号を出力し、垂直同期信号の周期は16.6msである。また、LED光源16は点灯を行わない。
計測が必要なときに、全体制御部10は各種制御を行うが、その中で撮像デバイス18に対するシャッタ制御のための出力を行う。この制御情報には、撮像デバイス18における撮像動作の開始タイミングおよび撮像時間が含まれる。ここで、撮像時間は複数の要素で決定され、例えば、投影の光量が大きい場合や撮像レンズが明るい場合やROI設定で撮像範囲が狭い場合は短く設定され、外乱光がある場合や対象6が離れている場合には撮像時間を長く設定される。
フレーム時間決定部11はこの撮像時間の情報により、投影における最適なフレーム時間を決定する。ここでの最適とは、撮像時間に対して必要最小限の投影時間を実現するための必要最小限のフレーム時間を言う。フレーム時間可変制御部12は、フレーム時間決定部11により決定されたフレーム時間情報を元に、所望のフレーム時間となるような周波数のドットクロックを作成する。
フレーム時間可変制御部12はPLL回路で構成されたドットクロック生成部であり、PLL回路におけるフィードバック経路の分周回路に所望の分周数を設定することで容易にドットクロック周波数を変更することが可能である。ビデオデータ・同期信号生成部14はフレーム時間可変制御部12からのドットクロックを元に水平同期信号、垂直同期信号を作成し、水平同期信号、垂直同期信号、パターン画像の出力はドットクロックに同期して表示デバイス制御部15に対して出力される。
以上説明したように、ビデオデータ・同期信号生成部14はフレーム時間の変更を行う場合において、各部の状態を変更するような機能を必要としない。
ここで、フレーム時間決定部11は撮像時間の情報により投影における最適なフレーム時間を決定するのが基本であるが、例えばフレーム時間が1msと短くなる場合、本実施形態の方式ではピクセルクロックを1GHz以上の高い周波数にする必要が生じる。このような高い周波数を扱う処理部の実現は、回路素子の選定や放射ノイズの面などで不利となる。
よって、フレーム時間可変制御部12の出力周波数は、例えば最大400MHzに上限設定がされる。この場合において、最適なフレーム時間の決定は、撮像時間の情報のみからではなく、この投影系動作の制約情報も加味して、フレーム時間決定部11により決定される。ここで言う投影系動作の制約情報とは最大400MHzと上限設定されたフレーム時間可変制御部12の出力周波数であるが、これに限ることなく例えば表示デバイス17の最少フレーム時間やその他の制約情報もフレーム時間の決定要素に使用される。
(第2の実施形態)
次に、図5を参照して、本発明の第2の実施形態について説明する。
図5において、23は基本クロック生成部、24はビデオデータ・可変同期信号生成部であり、以下に詳述する。基本クロック生成部23、ビデオデータ・可変同期信号生成部24以外のブロックの機能については図1を参照し、第1の実施形態で説明した内容とほぼ同一であるので、ここでの詳述は割愛する。
基本クロック生成部23は投影系の基本クロック生成回路であり、130MHzを生成し、ビデオデータ・可変同期信号生成部24に出力する。ビデオデータ・可変同期信号生成部24は基本クロック生成部23からの基本クロックを受け、分周回路、カウンタ回路等によりドットクロック信号、水平同期信号、垂直同期信号を生成する。これら信号の一例を、図6を用いて説明する。
図6(a)は、映像信号における水平同期信号と垂直同期信号の一般的な形態を示している図である。図6(a)中の数字に対応した図6(b)の数値テーブルの各項目に対し取り得る具体的な数値を表わしたものである。この数値テーブルにおいて、水平同期期間、水平バックポーチ、水平表示期間、水平フロントポーチ、水平総クロックについては基本クロックのクロック数で表わされている。ここで、基本クロックは130MHzであるので1クロックの長さは約7.7nsである。
標準モードにおいては、基本クロックの2クロック分で1ピクセルのデータを出力する。1ラインの水平表示期間における基本クロック数は数値テーブルより2048であり、これから1ラインのピクセル数は1024となる。標準モードにおいては、図6(b)の数値テーブルより水平総クロックが2688、垂直総ラインが806であるので垂直同期の間隔は2688×806=2166528クロックとなる。1クロックは約7.7nsであるのでフレーム時間は約17msとなる。
1.5倍モードにおいては、基本クロックの3クロック分で1ピクセルのデータを出力する。1ラインの水平表示期間における基本クロック数は、図6(b)の数値テーブルより3072であり、これから1ラインのピクセル数は1024となる。1.5倍モードにおいては、数値テーブルより水平総クロックが3712、垂直総ラインが806であるので垂直同期の間隔は3712x806=2991872クロックとなる。1クロックは約7.7nsであるのでフレーム時間は約23msとなる。
0.5倍モードにおいては基本クロックの1クロック分で1ピクセルのデータを出力する。1ラインの水平表示期間における基本クロック数は数値テーブルより1024であり、これから1ラインのピクセル数は1024となる。0.5倍モードにおいては数値テーブルより水平総クロックが1664、垂直総ラインが806であるので垂直同期の間隔は1664x806=1341184クロックとなる。1クロックは約7.7nsであるのでフレーム時間は約10msとなる。
以上のように水平表示期間における基本クロック数とピクセルの関係を変化させることで水平1024垂直768という解像度を保ったままでフレーム時間の変更が可能となる。
(第3の実施形態)
次に、第3の実施形態を図1のブロック図を用いて説明する。図1において、フレーム時間決定部11はシャッタ制御情報より該当フレームにおけるシャッタ動作の有無を判断し、それにより後段のフレーム時間可変制御部12の出力周波数を変化させる出力信号を作成する。
フレーム時間決定部11において、前述した判断のための情報としては、シャッタ制御情報に限ることはなく、不図示の投影制御信号でもよく、また不図示の全体制御部10より受取る当該フレームにおける投影撮像動作の有無の情報でもよい。これらの情報は信号としての詳細仕様は異なっていても、当該フレームにおける計測のための投影撮像動作の有無を意味するものである。
フレーム時間可変制御部12において出力周波数がどのように制御されるかを図7を用いて説明する。
図7(a)は、従来例を示すものであり、ピクセルクロックは投影撮像動作の有無に関係なく65MHz固定である。図7(b)は本実施形態によるチャートであり、投影撮像動作が行われるフレームにおいてはピクセルクロック周波数が65MHzであり、それ以外のフレームにおいては500kHzである。
ピクセルクロックは後段の同期回路すべての元になるクロックであり、ピクセルクロックの周波数が変化することで水平同期信号、垂直同期信号を含め、同期系のすべての回路の周波数が比例して変化する。一般的に、回路の消費電力や発熱は動作周波数にほぼ比例するので、投影撮像動作をしていないときの発熱や消費電力は図7(a)の場合と図7(b)の場合で、単純計算で130:1の差が生じる。
(その他の実施形態)
また、本発明は、以下の処理を実行することによっても実現される。即ち、前述した実施形態の機能を実現するソフトウェア(コンピュータプログラム)を、ネットワーク又は各種のコンピュータ読み取り可能な記憶媒体を介してシステム或いは装置に供給する。そして、そのシステム或いは装置のコンピュータ(またはCPUやMPU等)がプログラムを読み出して実行する処理である。
10 全体制御部
11 フレーム時間決定部
12 フレーム時間可変制御部
13 画像メモリ
14 ビデオデータ・同期信号生成部
15 表示デバイス制御部
16 LED光源
17 表示デバイス
18 撮像デバイス
19 キャプチャ制御部
20 ビデオ処理部
21 計測処理部
22 表示・出力部
23 基本クロック生成部
24 ビデオデータ・可変同期信号生成部

Claims (13)

  1. 対象にパターン画像を投影し撮像する投影撮像システムにおいて、
    前記パターン画像を映像信号の垂直同期信号に同期して投影する投影手段と、
    前記撮像に関するパラメータ情報を使用して前記映像信号のフレーム時間を決定する決定手段と、
    前記決定手段により決定されたフレーム時間となるように前記映像信号を制御する制御手段とを有することを特徴とする投影撮像システム。
  2. 前記撮像に関するパラメータは、当該フレームにおける撮像時間、撮像エリア、撮像動作の有無のうち、少なくともいずれか1つを含むことを特徴とする請求項1に記載の投影撮像システム。
  3. 前記フレーム時間の制御は、投影に関するパラメータ情報もその決定に使用することを特徴とする請求項1または2に記載の投影撮像システム。
  4. 前記フレーム時間の制御は、パターン画像の解像度を保ったままで行うことを特徴とする請求項1〜3の何れか1項に記載の投影撮像システム。
  5. 前記フレーム時間を変化させる手段は、ピクセルクロックの周波数を変更することを特徴とする請求項1〜4の何れか1項に記載の投影撮像システム。
  6. 請求項1〜5の何れか1項に記載の投影撮像システムを有することを特徴とする三次元計測装置。
  7. 対象にパターン画像を投影し撮像する投影撮像システムの制御方法において、
    前記パターン画像を映像信号の垂直同期信号に同期して投影する投影工程と、
    前記撮像に関するパラメータ情報を使用して前記映像信号のフレーム時間を決定する決定工程と、
    前記決定工程において決定されたフレーム時間となるように前記映像信号を制御する制御工程とを有することを特徴とする投影撮像システムの制御方法。
  8. 前記撮像に関するパラメータは、当該フレームにおける撮像時間、撮像エリア、撮像動作の有無のうち、少なくともいずれか1つを含むことを特徴とする請求項7に記載の投影撮像システムの制御方法。
  9. 前記フレーム時間の制御は、投影に関するパラメータ情報もその決定に使用することを特徴とする請求項7または8に記載の投影撮像システムの制御方法。
  10. 前記フレーム時間の制御は、パターン画像の解像度を保ったままで行うことを特徴とする請求項7〜9の何れか1項に記載の投影撮像システムの制御方法。
  11. 前記フレーム時間を変化させる工程は、ピクセルクロックの周波数を変更することを特徴とする請求項7〜10の何れか1項に記載の投影撮像システムの制御方法。
  12. 対象にパターン画像を投影し撮像する投影撮像システムの制御方法の各工程をコンピュータに実行させるプログラムにおいて、
    前記パターン画像を映像信号の垂直同期信号に同期して投影する投影工程と、
    前記撮像に関するパラメータ情報を使用して前記映像信号のフレーム時間を決定する決定工程と、
    前記決定工程において決定されたフレーム時間となるように前記映像信号を制御する制御工程とをコンピュータに実行させることを特徴とするプログラム。
  13. 請求項12に記載のプログラムを記憶したことを特徴とするコンピュータ読み取り可能な記憶媒体。
JP2012174307A 2012-08-06 2012-08-06 投影撮像システム及び投影撮像システムの制御方法 Pending JP2014032159A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2012174307A JP2014032159A (ja) 2012-08-06 2012-08-06 投影撮像システム及び投影撮像システムの制御方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2012174307A JP2014032159A (ja) 2012-08-06 2012-08-06 投影撮像システム及び投影撮像システムの制御方法

Publications (1)

Publication Number Publication Date
JP2014032159A true JP2014032159A (ja) 2014-02-20

Family

ID=50282072

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012174307A Pending JP2014032159A (ja) 2012-08-06 2012-08-06 投影撮像システム及び投影撮像システムの制御方法

Country Status (1)

Country Link
JP (1) JP2014032159A (ja)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016063408A1 (ja) * 2014-10-24 2016-04-28 Necディスプレイソリューションズ株式会社 表示制御装置およびその制御方法
WO2018158983A1 (ja) * 2017-03-02 2018-09-07 Ckd株式会社 三次元計測装置
KR101909897B1 (ko) * 2017-08-10 2018-10-19 성균관대학교산학협력단 카메라와 프로젝터간의 동기화 방법 및 장치
WO2019012884A1 (ja) 2017-07-12 2019-01-17 パナソニックIpマネジメント株式会社 投影撮像システム、計測装置および投影撮像方法
WO2019058750A1 (ja) * 2017-09-20 2019-03-28 倉敷紡績株式会社 撮像システム、撮像方法および撮像素子
JP2020078050A (ja) * 2018-09-11 2020-05-21 コグネックス・コーポレイション 照明パターンを受ける物体の画像取得を最適化するための方法及び装置
KR20220132936A (ko) * 2021-03-24 2022-10-04 비젼온칩 주식회사 프로젝터를 활용한 동영상 촬영을 위한 장치 및 방법
KR102630707B1 (ko) * 2022-08-01 2024-01-30 비젼온칩 주식회사 3d 인식장치 및 프로젝터를 활용한 동영상 촬영을 위한 장치 및 방법

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002195812A (ja) * 2000-10-20 2002-07-10 Matsushita Electric Ind Co Ltd レンジファインダ装置、3次元計測方法および光源装置
JP2003281509A (ja) * 2002-03-25 2003-10-03 Minolta Co Ltd 撮影制御方法および3次元形状入力装置
JP2008039535A (ja) * 2006-08-04 2008-02-21 Mitsutoyo Corp 画像相関変位計

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002195812A (ja) * 2000-10-20 2002-07-10 Matsushita Electric Ind Co Ltd レンジファインダ装置、3次元計測方法および光源装置
JP2003281509A (ja) * 2002-03-25 2003-10-03 Minolta Co Ltd 撮影制御方法および3次元形状入力装置
JP2008039535A (ja) * 2006-08-04 2008-02-21 Mitsutoyo Corp 画像相関変位計

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10373582B2 (en) 2014-10-24 2019-08-06 Nec Display Solutions, Ltd. Display control device and control method therewith
WO2016063408A1 (ja) * 2014-10-24 2016-04-28 Necディスプレイソリューションズ株式会社 表示制御装置およびその制御方法
WO2018158983A1 (ja) * 2017-03-02 2018-09-07 Ckd株式会社 三次元計測装置
JP2018146289A (ja) * 2017-03-02 2018-09-20 Ckd株式会社 三次元計測装置
CN110291359A (zh) * 2017-03-02 2019-09-27 Ckd株式会社 三维测量装置
US10914574B2 (en) 2017-03-02 2021-02-09 Ckd Corporation Three-dimensional measurement device
US11371837B2 (en) 2017-07-12 2022-06-28 Panasonic Intellectual Property Management Co., Ltd. Projection imaging system, measurement device, and projection imaging method
WO2019012884A1 (ja) 2017-07-12 2019-01-17 パナソニックIpマネジメント株式会社 投影撮像システム、計測装置および投影撮像方法
KR101909897B1 (ko) * 2017-08-10 2018-10-19 성균관대학교산학협력단 카메라와 프로젝터간의 동기화 방법 및 장치
WO2019058750A1 (ja) * 2017-09-20 2019-03-28 倉敷紡績株式会社 撮像システム、撮像方法および撮像素子
JP2020078050A (ja) * 2018-09-11 2020-05-21 コグネックス・コーポレイション 照明パターンを受ける物体の画像取得を最適化するための方法及び装置
US11240435B2 (en) 2018-09-11 2022-02-01 Cognex Corporation Methods and apparatus for optimizing image acquisition of objects subject to illumination patterns
JP7170607B2 (ja) 2018-09-11 2022-11-14 コグネックス・コーポレイション 照明パターンを受ける物体の画像取得を最適化するための方法及び装置
KR20220132936A (ko) * 2021-03-24 2022-10-04 비젼온칩 주식회사 프로젝터를 활용한 동영상 촬영을 위한 장치 및 방법
WO2022203212A3 (ko) * 2021-03-24 2022-11-17 비젼온칩 주식회사 프로젝터를 활용한 동영상 촬영을 위한 장치 및 방법
KR102470050B1 (ko) 2021-03-24 2022-11-25 비젼온칩 주식회사 프로젝터를 활용한 동영상 촬영을 위한 장치 및 방법
KR102630707B1 (ko) * 2022-08-01 2024-01-30 비젼온칩 주식회사 3d 인식장치 및 프로젝터를 활용한 동영상 촬영을 위한 장치 및 방법

Similar Documents

Publication Publication Date Title
JP2014032159A (ja) 投影撮像システム及び投影撮像システムの制御方法
US10863155B2 (en) Reduction of banding artifacts in image processing
WO2013018262A1 (ja) 撮像装置、情報処理装置、情報処理システムおよびフレームデータ出力同期化方法
JP4810545B2 (ja) 映像伝送時間測定システムおよび映像伝送時間測定方法
JP5917116B2 (ja) 情報処理装置、情報処理装置の制御方法、およびプログラム
JP2010056685A (ja) 撮像装置、補正回路および補正方法
US10582122B2 (en) Image processing apparatus, image processing method, and image pickup apparatus
US20220021798A1 (en) Information processing apparatus, information processing system, device for position and posture acquisition, and device information acquisition method
JP2013044735A (ja) 投影制御装置及び投影制御方法
US10171781B2 (en) Projection apparatus, method for controlling the same, and projection system
JP7310606B2 (ja) 二次元フリッカ測定装置及び二次元フリッカ測定方法
US11743437B2 (en) Projection adjustment program and projection adjustment method
JP2014165755A (ja) 撮像装置及びその制御方法
JP2011033805A (ja) 映像制御装置、投写型映像表示装置および映像表示システム
US20200021787A1 (en) Projector, projection method, image processing system, and method
JP2017009909A (ja) 投射型映像表示システム、投射型映像表示装置及び投射補正方法
JP6679847B2 (ja) 棚割情報生成装置、棚割情報生成システム、棚割情報生成方法、撮像装置、およびプログラム
JP5440245B2 (ja) 撮像装置
JP2023095936A (ja) 映像処理装置、映像処理方法、及び制御プログラム
US20190215500A1 (en) Projection control apparatus and projection control method
WO2023035096A1 (zh) 帧率控制方法、控制设备、电子设备和计算机可读介质
JP2023055773A (ja) 同期制御装置、同期制御方法、及びプログラム
JP2014219572A (ja) 表示装置及びその制御方法
JP2012163371A (ja) 情報処理装置、情報処理方法
CN113170038A (zh) 抖动校正控制装置、抖动校正控制装置的工作方法、抖动校正控制装置的工作程序及摄像装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20150804

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20160622

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160802

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20170207