JP2013205821A - Video display apparatus, method and program for multi-display system - Google Patents

Video display apparatus, method and program for multi-display system Download PDF

Info

Publication number
JP2013205821A
JP2013205821A JP2012078225A JP2012078225A JP2013205821A JP 2013205821 A JP2013205821 A JP 2013205821A JP 2012078225 A JP2012078225 A JP 2012078225A JP 2012078225 A JP2012078225 A JP 2012078225A JP 2013205821 A JP2013205821 A JP 2013205821A
Authority
JP
Japan
Prior art keywords
video
reference pulse
signal processing
display
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2012078225A
Other languages
Japanese (ja)
Other versions
JP5998579B2 (en
Inventor
Toyokazu Narumi
豊和 鳴美
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP2012078225A priority Critical patent/JP5998579B2/en
Publication of JP2013205821A publication Critical patent/JP2013205821A/en
Application granted granted Critical
Publication of JP5998579B2 publication Critical patent/JP5998579B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide a video display apparatus capable of surely suppressing failure display.SOLUTION: A signal supply unit 25 includes a function of inserting a plurality of video markers indicating the number of a corresponding frame into a one frame of a video signal while corresponding to a plurality of signal processing units 21-24. The plurality of signal processing units 21-24 includes a function of extracting each video marker from among one frames of the video signal, and synchronizing the plurality of signal processing units 21-24 with each other so that their frame numbers are coincident with each other and displaying a divided video.

Description

本発明は、複数の分割映像を複数のディスプレイで表示することにより全体で一つの映像を表示するマルチディスプレイシステムに関し、詳しくはその映像表示装置、方法及びプログラムに関する。   The present invention relates to a multi-display system that displays a plurality of divided videos on a plurality of displays to display one video as a whole, and more particularly to a video display apparatus, method, and program thereof.

旧来のマルチディスプレイシステムでは、映像専用端末のみが有する信号同期制御機能(Vertical Syncのみ)を活用し、映像同期性を確保していた。この場合、信号経路及び信号系統の全てにおいて映像信号が時間管理された状態で入出力されていれば、同期性が損なわれる機会は少なかった。   In the conventional multi-display system, video synchronization is ensured by utilizing the signal synchronization control function (only Vertical Sync) that only the video dedicated terminal has. In this case, if video signals are input / output in a time-controlled state in all signal paths and signal systems, there is little chance of loss of synchronization.

近年は、大型表示システムの高機能化及び高性能化の要望が高まると同時に低コスト化への要望から、マルチディスプレイの活用が広がっている。また、システムコスト低減の要望から、情報処理端末を活用する機会が高まっている。つまり、情報処理端末は、高速処理化の進展により、マルチディスプレイシステムの映像処理機器として必要不可欠となっている。   In recent years, the demand for higher functionality and higher performance of large display systems has increased, and at the same time, the use of multi-display has been spreading due to the demand for lower costs. Moreover, the opportunity of utilizing an information processing terminal is increasing from the request of system cost reduction. That is, information processing terminals are indispensable as video processing equipment for multi-display systems due to the progress of high-speed processing.

また、映像伝送システム技術では、圧縮/伸張技術を採用し汎用ネットワークを主伝送路とした映像信号伝搬システムが標準採用されることにより、同期の欠損及びローカルクロック(基準信号タイミング)により処理される非同期システムが主流となりつつある。この影響を受け、各表示ディスプレイの同期性が失われると、大きな時間遅延と遅延時間差を生じることになる。そのため、マルチディスプレイ表示をした場合、各ディスプレイ間に表示時間差が発生することにより非同期映像となるため、視認性能及び品質に悪影響を及ぼしてしまう。この各ディスプレイ間の時間差による非同期表示を「胴切れ映像」と呼ぶ。   In video transmission system technology, a video signal propagation system that employs compression / decompression technology and uses a general-purpose network as the main transmission path is adopted as a standard, so that it is processed with loss of synchronization and local clock (reference signal timing). Asynchronous systems are becoming mainstream. If the synchronism of each display is lost due to this influence, a large time delay and a delay time difference are caused. For this reason, when multi-display is performed, a display time difference occurs between the displays, resulting in an asynchronous video, which adversely affects visual performance and quality. This asynchronous display due to the time difference between the displays is referred to as “out-body video”.

非同期要因としては、複数の処理端末による非同期分散処理、圧縮伝送(ネットワーク)による非同期処理、すなわち、汎用信号処理・演算器、映像伝送装置、ネットワーク伝送などが挙げられる。なお、ネットワーク伝送は、非同期であり、時間管理の仕組みが無い。   Asynchronous factors include asynchronous distributed processing by a plurality of processing terminals, asynchronous processing by compression transmission (network), that is, general-purpose signal processing / arithmetic unit, video transmission device, network transmission, and the like. Note that network transmission is asynchronous and has no time management mechanism.

図6に、マルチディスプレイシステムによる表示例を示す。図6に示すマルチディスプレイシステムは、四つのディスプレイ11〜14から構成される。数学用語で言えば、ディスプレイ11は第一象限、ディスプレイ12は第二象限、ディスプレイ13は第三象限、ディスプレイ14は第四象限を、それぞれ担当している。ここでは、一例として、画面の左下から右上へ動いている「円」が、画面の中心に到達した状態を表示している。図6[A]は正常な映像である。図6[B]は、ディスプレイ11〜14間の同期性が失われたため、胴切れ映像となったものである。図6[B]では、ディスプレイ11,13に遅延が生じている。   FIG. 6 shows a display example by the multi-display system. The multi-display system shown in FIG. 6 includes four displays 11-14. In mathematical terms, the display 11 is responsible for the first quadrant, the display 12 is responsible for the second quadrant, the display 13 is responsible for the third quadrant, and the display 14 is responsible for the fourth quadrant. Here, as an example, a state in which a “circle” moving from the lower left to the upper right of the screen has reached the center of the screen is displayed. FIG. 6A is a normal image. FIG. 6B is a torso image because the synchronism between the displays 11 to 14 is lost. In FIG. 6B, the displays 11 and 13 are delayed.

特許文献1には、画像出力装置と二つの画像表示装置とを有する画像表示システムが開示されている。この画像出力装置は、タイミングインデックス信号を生成し、画像信号に挿入するタイミングインデックス信号生成部と、タイミングインデックス信号が挿入された画像信号を、画像表示装置に送信する画像信号送信部とを備えている。画像表示装置は、画像信号に挿入されたタイミングインデックス信号を復号するタイミングインデックス信号復号部と、復号されたタイミングインデックス信号を他の画像表示装置に送信するタイミングインデックス信号送信部とを備え、タイミングインデックス信号の送信に基づいて、画像表示の同期が取られている。これにより、表示するコンテンツの種類によらず、複数の画像表示装置によって同期のとられた画像表示を行おうとしている。   Patent Document 1 discloses an image display system having an image output device and two image display devices. The image output device includes a timing index signal generation unit that generates a timing index signal and inserts the timing index signal into the image signal, and an image signal transmission unit that transmits the image signal into which the timing index signal is inserted to the image display device. Yes. The image display device includes a timing index signal decoding unit that decodes a timing index signal inserted in the image signal, and a timing index signal transmission unit that transmits the decoded timing index signal to another image display device, The image display is synchronized based on the signal transmission. Thereby, it is going to perform the image display synchronized by the some image display apparatus irrespective of the kind of content to display.

特開2009−1224412号公報JP 2009-1224412 A

従来のマルチディスプレイシステムでは、前述のとおり、情報処理機器の混在とネットワーク伝送の影響とを受け、映像信号伝搬に時間遅延と遅延バラツキとが発生する。これにより、映像信号の同期性が失われる可能性があった。このため、マルチディスプレイシステムにおいて、各ディスプレイ間の非同期による不具合表示(胴切れ映像)が発生する。   In the conventional multi-display system, as described above, time delay and delay variation occur in the video signal propagation due to the mixture of information processing devices and the influence of network transmission. As a result, the synchronization of the video signal may be lost. For this reason, in the multi-display system, a malfunction display (out-of-body video) is generated asynchronously between the displays.

特許文献1の技術は、ベースバンドビデオ信号におけるタイミングインデックス信号を付加し、それを読み出すものである。したがって、近年の信号伝送の主流である圧縮伝送(例えばMPEG−4 AVC/H.264や他の圧縮伝送方式)では、上記のタイミングインデックス信号インデックスなどはデータ削減の対象となって削除されるかデータ圧縮処理により無効信号となる可能性が高い。   The technique of Patent Document 1 adds a timing index signal in a baseband video signal and reads it out. Therefore, in compressed transmission (for example, MPEG-4 AVC / H.264 and other compressed transmission schemes), which is the mainstream of recent signal transmission, is the timing index signal index or the like deleted as a data reduction target? There is a high possibility of invalid signals due to data compression processing.

そこで、本発明の目的は、確実に胴切れ表示を抑制し得る映像表示装置を提供することにある。   Accordingly, an object of the present invention is to provide a video display device that can reliably suppress the display of the lack of body.

本発明に係るマルチディスプレイシステムの映像表示装置は、
一つの映像が複数に分割された分割映像をそれぞれ表示することにより全体で一つの映像を表示する複数のディスプレイに一対一に設けられ、対応する前記ディスプレイにそれぞれ前記分割映像を表示させる複数の信号処理部と、
これらの信号処理部へ映像信号を供給する信号供給部とを備え、
この信号供給部は、前記映像信号の一フレーム分の中に、当該フレームの番号を示す映像マーカを、前記複数の信号処理部に対応して複数挿入する機能を有し、
前記複数の信号処理部は、前記映像信号の一フレーム分の中からそれぞれ前記映像マーカを抽出し、前記フレームの番号が一致するように当該複数の信号処理部同士で同期をとって前記分割映像を表示させる機能を有する。
The video display device of the multi-display system according to the present invention is
A plurality of signals that are provided one-to-one on a plurality of displays that display one video as a whole by displaying each of the divided videos obtained by dividing one video into a plurality of signals, and that display the divided videos on the corresponding displays, respectively. A processing unit;
A signal supply unit that supplies video signals to these signal processing units,
The signal supply unit has a function of inserting a plurality of video markers indicating the number of the frame corresponding to the plurality of signal processing units in one frame of the video signal,
The plurality of signal processing units respectively extract the video marker from one frame of the video signal, and the plurality of signal processing units synchronize with each other so that the frame numbers match. It has a function to display.

本発明に係るマルチディスプレイシステムの映像表示方法は、
一つの映像が複数に分割された分割映像をそれぞれ表示することにより全体で一つの映像を表示する複数のディスプレイに対して、前記分割映像を表示させる方法であって、
映像信号の一フレーム分の中に、当該フレームの番号を示す映像マーカを、前記複数の分割映像ごとに複数挿入する第一ステップと、
前記映像信号の一フレーム分の中から前記複数の分割映像ごとに前記映像マーカを抽出し、前記フレームの番号が一致するように同期をとって当該複数の分割映像を表示させる第二ステップと、
を含む。
An image display method for a multi-display system according to the present invention includes:
A method of displaying the divided video on a plurality of displays that display one video as a whole by displaying each of the divided videos obtained by dividing one video into a plurality of images,
A first step of inserting a plurality of video markers indicating the number of the frame in one frame of the video signal for each of the plurality of divided videos;
A second step of extracting the video marker for each of the plurality of divided videos from one frame of the video signal, and displaying the plurality of divided videos in synchronization so that the frame numbers match;
including.

本発明に係るマルチディスプレイシステムの映像表示プログラムは、
一つの映像が複数に分割された分割映像をそれぞれ表示することにより全体で一つの映像を表示する複数のディスプレイに一対一に設けられ、対応する前記ディスプレイにそれぞれ前記分割映像を表示させる複数の信号処理手段を、
コンピュータに機能させるための映像表示プログラムであって、
これらの信号処理手段に供給される映像信号は、一フレーム分の中に、当該フレームの番号を示す映像マーカが、前記複数の信号処理手段に対応して複数挿入されており、
前記複数の信号処理手段は、前記映像信号の一フレーム分の中からそれぞれ前記映像マーカを抽出し、前記フレームの番号が一致するように当該複数の信号処理手段同士で同期をとって前記分割映像を表示させる手段を有する。
An image display program of a multi-display system according to the present invention is
A plurality of signals that are provided one-to-one on a plurality of displays that display one video as a whole by displaying each of the divided videos obtained by dividing one video into a plurality of signals, and that display the divided videos on the corresponding displays, respectively. Processing means
An image display program for causing a computer to function,
In the video signal supplied to these signal processing means, a plurality of video markers indicating the number of the frame are inserted in one frame corresponding to the plurality of signal processing means,
The plurality of signal processing means respectively extract the video markers from one frame of the video signal, and the plurality of signal processing means synchronize with each other so that the frame numbers match. Means for displaying.

本発明によれば、各ディスプレイにおいて同期をとって各分割映像を表示できるので、胴切れ映像を確実に抑制できる。その理由は、信号供給部で映像信号に時間情報を加えることにより、各信号処理部で非同期状態を検知して遅延補正を適用できるからである。   According to the present invention, each divided video can be displayed in synchronization with each display, so that a torso video can be reliably suppressed. The reason is that each signal processing unit can detect an asynchronous state and apply delay correction by adding time information to the video signal in the signal supply unit.

実施形態1のマルチディスプレイシステム及び映像表示装置を示すブロック図である。1 is a block diagram illustrating a multi-display system and a video display device of Embodiment 1. FIG. 実施形態1における信号処理部の具体例を示すブロック図である。3 is a block diagram illustrating a specific example of a signal processing unit in Embodiment 1. FIG. 実施形態1における映像マーカを示す平面図であり、図3[A]は一フレーム全体を示し、図3[B]は図3[A]の一部を拡大した一つの映像マーカを示す。FIG. 3A is a plan view showing a video marker in the first embodiment, FIG. 3A shows an entire frame, and FIG. 3B shows one video marker in which a part of FIG. 3A is enlarged. 実施形態1における信号処理部の動作の一例を示すフローチャートである。3 is a flowchart illustrating an example of an operation of a signal processing unit in the first embodiment. 実施形態1における各信号処理部が出力する映像信号の一例を示すタイミングチャートであり、図5[A]は遅延補正前を示し、図5[B]は遅延補正後を示す。FIG. 5A is a timing chart illustrating an example of a video signal output by each signal processing unit according to the first embodiment. FIG. 5A shows before delay correction, and FIG. 5B shows after delay correction. マルチディスプレイシステムによる表示例を示す平面図であり、図6[A]は正常な映像を示し、図6[B]は胴切れ映像を示す。FIG. 6A is a plan view showing a display example by a multi-display system, FIG. 6A shows a normal video, and FIG. 6B shows a torso video.

以下、添付図面を参照しながら、本発明を実施するための形態(以下「実施形態」という。)について説明する。なお、本明細書及び図面において、実質的に同一の構成要素については同一の符号を用いる。   DESCRIPTION OF EMBODIMENTS Hereinafter, embodiments for carrying out the present invention (hereinafter referred to as “embodiments”) will be described with reference to the accompanying drawings. In the present specification and drawings, the same reference numerals are used for substantially the same components.

図1は、本実施形態1のマルチディスプレイシステム及び映像表示装置を示すブロック図である。以下、この図面に基づき説明する。   FIG. 1 is a block diagram illustrating a multi-display system and a video display apparatus according to the first embodiment. Hereinafter, description will be given based on this drawing.

マルチディスプレイシステム10は、一つの映像が複数に分割された分割映像をそれぞれ表示することにより全体で一つの映像を表示する複数のディスプレイ11〜14と、映像表示装置20とを備える。ディスプレイ11〜14は、一例として、動いている円を正常に表示している。   The multi-display system 10 includes a plurality of displays 11 to 14 that display one image as a whole by displaying each divided image obtained by dividing one image into a plurality of images, and an image display device 20. For example, the displays 11 to 14 normally display a moving circle.

映像表示装置20は、複数のディスプレイ11〜14に一対一に設けられ、対応するディスプレイにそれぞれ分割映像を表示させる複数の信号処理部21〜24と、信号処理部21〜24へ映像信号を供給する信号供給部25とを備える。信号供給部25と信号処理部21〜24との間には、例えばIPパケット遅延などの遅延要因15が存在する。   The video display device 20 is provided on a plurality of displays 11 to 14 on a one-to-one basis, and supplies video signals to the signal processing units 21 to 24 and the signal processing units 21 to 24 that display the divided video on the corresponding displays, respectively. And a signal supply unit 25. A delay factor 15 such as an IP packet delay exists between the signal supply unit 25 and the signal processing units 21 to 24.

信号供給部25は、映像信号の一フレーム分の中に、当該フレームの番号を示す映像マーカを、複数の信号処理部21〜24に対応して複数挿入する機能を有する。複数の信号処理部21〜24は、映像信号の一フレーム分の中からそれぞれ映像マーカを抽出し、フレームの番号が一致するように複数の信号処理部21〜24同士で同期をとって分割映像を表示させる機能を有する。分割映像は、例えばLVDS(Low Voltage Differential Signaling)によって信号処理部21〜24から各ディスプレイ11〜14へ出力される。   The signal supply unit 25 has a function of inserting a plurality of video markers indicating the number of the frame corresponding to the plurality of signal processing units 21 to 24 in one frame of the video signal. The plurality of signal processing units 21 to 24 each extract a video marker from one frame of the video signal, and the plurality of signal processing units 21 to 24 synchronize with each other so that the frame numbers match. It has a function to display. The divided images are output from the signal processing units 21 to 24 to the respective displays 11 to 14 by, for example, LVDS (Low Voltage Differential Signaling).

本実施形態1によれば、各ディスプレイ11〜14において同期をとって各分割映像を表示できるので、胴切れ映像を確実に抑制できる。その理由は、信号供給部25で映像信号に時間情報を加えることにより、各信号処理部21〜24で非同期状態を検知して遅延補正を適用できるからである。   According to the first embodiment, each divided image can be displayed in synchronization with each of the displays 11 to 14, so that a torso image can be reliably suppressed. The reason is that by adding time information to the video signal by the signal supply unit 25, each signal processing unit 21 to 24 can detect an asynchronous state and apply delay correction.

図2は、図1における信号処理部の具体例を示すブロック図である。以下、図1及び図2に基づき説明する。   FIG. 2 is a block diagram showing a specific example of the signal processing unit in FIG. Hereinafter, a description will be given based on FIG. 1 and FIG.

信号処理部21は、信号供給部25から映像信号を受信する受信手段311と、受信された映像信号の中から映像マーカを復調する映像マーカ復調手段321と、映像マーカが示すフレームの番号のうち特定の番号に基づき基準パルスを生成するとともに、当該基準パルスを信号処理部22へ出力する基準パルス生成手段331と、信号処理部24で生成された基準パルスを入力する基準パルス入力手段341と、入力した基準パルスと生成した基準パルスとの時間的な差を求める基準パルス比較手段351と、求められた時間的な差に基づき同期をとりながら、受信された映像信号をディスプレイ11へ出力する遅延補正手段361と、を有する。   The signal processing unit 21 includes a receiving unit 311 that receives a video signal from the signal supply unit 25, a video marker demodulating unit 321 that demodulates a video marker from the received video signal, and a frame number indicated by the video marker. A reference pulse is generated based on a specific number, and a reference pulse generator 331 that outputs the reference pulse to the signal processor 22; a reference pulse input unit 341 that inputs a reference pulse generated by the signal processor 24; Reference pulse comparing means 351 for obtaining a time difference between the input reference pulse and the generated reference pulse, and a delay for outputting the received video signal to the display 11 while synchronizing based on the obtained time difference. Correction means 361.

信号処理部22は、信号供給部25から映像信号を受信する受信手段312と、受信された映像信号の中から映像マーカを復調する映像マーカ復調手段322と、映像マーカが示すフレームの番号のうち特定の番号に基づき基準パルスを生成するとともに、当該基準パルスを信号処理部23へ出力する基準パルス生成手段332と、信号処理部21で生成された基準パルスを入力する基準パルス入力手段342と、入力した基準パルスと生成した基準パルスとの時間的な差を求める基準パルス比較手段352と、求められた時間的な差に基づき同期をとりながら、受信された映像信号をディスプレイ12へ出力する遅延補正手段362と、を有する。   The signal processing unit 22 includes a receiving unit 312 that receives a video signal from the signal supply unit 25, a video marker demodulating unit 322 that demodulates a video marker from the received video signal, and a frame number indicated by the video marker. A reference pulse is generated based on a specific number, and a reference pulse generation unit 332 that outputs the reference pulse to the signal processing unit 23; a reference pulse input unit 342 that inputs a reference pulse generated by the signal processing unit 21; Reference pulse comparing means 352 for obtaining a time difference between the input reference pulse and the generated reference pulse, and a delay for outputting the received video signal to the display 12 while synchronizing based on the obtained time difference. Correction means 362.

信号処理部23は、信号供給部25から映像信号を受信する受信手段313と、受信された映像信号の中から映像マーカを復調する映像マーカ復調手段323と、映像マーカが示すフレームの番号のうち特定の番号に基づき基準パルスを生成するとともに、当該基準パルスを信号処理部24へ出力する基準パルス生成手段333と、信号処理部22で生成された基準パルスを入力する基準パルス入力手段343と、入力した基準パルスと生成した基準パルスとの時間的な差を求める基準パルス比較手段353と、求められた時間的な差に基づき同期をとりながら、受信された映像信号をディスプレイ13へ出力する遅延補正手段363と、を有する。   The signal processing unit 23 includes a reception unit 313 that receives a video signal from the signal supply unit 25, a video marker demodulation unit 323 that demodulates a video marker from the received video signal, and a frame number indicated by the video marker. A reference pulse is generated based on a specific number, and a reference pulse generation unit 333 that outputs the reference pulse to the signal processing unit 24; a reference pulse input unit 343 that inputs a reference pulse generated by the signal processing unit 22; Reference pulse comparing means 353 for obtaining a time difference between the input reference pulse and the generated reference pulse, and a delay for outputting the received video signal to the display 13 while synchronizing based on the obtained time difference. Correction means 363.

信号処理部24は、信号供給部25から映像信号を受信する受信手段314と、受信された映像信号の中から映像マーカを復調する映像マーカ復調手段324と、映像マーカが示すフレームの番号のうち特定の番号に基づき基準パルスを生成するとともに、当該基準パルスを信号処理部21へ出力する基準パルス生成手段334と、信号処理部23で生成された基準パルスを入力する基準パルス入力手段344と、入力した基準パルスと生成した基準パルスとの時間的な差を求める基準パルス比較手段354と、求められた時間的な差に基づき同期をとりながら、受信された映像信号をディスプレイ14へ出力する遅延補正手段364と、を有する。   The signal processing unit 24 includes a receiving unit 314 that receives a video signal from the signal supply unit 25, a video marker demodulating unit 324 that demodulates a video marker from the received video signal, and a frame number indicated by the video marker. A reference pulse is generated based on a specific number, and the reference pulse generating unit 334 that outputs the reference pulse to the signal processing unit 21; a reference pulse input unit 344 that inputs the reference pulse generated by the signal processing unit 23; Reference pulse comparing means 354 for obtaining a time difference between the input reference pulse and the generated reference pulse, and a delay for outputting the received video signal to the display 14 while synchronizing based on the obtained time difference. Correction means 364.

信号処理部21〜24は全部で4個ある。ここで、xを1から4までのいずれかの整数とする。このとき、xが1すなわち1番目の信号処理部21の基準パルス生成手段331は、生成した基準パルスを、x+1すなわち2番目の信号処理部22の基準パルス入力手段342へ出力する。xが2すなわち2番目の信号処理部22の基準パルス生成手段332は、生成した基準パルスを、x+1すなわち3番目の信号処理部23の基準パルス入力手段343へ出力する。xが3すなわち3番目の信号処理部23の基準パルス生成手段333は、生成した基準パルスを、x+1すなわち4番目の信号処理部24の基準パルス入力手段344へ出力する。xが4すなわち4番目の信号処理部24の基準パルス生成手段334は、生成した基準パルスを、xが1すなわち1番目の信号処理部21の基準パルス入力手段341へ出力する。   There are four signal processing units 21 to 24 in total. Here, x is any integer from 1 to 4. At this time, x is 1, that is, the reference pulse generation unit 331 of the first signal processing unit 21 outputs the generated reference pulse to x + 1, that is, the reference pulse input unit 342 of the second signal processing unit 22. x is 2, that is, the reference pulse generating means 332 of the second signal processing unit 22 outputs the generated reference pulse to x + 1, that is, the reference pulse input means 343 of the third signal processing unit 23. x is 3, that is, the reference pulse generating means 333 of the third signal processing unit 23 outputs the generated reference pulse to x + 1, that is, the reference pulse input means 344 of the fourth signal processing unit 24. The reference pulse generation unit 334 of the fourth signal processing unit 24 with x = 4 outputs the generated reference pulse to the reference pulse input unit 341 of the first signal processing unit 21 with x = 1.

この具体例によれば、信号処理部21〜24の内部構成を全て同じにできる。したがって、信号処理部21〜24について、製造が容易である、増減などの設計変更にも簡単に対応できる、などの利点がある。なお、受信手段311〜314は、既存の信号処理部とほぼ同じものである。   According to this specific example, the signal processing units 21 to 24 can all have the same internal configuration. Therefore, the signal processing units 21 to 24 are advantageous in that they are easy to manufacture and can easily cope with design changes such as increase / decrease. The receiving units 311 to 314 are substantially the same as the existing signal processing unit.

図3は実施形態1における映像マーカを示す平面図であり、図3[A]は一フレーム全体を示し、図3[B]は図3[A]の一部を拡大した一つの映像マーカを示す。以下、図1乃至図3に基づき説明する。   FIG. 3 is a plan view showing a video marker in the first embodiment, FIG. 3 [A] shows an entire frame, and FIG. 3 [B] shows one video marker in which a part of FIG. 3 [A] is enlarged. Show. Hereinafter, description will be given with reference to FIGS.

前述したように、信号供給部25は、映像信号の一つのフレーム40の中に、フレーム40の番号を示す映像マーカ41〜44を、複数の信号処理部21〜24に対応して複数挿入する機能を有する。   As described above, the signal supply unit 25 inserts a plurality of video markers 41 to 44 indicating the number of the frame 40 into one frame 40 of the video signal corresponding to the plurality of signal processing units 21 to 24. It has a function.

図3[B]は、図3[A]に示す一つの映像マーカ43を、拡大して示している。図3[B]において、図示するようにX軸方向及びY軸方向を定めて一画素を一単位とし、映像マーカ43を構成する画素を、X−Y座標で呼ぶことにする。   FIG. 3B shows an enlarged view of one video marker 43 shown in FIG. In FIG. 3B, the X-axis direction and the Y-axis direction are determined as shown in the figure, one pixel is taken as one unit, and the pixels constituting the video marker 43 are referred to as XY coordinates.

映像マーカ43は、一つのフレーム40の中の特定の位置にある基準画素43(x,y)及び変調画素43(x+1,y),43(x,y−1),43(x+1,y−1)からなる。基準画素43(x,y)は、基準画素43に隣接する複数の画素43(x−1,y−1),43(x−1,y),43(x−1,y+1),43(x,y+1),43(x+1,y+1)の輝度及び色彩を平均化したものである。変調画素43(x+1,y),43(x,y−1),43(x+1,y−1)は、基準画素43(x,y)の輝度をフレーム40の番号に応じて変調したものである。   The video marker 43 includes a reference pixel 43 (x, y) and modulation pixels 43 (x + 1, y), 43 (x, y−1), 43 (x + 1, y−) at a specific position in one frame 40. 1). The reference pixel 43 (x, y) includes a plurality of pixels 43 (x−1, y−1), 43 (x−1, y), 43 (x−1, y + 1), 43 (adjacent to the reference pixel 43). x, y + 1) and 43 (x + 1, y + 1) are averaged in luminance and color. The modulation pixels 43 (x + 1, y), 43 (x, y−1), and 43 (x + 1, y−1) are obtained by modulating the luminance of the reference pixel 43 (x, y) according to the frame 40 number. is there.

フレーム40の番号(0〜9)と、変調画素43(x+1,y),43(x,y−1),43(x+1,y−1)の各変調度との関係は、例えば次のようになる。ただし、基準画素43(x,y)の輝度は50%以上あるものとする。変調画素43(x+1,y),…の輝度は、基準画素43(x,y)の輝度に次の変調度が加算される。   The relationship between the number (0-9) of the frame 40 and each modulation degree of the modulation pixels 43 (x + 1, y), 43 (x, y−1), 43 (x + 1, y−1) is, for example, as follows. become. However, the luminance of the reference pixel 43 (x, y) is assumed to be 50% or more. As for the luminance of the modulation pixel 43 (x + 1, y),..., The following modulation degree is added to the luminance of the reference pixel 43 (x, y).

0 → −5%、−5%、−10%
1 → −5%、−5%、0%
・・・
8 → −5%、−10%、0%
9 → −5%、−10%、−10%
0 → -5%, -5%, -10%
1 → -5%, -5%, 0%
...
8 → -5%, -10%, 0%
9 → -5%, -10%, -10%

このように、三つの変調画素43(x+1,y),…が三つのレベルの変調度を採り得るので、合計27通りの情報すなわちフレーム40の番号(0〜26)に対応可能である。   Thus, since the three modulation pixels 43 (x + 1, y),... Can take three levels of modulation, a total of 27 types of information, ie, the frame 40 numbers (0 to 26) can be handled.

一方、信号処理部21〜24(例えば遅延補正手段361〜364)は、変調画素43(x+1,y),…を復調する。つまり、信号処理部21〜24は、三つの変調画素43(x+1,y),…の輝度から基準画素43(x,y)の輝度を差し引くことにより前述の三つの変調度が求められるので、これらの三つの変調度に対応するフレーム40の番号を次のように知ることができる。   On the other hand, the signal processing units 21 to 24 (for example, delay correction units 361 to 364) demodulate the modulation pixels 43 (x + 1, y),. That is, since the signal processing units 21 to 24 subtract the luminance of the reference pixel 43 (x, y) from the luminance of the three modulation pixels 43 (x + 1, y),. The number of the frame 40 corresponding to these three modulation degrees can be known as follows.

−5%、−5%、−10% → 0
−5%、−5%、0% → 1
・・・
−5%、−10%、0% → 8
−5%、−10%、−10% → 9
-5%, -5%, -10% → 0
-5%, -5%, 0% → 1
...
-5%, -10%, 0% → 8
-5%, -10%, -10% → 9

その後、信号処理部21〜24は、三つの変調画素43(x+1,y),…の輝度を基準画素43(x,y)の輝度と同じにすることにより、ディスプレイ11〜14へ出力する前の映像信号の中から映像マーカ41〜44を消去する。このとき、基準画素43(x,y)は基準画素43に隣接する複数の画素43(x−1,y−1),…の輝度及び色彩を平均化したものであるので、基準画素43(x,y)及び変調画素43(x+1,y),…は周囲の画素に溶け込んで目立たなくなる。   Thereafter, the signal processing units 21 to 24 make the luminances of the three modulation pixels 43 (x + 1, y),... The same as the luminances of the reference pixels 43 (x, y), before outputting them to the displays 11 to 14. The video markers 41 to 44 are deleted from the video signal. At this time, since the reference pixel 43 (x, y) is obtained by averaging the luminance and color of the plurality of pixels 43 (x-1, y-1),... Adjacent to the reference pixel 43, the reference pixel 43 ( x, y) and the modulation pixel 43 (x + 1, y),... melt into surrounding pixels and become inconspicuous.

図4は、実施形態1における信号処理部の動作の一例を示すフローチャートである。以下、図1乃至図4に基づき説明する。   FIG. 4 is a flowchart illustrating an example of the operation of the signal processing unit according to the first embodiment. Hereinafter, a description will be given with reference to FIGS.

信号処理部21の映像マーカ復調手段321は、受信した映像信号のフレーム40に含まれる映像マーカ41を復調することによりフレーム40の番号を検知し、そのフレーム40の番号を基準パルス生成手段331へ順次出力する。フレーム40の番号は0〜9まで用意されている。基準パルス生成手段331は、それらのフレーム番号0〜9に応じてパルス0〜9を生成する。パルス0が前述した「基準パルス」である。生成されたパルス0〜9は、信号処理部22の基準パルス入力手段342へ順次出力される。   The video marker demodulating unit 321 of the signal processing unit 21 detects the number of the frame 40 by demodulating the video marker 41 included in the frame 40 of the received video signal, and sends the number of the frame 40 to the reference pulse generating unit 331. Output sequentially. Frame numbers 0 to 9 are prepared. The reference pulse generating means 331 generates pulses 0-9 according to the frame numbers 0-9. Pulse 0 is the “reference pulse” described above. The generated pulses 0 to 9 are sequentially output to the reference pulse input unit 342 of the signal processing unit 22.

信号処理部22の基準パルス比較手段352は、信号処理部21で生成されたパルス0〜9を、基準パルス入力手段342を介して入力する。基準パルス比較手段352は、パルス1〜9をそれぞれ入力したときにカウント値nを「1」増やし、パルス0を入力したときにカウント値を「0」に戻す(ステップ103〜106)。一方、基準パルス比較手段352は、信号処理部22の映像マーカ復調手段322でフレーム番号0が検知された時(ステップ101,102)、すなわち基準パルス生成手段332でパルス0が生成された時、その時のカウント値nを遅延補正手段362へ出力する(ステップ107)。このカウント値nが、信号処理部21で入力した映像信号と信号処理部22で入力した映像信号との時間的な差に相当する。遅延補正手段362は、求められた時間的な差に基づき同期をとりながら、受信された映像信号をディスプレイ12へ出力する(ステップ108)。   The reference pulse comparison unit 352 of the signal processing unit 22 inputs the pulses 0 to 9 generated by the signal processing unit 21 via the reference pulse input unit 342. The reference pulse comparison means 352 increments the count value n by “1” when the pulses 1 to 9 are input, and returns the count value to “0” when the pulse 0 is input (steps 103 to 106). On the other hand, the reference pulse comparison unit 352 detects when the frame number 0 is detected by the video marker demodulation unit 322 of the signal processing unit 22 (steps 101 and 102), that is, when the pulse 0 is generated by the reference pulse generation unit 332, The count value n at that time is output to the delay correction means 362 (step 107). The count value n corresponds to a time difference between the video signal input by the signal processing unit 21 and the video signal input by the signal processing unit 22. The delay correction unit 362 outputs the received video signal to the display 12 while synchronizing based on the obtained temporal difference (step 108).

以上、主として信号処理部22の動作を説明したが、他の信号処理部21,23,24の動作もこれに準ずる。   Although the operation of the signal processing unit 22 has been mainly described above, the operations of the other signal processing units 21, 23, and 24 are based on this.

図5は実施形態1における各信号処理部が出力する映像信号の一例を示すタイミングチャートであり、図5[A]は遅延補正前を示し、図5[B]は遅延補正後を示す。以下、図1乃至図5に基づき説明する。   FIG. 5 is a timing chart showing an example of a video signal output by each signal processing unit in the first embodiment. FIG. 5A shows before delay correction, and FIG. 5B shows after delay correction. Hereinafter, a description will be given with reference to FIGS.

図5[A]では、信号処理部21が出力する遅延補正前の映像信号(フレーム番号)に合わせて、信号処理部21が生成するパルスの波形も示している。つまり、信号処理部21は、映像信号のフレーム番号0〜9に対応して、パルス0〜9を生成している。図5[A]に示す例において、信号処理部21は、信号処理部24でパルス0が生成された時にカウント値を「0」に戻し(図4ステップ103)、その3フレーム後に自らパルス0を生成するので、その時のカウント値nは「3」となる(ステップ107)。この例では、比較対象に対して、カウント値nが0の場合は位相が一致しており、カウント値nが1から4までの場合は位相が遅れており、カウント値nが5から9までの場合は位相が進んでいる、と判断するものとする。したがって、信号処理部21におけるカウント値nが「3」であるため、信号処理部21の映像信号は信号処理部24の映像信号よりも3フレーム分遅れている。この場合は、信号処理部21の映像信号をこれ以上遅らせることはしない。   FIG. 5A also shows a pulse waveform generated by the signal processing unit 21 in accordance with the video signal (frame number) before delay correction output from the signal processing unit 21. That is, the signal processing unit 21 generates pulses 0 to 9 corresponding to frame numbers 0 to 9 of the video signal. In the example shown in FIG. 5A, the signal processing unit 21 returns the count value to “0” when the pulse 0 is generated by the signal processing unit 24 (step 103 in FIG. 4). Is generated, the count value n at that time is “3” (step 107). In this example, when the count value n is 0 with respect to the comparison target, the phase is matched, and when the count value n is 1 to 4, the phase is delayed, and the count value n is 5 to 9 In this case, it is determined that the phase is advanced. Therefore, since the count value n in the signal processing unit 21 is “3”, the video signal of the signal processing unit 21 is delayed by 3 frames from the video signal of the signal processing unit 24. In this case, the video signal of the signal processing unit 21 is not delayed further.

一方、図5[A]に示す例において、信号処理部22〜23のカウント値nは、いずれも「9」である。そのため、信号処理部22〜23の映像信号は比較対象に対していずれも1フレーム分進んでいる。したがって、遅延補正手段362〜364はそれぞれ、受信手段312〜314に対して、ディスプレイ12〜14(遅延補正手段362〜364)及び映像マーカ復調手段322〜324への映像信号の出力を1フレーム分遅らせるように指示を出す。   On the other hand, in the example shown in FIG. 5A, the count values n of the signal processors 22 to 23 are all “9”. Therefore, the video signals of the signal processing units 22 to 23 are all advanced by one frame with respect to the comparison target. Therefore, the delay correction units 362 to 364 output the video signals output to the displays 12 to 14 (delay correction units 362 to 364) and the video marker demodulation units 322 to 324 for one frame to the reception units 312 to 314, respectively. Give instructions to delay.

続いて、図5[A]に示す例から一周期後において、信号処理部21のカウント値nは「2」、信号処理部22のカウント値nは「0」、信号処理部23,24のカウント値nは「9」となる。更に、図5[A]に示す例から二周期後では、信号処理部21のカウント値nは「1」、信号処理部22,23のカウント値nは「0」、信号処理部24のカウント値nは「9」となる。そして、図5[A]に示す例から三周期後では、信号処理部21〜24のカウント値nは全て「0」になる。この最終的な状態が図5[B]である。   Subsequently, after one cycle from the example illustrated in FIG. 5A, the count value n of the signal processing unit 21 is “2”, the count value n of the signal processing unit 22 is “0”, and the signal processing units 23 and 24 The count value n is “9”. Further, after two cycles from the example shown in FIG. 5A, the count value n of the signal processing unit 21 is “1”, the count value n of the signal processing units 22 and 23 is “0”, and the count of the signal processing unit 24 is counted. The value n is “9”. Then, after three cycles from the example shown in FIG. 5A, the count values n of the signal processing units 21 to 24 are all “0”. This final state is shown in FIG.

次に、本実施形態1の映像表示方法及び映像表示プログラムについて説明する。   Next, the video display method and video display program of the first embodiment will be described.

本実施形態1の映像表示方法は、本実施形態1の映像表示装置20の動作を方法の発明として捉えたものである。すなわち、本実施形態1の映像表示方法は、一つの映像が複数に分割された分割映像をそれぞれ表示することにより全体で一つの映像を表示する複数のディスプレイ11〜14に対して、分割映像を表示させる方法であって、映像信号の一つのフレーム40の中に、そのフレームの番号を示す映像マーカ41〜44を、複数の分割映像ごとに複数挿入する第一ステップと、映像信号の一つのフレーム40の中から複数の分割映像ごとに映像マーカ41〜44を抽出し、フレーム40の番号が一致するように同期をとって複数の分割映像を表示させる第二ステップと、を含む。   The video display method of the first embodiment captures the operation of the video display device 20 of the first embodiment as a method invention. That is, the video display method of the first embodiment displays the divided video for the plurality of displays 11 to 14 that display one video as a whole by displaying each of the divided videos obtained by dividing one video into a plurality of videos. A first step of inserting a plurality of video markers 41 to 44 indicating the number of each frame into a plurality of divided videos in one frame 40 of the video signal; A second step of extracting the video markers 41 to 44 for each of the plurality of divided videos from the frame 40 and displaying the plurality of divided videos in synchronization so that the numbers of the frames 40 match.

この場合、第二ステップは、複数のディスプレイ11〜14ごとに別々に実行され、第一ステップで得られた映像信号を受信する受信ステップと、受信された映像信号の中から映像マーカ41〜44を復調する映像マーカ復調ステップと、映像マーカが示すフレーム40の番号のうち特定の番号に基づき基準パルスを生成するとともに、その基準パルスを他のディスプレイ11〜14における第二ステップへ出力する基準パルス生成ステップと、他のディスプレイ11〜14における第二ステップで生成された基準パルスを入力する基準パルス入力ステップと、入力した基準パルスと生成した基準パルスとの時間的な差を求める基準パルス比較ステップと、求められた時間的な差に基づき同期をとりながら、受信された映像信号をディスプレイ11〜14へ出力する遅延補正ステップと、を有する、
としてもよい。
In this case, the second step is executed separately for each of the plurality of displays 11 to 14, and a receiving step for receiving the video signal obtained in the first step, and video markers 41 to 44 from the received video signals. And a reference pulse for generating a reference pulse based on a specific number among the numbers of frames 40 indicated by the video marker and outputting the reference pulse to the second step in the other displays 11 to 14 A generation step, a reference pulse input step for inputting the reference pulse generated in the second step in the other displays 11 to 14, and a reference pulse comparison step for obtaining a temporal difference between the input reference pulse and the generated reference pulse The received video signal is displayed while synchronizing based on the obtained time difference. Having a delay correcting step of outputting to 11-14,
It is good.

本実施形態1の映像表示プログラムは、本実施形態1の映像表示装置20における信号処理部21〜24の各手段をコンピュータに機能させるためのものである。すなわち、本実施形態1の映像表示プログラムは、一つの映像が複数に分割された分割映像をそれぞれ表示することにより全体で一つの映像を表示する複数のディスプレイ11〜14に一対一に設けられ、対応するディスプレイ11〜14にそれぞれ分割映像を表示させる複数の信号処理手段(信号処理部21〜24)を、コンピュータに機能させるためのものであって、これらの信号処理手段(信号処理部21〜24)に供給される映像信号は、一つフレーム40の中に、そのフレームの番号を示す映像マーカ41〜44が、複数の信号処理手段(信号処理部21〜24)に対応して複数挿入されており、複数の信号処理手段(信号処理部21〜24は、映像信号の一つのフレーム40の中からそれぞれ映像マーカ41〜44を抽出し、フレーム40の番号が一致するように複数の信号処理手段(信号処理部21〜24)同士で同期をとって分割映像を表示させる手段を有する。   The video display program of the first embodiment is for causing a computer to function the respective units of the signal processing units 21 to 24 in the video display device 20 of the first embodiment. That is, the video display program of the first embodiment is provided on a one-to-one basis on a plurality of displays 11 to 14 that display one video as a whole by displaying each divided video obtained by dividing one video into a plurality of videos. A plurality of signal processing units (signal processing units 21 to 24) for displaying divided videos on the corresponding displays 11 to 14 are caused to cause a computer to function, and these signal processing units (signal processing units 21 to 21) In the video signal supplied to 24), a plurality of video markers 41 to 44 indicating the frame number are inserted into one frame 40 corresponding to a plurality of signal processing means (signal processing units 21 to 24). A plurality of signal processing means (the signal processing units 21 to 24 extract the video markers 41 to 44 from one frame 40 of the video signal, respectively, and Having a means for displaying the segmented images in synchronism with a plurality of signal processing means (signal processing unit 21 to 24) to each other as numbers over arm 40 coincides.

この場合、信号処理手段(信号処理部21〜24)は、供給された前記映像信号を受信する受信手段311〜314と、受信された映像信号の中から映像マーカ41〜44を復調する映像マーカ復調手段321〜324と、映像マーカ41〜44が示すフレーム40の番号のうち特定の番号に基づき基準パルスを生成するとともに、その基準パルスを他の信号処理手段(信号処理部21〜24)へ出力する基準パルス生成手段331〜334と、他の信号処理手段(信号処理部21〜24)で生成された基準パルスを入力する基準パルス入力手段341〜344と、入力した基準パルスと生成した基準パルスとの時間的な差を求める基準パルス比較手段351〜354と、求められた時間的な差に基づき同期をとりながら、受信された映像信号をディスプレイ11〜14へ出力する遅延補正手段361〜364と、を有する、としてもよい。   In this case, the signal processing means (signal processing units 21 to 24) includes receiving means 311 to 314 for receiving the supplied video signal, and a video marker for demodulating the video markers 41 to 44 from the received video signal. A reference pulse is generated based on a specific number among the numbers of the frames 40 indicated by the demodulating means 321 to 324 and the video markers 41 to 44, and the reference pulse is transmitted to other signal processing means (signal processing units 21 to 24). Reference pulse generation means 331 to 334 for output, reference pulse input means 341 to 344 for inputting reference pulses generated by other signal processing means (signal processing units 21 to 24), and input reference pulses and generated reference Reference pulse comparison means 351 to 354 for obtaining a temporal difference from the pulse and the received video signal while synchronizing based on the obtained temporal difference. The a delay correcting means 361 to 364 to be output to the display 11 to 14, may have.

本プログラムは、非一時的な記録媒体(non-transitory storage medium)、例えば光ディスク、半導体メモリなどに記録されてもよい。その場合、本プログラムは、記録媒体からコンピュータによって読み出され、実行される。   The program may be recorded on a non-transitory storage medium, such as an optical disk or a semiconductor memory. In this case, the program is read from the recording medium by a computer and executed.

次に、本実施形態1について、図面を参照して更に詳細に説明する。   Next, the first embodiment will be described in more detail with reference to the drawings.

[構成の説明]
同期表示方法に関する本実施形態1の機能構成を説明する。まず、表示対象の映像素材に映像マーカ(フレーム番号)41〜44を書き込む。この映像信号は、遅延要因15すなわち非同期(遅延要素)となる信号処理(情報端末・圧縮伝送ネットワーク)を経由する。信号処理部21は映像マーカ41を読出し同期に必要なフレームから基準パルスすなわち同期信号(V−Sync)を生成する。このV−Sync信号は、信号処理部22の基準パルス入力手段342に引き渡される。信号処理部22では、信号処理部21と同様に、入力した映像信号と入力した同期信号との位相を比較する。この位相比較により遅延が確認された場合には、遅延補正手段362により同期位相となるべく機能動作する。この処理を各ディスプレイ11〜14ごとに実施することにより、各ディスプレイ11〜14における同期化が完了しマルチディスプレイ表示における同期が完了する。
[Description of configuration]
A functional configuration of the first embodiment relating to the synchronous display method will be described. First, video markers (frame numbers) 41 to 44 are written in the video material to be displayed. This video signal passes through a delay factor 15, that is, signal processing (information terminal / compressed transmission network) which is asynchronous (delay element). The signal processing unit 21 reads the video marker 41 and generates a reference pulse, that is, a synchronization signal (V-Sync) from a frame necessary for synchronization. This V-Sync signal is delivered to the reference pulse input means 342 of the signal processing unit 22. Similar to the signal processing unit 21, the signal processing unit 22 compares the phases of the input video signal and the input synchronization signal. When a delay is confirmed by this phase comparison, the delay correction means 362 functions as much as possible to achieve a synchronous phase. By performing this process for each display 11-14, the synchronization in each display 11-14 is completed, and the synchronization in the multi-display display is completed.

[動作の説明]
同期表示のため、表示対象の映像素材に映像マーカ41〜44の信号を書き込む。ディスプレイ11〜14が四面の場合、分割される四箇所に書き込む(九分割時には分割される九箇所)。映像マーカ41〜44には時系列の情報コードが書き込まれている。例えば、最初のフレーム(1枚の映像)にはフレーム番号0、次はフレームにはフレーム番号1・・・など任意の順番識別コードを書き込む。この映像マーカ41〜44が埋め込まれた映像信号が、各信号処理装置及び伝送装置を経由することにより、到達遅延時間にバラツキを含む状態で各信号処理部21〜24に到達する。これが遅延時間バラツキの要因となる。
[Description of operation]
For synchronous display, the signals of the video markers 41 to 44 are written into the video material to be displayed. When the displays 11 to 14 are four-sided, they are written in four parts to be divided (nine parts to be divided at the time of nine divisions). Time series information codes are written in the video markers 41 to 44. For example, an arbitrary order identification code such as frame number 0 is written in the first frame (one image), frame number 1 is written in the next frame, and the like. The video signal in which the video markers 41 to 44 are embedded reaches the signal processing units 21 to 24 in a state where the arrival delay time includes variations through the signal processing devices and the transmission devices. This becomes a cause of variation in delay time.

信号処理部21では、映像マーカ41をデコード(復元)し、そのフレーム番号を検知し、そのフレーム番号に同期した基準パルスを生成し、これを信号処理部22の同期基準として送出する。信号処理部22は、信号処理部21と同様に遅延伝送された映像信号からフレーム番号をデコード検知し、そのフレーム番号と信号処理部21から受信した基準パルスとを比較することにより、同期信号処理状態にあるか否かを判定し遅延時間を計測・算出する。信号処理部22の遅延補正手段362は、この算出遅延時間値に応じて遅延補正値を適用することにより、ディスプレイ11とディスプレイ12との表示同期を確保する。   In the signal processing unit 21, the video marker 41 is decoded (restored), the frame number is detected, a reference pulse synchronized with the frame number is generated, and this is transmitted as a synchronization reference of the signal processing unit 22. Similarly to the signal processing unit 21, the signal processing unit 22 decodes and detects the frame number from the video signal that is delayed and transmits the signal, and compares the frame number with the reference pulse received from the signal processing unit 21, thereby synchronizing signal processing. It is determined whether it is in a state, and the delay time is measured / calculated. The delay correction means 362 of the signal processing unit 22 ensures display synchronization between the display 11 and the display 12 by applying a delay correction value according to the calculated delay time value.

上記再同期処理を信号処理部22→信号処理部23→信号処理部24→信号処理部21→信号処理部22→・・・と繰り返すことにより、各信号処理部21〜24における遅延補正−再同期表示が繰返し循環し、これによりディスプレイ11〜14の表示が同期する。   By repeating the resynchronization process in the order of the signal processing unit 22 → the signal processing unit 23 → the signal processing unit 24 → the signal processing unit 21 → the signal processing unit 22 →... Synchronous display is repeatedly circulated, and the displays on the displays 11 to 14 are thereby synchronized.

また、映像マーカ41〜44は、隣接する画素情報(輝度・色彩情報)から生成する。隣接した情報から映像マーカ41〜44を生成することにより、信号処理部21〜24で近似色に復元することが可能となる。したがって、映像マーカ41〜44の検出精度を確保しつつ、ディスプレイ11〜14で映像マーカ41〜44を見えにくくなるように復元できる。   The video markers 41 to 44 are generated from adjacent pixel information (luminance / color information). By generating the video markers 41 to 44 from the adjacent information, the signal processing units 21 to 24 can restore the approximate colors. Therefore, it is possible to restore the video markers 41 to 44 so as to be difficult to see on the displays 11 to 14 while ensuring the detection accuracy of the video markers 41 to 44.

隣接した画素情報(Luminance:輝度値及びChrominance:色彩情報)を、映像マーカ41〜44として変調信号生成する。例えば、レベル変調の場合は、+50%又は50%などに変調する。この映像マーカ41〜44の生成(コード化)は、後段の信号処理による情報の消失及び劣化影響を受けない範囲での変調方法が必要であり、詳細を規定するものではない。
[発明の効果]
Adjacent pixel information (Luminance: luminance value and Chrominance: color information) is generated as modulation signals as video markers 41-44. For example, in the case of level modulation, modulation is made to + 50% or 50%. The generation (coding) of the video markers 41 to 44 requires a modulation method within a range that is not affected by the loss and deterioration of information due to subsequent signal processing, and does not define details.
[Effect of the invention]

マルチディスプレイを利用した大型表示装置における映像表示遅延を最小化することにより、確実な同期(補正)表示を実現できる。すなわち、非同期表示時の問題点であった胴切れ映像の抑制が可能となる。その理由は、映像信号及びマルチ構成ディスプレイ間に時間情報を加えることにより、非同期状態を検知し、遅延補正を適用できるからである。   By minimizing the video display delay in a large display device using a multi-display, reliable synchronous (correction) display can be realized. In other words, it is possible to suppress the image of a torso that was a problem at the time of asynchronous display. The reason is that by adding time information between the video signal and the multi-configuration display, an asynchronous state can be detected and delay correction can be applied.

今後主流となる高精細(超高精細)映像のマルチプロセッサ処理化(情報処理デバイス・描画用グラフィクスデバイス)に伴う非同期信号処理問題を、改善及び解決できる。その理由は、映像専用処理装置と比較しての、汎用情報処理装置の普及に伴うコスト優位性・多元化処理優位性を生かして、映像表示における再同期化処理が必要不可欠となるからである。   Asynchronous signal processing problems associated with multiprocessor processing (information processing devices and graphics devices for drawing) of high-definition (ultra-high-definition) video, which will become the mainstream in the future, can be improved and solved. The reason for this is that resynchronization processing in video display becomes indispensable by taking advantage of cost advantage and multi-factor processing advantage due to the widespread use of general-purpose information processing devices compared to dedicated video processing devices. .

映像同期に必要な情報データを有効表示エリア以外(ブランキング部又は付帯情報ヘッダ部)への書き込む制御方法も考えられる。しかし、汎用で一般的な信号処理装置(映像圧縮・伝送装置など)の効率化及びデータ量削減の目的から、これらデータ部が削除されがちである。つまり、データ処理装置及び伝送路を通過確認された限られたシステム環境では、有効となる場合があるが、保障されるものではない。ここで、映像マーカを有効表示エリア部に挿入した本発明では、上記のような処理系に置いても同期に必要なデータ保持・伝送復元を目的とした機能動作が可能となる。   A control method for writing information data necessary for video synchronization to an area other than the effective display area (blanking part or incidental information header part) is also conceivable. However, these data parts tend to be deleted for the purpose of improving the efficiency of general-purpose and general signal processing devices (video compression / transmission devices, etc.) and reducing the amount of data. In other words, it may be effective in a limited system environment that is confirmed to pass through the data processing device and the transmission path, but is not guaranteed. Here, in the present invention in which the video marker is inserted in the effective display area part, even if it is placed in the processing system as described above, a functional operation for the purpose of data holding and transmission restoration necessary for synchronization is possible.

マルチディスプレイ表示における各分割映像表示の同期化が実施されることで、非同期による映像表示の不具合(胴切れ表示)が改善され、視認性の良好な大型で高精細表示を実現できる。マルチディスプレイと同様な分散した信号処理回路における視覚効果や文字挿入など、映像編集追加処理を実施する場合における同期化処理が容易になる。   By synchronizing each divided video display in the multi-display display, the problem of asynchronous video display (out-of-body display) is improved, and a large and high-definition display with good visibility can be realized. Synchronization processing when performing video editing addition processing such as visual effects and character insertion in a distributed signal processing circuit similar to a multi-display is facilitated.

[その他]
1.複数のディスプレイを組合せた大型・高精細表示システム装置(マルチディスプレイシステム)のディスプレイ間コンテンツ表示の同期性を確保する制御・管理システムを提供する。2.非同期の映像信号伝送路における映像信号処理装置・分配路及び信号処理回路が混在したシステムにおいて、構成システムの低コスト化と有効かつ効率的な再同期表示とを実現する。3.上記同期表示処理のため埋め込まれた画素マーカと、その画素マーカ(ノイズ成分)の削除(見えにくくする)手法とを実現することにより、画質の劣化を抑制できる。
[Others]
1. Provided is a control / management system that ensures the synchronism of content display between displays of a large-sized, high-definition display system device (multi-display system) combining a plurality of displays. 2. In a system in which video signal processing devices / distribution paths and signal processing circuits in an asynchronous video signal transmission path are mixed, cost reduction of the constituent system and effective and efficient resynchronization display are realized. 3. By realizing a pixel marker embedded for the synchronous display processing and a technique for deleting (making it less visible) the pixel marker (noise component), it is possible to suppress deterioration in image quality.

以上、上記実施形態を参照して本発明を説明したが、本発明は上記実施形態に限定されるものではない。本発明の構成や詳細については、当業者が理解し得るさまざまな変更を加えることができる。また、本発明には、上記実施形態の構成の一部を相互に適宜組み合わせたものも含まれる。   The present invention has been described above with reference to the above embodiment, but the present invention is not limited to the above embodiment. Various changes that can be understood by those skilled in the art can be made to the configuration and details of the present invention. Further, the present invention includes a combination of a part of the configurations of the above embodiments as appropriate.

上記の実施形態の一部又は全部は以下の付記のようにも記載され得るが、本発明は以下の構成に限定されるものではない。   Although a part or all of the above embodiments can be described as the following supplementary notes, the present invention is not limited to the following configurations.

[付記1]一つの映像が複数に分割された分割映像をそれぞれ表示することにより全体で一つの映像を表示する複数のディスプレイに一対一に設けられ、対応する前記ディスプレイにそれぞれ前記分割映像を表示させる複数の信号処理部と、
これらの信号処理部へ映像信号を供給する信号供給部とを備え、
この信号供給部は、前記映像信号の一フレーム分の中に、当該フレームの番号を示す映像マーカを、前記複数の信号処理部に対応して複数挿入する機能を有し、
前記複数の信号処理部は、前記映像信号の一フレーム分の中からそれぞれ前記映像マーカを抽出し、前記フレームの番号が一致するように当該複数の信号処理部同士で同期をとって前記分割映像を表示させる機能を有する、
マルチディスプレイシステムの映像表示装置。
[Supplementary Note 1] Each divided video is divided into a plurality of divided videos, and each divided video is displayed in a one-to-one manner on a plurality of displays that display one video as a whole, and each of the divided videos is displayed on the corresponding display. A plurality of signal processing units
A signal supply unit that supplies video signals to these signal processing units,
The signal supply unit has a function of inserting a plurality of video markers indicating the number of the frame corresponding to the plurality of signal processing units in one frame of the video signal,
The plurality of signal processing units respectively extract the video marker from one frame of the video signal, and the plurality of signal processing units synchronize with each other so that the frame numbers match. Has the function of displaying
Video display device for multi-display system.

[付記2]前記信号処理部は、
前記信号供給部から前記映像信号を受信する受信手段と、
受信された前記映像信号の中から前記映像マーカを復調する映像マーカ復調手段と、
前記映像マーカが示すフレームの番号のうち特定の番号に基づき基準パルスを生成するとともに、当該基準パルスを他の前記信号処理部へ出力する基準パルス生成手段と、
他の前記信号処理部で生成された前記基準パルスを入力する基準パルス入力手段と、
入力した前記基準パルスと生成した前記基準パルスとの時間的な差を求める基準パルス比較手段と、
求められた前記時間的な差に基づき前記同期をとりながら、受信された前記映像信号を前記ディスプレイへ出力する遅延補正手段と、
を有する、
付記1記載のマルチディスプレイシステムの映像表示装置。
[Supplementary Note 2] The signal processing unit includes:
Receiving means for receiving the video signal from the signal supply unit;
Video marker demodulation means for demodulating the video marker from the received video signal;
A reference pulse generating means for generating a reference pulse based on a specific number among the frame numbers indicated by the video marker, and outputting the reference pulse to the other signal processing unit;
Reference pulse input means for inputting the reference pulse generated by the other signal processing unit;
Reference pulse comparison means for obtaining a temporal difference between the input reference pulse and the generated reference pulse;
A delay correcting means for outputting the received video signal to the display while taking the synchronization based on the obtained time difference;
Having
The video display device of the multi-display system according to appendix 1.

[付記3]前記信号処理部が全部でN個あり、xを1からNまでのいずれかの整数としたとき、
xが1からN−1までのx番目の前記信号処理部の前記基準パルス生成手段は、生成した前記基準パルスを、x+1番目の前記信号処理部の前記基準パルス入力手段へ出力し、
xがNすなわちN番目の前記信号処理部の前記基準パルス生成手段は、生成した前記基準パルスを、xが1すなわち1番目の前記信号処理部の前記基準パルス入力手段へ出力する、
付記2記載のマルチディスプレイシステムの映像表示装置。
[Supplementary Note 3] When there are a total of N signal processing units and x is any integer from 1 to N,
The reference pulse generating means of the x-th signal processing unit in which x is 1 to N−1 outputs the generated reference pulse to the reference pulse input unit of the x + 1-th signal processing unit,
x is N, that is, the reference pulse generating means of the N-th signal processing unit outputs the generated reference pulse to the reference pulse input means of the first signal processing unit where x is 1, that is,
The video display device of the multi-display system according to appendix 2.

[付記4]前記映像マーカは、前記一フレームの中の特定の位置にある基準画素及び変調画素からなり、
前記基準画素は、その基準画素に隣接する複数の画素の輝度及び色彩を平均化したものであり、
前記変調画素は、前記基準画素の輝度を前記フレームの番号に応じて変調したものである、
付記2又は3記載のマルチディスプレイシステムの映像表示装置。
[Appendix 4] The video marker is composed of a reference pixel and a modulation pixel at a specific position in the one frame,
The reference pixel is obtained by averaging the luminance and color of a plurality of pixels adjacent to the reference pixel.
The modulation pixel is obtained by modulating the luminance of the reference pixel according to the frame number.
The video display device of the multi-display system according to appendix 2 or 3.

[付記5]前記信号処理部は、前記変調画素を復調した後、前記変調画素の輝度を前記基準画素の輝度と同じにすることにより、前記ディスプレイへ出力する前の前記映像信号の中から前記映像マーカを消去する機能を有する、
付記4記載のマルチディスプレイシステムの映像表示装置。
[Supplementary Note 5] The signal processing unit, after demodulating the modulation pixel, sets the luminance of the modulation pixel to be the same as the luminance of the reference pixel, so that the video signal before being output to the display is included in the video signal. With the ability to erase video markers,
The video display device of the multi-display system according to appendix 4.

[付記6]付記1乃至5のいずれか一つに記載のマルチディスプレイシステムの映像表示装置と、
前記複数のディスプレイと、
を備えたマルチディスプレイシステム。
[Appendix 6] The video display device of the multi-display system according to any one of appendices 1 to 5,
The plurality of displays;
Multi-display system with

[付記7]一つの映像が複数に分割された分割映像をそれぞれ表示することにより全体で一つの映像を表示する複数のディスプレイに対して、前記分割映像を表示させる方法であって、
映像信号の一フレーム分の中に、当該フレームの番号を示す映像マーカを、前記複数の分割映像ごとに複数挿入する第一ステップと、
前記映像信号の一フレーム分の中から前記複数の分割映像ごとに前記映像マーカを抽出し、前記フレームの番号が一致するように同期をとって当該複数の分割映像を表示させる第二ステップと、
を含むマルチディスプレイシステムの映像表示方法。
[Supplementary Note 7] A method of displaying the divided video on a plurality of displays that display one video as a whole by displaying each of the divided videos obtained by dividing one video into a plurality of videos.
A first step of inserting a plurality of video markers indicating the number of the frame in one frame of the video signal for each of the plurality of divided videos;
A second step of extracting the video marker for each of the plurality of divided videos from one frame of the video signal, and displaying the plurality of divided videos in synchronization so that the frame numbers match;
Display method of multi-display system including

[付記8]前記第二ステップは、前記複数のディスプレイごとに別々に実行され、
前記第一ステップで得られた前記映像信号を受信する受信ステップと、
受信された前記映像信号の中から前記映像マーカを復調する映像マーカ復調ステップと、
前記映像マーカが示すフレームの番号のうち特定の番号に基づき基準パルスを生成するとともに、当該基準パルスを他の前記ディスプレイにおける前記第二ステップへ出力する基準パルス生成ステップと、
他の前記ディスプレイにおける前記第二ステップで生成された前記基準パルスを入力する基準パルス入力ステップと、
入力した前記基準パルスと生成した前記基準パルスとの時間的な差を求める基準パルス比較ステップと、
求められた前記時間的な差に基づき前記同期をとりながら、受信された前記映像信号を前記ディスプレイへ出力する遅延補正ステップと、
を有する、
付記7記載のマルチディスプレイシステムの映像表示方法。
[Appendix 8] The second step is executed separately for each of the plurality of displays.
A receiving step of receiving the video signal obtained in the first step;
A video marker demodulation step of demodulating the video marker from the received video signal;
Generating a reference pulse based on a specific number among the frame numbers indicated by the video marker, and outputting the reference pulse to the second step in the other display;
A reference pulse input step for inputting the reference pulse generated in the second step in the other display;
A reference pulse comparison step for obtaining a temporal difference between the input reference pulse and the generated reference pulse;
A delay correcting step of outputting the received video signal to the display while taking the synchronization based on the obtained temporal difference;
Having
The video display method of the multi-display system according to appendix 7.

[付記9]一つの映像が複数に分割された分割映像をそれぞれ表示することにより全体で一つの映像を表示する複数のディスプレイに一対一に設けられ、対応する前記ディスプレイにそれぞれ前記分割映像を表示させる複数の信号処理手段を、
コンピュータに機能させるための映像表示プログラムであって、
これらの信号処理手段に供給される映像信号は、一フレーム分の中に、当該フレームの番号を示す映像マーカが、前記複数の信号処理手段に対応して複数挿入されており、
前記複数の信号処理手段は、前記映像信号の一フレーム分の中からそれぞれ前記映像マーカを抽出し、前記フレームの番号が一致するように当該複数の信号処理手段同士で同期をとって前記分割映像を表示させる手段を有する、
マルチディスプレイシステムの映像表示プログラム。
[Supplementary Note 9] Each divided video obtained by dividing one video into a plurality of images is displayed on a plurality of displays that display one video as a whole, and each of the divided videos is displayed on the corresponding display. A plurality of signal processing means,
An image display program for causing a computer to function,
In the video signal supplied to these signal processing means, a plurality of video markers indicating the number of the frame are inserted in one frame corresponding to the plurality of signal processing means,
The plurality of signal processing means respectively extract the video markers from one frame of the video signal, and the plurality of signal processing means synchronize with each other so that the frame numbers match. Having means for displaying
Multi-display system video display program.

[付記10]前記信号処理手段は、
供給された前記映像信号を受信する受信手段と、
受信された前記映像信号の中から前記映像マーカを復調する映像マーカ復調手段と、
前記映像マーカが示すフレームの番号のうち特定の番号に基づき基準パルスを生成するとともに、当該基準パルスを他の前記信号処理手段へ出力する基準パルス生成手段と、
他の前記信号処理手段で生成された前記基準パルスを入力する基準パルス入力手段と、
入力した前記基準パルスと生成した前記基準パルスとの時間的な差を求める基準パルス比較手段と、
求められた前記時間的な差に基づき前記同期をとりながら、受信された前記映像信号を前記ディスプレイへ出力する遅延補正手段と、
を有する、
付記9記載のマルチディスプレイシステムの映像表示プログラム。
[Supplementary Note 10] The signal processing means includes:
Receiving means for receiving the supplied video signal;
Video marker demodulation means for demodulating the video marker from the received video signal;
Generating a reference pulse based on a specific number among the frame numbers indicated by the video marker, and outputting the reference pulse to the other signal processing means;
Reference pulse input means for inputting the reference pulse generated by the other signal processing means;
Reference pulse comparison means for obtaining a temporal difference between the input reference pulse and the generated reference pulse;
A delay correcting means for outputting the received video signal to the display while taking the synchronization based on the obtained time difference;
Having
The video display program of the multi-display system according to appendix 9.

本発明の活用例として、旧来の大型映像表示監視システムを構築するビデオウォール(監視・管制で活用)の表示映像の同期化、及び、近年街中、パブリックスペースで多く活用されているデジタルサイネージュ用途の表示品質向上と視認性の改善など、利用可能な範囲は拡大する。   As examples of use of the present invention, synchronization of display video of a video wall (used for monitoring and control) that constructs a conventional large-sized video display monitoring system, and digital signage applications that are widely used in public spaces in the city in recent years The range that can be used is expanded, such as improving display quality and improving visibility.

10 マルチディスプレイシステム
11,12,13,14 ディスプレイ
15 遅延要因
20 映像表示装置
21,22,23,24 信号処理部
25 信号供給部
311,312,313,314 受信手段
321,322,323,324 映像マーカ復調手段
331,332,333,334 基準パルス生成手段
341,342,343,344 基準パルス入力手段
351,352,353,354 基準パルス比較手段
361,362,363,364 遅延補正手段
40 フレーム
41,42,43,44 映像マーカ
DESCRIPTION OF SYMBOLS 10 Multi-display system 11, 12, 13, 14 Display 15 Delay factor 20 Video display apparatus 21, 22, 23, 24 Signal processing part 25 Signal supply part 311,312,313,314 Receiving means 321,322,323,324 video Marker demodulation means 331, 332, 333, 334 Reference pulse generation means 341, 342, 343, 344 Reference pulse input means 351, 352, 353, 354 Reference pulse comparison means 361, 362, 363, 364 Delay correction means 40 Frame 41, 42, 43, 44 Video marker

Claims (10)

一つの映像が複数に分割された分割映像をそれぞれ表示することにより全体で一つの映像を表示する複数のディスプレイに一対一に設けられ、対応する前記ディスプレイにそれぞれ前記分割映像を表示させる複数の信号処理部と、
これらの信号処理部へ映像信号を供給する信号供給部とを備え、
この信号供給部は、前記映像信号の一フレーム分の中に、当該フレームの番号を示す映像マーカを、前記複数の信号処理部に対応して複数挿入する機能を有し、
前記複数の信号処理部は、前記映像信号の一フレーム分の中からそれぞれ前記映像マーカを抽出し、前記フレームの番号が一致するように当該複数の信号処理部同士で同期をとって前記分割映像を表示させる機能を有する、
マルチディスプレイシステムの映像表示装置。
A plurality of signals that are provided one-to-one on a plurality of displays that display one video as a whole by displaying each of the divided videos obtained by dividing one video into a plurality of signals, and that display the divided videos on the corresponding displays, respectively. A processing unit;
A signal supply unit that supplies video signals to these signal processing units,
The signal supply unit has a function of inserting a plurality of video markers indicating the number of the frame corresponding to the plurality of signal processing units in one frame of the video signal,
The plurality of signal processing units respectively extract the video marker from one frame of the video signal, and the plurality of signal processing units synchronize with each other so that the frame numbers match. Has the function of displaying
Video display device for multi-display system.
前記信号処理部は、
前記信号供給部から前記映像信号を受信する受信手段と、
受信された前記映像信号の中から前記映像マーカを復調する映像マーカ復調手段と、
前記映像マーカが示すフレームの番号のうち特定の番号に基づき基準パルスを生成するとともに、当該基準パルスを他の前記信号処理部へ出力する基準パルス生成手段と、
他の前記信号処理部で生成された前記基準パルスを入力する基準パルス入力手段と、
入力した前記基準パルスと生成した前記基準パルスとの時間的な差を求める基準パルス比較手段と、
求められた前記時間的な差に基づき前記同期をとりながら、受信された前記映像信号を前記ディスプレイへ出力する遅延補正手段と、
を有する、
請求項1記載のマルチディスプレイシステムの映像表示装置。
The signal processing unit
Receiving means for receiving the video signal from the signal supply unit;
Video marker demodulation means for demodulating the video marker from the received video signal;
A reference pulse generating means for generating a reference pulse based on a specific number among the frame numbers indicated by the video marker, and outputting the reference pulse to the other signal processing unit;
Reference pulse input means for inputting the reference pulse generated by the other signal processing unit;
Reference pulse comparison means for obtaining a temporal difference between the input reference pulse and the generated reference pulse;
A delay correcting means for outputting the received video signal to the display while taking the synchronization based on the obtained time difference;
Having
The video display device of the multi-display system according to claim 1.
前記信号処理部が全部でN個あり、xを1からNまでのいずれかの整数としたとき、
xが1からN−1までのx番目の前記信号処理部の前記基準パルス生成手段は、生成した前記基準パルスを、x+1番目の前記信号処理部の前記基準パルス入力手段へ出力し、
xがNすなわちN番目の前記信号処理部の前記基準パルス生成手段は、生成した前記基準パルスを、xが1すなわち1番目の前記信号処理部の前記基準パルス入力手段へ出力する、
請求項2記載のマルチディスプレイシステムの映像表示装置。
When there are a total of N signal processing units and x is any integer from 1 to N,
The reference pulse generating means of the x-th signal processing unit in which x is 1 to N−1 outputs the generated reference pulse to the reference pulse input unit of the x + 1-th signal processing unit,
x is N, that is, the reference pulse generating means of the N-th signal processing unit outputs the generated reference pulse to the reference pulse input means of the first signal processing unit where x is 1, that is,
The video display device of the multi-display system according to claim 2.
前記映像マーカは、前記一フレームの中の特定の位置にある基準画素及び変調画素からなり、
前記基準画素は、その基準画素に隣接する複数の画素の輝度及び色彩を平均化したものであり、
前記変調画素は、前記基準画素の輝度を前記フレームの番号に応じて変調したものである、
請求項2又は3記載のマルチディスプレイシステムの映像表示装置。
The video marker is composed of a reference pixel and a modulation pixel at a specific position in the frame,
The reference pixel is obtained by averaging the luminance and color of a plurality of pixels adjacent to the reference pixel.
The modulation pixel is obtained by modulating the luminance of the reference pixel according to the frame number.
The video display device of the multi-display system according to claim 2 or 3.
前記信号処理部は、前記変調画素を復調した後、前記変調画素の輝度を前記基準画素の輝度と同じにすることにより、前記ディスプレイへ出力する前の前記映像信号の中から前記映像マーカを消去する機能を有する、
請求項4記載のマルチディスプレイシステムの映像表示装置。
The signal processing unit erases the video marker from the video signal before being output to the display by demodulating the modulation pixel and setting the luminance of the modulation pixel to be the same as the luminance of the reference pixel. Have the ability to
The video display device of the multi-display system according to claim 4.
請求項1乃至5のいずれか一つに記載のマルチディスプレイシステムの映像表示装置と、
前記複数のディスプレイと、
を備えたマルチディスプレイシステム。
An image display device of a multi-display system according to any one of claims 1 to 5,
The plurality of displays;
Multi-display system with
一つの映像が複数に分割された分割映像をそれぞれ表示することにより全体で一つの映像を表示する複数のディスプレイに対して、前記分割映像を表示させる方法であって、
映像信号の一フレーム分の中に、当該フレームの番号を示す映像マーカを、前記複数の分割映像ごとに複数挿入する第一ステップと、
前記映像信号の一フレーム分の中から前記複数の分割映像ごとに前記映像マーカを抽出し、前記フレームの番号が一致するように同期をとって当該複数の分割映像を表示させる第二ステップと、
を含むマルチディスプレイシステムの映像表示方法。
A method of displaying the divided video on a plurality of displays that display one video as a whole by displaying each of the divided videos obtained by dividing one video into a plurality of images,
A first step of inserting a plurality of video markers indicating the number of the frame in one frame of the video signal for each of the plurality of divided videos;
A second step of extracting the video marker for each of the plurality of divided videos from one frame of the video signal, and displaying the plurality of divided videos in synchronization so that the frame numbers match;
Display method of multi-display system including
前記第二ステップは、前記複数のディスプレイごとに別々に実行され、
前記第一ステップで得られた前記映像信号を受信する受信ステップと、
受信された前記映像信号の中から前記映像マーカを復調する映像マーカ復調ステップと、
前記映像マーカが示すフレームの番号のうち特定の番号に基づき基準パルスを生成するとともに、当該基準パルスを他の前記ディスプレイにおける前記第二ステップへ出力する基準パルス生成ステップと、
他の前記ディスプレイにおける前記第二ステップで生成された前記基準パルスを入力する基準パルス入力ステップと、
入力した前記基準パルスと生成した前記基準パルスとの時間的な差を求める基準パルス比較ステップと、
求められた前記時間的な差に基づき前記同期をとりながら、受信された前記映像信号を前記ディスプレイへ出力する遅延補正ステップと、
を有する、
請求項7記載のマルチディスプレイシステムの映像表示方法。
The second step is performed separately for each of the plurality of displays,
A receiving step of receiving the video signal obtained in the first step;
A video marker demodulation step of demodulating the video marker from the received video signal;
Generating a reference pulse based on a specific number among the frame numbers indicated by the video marker, and outputting the reference pulse to the second step in the other display;
A reference pulse input step for inputting the reference pulse generated in the second step in the other display;
A reference pulse comparison step for obtaining a temporal difference between the input reference pulse and the generated reference pulse;
A delay correcting step of outputting the received video signal to the display while taking the synchronization based on the obtained temporal difference;
Having
The video display method of the multi-display system according to claim 7.
一つの映像が複数に分割された分割映像をそれぞれ表示することにより全体で一つの映像を表示する複数のディスプレイに一対一に設けられ、対応する前記ディスプレイにそれぞれ前記分割映像を表示させる複数の信号処理手段を、
コンピュータに機能させるための映像表示プログラムであって、
これらの信号処理手段に供給される映像信号は、一フレーム分の中に、当該フレームの番号を示す映像マーカが、前記複数の信号処理手段に対応して複数挿入されており、
前記複数の信号処理手段は、前記映像信号の一フレーム分の中からそれぞれ前記映像マーカを抽出し、前記フレームの番号が一致するように当該複数の信号処理手段同士で同期をとって前記分割映像を表示させる手段を有する、
マルチディスプレイシステムの映像表示プログラム。
A plurality of signals that are provided one-to-one on a plurality of displays that display one video as a whole by displaying each of the divided videos obtained by dividing one video into a plurality of signals, and that display the divided videos on the corresponding displays, respectively. Processing means
An image display program for causing a computer to function,
In the video signal supplied to these signal processing means, a plurality of video markers indicating the number of the frame are inserted in one frame corresponding to the plurality of signal processing means,
The plurality of signal processing means respectively extract the video markers from one frame of the video signal, and the plurality of signal processing means synchronize with each other so that the frame numbers match. Having means for displaying
Multi-display system video display program.
前記信号処理手段は、
供給された前記映像信号を受信する受信手段と、
受信された前記映像信号の中から前記映像マーカを復調する映像マーカ復調手段と、
前記映像マーカが示すフレームの番号のうち特定の番号に基づき基準パルスを生成するとともに、当該基準パルスを他の前記信号処理手段へ出力する基準パルス生成手段と、
他の前記信号処理手段で生成された前記基準パルスを入力する基準パルス入力手段と、
入力した前記基準パルスと生成した前記基準パルスとの時間的な差を求める基準パルス比較手段と、
求められた前記時間的な差に基づき前記同期をとりながら、受信された前記映像信号を前記ディスプレイへ出力する遅延補正手段と、
を有する、
請求項9記載のマルチディスプレイシステムの映像表示プログラム。
The signal processing means includes
Receiving means for receiving the supplied video signal;
Video marker demodulation means for demodulating the video marker from the received video signal;
Generating a reference pulse based on a specific number among the frame numbers indicated by the video marker, and outputting the reference pulse to the other signal processing means;
Reference pulse input means for inputting the reference pulse generated by the other signal processing means;
Reference pulse comparison means for obtaining a temporal difference between the input reference pulse and the generated reference pulse;
A delay correcting means for outputting the received video signal to the display while taking the synchronization based on the obtained time difference;
Having
The video display program for a multi-display system according to claim 9.
JP2012078225A 2012-03-29 2012-03-29 Video display apparatus, method and program for multi-display system Active JP5998579B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2012078225A JP5998579B2 (en) 2012-03-29 2012-03-29 Video display apparatus, method and program for multi-display system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2012078225A JP5998579B2 (en) 2012-03-29 2012-03-29 Video display apparatus, method and program for multi-display system

Publications (2)

Publication Number Publication Date
JP2013205821A true JP2013205821A (en) 2013-10-07
JP5998579B2 JP5998579B2 (en) 2016-09-28

Family

ID=49524913

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012078225A Active JP5998579B2 (en) 2012-03-29 2012-03-29 Video display apparatus, method and program for multi-display system

Country Status (1)

Country Link
JP (1) JP5998579B2 (en)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160110737A (en) * 2015-03-11 2016-09-22 삼성디스플레이 주식회사 Tiled display device and syncronizing method thereof
US10129500B2 (en) 2015-11-06 2018-11-13 Panasonic Intellectual Property Management Co., Ltd. Multi-display apparatus
KR102031919B1 (en) * 2018-11-21 2019-11-08 (주)에이텐시스템 Multi image display system for providing active time synchronization and method thereof
US10564913B2 (en) 2015-10-22 2020-02-18 Samsung Electronics Co., Ltd. Display device of multi-display system and control method thereof
JP2020071469A (en) * 2018-11-01 2020-05-07 宏正自動科技股▲ふん▼有限公司 Image control device, display wall system using the same, and control method of outputting image to display wall

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002125203A (en) * 2000-10-12 2002-04-26 Mitsubishi Electric Corp Media coder and media decoder
JP2004228747A (en) * 2003-01-21 2004-08-12 Toppan Printing Co Ltd Image synchronizing apparatus and synchronization control apparatus
JP2009122412A (en) * 2007-11-15 2009-06-04 Seiko Epson Corp Image display system and image display device
JP2011172107A (en) * 2010-02-19 2011-09-01 Nec Corp Multi-display system, method of adjusting multi-display, and program
WO2012153434A1 (en) * 2011-05-11 2012-11-15 三菱電機株式会社 Image information playback unit, image information playback device and synchronization control method

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002125203A (en) * 2000-10-12 2002-04-26 Mitsubishi Electric Corp Media coder and media decoder
JP2004228747A (en) * 2003-01-21 2004-08-12 Toppan Printing Co Ltd Image synchronizing apparatus and synchronization control apparatus
JP2009122412A (en) * 2007-11-15 2009-06-04 Seiko Epson Corp Image display system and image display device
JP2011172107A (en) * 2010-02-19 2011-09-01 Nec Corp Multi-display system, method of adjusting multi-display, and program
WO2012153434A1 (en) * 2011-05-11 2012-11-15 三菱電機株式会社 Image information playback unit, image information playback device and synchronization control method

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160110737A (en) * 2015-03-11 2016-09-22 삼성디스플레이 주식회사 Tiled display device and syncronizing method thereof
KR102336709B1 (en) 2015-03-11 2021-12-07 삼성디스플레이 주식회사 Tiled display device and syncronizing method thereof
US10564913B2 (en) 2015-10-22 2020-02-18 Samsung Electronics Co., Ltd. Display device of multi-display system and control method thereof
US10129500B2 (en) 2015-11-06 2018-11-13 Panasonic Intellectual Property Management Co., Ltd. Multi-display apparatus
JP2020071469A (en) * 2018-11-01 2020-05-07 宏正自動科技股▲ふん▼有限公司 Image control device, display wall system using the same, and control method of outputting image to display wall
KR102031919B1 (en) * 2018-11-21 2019-11-08 (주)에이텐시스템 Multi image display system for providing active time synchronization and method thereof

Also Published As

Publication number Publication date
JP5998579B2 (en) 2016-09-28

Similar Documents

Publication Publication Date Title
CN102905056B (en) Method of video image processing and device
JP5998579B2 (en) Video display apparatus, method and program for multi-display system
KR102362054B1 (en) Display apparatus consisting a multi display system and control method thereof
CN105979332A (en) Video data detection method and device
TW201440515A (en) Video wall
JP6045705B2 (en) Combine video and audio streams using pixel repetition bandwidth
US20150097976A1 (en) Image processing device and image processing method
JP5669614B2 (en) Image display apparatus and control method thereof
CN108616674B (en) Double-channel video signal time sequence generating circuit structure with external synchronization function
US9239697B2 (en) Display multiplier providing independent pixel resolutions
CN102186035A (en) Method for displaying screen display information
WO2016165158A1 (en) Drive method and drive system for display panel
US10148934B2 (en) Image process apparatus and image process method
CN106951204A (en) Image synchronization method based on computer cluster visualization system
US20160366307A1 (en) Image data receiving device
CN103108148A (en) Frame inserting method of video frames and information processing equipment
US20060061517A1 (en) Delivering pixels received at a lower data transfer rate over an interface that operates at a higher data transfer rate
CN113938617A (en) Multi-channel video display method and equipment, network camera and storage medium
CN114845150B (en) Multi-video display synchronization system of display screen
US11670262B2 (en) Method of generating OSD data
JP5896642B2 (en) Video processing apparatus, video processing method, and program
CN115379148B (en) Video OSD menu image superposition method based on FPGA platform
CN107995452B (en) Double-screen synchronous display method
WO2021119967A1 (en) Method, device, and system for mosaic wall video signal synchronization
CN117440122A (en) HDMI device and power saving method

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20150212

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20151125

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20151215

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20160212

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160802

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160815

R150 Certificate of patent or registration of utility model

Ref document number: 5998579

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150