JP2013106010A - 駆動回路および光送信装置 - Google Patents

駆動回路および光送信装置 Download PDF

Info

Publication number
JP2013106010A
JP2013106010A JP2011251101A JP2011251101A JP2013106010A JP 2013106010 A JP2013106010 A JP 2013106010A JP 2011251101 A JP2011251101 A JP 2011251101A JP 2011251101 A JP2011251101 A JP 2011251101A JP 2013106010 A JP2013106010 A JP 2013106010A
Authority
JP
Japan
Prior art keywords
current source
input transistor
bias current
signal
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2011251101A
Other languages
English (en)
Inventor
Mariko Sugawara
茉莉子 菅原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP2011251101A priority Critical patent/JP2013106010A/ja
Priority to US13/625,981 priority patent/US20130121356A1/en
Publication of JP2013106010A publication Critical patent/JP2013106010A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • H05B45/10Controlling the intensity of the light
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B45/00Circuit arrangements for operating light-emitting diodes [LED]
    • H05B45/30Driver circuits
    • H05B45/395Linear regulators
    • H05B45/397Current mirror circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/04Processes or apparatus for excitation, e.g. pumping, e.g. by electron beams
    • H01S5/042Electrical excitation ; Circuits therefor
    • H01S5/0427Electrical excitation ; Circuits therefor for applying modulation to the laser
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/10Construction or shape of the optical resonator, e.g. extended or external cavity, coupled cavities, bent-guide, varying width, thickness or composition of the active region
    • H01S5/18Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities
    • H01S5/183Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities having only vertical cavities, e.g. vertical cavity surface-emitting lasers [VCSEL]
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B20/00Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
    • Y02B20/30Semiconductor lamps, e.g. solid state lamps [SSL] light emitting diodes [LED] or organic LED [OLED]

Landscapes

  • Semiconductor Lasers (AREA)
  • Amplifiers (AREA)

Abstract

【課題】広帯域化を図ること。
【解決手段】駆動回路100は、入力信号により直接変調した光を出射する発光素子101を駆動する。入力トランジスタ121には、発光素子101の駆動信号がベースへ入力される。変調電流源130は、入力トランジスタ121のエミッタに接続され、入力トランジスタ121へ入力された駆動信号の変調振幅imodを調整する。トランジスタ153は、入力トランジスタ121のコレクタに接続され、入力トランジスタ121へ入力された駆動信号のバイアス電流ibiasを調整する。出力部160は、変調電流源130により変調振幅imodを調整され、トランジスタ153によりバイアス電流ibiasを調整された駆動信号を発光素子101へ出力する。インダクタ140は、入力トランジスタ121のコレクタに一端が接続され、トランジスタ153と出力部160との間に他端が接続されている。
【選択図】図1

Description

本発明は、駆動回路および光送信装置に関する。
近年、光インタコネクトなどにおける伝送速度の向上および大容量化に伴い、たとえば近距離や中距離の通信に光を用いることが検討されている。光通信の光信号源として、たとえば小型かつ低消費電力で直接電流変調が可能なVCSEL(Vertical Cavity Surface Emitting Laser:垂直共振器面発光レーザ)などが知られている。VCSELを直接電流変調する駆動回路には、たとえば、変調電流振幅を調整する変調電流源や、直流レベルを調整した電流を出力端に直接供給するバイアス電流源などが含まれている。
一方、たとえば、出力端に電流源ではなく負荷抵抗が接続されたCML(Current Mode Logic:電流モードロジック)が知られている(たとえば、下記非特許文献1参照。)。CMLにおいては、たとえば、容量値を分割して出力波形の立ち上がりの特性(スルーレート)を改善するためにシリーズインダクタが挿入される。
Sudip Shekhar,Jeffrey S.Walling,David J.Allstot、"Bandwidth Extension Techniques for CMOS Amplifiers"、IEEE JOURNAL OF SOLID−STATE CIRCUITS VOL.41 No.11 Nov 2006 p2424.
しかしながら、上述した従来の出力端にバイアス電流源が接続される駆動回路では、バイアス電流源が等価的に抵抗および容量を含むため、バイアス電流源の容量によって帯域が劣化するという問題がある。
本発明は、上述した従来技術による問題点を解消するため、広帯域化を図ることができる駆動回路および光送信装置を提供することを目的とする。
上述した課題を解決し、目的を達成するため、本発明の一側面によれば、電流信号により駆動される駆動対象へ電流信号を出力する駆動回路において、前記駆動対象の駆動信号がベースへ入力される入力トランジスタと、前記入力トランジスタのエミッタ側に接続され、前記入力トランジスタのコレクタに流れる信号の変調振幅を調整する変調電流源と、前記入力トランジスタのコレクタ側に接続され、前記入力トランジスタのコレクタに流れる信号のバイアス電流を調整するバイアス電流源と、前記入力トランジスタのコレクタと前記バイアス電流源との間に設けられたシリーズインダクタと、前記バイアス電流源と前記シリーズインダクタとの間に接続されており、前記変調電流源により変調振幅を調整され、前記バイアス電流源によりバイアス電流を調整された電流信号を、前記駆動対象へ出力する出力部と、を備える駆動回路および光送信装置が提案される。
本発明の一側面によれば、広帯域化を図ることができるという効果を奏する。
図1は、実施の形態にかかる駆動回路の構成例を示す図である。 図2−1は、駆動回路から出力される駆動信号の一例を示す図である。 図2−2は、駆動回路における小信号特性の一例を示す図である。 図3−1は、インダクタを異なる位置に設けた駆動回路(その1)を参考として示す図である。 図3−2は、インダクタを異なる位置に設けた駆動回路(その2)を参考として示す図である。 図3−3は、CMLの構成例1を参考として示す図である。 図3−4は、CMLの構成例2を参考として示す図である。 図3−5は、CMLの構成例3を参考として示す図である。 図4−1は、駆動回路における小信号特性のシミュレーション結果の一例を示す図である。 図4−2は、CMLにおける小信号特性のシミュレーション結果の一例を参考として示す図である。 図5−1は、図1に示した駆動回路の等価回路を示す図である。 図5−2は、図3−1に示した駆動回路の等価回路を参考として示す図である。 図5−3は、図3−2に示した駆動回路の等価回路を参考として示す図である。 図6−1は、図5−1に示した等価回路におけるインピーダンスの算出結果の一例を示す図である。 図6−2は、図5−2に示した等価回路におけるインピーダンスの算出結果の一例を参考として示す図である。 図6−3は、図5−3に示した等価回路におけるインピーダンスの算出結果の一例を参考として示す図である。 図7は、図1に示した駆動回路の変形例1を示す図である。 図8は、図1に示した駆動回路の変形例2を示す図である。 図9は、図1に示した駆動回路の変形例3を示す図である。 図10は、図1に示した駆動回路の変形例4を示す図である。
以下に添付図面を参照して、本発明にかかる駆動回路および光送信装置の実施の形態を詳細に説明する。
(実施の形態)
(実施の形態にかかる駆動回路の構成)
図1は、実施の形態にかかる駆動回路の構成例を示す図である。図1に示す駆動回路100は、発光素子101を駆動するための駆動信号を増幅する回路である。発光素子101は、入力された電流信号により直接変調(強度変調)した光を出射する発光素子である。発光素子101は、たとえばVCSELである。
図1に示す駆動回路100は、発光素子101をアノード駆動する。具体的には、駆動回路100は、入力部111,112と、入力トランジスタ121,122と、変調電流源130と、インダクタ140と、トランジスタ151と、電流源152と、トランジスタ153と、出力部160と、を備えている。
駆動回路100へ入力される駆動信号は、たとえば正相信号および逆相信号を含む差動信号である。逆相信号は、正相信号が反転した信号である。入力部111および入力部112は、差動の駆動信号が入力される差動対の入力部である。具体的には、入力部111には駆動信号の正相信号が入力される。入力部111へ入力された信号は入力トランジスタ121のベースへ出力される。入力部112には駆動信号の逆相信号が入力される。入力部112へ入力された信号は入力トランジスタ122のベースへ出力される。
入力トランジスタ121および入力トランジスタ122は、たとえばHBT(Heterojunction Bipolar Transistor:ヘテロ接合バイポーラトランジスタ)またはCMOS(Complementary Metal Oxide Semiconductor:相補型金属酸化膜半導体)である。ここでは、入力トランジスタ121および入力トランジスタ122がHBTである場合について説明する。
入力トランジスタ121のベースは入力部111に接続されている。入力トランジスタ121のコレクタはインダクタ140に接続されている。入力トランジスタ121のエミッタは変調電流源130に接続されている。入力トランジスタ122のベースは入力部112に接続されている。入力トランジスタ122のコレクタは電源に接続されている。入力トランジスタ122のエミッタは変調電流源130に接続されている。
変調電流源130は、入力トランジスタ121および入力トランジスタ122から電流を引き込み、駆動信号の変調振幅imodを調整する変調電流源である。変調電流源130は、一端が入力トランジスタ121および入力トランジスタ122に接続され、他端が接地されている。
インダクタ140は、入力トランジスタ121のコレクタとトランジスタ153との間に設けられたシリーズインダクタである。具体的には、インダクタ140は、一端が入力トランジスタ121に接続され、他端がトランジスタ153および出力部160に接続されている。
トランジスタ151および電流源152はカレント電流源である。具体的には、トランジスタ151のドレインは電源に接続されている。トランジスタ151のゲートは、トランジスタ151のソースおよびトランジスタ153に接続されている。トランジスタ151のソースは、電流源152およびトランジスタ153に接続されている。トランジスタ151はpMOSである。電流源152は、一端がトランジスタ151に接続され、他端が接地されている。
トランジスタ153は、駆動信号のバイアス電流ibias(直流レベル)を調整するバイアス電流源である。具体的には、トランジスタ153のソースはインダクタ140および出力部160に接続されている。トランジスタ153のドレインは電源に接続されている。トランジスタ153のゲートはトランジスタ151に接続されている。トランジスタ153はpMOSである。
出力部160は、変調電流源130により変調振幅を調整され、トランジスタ153(バイアス電流源)によりバイアス電流を調整された駆動信号を発光素子101へ出力する。具体的には、出力部160は、トランジスタ153とインダクタ140との間に接続されている。出力部160には、駆動回路100の駆動対象である発光素子101が接続される。出力部160は、駆動信号を発光素子101へ出力する。出力部160から出力され発光素子101へ入力される駆動信号の電流をiloadとする。
このように、入力トランジスタ121のコレクタと出力部160との間に、トランジスタ153(バイアス電流源)と並列にインダクタ140を設ける。これにより、インダクタピーキングにより広帯域化を図ることができる(詳細は後述する)。また、駆動回路100および発光素子101を備える光送信装置により、光送信装置によって送信される光信号の広帯域化を図ることができる。
図1に示す例では、駆動回路100へ入力される駆動信号が差動信号である場合について説明したが、駆動回路100へ入力される駆動信号はシングルエンド信号であってもよい。この場合は、駆動信号は入力部111へ入力される。また、この場合は、たとえば入力部112および入力トランジスタ122を省いた構成としてもよい。
また、図1に示す例では、入力トランジスタ121,122がHBTである場合について説明したが、入力トランジスタ121,122は、ソース、ゲートおよびドレインを有するCMOSであってもよい。この場合は、上記のエミッタ、ベースおよびコレクタは、それぞれソース、ゲートおよびドレインと対応する。
(駆動回路から出力される駆動信号)
図2−1は、駆動回路から出力される駆動信号の一例を示す図である。図2−1において、横軸は時間を示し、縦軸は駆動回路100から発光素子101へ出力される駆動信号の電流iloadを示している。駆動信号210は、駆動回路100から発光素子101へ出力される駆動信号を示している。
駆動信号210の振幅は、変調電流源130によって調整される変調振幅imodとなる。駆動信号210のバイアス電流は、変調電流源130によって調整される変調振幅imodと、トランジスタ153によって調整されるバイアス電流ibiasと、に基づくibias−imod/2となる。
(駆動回路における小信号特性)
図2−2は、駆動回路における小信号特性の一例を示す図である。図2−2において、横軸は周波数を示している。縦軸は駆動信号の利得[dB]を示している。小信号特性221は、駆動回路100においてインダクタ140を設けないと仮定した場合における駆動信号の小信号特性(周波数特性)を参考として示している。小信号特性221に示すように、インダクタ140を設けない構成では、トランジスタ153(電流源)の寄生容量によって高い周波数帯域の利得が劣化する。
小信号特性222は、図1に示したようにインダクタ140を設けた駆動回路100における駆動信号の小信号特性を示している。小信号特性222に示すように、インダクタ140を設けることで高い周波数帯域がピーキングされ、高い周波数帯域における利得の劣化を補償することができる。
(インダクタを異なる位置に設けた駆動回路)
図3−1は、インダクタを異なる位置に設けた駆動回路(その1)を参考として示す図である。図3−1において、図1に示した部分と同様の部分については同一の符号を付して説明を省略する。図3−1には、図1に示した駆動回路100において、インダクタ140の一端をトランジスタ153および入力トランジスタ121に接続し、インダクタ140の他端を出力部160に接続した構成を参考として図示している。図3−1に示す構成においては、インダクタ140は入力トランジスタ121と出力部160の間に直列に設けられたシリーズインダクタである。
図3−2は、インダクタを異なる位置に設けた駆動回路(その2)を参考として示す図である。図3−1において、図1に示した部分と同様の部分については同一の符号を付して説明を省略する。図3−2には、図1に示した駆動回路100において、インダクタ140の一端をトランジスタ153に接続し、インダクタ140の他端を入力トランジスタ121および出力部160に接続した構成を参考として図示している。図3−2に示す構成においては、インダクタ140は入力トランジスタ121と出力部160の間の経路に対して並列に設けられたシャントインダクタである。
(CMLの構成例)
図3−3は、CMLの構成例1を参考として示す図である。図3−3において、図1に示した部分と同様の部分については同一の符号を付して説明を省略する。図3−3に示すCML330は、入力部111,112と、入力トランジスタ121,122と、変調電流源130と、インダクタ140と、抵抗331,332と、出力部160と、を備えている。抵抗331は、一端がインダクタ140および出力部160に接続され、他端が電源に接続されている。抵抗332は、一端が入力トランジスタ122のコレクタに接続され、他端が電源に接続されている。このように、CML330においては、出力部160に対して、電流源ではなく電圧源(電源)および抵抗331が接続されている。
図3−4は、CMLの構成例2を参考として示す図である。図3−4において、図3−3に示した部分と同様の部分については同一の符号を付して説明を省略する。図3−4に示すCML330は、図3−3に示したCML330において、インダクタ140の一端を抵抗331および入力トランジスタ121に接続し、インダクタ140の他端を出力部160に接続した構成である。
図3−5は、CMLの構成例3を参考として示す図である。図3−5において、図3−3に示した部分と同様の部分については同一の符号を付して説明を省略する。図3−4に示すCML330は、図3−3に示したCML330において、インダクタ140の一端を抵抗331に接続し、インダクタ140の他端を入力トランジスタ121および出力部160に接続した構成である。
(駆動回路における小信号特性のシミュレーション結果)
図4−1は、駆動回路における小信号特性のシミュレーション結果の一例を示す図である。図4−1において、横軸はインダクタ140のインダクタンス[pH]を示している。横軸のインダクタンス0[pH]の点は、インダクタ140を設けない構成に対応する。縦軸は、信号強度が−3dB(freq−3dB)となる周波数の帯域[GHz]を示している。
小信号特性411は、図1に示した駆動回路100における小信号特性を示している。小信号特性412は、図3−1に示した駆動回路100における小信号特性を参考として示している。小信号特性413は、図3−2に示した駆動回路100における小信号特性を参考として示している。
小信号特性411〜413に示すように、駆動回路100にインダクタ140(インダクタンス>0[pH])を設けることで駆動信号を広帯域化することができる。特に、小信号特性411に示すように、インダクタ140を図1に示した位置に設けることによって40[GHz]以上の広帯域を実現することができる。
たとえば、小信号特性411〜413におけるインダクタンス0[pH]の点に示すように、インダクタ140を設けない構成においては帯域が10[GHz]程度である。このため、図1に示した駆動回路100においては、インダクタ140を図1に示した位置に設けることによって帯域を3〜4倍ほど伸ばすことができることが分かる。
(CMLにおける小信号特性のシミュレーション結果)
図4−2は、CMLにおける小信号特性のシミュレーション結果の一例を参考として示す図である。図4−2において、横軸はCML330に設けられたインダクタ140(図3−3〜図3−5)のインダクタンス[pH]を示している。縦軸は、信号強度が−3dBとなる周波数の帯域[GHz]を示している。
小信号特性421〜423は、それぞれ図3−3〜図3−5に示したCML330における小信号特性を参考として示している。小信号特性421〜423に示すように、CML330では、出力部160に電流源が設けられた構成ではないため、インダクタ140を設けても高々2.5倍程度しか帯域が伸びないことが分かる。
(駆動回路の等価回路)
図5−1は、図1に示した駆動回路の等価回路を示す図である。図5−1に示す等価回路500は、図1に示した駆動回路100の等価回路である。図5−1に示すように、等価回路500には、入力部510と、コンデンサ520と、AC電流源531と、AVSS532と、インダクタ540と、電流源等価回路550と、出力部561と、コンデンサ562と、抵抗563と、が含まれている。
入力部510およびコンデンサ520は、図1に示した入力部111および入力トランジスタ121に対応している。Iinは、入力部510から入力される駆動信号の電流である。コンデンサ520の容量値C1は、入力トランジスタ121の寄生容量値である。AC電流源531およびAVSS532は、図1に示した変調電流源130に対応している。インダクタ540は、図1に示したインダクタ140に対応している。電流源等価回路550は、図1に示したトランジスタ153に対応している。
電流源等価回路550は、並列に接続された理想的な電流源551、コンデンサ552および抵抗553で表される。コンデンサ552の容量値Ccおよび抵抗553の抵抗値Rcは、トランジスタ153の寄生容量値および寄生抵抗値である。
出力部561、コンデンサ562および抵抗563は、図1に示した出力部160に対応している。Ioutは、出力部561から出力される駆動信号の電流である。コンデンサ562の容量値C2は、出力部160のパッドやESD素子(静電気保護素子)における容量値である。抵抗563の抵抗値Routは、出力部160における抵抗値である。等価回路500における部分回路501のインピーダンスをZとすると、部分回路501における電流伝達関数はたとえば下記(1)式で表すことができる。
Figure 2013106010
インピーダンスZの値が最大になる周波数で図2−2に示したピーキングが発生し、このときのインピーダンスZの値(Zmaxとする)によってピーキング量が決まる。Zmaxが大きいほど、利得を大きく持ち上げることができるため、ピーキングの発生する周波数を所望の値になるよう調整することで、信号強度が−3dBとなる周波数の帯域を広げることができる(図2−2参照)。
図5−2は、図3−1に示した駆動回路の等価回路を参考として示す図である。図5−2において、図5−1に示した部分と同様の部分については同一の符号を付して説明を省略する。図5−2に示す等価回路500は、図3−1に示した駆動回路100の等価回路である。図5−2に示すように、図3−1に示した駆動回路100に対応する等価回路500においては、インダクタ540は、一端が入力部510および電流源等価回路550に接続され、他端が出力部561に接続されている。
図5−3は、図3−2に示した駆動回路の等価回路を参考として示す図である。図5−3において、図5−1に示した部分と同様の部分については同一の符号を付して説明を省略する。図5−3に示す等価回路500は、図3−2に示した駆動回路100の等価回路である。図5−3に示すように、図3−2に示した駆動回路100に対応する等価回路500においては、インダクタ540は、一端が電流源等価回路550に接続され、他端が入力部510および出力部561に接続されている。
(等価回路におけるインピーダンスの算出結果)
図6−1は、図5−1に示した等価回路におけるインピーダンスの算出結果の一例を示す図である。図6−1において、横軸は周波数を示し、縦軸はZ/Routを示している。図6−1に示すインピーダンス特性611は、図5−1に示した等価回路500におけるZ/Routの計算結果の一例を示している。
インピーダンス特性612は、図5−1に示した等価回路500において電流源等価回路550が抵抗に置き換わった場合(CMLの場合)におけるZ/Routの計算結果の一例を参考として示している。インピーダンス特性611に示すように、図5−1に示した等価回路500においては、電流源等価回路550のコンデンサ552の寄生容量値Ccが存在するため、インピーダンスの最大値が大きくなっている。
なお、図6−1の計算結果は、コンデンサ520の容量値C1を200[fF]、コンデンサ562の容量値C2を150[fF]、コンデンサ552の容量値Ccを200[fF]、抵抗553の抵抗値Rcを50[Ω]、インダクタ540のインダクタンスを500[pH]、Routを50[Ω]として計算を行った結果である。図6−2,図6−3の計算結果についても同様である。
図6−2は、図5−2に示した等価回路におけるインピーダンスの算出結果の一例を参考として示す図である。図6−2において、横軸は周波数を示し、縦軸はZ/Routを示している。図6−2に示すインピーダンス特性621は、図5−2に示した等価回路500におけるZ/Routの計算結果の一例を示している。インピーダンス特性622は、図5−2に示した等価回路500において電流源等価回路550が抵抗のみであった場合(CMLの場合)におけるZ/Routの計算結果の一例を参考として示している。
図6−3は、図5−3に示した等価回路におけるインピーダンスの算出結果の一例を参考として示す図である。図6−3において、横軸は周波数を示し、縦軸はZ/Routを示している。図6−3に示すインピーダンス特性631は、図5−3に示した等価回路500におけるZ/Routの計算結果の一例を示している。インピーダンス特性632は、図5−3に示した等価回路500において電流源等価回路550が抵抗のみであった場合(CMLの場合)におけるZ/Routの計算結果の一例を参考として示している。
図6−1〜図6−3のインピーダンス特性611,621,631に示すように、インダクタ140を図1に示した位置に設けることで大きなピーキング量を得ることができ、インダクタの値を調整してピーキング位置が所望の周波数になるよう設計すれば、帯域をより広げることができる。また、図6−1のインピーダンス特性611,612に示すように、インダクタ140を図1に示した位置に設ける構成は、CML330よりも、出力端に電流源が接続された駆動回路100において有効であることが分かる。
(駆動回路の変形例)
図7は、図1に示した駆動回路の変形例1を示す図である。図7において、図1に示した部分と同様の部分については同一の符号を付して説明を省略する。図7に示すように、図1に示した駆動回路100において、バイアス電流源であるトランジスタ153と出力部160との間にインダクタ701,702の少なくとも一方を設けてもよい。
インダクタ701,702は、それぞれ図3−1,図3−2に示したインダクタ140に相当するインダクタである。具体的には、インダクタ701は、トランジスタ153(バイアス電流源)とインダクタ140(シリーズインダクタ)との間に一端が接続され、出力部160に他端が接続されたシリーズインダクタである。インダクタ702は、トランジスタ153(バイアス電流源)に一端が接続され、インダクタ140(シリーズインダクタ)と出力部160との間に他端が接続されたシャントインダクタである。
このように、インダクタ701やインダクタ702をさらに設けることで、ピーキング量をさらに大きくし、さらなる広帯域化を図ることができる。
図8は、図1に示した駆動回路の変形例2を示す図である。図8において、図1に示した部分と同様の部分については同一の符号を付して説明を省略する。図8に示すように、駆動回路100は、図1に示した構成に加えて、インダクタ811と、抵抗821,822と、トランジスタ831と、終端抵抗840と、を備えていてもよい。
インダクタ811(第2シリーズインダクタ)は、一端が入力トランジスタ122(第2入力トランジスタ)のコレクタに接続され、他端がトランジスタ831のソースに接続されている。抵抗821は、一端がトランジスタ153、インダクタ140および出力部160に接続され、他端が抵抗822に接続されている。抵抗822は、一端が抵抗821に接続され、他端がインダクタ811、トランジスタ831および終端抵抗840に接続されている。抵抗821,822は、たとえばそれぞれ50[Ω]の抵抗である。また、抵抗821,822を1つの抵抗(たとえば100[Ω])によって実現してもよい。
トランジスタ831(第2バイアス電流源)のソースはインダクタ811、抵抗822および終端抵抗840に接続されている。トランジスタ831のドレインは電源に接続されている。トランジスタ831のゲートはトランジスタ151(カレント電流源)に接続されている。トランジスタ831はpMOSである。
終端抵抗840は、発光素子101と同等のダイオード特性を有するダミー負荷である。ダイオード特性は、たとえば印加電圧に対して流れる電流の特性である。終端抵抗840は、一端がインダクタ811、抵抗822およびトランジスタ831に接続され、他端が接地されている。これにより、駆動回路100と発光素子101とのインピーダンスマッチングにより駆動信号の品質を向上させることができる。
図9は、図1に示した駆動回路の変形例3を示す図である。図9において、図1に示した部分と同様の部分については同一の符号を付して説明を省略する。図9に示すように、駆動回路100は、インダクタ140と直列に抵抗901を備えていてもよい。具体的には、抵抗901は、一端が入力トランジスタ121に接続され、他端がインダクタ140に接続されている。また、インダクタ140と抵抗901の位置を入れ替えてもよい。
このように、インダクタ140と直列に抵抗901を設けることで、インダクタ140による駆動信号のピーキング量を調整することができる。
図10は、図1に示した駆動回路の変形例4を示す図である。図10において、図1に示した部分と同様の部分については同一の符号を付して説明を省略する。図10に示すように、駆動回路100は、発光素子101をカソード駆動する構成としてもよい。
具体的には、図10に示す駆動回路100においては、出力部160が発光素子101のカソード側に接続されている。また、トランジスタ153(バイアス電流源)の向きが逆になっている。また、トランジスタ153はnMOSとなっている。
また、電流源152(カレント電流源)の向きが逆になっている。また、トランジスタ151はnMOSとなっている。このように、発光素子101をカソード駆動する構成においても、入力トランジスタ121のコレクタと出力部160との間にインダクタ140を挿入することで、図1に示した駆動回路100と同様の効果を得ることができる。
以上説明したように、駆動回路および光送信装置によれば、電流駆動の発光素子への駆動信号が変調出力される出力端に電流源が接続された駆動回路において、シリーズインダクタが所定の位置(たとえば図1参照)に設けられる。これにより、出力端に接続された電流源の容量による帯域の劣化を補い、広帯域化を図ることができる。このため、たとえば、光インタコネクトなどにおける発光素子の高速駆動が可能になる。
なお、上述したインダクタ140,701,702,811のそれぞれは、たとえば、スパイラルインダクタやワイヤなど、通常の配線に対して十分に長い配線によって実現することができる。
上述した実施の形態に関し、さらに以下の付記を開示する。
(付記1)電流信号により駆動される駆動対象へ電流信号を出力する駆動回路において、
前記駆動対象の駆動信号がベースへ入力される入力トランジスタと、
前記入力トランジスタのエミッタ側に接続され、前記入力トランジスタのコレクタに流れる信号の変調振幅を調整する変調電流源と、
前記入力トランジスタのコレクタ側に接続され、前記入力トランジスタのコレクタに流れる信号のバイアス電流を調整するバイアス電流源と、
前記入力トランジスタのコレクタと前記バイアス電流源との間に設けられたシリーズインダクタと、
前記バイアス電流源と前記シリーズインダクタとの間に接続されており、前記変調電流源により変調振幅を調整され、前記バイアス電流源によりバイアス電流を調整された電流信号を、前記駆動対象へ出力する出力部と、
を備えることを特徴とする駆動回路。
(付記2)前記バイアス電流源と前記シリーズインダクタとの間に一端が接続され、前記出力部に他端が接続されたインダクタを備えることを特徴とする付記1に記載の駆動回路。
(付記3)前記バイアス電流源に一端が接続され、前記シリーズインダクタと前記出力部との間に他端が接続されたインダクタを備えることを特徴とする付記1または2に記載の駆動回路。
(付記4)前記駆動信号の逆相信号がベースへ入力される第2入力トランジスタと、
前記第2入力トランジスタのコレクタ側に接続され、前記第2入力トランジスタのコレクタに流れる信号のバイアス電流を調整する第2バイアス電流源と、
前記第2入力トランジスタのコレクタと前記第2バイアス電流源との間に設けられた第2シリーズインダクタと、
前記第2バイアス電流源と前記第2シリーズインダクタとの間に接続され、前記駆動対象と同等のダイオード特性を有する終端抵抗を備えることを特徴とする付記1〜3のいずれか一つに記載の駆動回路。
(付記5)前記シリーズインダクタと直列に設けられた抵抗を備えることを特徴とする付記1〜4のいずれか一つに記載の駆動回路。
(付記6)前記入力トランジスタはHBT(Heterojunction Bipolar Transistor:ヘテロ接合バイポーラトランジスタ)であることを特徴とする付記1〜5のいずれか一つに記載の駆動回路。
(付記7)前記シリーズインダクタは、スパイラルインダクタであることを特徴とする付記1〜6のいずれか一つに記載の駆動回路。
(付記8)前記シリーズインダクタは、ワイヤであることを特徴とする付記1〜6のいずれか一つに記載の駆動回路。
(付記9)前記シリーズインダクタは、十分に長い配線であることを特徴とする付記1〜6のいずれか一つに記載の駆動回路。
(付記10)前記インダクタは、スパイラルインダクタであることを特徴とする付記2に記載の駆動回路。
(付記11)前記インダクタは、ワイヤであることを特徴とする付記2に記載の駆動回路。
(付記12)前記インダクタは、十分に長い配線であることを特徴とする付記4に記載の駆動回路。
(付記13)前記第2シリーズインダクタは、スパイラルインダクタであることを特徴とする付記4に記載の駆動回路。
(付記14)前記第2シリーズインダクタは、ワイヤであることを特徴とする付記4に記載の駆動回路。
(付記15)前記第2シリーズインダクタは、十分に長い配線であることを特徴とする付記4に記載の駆動回路。
(付記16)駆動信号がベースへ入力される入力トランジスタと、
前記入力トランジスタのエミッタ側に接続され、前記入力トランジスタのコレクタに流れる信号の変調振幅を調整する変調電流源と、
前記入力トランジスタのコレクタ側に接続され、前記入力トランジスタのコレクタに流れる信号のバイアス電流を調整するバイアス電流源と、
前記入力トランジスタのコレクタと前記バイアス電流源との間に設けられたシリーズインダクタと、
前記バイアス電流源と前記シリーズインダクタとの間に接続されており、前記変調電流源により変調振幅を調整され、前記バイアス電流源によりバイアス電流を調整された電流信号により、直接変調した光を出射する発光素子と、
を備えることを特徴とする光送信装置。
(付記17)前記発光素子は、VCSEL(Vertical Cavity Surface Emitting Laser:垂直共振器面発光レーザ)であることを特徴とする付記16に記載の光送信装置。
(付記18)電流信号により駆動される駆動対象へ電流信号を出力する駆動回路において、
前記駆動対象の駆動信号がゲートへ入力される入力トランジスタと、
前記入力トランジスタのソース側に接続され、前記入力トランジスタのドレインに流れる信号の変調振幅を調整する変調電流源と、
前記入力トランジスタのドレイン側に接続され、前記入力トランジスタのドレインに流れる信号のバイアス電流を調整するバイアス電流源と、
前記入力トランジスタのドレインと前記バイアス電流源との間に設けられたシリーズインダクタと、
前記バイアス電流源と前記シリーズインダクタとの間に接続されており、前記変調電流源により変調振幅を調整され、前記バイアス電流源によりバイアス電流を調整された電流信号を、前記駆動対象へ出力する出力部と、
を備えることを特徴とする駆動回路。
(付記19)前記入力トランジスタはCMOS(Complementary Metal Oxide Semiconductor:相補型金属酸化膜半導体)であることを特徴とする付記18に記載の駆動回路。
(付記20)駆動信号がゲートへ入力される入力トランジスタと、
前記入力トランジスタのソース側に接続され、前記入力トランジスタのドレインに流れる信号の変調振幅を調整する変調電流源と、
前記入力トランジスタのドレイン側に接続され、前記入力トランジスタのドレインに流れる信号のバイアス電流を調整するバイアス電流源と、
前記入力トランジスタのドレインと前記バイアス電流源との間に設けられたシリーズインダクタと、
前記バイアス電流源と前記シリーズインダクタとの間に接続されており、前記変調電流源により変調振幅を調整され、前記バイアス電流源によりバイアス電流を調整された電流信号により、直接変調した光を出射する発光素子と、
を備えることを特徴とする光送信装置。
100 駆動回路
101 発光素子
111,112,510 入力部
121,122 入力トランジスタ
130 変調電流源
140,540,701,702,811 インダクタ
151,153,831 トランジスタ
152,551 電流源
160,561 出力部
210 駆動信号
221,222,411〜413,421〜423 小信号特性
330 CML
331,332,553,563,821,822,901 抵抗
500 等価回路
501 部分回路
520,552,562 コンデンサ
531 AC電流源
532 AVSS
550 電流源等価回路
611,612,621,622,631,632 インピーダンス特性
840 終端抵抗

Claims (7)

  1. 電流信号により駆動される駆動対象へ電流信号を出力する駆動回路において、
    前記駆動対象の駆動信号がベースへ入力される入力トランジスタと、
    前記入力トランジスタのエミッタ側に接続され、前記入力トランジスタのコレクタに流れる信号の変調振幅を調整する変調電流源と、
    前記入力トランジスタのコレクタ側に接続され、前記入力トランジスタのコレクタに流れる信号のバイアス電流を調整するバイアス電流源と、
    前記入力トランジスタのコレクタと前記バイアス電流源との間に設けられたシリーズインダクタと、
    前記バイアス電流源と前記シリーズインダクタとの間に接続されており、前記変調電流源により変調振幅を調整され、前記バイアス電流源によりバイアス電流を調整された電流信号を、前記駆動対象へ出力する出力部と、
    を備えることを特徴とする駆動回路。
  2. 前記バイアス電流源と前記シリーズインダクタとの間に一端が接続され、前記出力部に他端が接続されたインダクタを備えることを特徴とする請求項1に記載の駆動回路。
  3. 前記バイアス電流源に一端が接続され、前記シリーズインダクタと前記出力部との間に他端が接続されたインダクタを備えることを特徴とする請求項1または2に記載の駆動回路。
  4. 前記シリーズインダクタと直列に設けられた抵抗を備えることを特徴とする請求項1〜3のいずれか一つに記載の駆動回路。
  5. 駆動信号がベースへ入力される入力トランジスタと、
    前記入力トランジスタのエミッタ側に接続され、前記入力トランジスタのコレクタに流れる信号の変調振幅を調整する変調電流源と、
    前記入力トランジスタのコレクタ側に接続され、前記入力トランジスタのコレクタに流れる信号のバイアス電流を調整するバイアス電流源と、
    前記入力トランジスタのコレクタと前記バイアス電流源との間に設けられたシリーズインダクタと、
    前記バイアス電流源と前記シリーズインダクタとの間に接続されており、前記変調電流源により変調振幅を調整され、前記バイアス電流源によりバイアス電流を調整された電流信号により、直接変調した光を出射する発光素子と、
    を備えることを特徴とする光送信装置。
  6. 電流信号により駆動される駆動対象へ電流信号を出力する駆動回路において、
    前記駆動対象の駆動信号がゲートへ入力される入力トランジスタと、
    前記入力トランジスタのソース側に接続され、前記入力トランジスタのドレインに流れる信号の変調振幅を調整する変調電流源と、
    前記入力トランジスタのドレイン側に接続され、前記入力トランジスタのドレインに流れる信号のバイアス電流を調整するバイアス電流源と、
    前記入力トランジスタのドレインと前記バイアス電流源との間に設けられたシリーズインダクタと、
    前記バイアス電流源と前記シリーズインダクタとの間に接続されており、前記変調電流源により変調振幅を調整され、前記バイアス電流源によりバイアス電流を調整された電流信号を、前記駆動対象へ出力する出力部と、
    を備えることを特徴とする駆動回路。
  7. 駆動信号がゲートへ入力される入力トランジスタと、
    前記入力トランジスタのソース側に接続され、前記入力トランジスタのドレインに流れる信号の変調振幅を調整する変調電流源と、
    前記入力トランジスタのドレイン側に接続され、前記入力トランジスタのドレインに流れる信号のバイアス電流を調整するバイアス電流源と、
    前記入力トランジスタのドレインと前記バイアス電流源との間に設けられたシリーズインダクタと、
    前記バイアス電流源と前記シリーズインダクタとの間に接続されており、前記変調電流源により変調振幅を調整され、前記バイアス電流源によりバイアス電流を調整された電流信号により、直接変調した光を出射する発光素子と、
    を備えることを特徴とする光送信装置。
JP2011251101A 2011-11-16 2011-11-16 駆動回路および光送信装置 Pending JP2013106010A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2011251101A JP2013106010A (ja) 2011-11-16 2011-11-16 駆動回路および光送信装置
US13/625,981 US20130121356A1 (en) 2011-11-16 2012-09-25 Driver circuit and optical transmitter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011251101A JP2013106010A (ja) 2011-11-16 2011-11-16 駆動回路および光送信装置

Publications (1)

Publication Number Publication Date
JP2013106010A true JP2013106010A (ja) 2013-05-30

Family

ID=48280610

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011251101A Pending JP2013106010A (ja) 2011-11-16 2011-11-16 駆動回路および光送信装置

Country Status (2)

Country Link
US (1) US20130121356A1 (ja)
JP (1) JP2013106010A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018502459A (ja) * 2014-12-31 2018-01-25 メイコム テクノロジー ソリューションズ ホールディングス インコーポレイテッド Ac結合終端素子を有するdc結合レーザドライバ
WO2019155582A1 (ja) * 2018-02-08 2019-08-15 株式会社ソシオネクスト 増幅回路、加算回路、受信回路及び集積回路
JP2020161594A (ja) * 2019-03-26 2020-10-01 日本電信電話株式会社 Dmlドライバ
WO2024135147A1 (ja) * 2022-12-22 2024-06-27 ザインエレクトロニクス株式会社 電圧電流変換装置および電流源装置

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5929687B2 (ja) * 2012-10-11 2016-06-08 富士通株式会社 発光素子駆動回路
US9728936B2 (en) * 2012-12-29 2017-08-08 Zephyr Photonics Inc. Method, system and apparatus for hybrid optical and electrical pumping of semiconductor lasers and LEDs for improved reliability at high temperatures
US9054485B1 (en) * 2014-09-17 2015-06-09 Hong Kong Applied Science & Technology Research Institute Company, Ltd. Asymmetric edge compensation of both anode and cathode terminals of a vertical-cavity surface-emitting laser (VCSEL) diode
US10971894B2 (en) * 2015-06-22 2021-04-06 Maxim Integrated Products, Inc. Driver for high speed laser diode
JP6046288B1 (ja) * 2016-01-14 2016-12-14 株式会社東芝 電流出力回路及び光送信器
KR102346718B1 (ko) * 2017-04-10 2021-12-31 에스케이하이닉스 주식회사 광 송수신기
CN109195265A (zh) * 2018-10-15 2019-01-11 宁波奇驰照明灯具有限公司 一种led灯的微波感应控制电路及方法
US11867814B1 (en) * 2022-12-06 2024-01-09 Aeva, Inc. Techniques for driving a laser diode in a LIDAR system

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003078200A (ja) * 2001-08-31 2003-03-14 Toshiba Corp 半導体レーザ駆動回路
JP2006324575A (ja) * 2005-05-20 2006-11-30 Sumitomo Electric Ind Ltd 半導体レーザ素子の駆動方法
JP2007234901A (ja) * 2006-03-01 2007-09-13 Sumitomo Electric Ind Ltd 半導体レーザ駆動回路

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3852670A (en) * 1973-10-29 1974-12-03 Zenith Radio Corp Tuner with integral input filter
JP3668612B2 (ja) * 1998-06-29 2005-07-06 株式会社東芝 光半導体素子駆動回路及び光送受信モジュール
US6456163B1 (en) * 2001-03-08 2002-09-24 Koninklijke Philips Electronics N.V. High-frequency amplifier circuit having a directly-connected bias circuit
US6792019B2 (en) * 2002-02-28 2004-09-14 Texas Instruments Incorporated Driver with tail currents in discrete subranges
US6639815B1 (en) * 2002-05-04 2003-10-28 Jeff Gucyski Precision switching power amplifier comprising instantaneously interruptible power source
US7098737B2 (en) * 2002-05-31 2006-08-29 Kabushiki Kaisha Toshiba Variable inductor, oscillator including the variable inductor and radio terminal comprising this oscillator, and amplifier including the variable inductor and radio terminal comprising this amplifier
US6931040B2 (en) * 2003-06-20 2005-08-16 Maxim Integrated Products, Inc. System and method for using an output transformer for laser diode drivers
JP4377652B2 (ja) * 2003-10-28 2009-12-02 三菱電機株式会社 ドライバ回路
US7372328B2 (en) * 2004-03-05 2008-05-13 Finisar Coporation Amplification circuit for driving a laser signal
US7176662B2 (en) * 2005-02-23 2007-02-13 Coldwatt, Inc. Power converter employing a tapped inductor and integrated magnetics and method of operating the same
US7418018B2 (en) * 2005-08-24 2008-08-26 Sumitomo Electric Industries, Ltd. Driver circuit for semiconductor laser diode
JP5803174B2 (ja) * 2010-09-09 2015-11-04 富士通株式会社 駆動回路

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003078200A (ja) * 2001-08-31 2003-03-14 Toshiba Corp 半導体レーザ駆動回路
JP2006324575A (ja) * 2005-05-20 2006-11-30 Sumitomo Electric Ind Ltd 半導体レーザ素子の駆動方法
JP2007234901A (ja) * 2006-03-01 2007-09-13 Sumitomo Electric Ind Ltd 半導体レーザ駆動回路

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018502459A (ja) * 2014-12-31 2018-01-25 メイコム テクノロジー ソリューションズ ホールディングス インコーポレイテッド Ac結合終端素子を有するdc結合レーザドライバ
WO2019155582A1 (ja) * 2018-02-08 2019-08-15 株式会社ソシオネクスト 増幅回路、加算回路、受信回路及び集積回路
JPWO2019155582A1 (ja) * 2018-02-08 2021-03-04 株式会社ソシオネクスト 増幅回路、加算回路、受信回路及び集積回路
US11901868B2 (en) 2018-02-08 2024-02-13 Socionext Inc. Amplifier circuit, adder circuit, reception circuit, and integrated circuit
JP2020161594A (ja) * 2019-03-26 2020-10-01 日本電信電話株式会社 Dmlドライバ
WO2020195886A1 (ja) * 2019-03-26 2020-10-01 日本電信電話株式会社 Dmlドライバ
JP7215282B2 (ja) 2019-03-26 2023-01-31 日本電信電話株式会社 Dmlドライバ
WO2024135147A1 (ja) * 2022-12-22 2024-06-27 ザインエレクトロニクス株式会社 電圧電流変換装置および電流源装置

Also Published As

Publication number Publication date
US20130121356A1 (en) 2013-05-16

Similar Documents

Publication Publication Date Title
JP2013106010A (ja) 駆動回路および光送信装置
JP5803174B2 (ja) 駆動回路
JP5337886B2 (ja) Dc結合型レーザ駆動回路、及び、半導体レーザ素子の駆動方法
JP6683825B2 (ja) 直接変調レーザ駆動回路
JP5768551B2 (ja) 外部変調型レーザ素子の駆動回路
JP6024197B2 (ja) 発光素子駆動回路
JP2010171062A (ja) 光送信器
JP2016021458A (ja) 駆動回路及びそれを含む光通信装置
US6667661B1 (en) Laser diode driver with high power efficiency
JP6904291B2 (ja) Dmlドライバ
JP4377652B2 (ja) ドライバ回路
US20100109779A1 (en) Hybrid class ab super follower
JP5861337B2 (ja) 駆動回路、及び、光送信装置
WO2020195886A1 (ja) Dmlドライバ
JP2016052016A (ja) 光受信回路および光結合装置
US7295072B2 (en) Amplifier circuit
US9231532B2 (en) Amplifier circuit
JP2007234901A (ja) 半導体レーザ駆動回路
JP5948817B2 (ja) 駆動回路、及び、光送信装置
JP2018206954A (ja) 駆動回路
KR0176094B1 (ko) 병렬 궤환 트랜지스터를 이용한 광대역 증폭기 구조
JP4814769B2 (ja) 光送信器
CN108809297B (zh) 输出驱动***
JP5418162B2 (ja) トランスインピーダンスアンプ
US8649406B2 (en) Shunt driver circuit for laser diode with push pull architecture

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140704

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150624

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150721

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20151208