JP2012155233A - Information transmission device - Google Patents

Information transmission device Download PDF

Info

Publication number
JP2012155233A
JP2012155233A JP2011015882A JP2011015882A JP2012155233A JP 2012155233 A JP2012155233 A JP 2012155233A JP 2011015882 A JP2011015882 A JP 2011015882A JP 2011015882 A JP2011015882 A JP 2011015882A JP 2012155233 A JP2012155233 A JP 2012155233A
Authority
JP
Japan
Prior art keywords
information
decoding
bits
bit
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2011015882A
Other languages
Japanese (ja)
Inventor
Yoshihisa Fujinami
喜久 藤浪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
JVCKenwood Corp
Original Assignee
JVCKenwood Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by JVCKenwood Corp filed Critical JVCKenwood Corp
Priority to JP2011015882A priority Critical patent/JP2012155233A/en
Publication of JP2012155233A publication Critical patent/JP2012155233A/en
Pending legal-status Critical Current

Links

Landscapes

  • Stereophonic System (AREA)

Abstract

PROBLEM TO BE SOLVED: To reduce mute sections at the time of switching a sound source stream and efficiently transmit decoding information for an audio signal.SOLUTION: A sound decoding part 11 receives input of a sound stream, and executes decoding by a decoding method corresponding to the encoding method used to acquire a PCM signal which is a 24-bit digital audio signal and decoding information, for example. A bit rounding part 12 applies rounding for rounding off lower bits to the PCM signal in accordance with bit number information . A decoding information conversion part 13 applies conversion processing to the decoding information in accordance with the bit number information. A multiplexer 14 generates an IS-format signal including 24-bit audio data with the PCM signal after bit rounding representing a higher bit signal and the decode information after conversion by the decode information conversion part 13 representing a lower bit signal, and outputs the generated signal to a post-processing processor 20.

Description

本発明は情報伝送装置に係り、特に符号化オーディオ信号をデコードして得たデコード情報を、復号したオーディオ信号と共に伝送する情報伝送装置に関する。   The present invention relates to an information transmission apparatus, and more particularly to an information transmission apparatus that transmits decode information obtained by decoding an encoded audio signal together with the decoded audio signal.

従来のDVD(Digital Versatile Disc)プレーヤでは、DVDバックエンドと呼ばれる部分でオーディオ信号を所定の符号化方式(例えば、ドルビーデジタル(Dolby digital)やdts(digital theater system)、AAC(Advanced Audio Coding)など)で圧縮符号化して得られた符号化オーディオ信号をデコードし、パルス符号変調(PCM:Pulse Code Modulation)信号とする。   In a conventional DVD (Digital Versatile Disc) player, an audio signal is encoded in a predetermined so-called DVD back end (for example, Dolby digital, dts (digital theater system), AAC (Advanced Audio Coding), etc. The encoded audio signal obtained by compression encoding is decoded into a pulse code modulation (PCM) signal.

また、DVDプレーヤでは、上記の符号化オーディオ信号のデコード処理に加えて、バーチャルサラウンド処理やヘッドホンサラウンド、低音増強等のポスト処理を追加する場合がある。この場合、デコードされたPCM信号はI2Sと呼ばれるフォーマットで後段に配置されたDSP(Digital Signal Processor)に送られてポスト処理が実施される(例えば、特許文献1参照)。 In addition, in a DVD player, post processing such as virtual surround processing, headphone surround, and bass enhancement may be added in addition to the decoding processing of the encoded audio signal. In this case, the decoded PCM signal is sent to a DSP (Digital Signal Processor) arranged in a subsequent stage in a format called I 2 S, and post processing is performed (for example, see Patent Document 1).

ここで、前段のデコード処理では、サンプリング周波数、デコーダタイプ、有効チャンネル数といった様々な音声情報がデコードされるが、これらのデコード情報は後段のDSPでポスト処理する際に必要となる。例えば、サンプリング周波数によって、ポスト処理のフィルタ係数を切り替える必要がある。また、有効チャンネル数によってポスト処理が必要な場合と不要な場合を切り替える必要がある。   Here, in the preceding decoding process, various audio information such as the sampling frequency, the decoder type, and the number of effective channels are decoded, but these decoding information is required when post-processing is performed by the succeeding DSP. For example, it is necessary to switch the post processing filter coefficient according to the sampling frequency. In addition, it is necessary to switch between cases where post processing is necessary and cases where it is unnecessary depending on the number of effective channels.

従来の情報伝送装置では、ホストプロセッサが前段のデコード情報を後段のポスト処理に伝える。例えば、ホストプロセッサが前段のデコーダに対し、定期的にデコード情報を取得し、音源ストリームの切り替えによるデコード情報の変化を監視する。上記のデコード情報の変化としては、例えばデコードタイプ(例えばドルビーデジタル/dts/AAC/mp3等)、デコードチャンネル数と実際に出力されるチャンネル数(例えば、mono/2ch/5.1ch等)、デコード時のチャンネルコンフィグレーション(スピーカ配置)と出力されるチャンネルコンフィグレーション、デコードサンプル周波数と出力サンプル周波数、ストリームのビットレートその他がある。   In the conventional information transmission apparatus, the host processor transmits the decoding information of the previous stage to the post processing of the subsequent stage. For example, the host processor periodically acquires decode information from the preceding decoder, and monitors changes in the decode information due to switching of sound source streams. Examples of changes in the decoding information include the decoding type (for example, Dolby Digital / dts / AAC / mp3), the number of decoding channels and the number of channels actually output (for example, mono / 2ch / 5.1ch, etc.), decoding Channel configuration (speaker arrangement) and output channel configuration, decode sample frequency and output sample frequency, stream bit rate, etc.

そして、ホストプロセッサはデコード情報が変化したとき、後段のDSPにそのデコード情報を通知する。DSPはこのデコード情報の通知により、デコード情報の変化に対応したポスト処理を行う(例えば、出力サンプル周波数が変化したことが通知された場合は、フィルタ係数を変更するなど)。   When the decode information changes, the host processor notifies the subsequent DSP of the decode information. The DSP performs post processing corresponding to the change of the decode information by the notification of the decode information (for example, when it is notified that the output sample frequency has changed, the filter coefficient is changed).

特開2002−95100号公報JP 2002-95100 A

上記の従来の情報伝送装置では、ホストプロセッサの仲介が入るために、デコード情報がDSPに通知されるまでにタイムラグが生じる。例えば、音源ストリームの切り替えによりデコーダ情報が変化した時、デコードされた音声信号は即座に後段DSPに出力されるが、その出力時点では後段のDSPはまだデコード情報の変化を受信していないために、デコード情報通知前のポスト処理を継続する。   In the conventional information transmission apparatus described above, a time lag occurs before the decoding information is notified to the DSP due to the intervention of the host processor. For example, when the decoder information changes due to switching of the sound source stream, the decoded audio signal is immediately output to the subsequent DSP, but the subsequent DSP has not yet received the change of the decoding information at the time of output. The post processing before the decoding information notification is continued.

このタイムラグのためにデコード情報が変化した瞬間にノイズが発生する。ノイズを抑えるために、後段のアナログミュートが用いられるが、タイムラグが長いと音源ストリームの切り替え時のミュート区間が長くなり、デコード情報の変化後の音の出だしが途切れる。   Noise occurs at the moment when the decoding information changes due to this time lag. In order to suppress noise, an analog mute at the subsequent stage is used. However, if the time lag is long, the mute section at the time of switching the sound source stream becomes long, and the sound output after the change of the decoding information is interrupted.

また、ホストプロセッサが常にデコード情報を定期的に取得する必要があるため、ホストプロセッサの負荷も大きくなる。必要なデコード情報が増えるにしたがって高性能なホストプロセッサが必要となる。   In addition, since the host processor needs to acquire the decode information regularly, the load on the host processor also increases. As necessary decoding information increases, a high-performance host processor is required.

本発明は以上の点に鑑みなされたもので、音源ストリームの切り替え時のミュート区間を減らし、オーディオ信号のデコード情報を効率良く伝送できる情報伝送装置を提供することを目的とする。   The present invention has been made in view of the above points, and an object of the present invention is to provide an information transmission apparatus capable of efficiently transmitting decoded information of an audio signal by reducing the mute interval when switching sound source streams.

上記の目的を達成するため、本発明の情報伝送装置は、符号化オーディオ信号をデコードして、第1のビット数のデジタルオーディオ信号と、デコード情報とを分離して出力するデコード手段と、デジタルオーディオ信号の下位側の第2のビット数の信号を切り捨てるビット丸め処理手段と、デコード情報を第2のビット数の変換後デコード情報に変換して出力するデコード情報変換手段と、ビット丸め処理手段から出力される丸め処理されたデジタルオーディオ信号の下位ビット側に、デコード情報変換手段から出力される第2のビット数の変換後デコード情報を合成して、変換後デコード情報が下位ビットに埋め込まれた第1のビット数のデジタルオーディオ信号を生成して、ポスト処理を行うためのポスト処理プロセッサへ出力する合成手段とを有することを特徴とする。   In order to achieve the above object, an information transmission apparatus according to the present invention decodes an encoded audio signal, separates a digital audio signal having a first number of bits, and decode information, and outputs the digital signal. Bit rounding processing means for truncating the signal of the second bit number on the lower side of the audio signal, decoding information converting means for converting the decoded information into decoded information after conversion of the second bit number, and bit rounding processing means The decoded decoding information of the second number of bits output from the decoding information converting means is synthesized on the lower bit side of the rounded digital audio signal output from the signal, and the decoded decoding information is embedded in the lower bits. A digital audio signal having the first number of bits is generated and output to a post processing processor for performing post processing. And having a means.

また、上記の目的を達成するため、本発明の情報伝送装置は、少なくとも前方の左右チャンネル及び後方チャンネルを含む複数チャンネルのオーディオ信号が符号化された符号化オーディオ信号をデコードして、第1のビット数の各チャンネルのデジタルオーディオ信号と、デコード情報とを分離して出力するデコード手段と、各チャンネルのデジタルオーディオ信号のうち後方チャンネルのデジタルオーディオ信号の下位側の第2のビット数の信号を切り捨てるビット丸め処理手段と、デコード情報を第2のビット数の変換後デコード情報に変換して出力するデコード情報変換手段と、ビット丸め処理手段から出力される丸め処理された後方チャンネルのデジタルオーディオ信号の下位ビット側に、デコード情報変換手段から出力される第2のビット数の変換後デコード情報を合成して、変換後デコード情報が下位ビットに埋め込まれた第1のビット数の後方チャンネルのデジタルオーディオ信号を生成して、ポスト処理を行うためのポスト処理プロセッサへ出力する合成手段とを有することを特徴とする。   In order to achieve the above object, the information transmission apparatus according to the present invention decodes an encoded audio signal in which audio signals of a plurality of channels including at least a front left and right channel and a rear channel are encoded, Decoding means for separating and outputting the digital audio signal of each channel of the number of bits and the decoding information, and a signal of the second bit number on the lower side of the digital audio signal of the rear channel among the digital audio signals of each channel Bit rounding processing means for truncating, decoding information converting means for converting decoded information into decoded information after conversion of the second number of bits, and a rounded digital audio signal of the rear channel output from the bit rounding processing means Is output from the decoding information conversion means to the lower bit side of Post-processing processor for combining post-conversion decoded information of the number of bits, generating a digital audio signal of the rear channel of the first bit number in which the converted decoding information is embedded in the lower bits, and performing post processing And a synthesizing means for outputting to the apparatus.

また、上記の目的を達成するため、本発明の情報伝送装置は、デコード情報変換手段が、
一定周期で値が変化するカウンタ値を生成するカウント手段と、予め定められた第2のビット数のシンクパターンを生成するシンクパターン発生手段と、カウンタ値に応じてシンクパターン発生手段からのシンクパターンを選択した後、デコード手段から供給される複数のデコード内容を含むデコード情報からカウンタ値に応じて各デコード内容の第2のビット数のデコード情報を選択して、変換後デコード情報として出力する選択手段とを有することを特徴とする。
In order to achieve the above object, the information transmission apparatus of the present invention includes a decoding information conversion means,
Count means for generating a counter value whose value changes at a constant period, sync pattern generating means for generating a sync pattern having a predetermined second number of bits, and a sync pattern from the sync pattern generating means in accordance with the counter value And selecting the decoding information of the second number of bits of each decoding content according to the counter value from the decoding information including a plurality of decoding contents supplied from the decoding means, and outputting as the decoded decoding information after conversion Means.

更に、上記の目的を達成するため、本発明の情報伝送装置は、ビット丸め処理手段及びデコード情報変換手段に対し、第2のビット数を指定するビット数情報を供給するホストプロセッサを備えることを特徴とする。   Furthermore, in order to achieve the above object, the information transmission apparatus of the present invention comprises a host processor that supplies bit number information specifying the second number of bits to the bit rounding processing means and the decode information conversion means. Features.

本発明によれば、デコード処理したデジタルオーディオデータにデコード情報を埋め込んでポスト処理プロセッサへ出力することで、デコード情報の効率の良い伝送ができ、音源ストリームの切り替え時のミュート区間を減らすことが可能となる。   According to the present invention, decoding information is embedded in the decoded digital audio data and output to the post-processing processor, so that the decoding information can be efficiently transmitted and the mute interval at the time of switching the sound source stream can be reduced. It becomes.

本発明の情報伝送装置の一実施の形態のブロック図である。It is a block diagram of one embodiment of an information transmission device of the present invention. 公知のI2Sフォーマットを説明するタイミングチャートである。It is a timing chart for explaining a known I 2 S format. 図1中のビット丸め処理部の動作説明図である。It is operation | movement explanatory drawing of the bit rounding process part in FIG. 図1中のデコード情報変換部の一例のブロック図である。It is a block diagram of an example of the decoding information conversion part in FIG. デコード情報の各例の伝送フォーマットを示す図である。It is a figure which shows the transmission format of each example of decoding information. 2S信号の下位4ビットをデコード情報として利用する場合の、カウンタ値と、デコード情報の内容と、値とを示すデコード情報の内容の一例を示す図である。It is a figure which shows an example of the content of the decoding information which shows a counter value, the content of decoding information, and a value in the case of utilizing the lower 4 bits of an I 2 S signal as decoding information. 図1中のデコード情報分析部の一例のブロック図である。It is a block diagram of an example of the decoding information analysis part in FIG. 本発明になる情報伝送装置の他の実施の形態のブロック図である。It is a block diagram of other embodiment of the information transmission apparatus which becomes this invention. 図8におけるI2S信号のチャンネルアロケーションの一例を示す図である。It is a diagram illustrating an example of channels allocation of I 2 S signals in Fig.

次に、本発明の実施の形態について図面を参照して説明する。   Next, embodiments of the present invention will be described with reference to the drawings.

図1は、本発明になる情報伝送装置の一実施の形態のブロック図を示す。同図において、情報伝送装置1は、オーディオ信号再生装置を構成しており、音声ストリームが入力されるデコードプロセッサ10と、デコードプロセッサ10により音声ストリームをデコードして得られたI2S信号に対してポスト処理を行うポスト処理プロセッサ20と、デコードプロセッサ10及びポスト処理プロセッサ20にそれぞれビット数情報を供給するホストプロセッサ30と、ポスト処理プロセッサ20から出力されたポスト処理後のデジタルオーディオ信号をアナログオーディオ信号に変換するD/A変換部41と、アンプ42と、スピーカ43とから構成される。 FIG. 1 shows a block diagram of an embodiment of an information transmission apparatus according to the present invention. In the figure, an information transmission apparatus 1 constitutes an audio signal reproduction apparatus, and a decoding processor 10 to which an audio stream is input and an I 2 S signal obtained by decoding the audio stream by the decoding processor 10. A post-processing processor 20 that performs post-processing, a host processor 30 that supplies bit number information to the decoding processor 10 and the post-processing processor 20, and a post-processing digital audio signal output from the post-processing processor 20 as analog audio. It comprises a D / A converter 41 that converts the signal, an amplifier 42, and a speaker 43.

デコードプロセッサ10は、音声デコード部11、ビット丸め処理部12、デコード情報変換部13及びマルチプレクサ14からなる。音声デコード部11は、ドルビーデジタル、dts、あるいはAACなどの所定のフォーマットにより圧縮符号化されたデジタルオーディオデータが時系列的に合成された音声ストリームが入力され、符号化方式に対応した復号化方式により復号(デコード)を行い、例えば24ビットのデジタルオーディオ信号であるPCM信号とデコード情報とを得る。   The decoding processor 10 includes an audio decoding unit 11, a bit rounding processing unit 12, a decoding information conversion unit 13 and a multiplexer 14. The audio decoding unit 11 receives an audio stream in which digital audio data compression-encoded in a predetermined format such as Dolby Digital, dts, or AAC is synthesized in time series, and is a decoding method corresponding to the encoding method. Thus, a PCM signal, which is a 24-bit digital audio signal, and decode information are obtained.

ビット丸め処理部12は、音声デコード部11から供給される24ビットPCM信号に対して、ホストプロセッサ30から指定されるビット数情報に従って後述のビット丸め処理を行い、ビット丸め処理を行ったPCM信号をマルチプレクサ14に上位ビット信号として供給する。一方、デコード情報変換部13は、音声デコード部11から供給されるデコード情報に対して、ホストプロセッサ30から指定されるビット数情報に従って変換処理を行い、変換後のデコード情報をマルチプレクサ14に下位ビット情報として供給する。   The bit rounding processing unit 12 performs a bit rounding process, which will be described later, on the 24-bit PCM signal supplied from the audio decoding unit 11 according to the bit number information specified by the host processor 30, and the PCM signal subjected to the bit rounding process Is supplied to the multiplexer 14 as an upper bit signal. On the other hand, the decode information conversion unit 13 performs conversion processing on the decode information supplied from the audio decoding unit 11 in accordance with the bit number information specified by the host processor 30, and sends the converted decode information to the multiplexer 14 in the lower bits. Supply as information.

マルチプレクサ14は、ビット丸め処理部12からのビット丸め処理を行ったPCM信号を上位ビット信号とし、デコード情報変換部13からの変換後のデコード情報を下位ビット信号とする24ビットオーディオデータを含むI2Sフォーマットの信号(以下、I2S信号という)を生成してポスト処理プロセッサ20へ出力する。 The multiplexer 14 uses the PCM signal subjected to the bit rounding processing from the bit rounding processing unit 12 as an upper bit signal, and includes I-bit including 24-bit audio data having the decoded information from the decoding information conversion unit 13 as the lower bit signal. A 2 S format signal (hereinafter referred to as an I 2 S signal) is generated and output to the post processor 20.

ここで、I2Sフォーマットについて図2のタイミングチャートと共に説明する。I2Sフォーマットは公知のデジタルオーディオ信号伝送フォーマットであり、図2(A)に示すLRCKと呼ばれるワードロックと、同図(B)に示すBCKと呼ばれるビットクロックとを基準にしてデータを伝送する。通常、サンプリング周波数に2チャンネル伝送でき、左右チャンネルの区別はLRCKの‘L’レベルか‘H’レベルかで判断する。BCKは通常LRCKの64倍の周波数とすることで、1chあたり32ビットのデータを伝送することが可能となる。図2(C)は32ビットのデータSDATA(I2S信号)を示す。図2(C)に示すデジタル信号SDATA(I2S信号)は、24ビットのオーディオデータをMSBを前詰めで伝送するときのフォーマットを示す。接続するデバイスによっては、伝送データを1ビット後ろにずらす場合もある。 Here, the I 2 S format will be described with reference to the timing chart of FIG. The I 2 S format is a known digital audio signal transmission format, and transmits data with reference to a word lock called LRCK shown in FIG. 2A and a bit clock called BCK shown in FIG. . Normally, two channels can be transmitted at the sampling frequency, and the left and right channels are discriminated based on the LRCK 'L' level or 'H' level. By setting BCK to a frequency 64 times that of LRCK, it is possible to transmit 32-bit data per channel. FIG. 2C shows 32-bit data SDATA (I 2 S signal). A digital signal SDATA (I 2 S signal) shown in FIG. 2C indicates a format when 24-bit audio data is transmitted MSB left justified. Depending on the connected device, transmission data may be shifted backward by 1 bit.

さて、図2(C)に示すようにデジタル的には24ビットのオーディオデータであっても、DAコンバータ後のアナログ回路の性能が16ビット程度しかない場合がある。すなわち、24ビットのオーディオデータであれば140dB以上のSN比が確保できるが、一般的なオーディオシステムのアナログ回路のSN比は90dB程度である。従って、24ビットのオーディオデータのうちLSB側の数ビットを情報伝送用としても実用的に問題とならない。廉価なシステムでは、例えば24ビットのオーディオデータのうち下位4ビットをデコード情報伝送用に割り当てても音質的には大きな問題とならない。   As shown in FIG. 2C, even in the case of digitally 24-bit audio data, the performance of the analog circuit after the DA converter may be only about 16 bits. That is, in the case of 24-bit audio data, an SN ratio of 140 dB or more can be secured, but the SN ratio of an analog circuit in a general audio system is about 90 dB. Therefore, there is no practical problem even if several bits on the LSB side of 24-bit audio data are used for information transmission. In an inexpensive system, for example, even if the lower 4 bits of 24-bit audio data are allocated for decoding information transmission, there is no significant problem in sound quality.

そこで、本実施の形態では、ビット丸め処理部12により24ビットのオーディオデータであるPCM信号のうち、ホストプロセッサ30からのビット数情報が示すビット数分下位ビットを切り捨てると共に、デコード情報変換部13によりそのビット数分の変換後のデコード情報をオーディオデータの下位ビットとして生成して、両者を合成する。   Therefore, in the present embodiment, the bit rounding processing unit 12 truncates the lower bits of the number of bits indicated by the bit number information from the host processor 30 in the PCM signal, which is 24-bit audio data, and also decodes the decoding information conversion unit 13. Thus, the converted decoding information corresponding to the number of bits is generated as the lower bits of the audio data, and both are synthesized.

例えば、ホストプロセッサ30からのビット数情報が4ビットの場合、ビット丸め処理部12は、図3(A)に模式的に示す24ビットのオーディオデータ(PCM信号)の下位4ビットを切り捨てる丸め処理を行い、これにより得られた図3(B)に模式的に示す上位20ビットのオーディオデータを上位ビットの信号として出力する。一方、デコード情報変換部13は、4ビットの変換後デコード情報を生成して、オーディオデータの下位ビットとして出力する。   For example, when the bit number information from the host processor 30 is 4 bits, the bit rounding processing unit 12 rounds off the lower 4 bits of 24-bit audio data (PCM signal) schematically shown in FIG. The upper 20-bit audio data schematically shown in FIG. 3B is output as an upper-bit signal. On the other hand, the decode information conversion unit 13 generates 4-bit converted decode information and outputs it as lower bits of audio data.

マルチプレクサ14は、図3(C)に模式的に示すように、丸め処理された20ビットのオーディオデータ(PCM信号)が上位ビット側に、かつ、4ビットの変換後デコード情報が下位ビット側にそれぞれ合成されて計24ビットとされたデータを含む前記S2I信号を生成して出力する。つまり、図3(C)に模式的に示す24ビットのオーディオデータは、下位4ビットに変換後デコード情報が埋め込まれたデータであり、S2I信号の信号形態で伝送される。ここで、ホストプロセッサ30は、24ビットオーディオデータの下位ビットに埋め込むデコード情報のビット数のみをデコードプロセッサ10及びポスト処理プロセッサ20に指定する。 As schematically shown in FIG. 3C, the multiplexer 14 has the rounded 20-bit audio data (PCM signal) on the upper bit side, and the 4-bit converted decoding information on the lower bit side. The S 2 I signal including the data that has been combined and made up to a total of 24 bits is generated and output. That is, the 24-bit audio data schematically shown in FIG. 3C is data in which the decoded information is embedded in the lower 4 bits and is transmitted in the signal form of the S 2 I signal. Here, the host processor 30 designates only the number of bits of the decoding information embedded in the lower bits of the 24-bit audio data to the decoding processor 10 and the post processing processor 20.

次に、図1中のデコード情報変換部13の構成及び動作について更に説明する。図4は、デコード情報変換部13の一例のブロック図を示す。図4において、デコード情報変換部13は、カウンタ131によりI2Sフォーマットで定められているワードクロックLRCKをカウントし、そのカウント値を転送情報選択部133に供給し、そのカウンタ値に応じてシンクパターン発生部132からのシンクパターン及びデコード情報の一方を選択させる構成である。ここで、転送情報選択部133は、カウント値が“0”のときはシンクパターン発生部132にて発生されたシンクパターンを選択し、それ以外のカウント値のときは、後述するようにデコード情報のうちカウンタ値に応じた所定のデコード情報を選択することで、変換後デコード情報を生成して出力する。デコード情報変換部13は、ホストプロセッサ30から指定されるビット数情報に応じて、シンクパターンのビット数、デコード情報のビット数が変更できる。 Next, the configuration and operation of the decode information conversion unit 13 in FIG. 1 will be further described. FIG. 4 is a block diagram illustrating an example of the decode information conversion unit 13. In FIG. 4, the decode information conversion unit 13 counts the word clock LRCK defined in the I 2 S format by the counter 131, supplies the count value to the transfer information selection unit 133, and syncs according to the counter value. In this configuration, one of the sync pattern and the decode information from the pattern generation unit 132 is selected. Here, the transfer information selection unit 133 selects the sync pattern generated by the sync pattern generation unit 132 when the count value is “0”, and decode information as described later when the count value is other than that. By selecting predetermined decoding information corresponding to the counter value, the decoded decoding information is generated and output. The decode information conversion unit 13 can change the number of bits of the sync pattern and the number of bits of the decode information according to the bit number information designated by the host processor 30.

図5は、I2S信号にのせるデコード情報の伝送フォーマットの各例を示す。図5(A)は、I2S信号の下位4ビットにデコード情報をのせる場合のカウンタ131のカウンタ値と、ワードロックLRCKと、下位4ビットの変換後デコード情報との関係を示す。図5(A)に示すように、この例ではワードロックLRCK(サンプリング)1周期分に左右2チャンネルの8ビット(1バイト)伝送できる。変換後のデコード情報は1バイト単位で扱うものとする。 FIG. 5 shows each example of the transmission format of decode information to be carried on the I 2 S signal. FIG. 5A shows the relationship between the counter value of the counter 131, the word lock LRCK, and the post-conversion decoded information of the lower 4 bits when the decoding information is put on the lower 4 bits of the I 2 S signal. As shown in FIG. 5A, in this example, 8 bits (1 byte) of two left and right channels can be transmitted in one cycle of word lock LRCK (sampling). The converted decode information is handled in units of 1 byte.

まず、特定のシンクパターン(0xFF)を検出し、変換後のデコード情報はシンクパターンに続くデータをそれぞれ図5(A)に示すように、有効データバイト数(n)、デコーダタイプ番号、サンプリング周波数番号、有効チャンネルアロケーションの順とし、最後のバイトは伝送エラーを防止するためにチェックサム(check sum)をつける。ただし、シンクパターン以外で0xFFのパターンがあってはいけないので、チェックサムの最上位ビットはチェックサムの照合時には無視される。   First, a specific sync pattern (0xFF) is detected, and the converted decoding information includes data following the sync pattern, as shown in FIG. 5A, the number of valid data bytes (n), the decoder type number, and the sampling frequency. The number is followed by the effective channel allocation, and the last byte has a check sum to prevent transmission errors. However, since there should be no 0xFF pattern other than the sync pattern, the most significant bit of the checksum is ignored during checksum verification.

図5(B)は、I2S信号の下位2ビットにデコード情報をのせる場合のカウンタ131のカウンタ値と、ワードロックLRCKと、下位2ビットの変換後デコード情報との関係を示す。図5(B)に示すように、この例は基本的には下位4ビットに変換後デコード情報をのせる場合と同じであるが、ワードロックLRCK(サンプリング)2周期分でデコード情報1バイト分として扱う点だけが下位4ビットにデコード情報をのせる場合と異なる。 FIG. 5B shows the relationship between the counter value of the counter 131, the word lock LRCK, and the post-conversion decoded information of the lower 2 bits when decoding information is put on the lower 2 bits of the I 2 S signal. As shown in FIG. 5B, this example is basically the same as the case where the post-conversion decoded information is put in the lower 4 bits, but one byte of decoding information in two cycles of word lock LRCK (sampling). The only difference is that the decoding information is put on the lower 4 bits.

図6は、I2S信号の下位4ビットをデコード情報として利用する場合の、LRCKカウンタ値と、デコード情報の内容と、値とを示す。図6に示すように、カウンタ値が“0”のときはシンクパターン、“1”のときは有効データバイト(byte)数、“2”のときはデコードタイプ番号、“3”のときはサンプリング周波数番号、“4”のときは有効チャンネルアロケーション、“n”のときはチェックサムを示す。実際に送られるデコーダ情報は、図6に示すように、シンクパターン(0xFF)と重ならないようにデコード値が選択されている。可能なチャンネル数が8チャンネル以上の場合、有効チャンネルアロケーションのパターンが2バイト必要なのはこのためである。 FIG. 6 shows the LRCK counter value, the content of the decode information, and the value when the lower 4 bits of the I 2 S signal are used as the decode information. As shown in FIG. 6, when the counter value is “0”, it is a sync pattern, when it is “1”, the number of valid data bytes (bytes), when it is “2”, it is a decode type number, and when it is “3”, it is sampled Frequency number, “4” indicates valid channel allocation, and “n” indicates checksum. As shown in FIG. 6, the decode value is selected so that the decoder information that is actually sent does not overlap the sync pattern (0xFF). This is why when the number of possible channels is 8 or more, the effective channel allocation pattern requires 2 bytes.

再び図1に戻って説明する。ホスト処理プロセッサ20は、デ・マルチプレクサ21、デコード情報分析部22、音声ポスト処理部23から構成される。デ・マルチプレクサ21は、供給されるI2S信号を、ホストプロセッサ30から指定されるビット数に応じて、上位ビット側のPCM信号と、下位ビット側の変換後デコード情報とに分離する。このとき、デコード情報を取り除いた後のPCM信号の下位ビットには零を設定するとよい。これにより、デコード情報が特定のビットパターンを繰り返す場合に、規則的なノイズがPCM信号に混入することを避けることができる。また、音声ポスト処理部で疑似的にランダムなビットパターンを発生させ、疑似乱数をPCM信号の下位ビットに設定することも可能である。このようにすればディザ効果により聴感上のS/N比が向上する。 Returning again to FIG. The host processor 20 includes a demultiplexer 21, a decode information analyzer 22, and an audio post processor 23. The demultiplexer 21 separates the supplied I 2 S signal into an upper bit side PCM signal and a lower bit side converted decoding information in accordance with the number of bits designated by the host processor 30. At this time, it is preferable to set zero to the lower bits of the PCM signal after the decoding information is removed. Thereby, when the decoding information repeats a specific bit pattern, regular noise can be prevented from being mixed into the PCM signal. It is also possible to generate a pseudo random bit pattern in the voice post processing unit and set the pseudo random number as the lower bits of the PCM signal. In this way, the S / N ratio on hearing is improved by the dither effect.

デコード情報分析部22は、デ・マルチプレクサ14により分離された変換後デコード情報が供給され、ホストプロセッサ30から指定されるビット数に応じて、ポスト処理に必要な情報を復元・抽出し、音声ポスト処理部23のパラメータとして出力する。音声ポスト処理部23は、デコード情報分析部22からのポスト処理に必要なパラメータに応じて、デ・マルチプレクサ14により分離されたPCM信号のイコライジング処理、バーチャルサラウンド処理、バスマネージメント処理等を実行し、得られたポスト処理後のPCM信号を生成し、D/A変換部41に供給する。   The decode information analysis unit 22 is supplied with the post-conversion decode information separated by the demultiplexer 14 and restores / extracts information necessary for post processing according to the number of bits specified by the host processor 30, Output as a parameter of the processing unit 23. The audio post processing unit 23 executes equalizing processing, virtual surround processing, bus management processing, etc. of the PCM signal separated by the demultiplexer 14 according to the parameters required for the post processing from the decoding information analysis unit 22, The obtained post-processed PCM signal is generated and supplied to the D / A converter 41.

次に、図1中のデコード情報分析部22の構成及び動作について更に説明する。図7は、デコード情報分析部22の一例のブロック図を示す。図7に示すように、デコード情報分析部22は、カウンタ221、シンクパターン検出部222及び転送情報選択部223からなり、デコード情報変換部13と逆の動作を行う。   Next, the configuration and operation of the decode information analysis unit 22 in FIG. 1 will be further described. FIG. 7 is a block diagram illustrating an example of the decode information analysis unit 22. As shown in FIG. 7, the decode information analysis unit 22 includes a counter 221, a sync pattern detection unit 222, and a transfer information selection unit 223, and performs an operation reverse to that of the decode information conversion unit 13.

デコード情報分析部22は、シンクパターン検出部222により変換後デコード情報中のシンクパターンを検出し、その検出信号をカウンタ221に供給する。カウンタ221は、シンクパターン検出部222からシンクパターンの検出信号が供給されると、ワードクロックLRCKのカウントを開始し、そのカウンタ値を転送情報選択部223に供給する。転送情報選択部223は、カウンタ値に応じた変換後デコード情報を選択し、ホスト処理用のパラメータとして出力する。デコード情報分析部22もデコード情報変換部13と同様に、シンクパターンのビット数、変換後デコード情報のビット数がホストプロセッサ30からのビット数情報に応じたビット数に変更できるものとする。   In the decode information analysis unit 22, the sync pattern detection unit 222 detects the sync pattern in the decoded information after conversion, and supplies the detection signal to the counter 221. When the sync pattern detection signal is supplied from the sync pattern detection unit 222, the counter 221 starts counting the word clock LRCK and supplies the counter value to the transfer information selection unit 223. The transfer information selection unit 223 selects post-conversion decoding information corresponding to the counter value and outputs it as a parameter for host processing. Similarly to the decode information conversion unit 13, the decode information analysis unit 22 can change the number of bits of the sync pattern and the number of bits of the converted decode information to the number of bits according to the bit number information from the host processor 30.

再び図1に戻って説明する。D/A変換部41は、音声ポスト処理部23によりポスト処理されたPCM信号をアナログ信号であるオーディオ信号に変換し、さらにそのオーディオ信号をアンプ42により所要レベルに増幅させた後、スピーカ43により電気−音響変換させて音声として出力させる。   Returning again to FIG. The D / A conversion unit 41 converts the PCM signal post-processed by the audio post-processing unit 23 into an audio signal that is an analog signal, further amplifies the audio signal to a required level by the amplifier 42, and then the speaker 43 It is electro-acoustic converted and output as sound.

このように、本実施の形態によれば、オーディオデータ(PCM信号)の所定ビット数の下位ビットを切り捨てる丸め処理を行い、丸め処理したオーディオデータの下位ビットに変換後デコード情報が埋め込まれたオーディオデータを生成してポスト処理プロセッサ20に伝送するようにしたため、デコードプロセッサ10とポスト処理プロセッサ20との間で遅延が少ない(つまり、効率の良い)デコード情報の伝送ができ、音源ストリームの切り替え時のミュート区間を減らすことが可能となる。また、本実施の形態によれば、ホストプロセッサ30の仲介が不要となるため、ホストプロセッサ30の処理負荷を減らすこともできる。   As described above, according to the present embodiment, the rounding process of truncating the lower bits of the predetermined number of bits of the audio data (PCM signal) is performed, and the decoded decoding information is embedded in the lower bits of the rounded audio data. Since the data is generated and transmitted to the post processor 20, it is possible to transmit the decode information with a small delay (that is, efficient) between the decode processor 10 and the post processor 20, and when the sound source stream is switched. It is possible to reduce the mute interval. Further, according to the present embodiment, since the mediation of the host processor 30 is not necessary, the processing load on the host processor 30 can be reduced.

次に、本発明の他の実施の形態について説明する。   Next, another embodiment of the present invention will be described.

上記の実施の形態では、デコーダプロセッサ10とポスト処理プロセッサ20との間が一経路のIS信号で接続されている。しかし、ドルビーデジタル等の符号化方式の符号化オーディオ信号を復号する通常のオーディオデコーダでは、6ch以上のデータを伝送する必要がある。このため、図8に示すように、デコーダプロセッサとホスト処理プロセッサとの間が3〜4経路のI2S信号で接続されるのが通常であり、本発明はこのような場合にも適用できる。 In the above embodiment, the decoder processor 10 and the post processor 20 are connected by a one-path I 2 S signal. However, an ordinary audio decoder that decodes an encoded audio signal of an encoding method such as Dolby Digital needs to transmit data of 6 channels or more. For this reason, as shown in FIG. 8, the decoder processor and the host processing processor are usually connected with I 2 S signals of 3 to 4 paths, and the present invention can also be applied to such a case. .

図8は、本発明になる情報伝送装置の他の実施の形態のブロック図を示す。本実施の形態の情報伝送装置50は、デコーダプロセッサ51により4種類のI2S信号I2S_0,I2S_1,I2S_2,I2S_3を生成して、並列にホスト処理プロセッサ52に供給する構成である。 FIG. 8 shows a block diagram of another embodiment of the information transmission apparatus according to the present invention. The information transmission apparatus 50 according to the present embodiment is configured to generate four types of I 2 S signals I 2 S — 0, I 2 S — 1, I 2 S — 2 , and I 2 S — 3 by the decoder processor 51 and supply them to the host processor 52 in parallel.

図9は、図8におけるI2S信号のチャンネルアロケーションの一例を示す。図9に示すように、I2S_0は、左チャンネル(Left)と右チャンネル(Right)のオーディオ信号を伝送するIS信号、I2S_1は、中央チャンネル(Center)とサブウーファチャンネル(Subwoofer)のオーディオ信号を伝送するI2S信号、I2S_2は、左サラウンドチャンネル(Left surround)と右サラウンドチャンネル(Right surround)のオーディオ信号を伝送するI2S信号、I2S_3は、左後サラウンドチャンネル(Left back surround)と右後サラウンドチャンネル(Right back surround)のオーディオ信号を伝送するI2S信号である。 FIG. 9 shows an example of channel allocation of the I 2 S signal in FIG. As shown in FIG. 9, I2S_0 is an I 2 S signal that transmits audio signals of the left channel (Left) and the right channel (Right), and I2S_1 is an audio signal of the center channel (Center) and the subwoofer channel (Subwoofer). I 2 S signal to be transmitted, I2S_2 is an I 2 S signal to transmit the audio signal of the left surround channel (Left surround) and the right surround channel (Right surround), I2S_3 is the left rear surround channel (Left back surround) and the right This is an I 2 S signal for transmitting an audio signal of a rear surround channel (Right back surround).

これらのオーディオ信号のうち所定のチャンネルのオーディオ信号は、例えば24ビットの下位の所定ビットが切り捨てられ、その下位ビットにデコーダ情報が埋め込まれて上記のI2S信号I2S_0,I2S_1,I2S_2,I2S_3とされてポスト処理プロセッサ52に伝送される。 Among these audio signals, the audio signal of a predetermined channel is, for example, the lower-order predetermined bits of 24 bits are cut off, and the decoder information is embedded in the lower-order bits, and the above I 2 S signals I2S_0, I2S_1, I2S_2, I2S_3 And transmitted to the post processor 52.

ここで、左右チャンネルやセンター/サブウーハチャンネルにデコード情報を載せると、PCM信号のビット落ちによる音質の劣化の影響が大きいと考えられる。そこで、デコード情報の伝送は音質劣化の影響が少ないチャンネル(例えば、左後サラウンドチャンネル、右後サラウンドチャンネル)のI2S経路を選択することで音質の劣化を極力避けることも可能である。 Here, if decoding information is placed on the left and right channels and the center / subwoofer channel, it is considered that the influence of deterioration in sound quality due to bit dropping of the PCM signal is great. Therefore, it is possible to avoid the deterioration of sound quality as much as possible by selecting the I 2 S path of the channel (for example, the left rear surround channel and the right rear surround channel) that is less affected by the sound quality deterioration.

左後サラウンドチャンネル及び右後サラウンドチャンネルのような後方チャンネルの音は、前方のチャンネルの音に対する人間の聴覚の感度ほど高くないため、音質劣化の影響が少ないチャンネルといえる。また、一般的な5.1チャンネルのオーディオ信号では、左チャンネル、中央チャンネル、右チャンネルのオーディオ信号パワーが、サラウンドチャンネルのオーディオ信号のパワーよりも相対的に大きい。すなわち、前方チャンネルの音は常に存在しているのに対し、後方チャンネルの音は音響効果が大きいシーンでのみ存在する。このことからも後方チャンネルは品質劣化の影響が少ないチャンネルといえる。   Since the sound of the rear channel such as the left rear surround channel and the right rear surround channel is not as high as the sensitivity of human hearing to the sound of the front channel, it can be said that the sound quality is less affected. Further, in a general 5.1 channel audio signal, the audio signal power of the left channel, the center channel, and the right channel is relatively larger than the power of the audio signal of the surround channel. That is, the sound of the front channel is always present, while the sound of the rear channel is present only in a scene with a large acoustic effect. From this fact, it can be said that the rear channel is a channel with little influence of quality deterioration.

本実施の形態によれば、後方チャンネルのオーディオデータ(PCM信号)の所定ビット数の下位ビットを切り捨てる丸め処理を行い、丸め処理した後方チャンネルのオーディオデータの下位ビットに変換後デコード情報が埋め込まれたオーディオデータを生成してポスト処理プロセッサ52に伝送するようにしたため、デコードプロセッサ51とポスト処理プロセッサ52との間で遅延が少ないデコード情報の伝送ができ、音源ストリームの切り替え時のミュート区間を減らすことが可能となる。   According to the present embodiment, rounding processing is performed to discard lower bits of a predetermined number of bits of rear channel audio data (PCM signal), and post-conversion decoding information is embedded in lower bits of the rounded rear channel audio data. Since the audio data is generated and transmitted to the post processor 52, it is possible to transmit decode information with a small delay between the decode processor 51 and the post processor 52, and to reduce the mute section when switching the sound source stream. It becomes possible.

1 情報伝送装置
11 音声デコード部
12 ビット丸め処理部
13 デコード情報変換部
14 マルチプレクサ
20 ポスト処理プロセッサ
21 デ・マルチプレクサ
22 デコード情報分析部
23 音声ポスト処理部
30 ホストプロセッサ
41 D/A変換部
42 アンプ
43 スピーカ
131、221 カウンタ
132 シンクパターン発生部
133、223 転送情報選択部
222 シンクパターン検出部
DESCRIPTION OF SYMBOLS 1 Information transmission apparatus 11 Voice decoding part 12 Bit rounding process part 13 Decoding information conversion part 14 Multiplexer 20 Post-processing processor 21 Demultiplexer 22 Decoding information analysis part 23 Voice post-processing part 30 Host processor 41 D / A conversion part 42 Amplifier 43 Speakers 131 and 221 Counter 132 Sync pattern generation unit 133 and 223 Transfer information selection unit 222 Sync pattern detection unit

Claims (4)

符号化オーディオ信号をデコードして、第1のビット数のデジタルオーディオ信号と、デコード情報とを分離して出力するデコード手段と、
前記デジタルオーディオ信号の下位側の第2のビット数の信号を切り捨てるビット丸め処理手段と、
前記デコード情報を前記第2のビット数の変換後デコード情報に変換して出力するデコード情報変換手段と、
前記ビット丸め処理手段から出力される丸め処理されたデジタルオーディオ信号の下位ビット側に、前記デコード情報変換手段から出力される前記第2のビット数の変換後デコード情報を合成して、前記変換後デコード情報が下位ビットに埋め込まれた前記第1のビット数のデジタルオーディオ信号を生成して、ポスト処理を行うためのポスト処理プロセッサへ出力する合成手段と
を有することを特徴とする情報伝送装置。
Decoding means for decoding the encoded audio signal to separate and output the digital audio signal of the first number of bits and the decoding information;
Bit rounding processing means for truncating a signal of the second number of bits on the lower side of the digital audio signal;
Decode information conversion means for converting the decode information into decoded information after conversion of the second number of bits and outputting the decoded information;
The post-conversion decoding information of the second number of bits output from the decoding information conversion unit is synthesized on the lower bit side of the rounded digital audio signal output from the bit rounding processing unit, and the post-conversion An information transmission apparatus comprising: a synthesizing unit that generates a digital audio signal having the first number of bits in which decoding information is embedded in lower bits and outputs the digital audio signal to a post processing processor for performing post processing.
少なくとも前方の左右チャンネル及び後方チャンネルを含む複数チャンネルのオーディオ信号が符号化された符号化オーディオ信号をデコードして、第1のビット数の各チャンネルのデジタルオーディオ信号と、デコード情報とを分離して出力するデコード手段と、
前記各チャンネルのデジタルオーディオ信号のうち前記後方チャンネルのデジタルオーディオ信号の下位側の第2のビット数の信号を切り捨てるビット丸め処理手段と、
前記デコード情報を前記第2のビット数の変換後デコード情報に変換して出力するデコード情報変換手段と、
前記ビット丸め処理手段から出力される丸め処理された前記後方チャンネルのデジタルオーディオ信号の下位ビット側に、前記デコード情報変換手段から出力される前記第2のビット数の変換後デコード情報を合成して、前記変換後デコード情報が下位ビットに埋め込まれた前記第1のビット数の後方チャンネルのデジタルオーディオ信号を生成して、ポスト処理を行うためのポスト処理プロセッサへ出力する合成手段と
を有することを特徴とする情報伝送装置。
Decode the encoded audio signal in which a plurality of channels of audio signals including at least the front left and right channels and the rear channel are encoded, and separate the digital audio signal of each channel of the first number of bits from the decoding information. Decoding means for outputting;
Bit rounding processing means for truncating a signal of the second number of bits on the lower side of the digital audio signal of the rear channel among the digital audio signals of each channel;
Decode information conversion means for converting the decode information into decoded information after conversion of the second number of bits and outputting the decoded information;
The post-conversion decoded information of the second number of bits output from the decoding information conversion means is synthesized on the lower bit side of the rounded digital audio signal of the rear channel output from the bit rounding processing means. And a synthesis means for generating a digital audio signal of the rear channel of the first number of bits in which the decoded decoding information is embedded in lower bits and outputting the digital audio signal to a post processing processor for performing post processing. A characteristic information transmission apparatus.
前記デコード情報変換手段は、
一定周期で値が変化するカウンタ値を生成するカウント手段と、
予め定められた前記第2のビット数のシンクパターンを生成するシンクパターン発生手段と、
前記カウンタ値に応じて前記シンクパターン発生手段からの前記シンクパターンを選択した後、前記デコード手段から供給される複数のデコード内容を含む前記デコード情報から前記カウンタ値に応じて各デコード内容の前記第2のビット数のデコード情報を選択して、前記変換後デコード情報として出力する選択手段と
を有することを特徴とする請求項1又は2記載の情報伝送装置。
The decode information conversion means includes
Counting means for generating a counter value whose value changes at a constant period;
Sync pattern generating means for generating a sync pattern of the second number of bits determined in advance;
After selecting the sync pattern from the sync pattern generation unit according to the counter value, the decoding information including a plurality of decoding contents supplied from the decoding unit is used for the decoding contents of each decoding content according to the counter value. 3. The information transmission apparatus according to claim 1, further comprising selection means for selecting decoding information having a bit number of 2 and outputting the decoded decoding information as the converted decoding information.
前記ビット丸め処理手段及び前記デコード情報変換手段に対し、前記第2のビット数を指定するビット数情報を供給するホストプロセッサを備えることを特徴とする請求項1乃至3のうちいずれか一項記載の情報伝送装置。   4. The host processor according to claim 1, further comprising: a host processor that supplies bit number information specifying the second number of bits to the bit rounding processing unit and the decode information conversion unit. Information transmission equipment.
JP2011015882A 2011-01-28 2011-01-28 Information transmission device Pending JP2012155233A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2011015882A JP2012155233A (en) 2011-01-28 2011-01-28 Information transmission device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011015882A JP2012155233A (en) 2011-01-28 2011-01-28 Information transmission device

Publications (1)

Publication Number Publication Date
JP2012155233A true JP2012155233A (en) 2012-08-16

Family

ID=46836984

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011015882A Pending JP2012155233A (en) 2011-01-28 2011-01-28 Information transmission device

Country Status (1)

Country Link
JP (1) JP2012155233A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109817229A (en) * 2019-03-14 2019-05-28 西华大学 The single-bit audio compression transmission of Superposition Characteristics information auxiliary and reconstructing method
JP2021027569A (en) * 2019-08-09 2021-02-22 株式会社Jvcケンウッド Wireless earphone
WO2022172838A1 (en) * 2021-02-10 2022-08-18 ソニーセミコンダクタソリューションズ株式会社 Communication device and communication system

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109817229A (en) * 2019-03-14 2019-05-28 西华大学 The single-bit audio compression transmission of Superposition Characteristics information auxiliary and reconstructing method
CN109817229B (en) * 2019-03-14 2020-09-22 西华大学 Single-bit audio compression transmission and reconstruction method assisted by superposition characteristic information
JP2021027569A (en) * 2019-08-09 2021-02-22 株式会社Jvcケンウッド Wireless earphone
WO2022172838A1 (en) * 2021-02-10 2022-08-18 ソニーセミコンダクタソリューションズ株式会社 Communication device and communication system

Similar Documents

Publication Publication Date Title
JP4418493B2 (en) Frequency-based coding of channels in parametric multichannel coding systems.
JP4732807B2 (en) Audio signal processing
JP2014089467A (en) Encoding/decoding system for multi-channel audio signal, recording medium and method
KR20060126923A (en) Wireless digital transmission of low frequency effects and surround channels for surround sound system
CN107277691B (en) Multi-channel audio playing method and system based on cloud and audio gateway device
CN110248285B (en) Multi-channel audio equipment
US20050021328A1 (en) Audio coding
KR100636145B1 (en) Exednded high resolution audio signal encoder and decoder thereof
JP2012155233A (en) Information transmission device
EP2360684B1 (en) Audio reproducing device and audio reproducing method
JP7205626B2 (en) Sound signal reception/decoding method, sound signal encoding/transmission method, sound signal decoding method, sound signal encoding method, sound signal receiving device, sound signal transmitting device, decoding device, encoding device, program and recording medium
JP7192986B2 (en) Sound signal reception and decoding method, sound signal decoding method, sound signal receiving device, decoding device, program and recording medium
JP2007187749A (en) New device for supporting head-related transfer function in multi-channel coding
KR20080066537A (en) Encoding/decoding an audio signal with a side information
JP2008217038A (en) Audio encoding method and audio decoding method
US11443753B2 (en) Audio stream dependency information
WO2017203976A1 (en) Compression encoding device and method, decoding device and method, and program
US10917108B2 (en) Signal processing apparatus and signal processing method
WO2006011367A1 (en) Audio signal encoder and decoder
WO2020250370A1 (en) Audio signal receiving and decoding method, audio signal decoding method, audio signal receiving device, decoding device, program, and recording medium
KR0176640B1 (en) Audio signal encoding circuit
KR20060043980A (en) Method for recording video and audio signal of combo system
Mourjopoulos Limitations of All-Digital, Networked Wireless, Adaptive Audio Systems
KR20000044777A (en) Decoupling method in decoder of ac-3 audio
JP2005086389A (en) Acoustic apparatus