JP2012133182A - Liquid crystal display device - Google Patents

Liquid crystal display device Download PDF

Info

Publication number
JP2012133182A
JP2012133182A JP2010285887A JP2010285887A JP2012133182A JP 2012133182 A JP2012133182 A JP 2012133182A JP 2010285887 A JP2010285887 A JP 2010285887A JP 2010285887 A JP2010285887 A JP 2010285887A JP 2012133182 A JP2012133182 A JP 2012133182A
Authority
JP
Japan
Prior art keywords
liquid crystal
power supply
display device
crystal display
display panel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2010285887A
Other languages
Japanese (ja)
Inventor
Natsuki Ozeki
夏輝 小関
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP2010285887A priority Critical patent/JP2012133182A/en
Publication of JP2012133182A publication Critical patent/JP2012133182A/en
Pending legal-status Critical Current

Links

Images

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide a technique for reducing residual images after a power-off in a liquid crystal display device.SOLUTION: A liquid crystal display device 10 is, for example, a TFT active matrix liquid crystal display device, and more specifically, a liquid crystal monitor and a liquid crystal television. The liquid crystal display device 10 includes: a main control unit 50; a display panel 90; a drive circuit 80 of the display panel 90; and a power supply circuit unit 40. The main control unit 50 integrally controls respective components. The power supply circuit unit 40 includes a main power supply 42, a panel power supply 44, a backup power supply 46, and a shutoff detecting unit 48. when the main power supply 42 is shut off, the backup power supply 46 is functioned as a power supply for driving the drive circuit 80 by just 20 ms substantially, for a process of inserting a black image.

Description

本発明は、液晶表示装置に関するものである。   The present invention relates to a liquid crystal display device.

フラットパネル表示装置として代表的なものとして、アクティブマトリックス液晶表示装置がある。この液晶表示装置は、液晶表示素子を用いており、軽量、薄型および低消費電力などの特徴から、テレビを中心として各種電子機器などの様々な分野に用いられている。   As a typical flat panel display device, there is an active matrix liquid crystal display device. This liquid crystal display device uses a liquid crystal display element, and is used in various fields such as various electronic devices mainly on a television set because of its features such as light weight, thinness, and low power consumption.

液晶表示素子としては、薄膜トランジスタ(TFT)により駆動される各画素がマトリクス状に形成された表示領域を備えたアクティブマトリクス型のものがある。この液晶表示素子は、アレイ基板と対向基板とを対向配置し、これら基板間に液晶層を介在して構成されている。   As a liquid crystal display element, there is an active matrix type element including a display region in which pixels driven by a thin film transistor (TFT) are formed in a matrix. In this liquid crystal display element, an array substrate and a counter substrate are arranged to face each other, and a liquid crystal layer is interposed between the substrates.

また、表示領域には、ゲートドライバに電気的に接続された走査線と、ソースドライバに電気的に接続された信号線とが画素の間に沿って格子状に配設され、これら走査線と信号線との交点近傍に、これら走査線および信号線にそれぞれ電気的に接続された薄膜トランジスタと保持容量とが配設されている。さらに、画素は、アレイ基板側に配設された画素電極と、対向基板側に配設された共通基板との間に液晶層が位置して構成されている。   In the display region, scanning lines electrically connected to the gate driver and signal lines electrically connected to the source driver are arranged in a lattice pattern between the pixels. Near the intersection with the signal line, a thin film transistor and a storage capacitor electrically connected to the scanning line and the signal line are disposed. Further, the pixel is configured such that a liquid crystal layer is located between a pixel electrode disposed on the array substrate side and a common substrate disposed on the counter substrate side.

そして、ゲートドライバに入力される走査線駆動信号と、ソースドライバに入力される信号線駆動信号とに基づいて、走査線と信号線との交点近傍に位置する薄膜トランジスタがオンオフされ、この薄膜トランジスタのオンオフにより各画素の画素電極に印加される電圧が変化することで、各画素の表示状態が変化する。   Then, based on the scanning line driving signal input to the gate driver and the signal line driving signal input to the source driver, the thin film transistor located near the intersection of the scanning line and the signal line is turned on / off. By changing the voltage applied to the pixel electrode of each pixel, the display state of each pixel changes.

しかしながら、このような液晶表示素子では、電源が遮断された後に、保持容量および液晶容量に電荷が残ることで、電源を遮断する直前まで画素により表示されていた画像が残像として表示されてしまうおそれがある。   However, in such a liquid crystal display element, after the power source is shut off, charges remain in the storage capacitor and the liquid crystal capacitor, so that an image displayed by the pixel until immediately before the power source is shut off may be displayed as an afterimage. There is.

そこで、そのような残像対策として様々な技術が提案されている。例えば、電源遮断時の電圧降下を検出して、放電手段により電荷をグランドに強制的に放電する技術がある(特許文献1参照)。具体的には、電源遮断時の電圧降下を電圧降下検出手段で検出した際に信号生成手段により信号を生成する。この信号に基づき、初期化手段が共通電極、保持容量および信号線のそれぞれを同電位とするとともに、放電手段が共通電極および保持容量の電荷をグランドへと強制的に放電する。各画素の液晶容量および保持容量に保持した電荷を、信号線との間に電位差を生じることなく放電する。   Therefore, various techniques have been proposed as countermeasures for such afterimages. For example, there is a technique of detecting a voltage drop when the power is shut off and forcibly discharging the electric charge to the ground by a discharging means (see Patent Document 1). Specifically, the signal generation unit generates a signal when the voltage drop at the time of power-off is detected by the voltage drop detection unit. Based on this signal, the initialization means sets the common electrode, the storage capacitor, and the signal line to the same potential, and the discharge means forcibly discharges the charges of the common electrode and the storage capacitor to the ground. The charges held in the liquid crystal capacitor and the holding capacitor of each pixel are discharged without causing a potential difference with the signal line.

特開2007−212688号公報JP 2007-212688 A

ところで、特許文献1に開示の技術は、表示パネルによっては適用できないことがある。表示パネル自体に回路を設けたりするなどの構造が必要であり、表示パネルとの連携が必須ともいる。したがって、そのような仕様(回路)の表示パネル以外では現実的に利用できないという課題があり、別の技術が求められていた。   Incidentally, the technique disclosed in Patent Document 1 may not be applied depending on the display panel. A structure such as providing a circuit on the display panel itself is necessary, and cooperation with the display panel is essential. Therefore, there is a problem that it cannot be practically used except for display panels with such specifications (circuits), and another technique has been demanded.

本発明の目的は、上記課題に鑑み、液晶表示装置において電源遮断後の残像を低減する技術を提供することにある。   In view of the above problems, an object of the present invention is to provide a technique for reducing afterimages after power-off in a liquid crystal display device.

本発明に係る装置は、液晶素子を備える表示パネルと、前記表示パネルを駆動する駆動手段と、メイン電源がオフされたことを検知する遮断検出手段と、前記遮断検出手段が前記メイン電源のオフへの切り替わりを検知したときに、前記表示パネルへ電力を供給するバックアップ用電源と、を備え、前記表示パネルのタイミングコントローラは、前記遮断検出手段の検知結果を取得して動作を初期化し、前記駆動手段に対して書き込み処理を強制的に中断して前記表示パネルの先頭ラインから黒データを書き込む為のゲートスタートパルス信号を出力し、前記表示パネルの前記駆動手段は、前記メイン電源がオフされた後に所定フレームだけ、前記バックアップ用電源の電力を用いて、前記黒データによる黒映像を出力する。
また、前記駆動手段は、前記バックアップ用電源を用いて、1フレーム分の黒映像を出力してもよい。
また、前記バックアップ用電源の電力容量は、出力する黒映像のフレーム数に対応した容量に設定されてもよい。
An apparatus according to the present invention includes a display panel including a liquid crystal element, a driving unit that drives the display panel, a blocking detection unit that detects that a main power source is turned off, and the blocking detection unit that turns off the main power source. A backup power source that supplies power to the display panel when switching to the display panel is detected, the timing controller of the display panel acquires the detection result of the shutoff detection means, initializes the operation, and The writing process is forcibly interrupted to the driving means to output a gate start pulse signal for writing black data from the first line of the display panel, and the driving power of the display panel is turned off. After that, a black image based on the black data is output for a predetermined frame by using the power of the backup power source.
The driving means may output a black image for one frame using the backup power source.
The power capacity of the backup power source may be set to a capacity corresponding to the number of black video frames to be output.

本発明によれば、液晶表示装置において電源遮断後の残像を低減する技術を提供することができる。   ADVANTAGE OF THE INVENTION According to this invention, the technique which reduces the afterimage after a power supply interruption in a liquid crystal display device can be provided.

本発明の実施形態に係る、表示装置の概略構成を示す機能ブロック図である。It is a functional block diagram which shows schematic structure of the display apparatus based on embodiment of this invention. 本発明の実施形態に係る、表示装置において電源オフされたときの処理を示すタイミングチャートである。6 is a timing chart showing processing when power is turned off in the display device according to the embodiment of the present invention.

以下、本発明を実施する形態(以下、単に「実施形態」という)を図面を参照して説明する。本実施形態の概要は、液晶表示装置において、メイン電源遮断時に20ms程度電源を保持するバックアップ電源を用意する。そして電源遮断時に電圧降下を検出し、検知信号をトリガーにバックアップ電源が起動し、パネル駆動用回路にて液晶画面に黒画面を表示するよう液晶を駆動する。ここで、瞬停(電源遮断時に電圧降下)を検出した際に、パネルへ黒データを書き込むように設定を変更するのだが、映像データがバッファーに入っている等の理由によって、パネルへの黒書き込みが次のフレームからになる場合もある。その場合、黒書き込みまで最大1フレーム16.6msかかることになり、書き込み完了までの時間が最大33msと増大してしまう。そこで、瞬停が検出された時点で、データ書き込み処理を強制的にリセットし、パネルの先頭から即時書き込み開始することで、黒データの書き込み時間を最大16.6msに短縮する。このような処理を行うことで、電荷が残留した場合でも、残像がユーザに認知されないようにする。   DESCRIPTION OF EMBODIMENTS Hereinafter, embodiments for carrying out the present invention (hereinafter simply referred to as “embodiments”) will be described with reference to the drawings. The outline of the present embodiment is to prepare a backup power source for holding the power source for about 20 ms when the main power source is cut off in the liquid crystal display device. Then, a voltage drop is detected when the power is shut off, the backup power supply is activated by using the detection signal as a trigger, and the liquid crystal is driven so that a black screen is displayed on the liquid crystal screen by the panel driving circuit. Here, when a momentary power failure (voltage drop when the power is shut down) is detected, the setting is changed so that black data is written to the panel. The writing may start from the next frame. In this case, it takes 16.6 ms at maximum for black writing, and the time until completion of writing increases to 33 ms at maximum. Therefore, when a momentary power failure is detected, the data writing process is forcibly reset, and the black data writing time is shortened to a maximum of 16.6 ms by immediately starting writing from the top of the panel. By performing such processing, even if charges remain, an afterimage is prevented from being recognized by the user.

図1は、本実施形態に係る液晶表示装置10の概略構成を示す機能ブロック図であり、主に駆動回路80、表示パネル90及び電源回路部40に着目して示している。この液晶表示装置10は、例えばTFTアクティブマトリックス液晶表示装置であり、より具体的には液晶モニタや液晶テレビである。液晶表示装置10は、主制御部50と、表示パネル90と、表示パネル90の駆動回路80と、電源回路部40とを備えている。主制御部50は、各構成要素を統括的に制御する。さらに、主制御部50からタイミング・コントローラ12に対して、本実施形態で特徴的な電源遮断時の黒挿入処理を行う為の制御信号線として瞬停リセット信号線51が備わる。   FIG. 1 is a functional block diagram showing a schematic configuration of the liquid crystal display device 10 according to the present embodiment, and mainly shows the drive circuit 80, the display panel 90, and the power supply circuit unit 40. The liquid crystal display device 10 is, for example, a TFT active matrix liquid crystal display device, and more specifically a liquid crystal monitor or a liquid crystal television. The liquid crystal display device 10 includes a main control unit 50, a display panel 90, a drive circuit 80 for the display panel 90, and a power supply circuit unit 40. The main control unit 50 comprehensively controls each component. Further, an instantaneous blackout reset signal line 51 is provided as a control signal line from the main control unit 50 to the timing controller 12 for performing black insertion processing at the time of power interruption characteristic of the present embodiment.

駆動回路80は、画像データ回路11と、タイミング・コントローラ12と、ソースドライバ13と、ゲートドライバ14とを備える。   The drive circuit 80 includes an image data circuit 11, a timing controller 12, a source driver 13, and a gate driver 14.

画像データ回路11は、外部から入力されるクロック信号に基づいて水平同期信号、垂直同期信号および輝度データであるRGBのデータ信号を生成し、各同期信号はタイミング・コントローラ12へ、データ信号はソースドライバ13に出力する。   The image data circuit 11 generates a horizontal synchronization signal, a vertical synchronization signal, and an RGB data signal as luminance data based on a clock signal input from the outside. Each synchronization signal is sent to the timing controller 12, and the data signal is a source. Output to the driver 13.

タイミング・コントローラ12は、ソースドライバ13及びゲートドライバ14の動作のタイミング制御を行う。さらに、タイミング・コントローラ12からゲートドライバ14へ、GSP(ゲートスタートパルス)信号線19が設けられている。なお、GSP信号線19として、専用線が設けられてもよいし、通常のコントロール信号が重畳される信号線が利用されてもよい。そして、主制御部50から瞬停リセット信号線51を介してリセット信号(パルス信号)が入力されると、タイミング動作を初期化して、GSP信号線19からGSP信号(パルス信号)を出力する。   The timing controller 12 controls the operation timing of the source driver 13 and the gate driver 14. Further, a GSP (gate start pulse) signal line 19 is provided from the timing controller 12 to the gate driver 14. As the GSP signal line 19, a dedicated line may be provided, or a signal line on which a normal control signal is superimposed may be used. When a reset signal (pulse signal) is input from the main control unit 50 via the instantaneous power failure reset signal line 51, the timing operation is initialized and a GSP signal (pulse signal) is output from the GSP signal line 19.

ソースドライバ13は、パネル電源44から出力された駆動電圧を、ゲートドライバ14の走査に同期して表示内容、つまり輝度データに対応した信号電圧をデータ線DLに重畳して出力する。   The source driver 13 superimposes the drive voltage output from the panel power supply 44 in synchronism with the scanning of the gate driver 14, that is, superimposes the signal voltage corresponding to the luminance data on the data line DL.

ゲートドライバ14は、タイミング・コントローラ12から出力された駆動電圧を、所定の制御タイミングに基づいてゲート線GLに走査パルスとして印加し、そのゲート線GLに接続されたスイッチング素子であるデータ設定用トランジスタ25を順次選択状態にする。ソースドライバ13及びゲートドライバ14の走査は、上述の通りタイミング・コントローラ12によってタイミング制御される。また、タイミング・コントローラ12からGSP信号線19を介してGSP信号(オンレベル)が入力すると、データ設定用トランジスタ25へのデータの書き込み処理を強制的にリセットして、パネル先頭ラインから黒データのデータの書き込み処理を行う。   The gate driver 14 applies the drive voltage output from the timing controller 12 as a scanning pulse to the gate line GL based on a predetermined control timing, and a data setting transistor which is a switching element connected to the gate line GL. 25 are sequentially selected. The scanning of the source driver 13 and the gate driver 14 is timing-controlled by the timing controller 12 as described above. When a GSP signal (on level) is input from the timing controller 12 via the GSP signal line 19, the data writing process to the data setting transistor 25 is forcibly reset, and black data is transferred from the top line of the panel. Write data.

表示パネル90は、アクティブマトリックス方式の液晶表示パネルであって、マトリックス状にセル70が配置されている。なお、ここでは、3×3の9セルについて例示している。セル70は、液晶電極20と、データ設定用トランジスタ25とを備えている。なお、ここでは最もシンプルな構造について例示している。   The display panel 90 is an active matrix type liquid crystal display panel, and cells 70 are arranged in a matrix. Here, 3 × 3 9 cells are illustrated. The cell 70 includes the liquid crystal electrode 20 and the data setting transistor 25. Here, the simplest structure is illustrated.

データ設定用トランジスタ25は、スイッチング素子として機能するTFT(Thin Film Transistor)であり、ゲートはゲート線GLに接続されている。また、ソースはデータ線DLに接続され、コモンCOMに接続されている。   The data setting transistor 25 is a TFT (Thin Film Transistor) functioning as a switching element, and the gate is connected to the gate line GL. The source is connected to the data line DL and is connected to the common COM.

液晶電極20は、データ設定用トランジスタ25に接続されるプラス電極と、全面に対向電極(コモンCOM)が形成されるコモン電極とが液晶層を挟んで構成される。   The liquid crystal electrode 20 includes a positive electrode connected to the data setting transistor 25 and a common electrode having a counter electrode (common COM) formed on the entire surface with a liquid crystal layer interposed therebetween.

電源回路部40は、メイン電源42と、パネル電源44と、バックアップ用電源46と、遮断検出部48とを備える。なお、ここでは各構成要素に供給するここの電源として、パネル電源44についてのみ例示しているが、当然に、他の構成要素等に対する電源がそれぞれに用意される。   The power supply circuit unit 40 includes a main power supply 42, a panel power supply 44, a backup power supply 46, and a shutoff detection unit 48. Here, only the panel power source 44 is illustrated as the power source here supplied to each component, but naturally, power sources for other components and the like are respectively prepared.

メイン電源42は、外部の交流電源を直流に変換して、各構成要素に電力を供給する。パネル電源44は、メイン電源42から供給された電力を所望の電圧及び電流に変換して、駆動回路80に供給する。バックアップ用電源46は、メイン電源42がオフされたときに、黒映像を挿入する処理のために、20ms程度だけ駆動回路80を駆動させる電源として機能する。ここでは、バックアップ用電源46は、メイン電源42がオフしたときに、駆動回路80に電力供給するパネル電源44に対してバックアップ用の電力を供給する。バックアップ用電源46として、簡単な構成のものでは、例えば、コンデンサを用いることができる。   The main power source 42 converts an external AC power source into a direct current and supplies power to each component. The panel power supply 44 converts the power supplied from the main power supply 42 into desired voltage and current and supplies the converted voltage and current to the drive circuit 80. The backup power supply 46 functions as a power supply that drives the drive circuit 80 for about 20 ms for the process of inserting a black image when the main power supply 42 is turned off. Here, the backup power supply 46 supplies backup power to the panel power supply 44 that supplies power to the drive circuit 80 when the main power supply 42 is turned off. For example, a capacitor can be used as the backup power source 46 with a simple configuration.

遮断検出部48は、メイン電源42がオフされた信号(遮断検出信号)を検知し、バックアップ用電源46の電力をパネル電源44に出力する。また、検知結果を主制御部50に通知する。遮断検出信号の検知結果を取得した主制御部50は、瞬停リセット信号線51にリセット信号(オンレベル)を重畳して出力する。なお、検知結果は、主制御部50を介さずに遮断検出部48からタイミング・コントローラ12へ直接通知されてもよい。   The interruption detection unit 48 detects a signal (interruption detection signal) that the main power supply 42 is turned off, and outputs the power of the backup power supply 46 to the panel power supply 44. Further, the main controller 50 is notified of the detection result. The main control unit 50 that has acquired the detection result of the cutoff detection signal superimposes and outputs a reset signal (on level) on the instantaneous power failure reset signal line 51. Note that the detection result may be directly notified from the interruption detection unit 48 to the timing controller 12 without using the main control unit 50.

以上の構成による動作を、上述の図2のタイミングチャートをもとに説明する。
第1の時刻t1までの期間は、メイン電源42がオンの状態である。第1の時刻t1において、ユーザ等によってオフされると、遮断検出部48は、その旨を検知する。遮断検出部48は、検知結果を主制御部50に通知するとともに、バックアップ用電源46から駆動回路80への電力供給処理を開始する。また、主制御部50は、液晶表示装置10をオフする処理を開始し、さらに瞬停リセット信号線51にオンレベルのリセット信号を重畳し、タイミング・コントローラ12に出力する。
The operation of the above configuration will be described based on the timing chart of FIG.
During the period up to the first time t1, the main power source 42 is on. When it is turned off by the user or the like at the first time t1, the interruption detection unit 48 detects that fact. The shutoff detection unit 48 notifies the main control unit 50 of the detection result, and starts power supply processing from the backup power supply 46 to the drive circuit 80. Further, the main control unit 50 starts a process of turning off the liquid crystal display device 10, further superimposes an on-level reset signal on the instantaneous power failure reset signal line 51, and outputs it to the timing controller 12.

第2の時刻t2になり、実際にバックアップ用電源46がオンして電力供給が開始すると、画像データ回路11及びソースドライバ13は、映像信号として通常映像を終了させ、黒映像に対応する信号を出力する。より具体的には、主制御部50からリセット信号を取得したタイミング・コントローラ12は、データ設定用トランジスタ25へのデータの書き込み処理を強制的にリセットして、パネル先頭ラインから黒データのデータの書き込み処理を行うための制御信号であるGSP信号をGSP信号線19に出力する。なお、第1の時刻t1と第2の時刻t2の期間は、処理工程が次に移ることに伴うもので、実質的にゼロである。   When the backup power supply 46 is actually turned on and power supply starts at the second time t2, the image data circuit 11 and the source driver 13 end the normal video as a video signal, and output a signal corresponding to the black video. Output. More specifically, the timing controller 12 that has acquired the reset signal from the main control unit 50 forcibly resets the data writing process to the data setting transistor 25 and transfers the black data data from the top line of the panel. A GSP signal, which is a control signal for performing the writing process, is output to the GSP signal line 19. It should be noted that the period between the first time t1 and the second time t2 is substantially zero because the process step moves to the next.

そして、第2の時刻t2から所定時間、例えば20ms程度経過した第3の時刻t3になると、バックアップ用電源46はオフする。ここで黒映像を出力する期間(例えば上記20ms)は、黒映像を1フレームだけ出力する期間に対応する。そして後、パネル電源44への電力供給が全て停止する。したがって、駆動回路80への電力供給が停止するため、駆動回路80の動作が停止し、画像データ回路11及びソースドライバ13から黒映像に対応する信号の出力が停止する。なお、黒映像を1フレームだけでなく、複数フレーム分だけ出力する場合は、そのフレーム数に対応した時間だけ、バックアップ用電源46から電力が供給される。つまり、出力するフレーム数に応じて必要最低限の電力容量が決定される。ただし、電力容量に若干のバッファが設定されてもよい。   The backup power supply 46 is turned off at a third time t3 after a predetermined time, for example, about 20 ms has elapsed since the second time t2. Here, a period during which a black video is output (for example, the above 20 ms) corresponds to a period during which only one frame of black video is output. Then, all the power supply to the panel power supply 44 is stopped. Therefore, since the power supply to the drive circuit 80 is stopped, the operation of the drive circuit 80 is stopped, and the output of the signal corresponding to the black image from the image data circuit 11 and the source driver 13 is stopped. Note that when a black image is output not only for one frame but for a plurality of frames, power is supplied from the backup power source 46 for a time corresponding to the number of frames. That is, the minimum necessary power capacity is determined according to the number of frames to be output. However, some buffers may be set for the power capacity.

以上のような構成及び処理によって、最後に黒映像が表示されて液晶表示装置10がオフすることになるため、仮に、液晶電極20に電荷が残留した場合であっても、ユーザによって残像が認識されることがなくなる。また、データ設定用トランジスタ25へデータ書き込み中であったりバッファにデータが保持されている場合であっても、強制的にリセットを行うことで、速やかに黒データの書き込み処理に移行することができる。   With the above-described configuration and processing, the black image is finally displayed and the liquid crystal display device 10 is turned off. Therefore, even if charge remains in the liquid crystal electrode 20, the afterimage is recognized by the user. It will not be done. Further, even when data is being written to the data setting transistor 25 or when data is held in the buffer, the black data can be quickly written by forcibly resetting. .

以上、本発明を実施形態をもとに説明した。この実施形態は例示であり、それらの各構成要素や各処理プロセスの組み合わせにいろいろな変形例が可能なこと、またそうした変形例も本発明の範囲にあることは当業者に理解されるところである。   The present invention has been described based on the embodiments. This embodiment is an exemplification, and it will be understood by those skilled in the art that various modifications can be made to combinations of the respective constituent elements and processing processes, and such modifications are also within the scope of the present invention. .

10 液晶表示装置
11 画像データ回路
12 タイミング・コントローラ
13 ソースドライバ
14 ゲートドライバ
19 GSP信号線
20 液晶電極
25 データ設定用トランジスタ
40 電源回路部
42 メイン電源
44 パネル電源
46 バックアップ用電源
48 遮断検出部
50 主制御部
51 瞬停リセット信号線
70 セル
80 駆動回路
90 表示パネル
DESCRIPTION OF SYMBOLS 10 Liquid crystal display device 11 Image data circuit 12 Timing controller 13 Source driver 14 Gate driver 19 GSP signal line 20 Liquid crystal electrode 25 Data setting transistor 40 Power supply circuit part 42 Main power supply 44 Panel power supply 46 Backup power supply 48 Shutdown detection part 50 Main Control unit 51 Instantaneous power reset signal line 70 Cell 80 Drive circuit 90 Display panel

Claims (3)

液晶素子を備える表示パネルと、
前記表示パネルを駆動する駆動手段と、
メイン電源がオフされたことを検知する遮断検出手段と、
前記遮断検出手段が前記メイン電源のオフへの切り替わりを検知したときに、前記表示パネルへ電力を供給するバックアップ用電源と、
を備え、
前記表示パネルのタイミングコントローラは、前記遮断検出手段の検知結果を取得して動作を初期化し、前記駆動手段に対して書き込み処理を強制的に中断して前記表示パネルの先頭ラインから黒データを書き込む為のゲートスタートパルス信号を出力し、
前記表示パネルの前記駆動手段は、前記メイン電源がオフされた後に所定フレームだけ、前記バックアップ用電源の電力を用いて、前記黒データによる黒映像を出力することを特徴とする液晶表示装置。
A display panel including a liquid crystal element;
Driving means for driving the display panel;
An interruption detection means for detecting that the main power supply is turned off;
A backup power supply for supplying power to the display panel when the shutoff detection means detects the main power supply being turned off;
With
The timing controller of the display panel acquires the detection result of the shut-off detection means, initializes the operation, forcibly interrupts the writing process to the driving means, and writes black data from the first line of the display panel Output a gate start pulse signal for
The liquid crystal display device, wherein the driving unit of the display panel outputs a black image based on the black data by using power of the backup power source for a predetermined frame after the main power source is turned off.
前記駆動手段は、前記バックアップ用電源を用いて、1フレーム分の黒映像を出力することを特徴とする請求項1に記載の液晶表示装置。   The liquid crystal display device according to claim 1, wherein the driving unit outputs a black image for one frame using the backup power source. 前記バックアップ用電源の電力容量は、出力する黒映像のフレーム数に対応した容量に設定されていることを特徴とする請求項1または2に記載の液晶表示装置。   3. The liquid crystal display device according to claim 1, wherein the power capacity of the backup power source is set to a capacity corresponding to the number of black video frames to be output.
JP2010285887A 2010-12-22 2010-12-22 Liquid crystal display device Pending JP2012133182A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2010285887A JP2012133182A (en) 2010-12-22 2010-12-22 Liquid crystal display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010285887A JP2012133182A (en) 2010-12-22 2010-12-22 Liquid crystal display device

Publications (1)

Publication Number Publication Date
JP2012133182A true JP2012133182A (en) 2012-07-12

Family

ID=46648847

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010285887A Pending JP2012133182A (en) 2010-12-22 2010-12-22 Liquid crystal display device

Country Status (1)

Country Link
JP (1) JP2012133182A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014162791A1 (en) * 2013-04-03 2014-10-09 シャープ株式会社 Drive device, drive method, display device and display method
US9275582B2 (en) 2013-05-09 2016-03-01 Samsung Display Co., Ltd. Dual scan correction for power fluxuations
CN105654887A (en) * 2016-01-27 2016-06-08 京东方科技集团股份有限公司 Data input unit, data input method, source drive circuit and display device

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014162791A1 (en) * 2013-04-03 2014-10-09 シャープ株式会社 Drive device, drive method, display device and display method
US9934743B2 (en) 2013-04-03 2018-04-03 Sharp Kabushiki Kaisha Drive device, drive method, display device and display method
US9275582B2 (en) 2013-05-09 2016-03-01 Samsung Display Co., Ltd. Dual scan correction for power fluxuations
US9886907B2 (en) 2013-05-09 2018-02-06 Samsung Display Co., Ltd. Method for driving scan driver comprising plurality of scan-driving blocks
CN105654887A (en) * 2016-01-27 2016-06-08 京东方科技集团股份有限公司 Data input unit, data input method, source drive circuit and display device
WO2017128735A1 (en) * 2016-01-27 2017-08-03 京东方科技集团股份有限公司 Data input unit, data input method, source driver circuit and display device
US10325544B2 (en) 2016-01-27 2019-06-18 Boe Technology Group Co., Ltd. Data input unit, data input method, source drive circuit and display device

Similar Documents

Publication Publication Date Title
US9997117B2 (en) Common circuit for GOA test and eliminating power-off residual images
JP3827823B2 (en) Liquid crystal display image erasing device and liquid crystal display device including the same
TWI406240B (en) Liquid crystal display and its control method
KR102232915B1 (en) Display device
KR101264709B1 (en) A liquid crystal display device and a method for driving the same
KR101931335B1 (en) Level shifter for liquid crystal display
US20060022932A1 (en) Display panel, drive circuit, display device, and electronic equipment
JP2010107732A (en) Liquid crystal display device
JP2012022160A (en) Liquid crystal display device and display control method
JP2014228561A (en) Liquid crystal display device, control method of liquid crystal display device, control program of liquid crystal display device, and recording medium for the same
US9892706B2 (en) Semiconductor device for mitigating through current and electronic apparatus thereof
JP2017021142A (en) Display device and system
WO2019033792A1 (en) Array substrate and driving method therefor, and display apparatus
JP4905635B2 (en) Display drive device
US9437154B2 (en) Display device, and method for driving display device
CN112992097B (en) Driving method, driving circuit and display device
JP2008241828A (en) Display device
JP2012133182A (en) Liquid crystal display device
JP2017067959A (en) Display and television receiver
US10283065B2 (en) Display device and driving method thereof
US8217876B2 (en) Liquid crystal display for reducing residual image phenomenon
TWI391904B (en) Electronic device for enhancing image quality of an lcd monitor and related method and lcd monitor
JP2017067958A (en) Liquid crystal display and television receiver
KR102102912B1 (en) Liquid Crystal Display Device
KR101117983B1 (en) A liquid crystal display device and a method for driving the same