JP2012023933A - Power supply device, and image formation device - Google Patents

Power supply device, and image formation device Download PDF

Info

Publication number
JP2012023933A
JP2012023933A JP2010161948A JP2010161948A JP2012023933A JP 2012023933 A JP2012023933 A JP 2012023933A JP 2010161948 A JP2010161948 A JP 2010161948A JP 2010161948 A JP2010161948 A JP 2010161948A JP 2012023933 A JP2012023933 A JP 2012023933A
Authority
JP
Japan
Prior art keywords
voltage
reference signal
input
input voltage
power supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2010161948A
Other languages
Japanese (ja)
Inventor
Toru Inari
徹 稲荷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujifilm Business Innovation Corp
Original Assignee
Fuji Xerox Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fuji Xerox Co Ltd filed Critical Fuji Xerox Co Ltd
Priority to JP2010161948A priority Critical patent/JP2012023933A/en
Publication of JP2012023933A publication Critical patent/JP2012023933A/en
Pending legal-status Critical Current

Links

Landscapes

  • Control Or Security For Electrophotography (AREA)
  • Dc-Dc Converters (AREA)

Abstract

PROBLEM TO BE SOLVED: To maintain a primary side voltage generating circuit configuration by duty control based on a common clock signal, and to adjust an output voltage individually without changing a winding ratio of the coils of a transformer or dividing a secondary side high voltage.SOLUTION: A resistor (Rn) 336 and a resistor (Rm) 340 are provided for generating a pulse signal for deciding a driving voltage of an FET 338 based on a main clock signal. A signal waveform is changed depending on a division ratio of those. A pulse signal input to a gate of the FET 338 in initial (standard) setting has a substantially square waveform, and the FET 338 is on/off driven at a designed timing. On the other hand, when a skirt part is extended to the standard square wave, a pulse width of a signal with a driving threshold level of the FET 338 changes, and the FET 338 is on/off driven at a timing slightly shifted from the design (standard) (a timing to which an ON time is added).

Description

本発明は、電源装置、画像形成装置に関する。   The present invention relates to a power supply device and an image forming apparatus.

例えば、静電潜像を用いた画像形成装置等では、高電圧電源装置が備えられ、帯電部の帯電電圧、現像部の現像電圧、転写部の転写電圧等に用いられる。以下、帯電部、現像部、転写部等の処理部を総称して「デバイス」という場合がある。各デバイスの電圧値は異なっている。   For example, an image forming apparatus using an electrostatic latent image is provided with a high voltage power supply device, and is used for a charging voltage of a charging unit, a developing voltage of a developing unit, a transfer voltage of a transfer unit, and the like. Hereinafter, processing units such as a charging unit, a developing unit, and a transfer unit may be collectively referred to as a “device”. The voltage value of each device is different.

高電圧電源装置では、共通のクロック信号により複数の基準電圧を生成し、当該基準電圧のパルス幅変調(デューティー)制御によって目的とする複数の高電圧電源を生成する電源回路を備えている(特許文献1参照)。   The high voltage power supply device includes a power supply circuit that generates a plurality of reference voltages by a common clock signal and generates a plurality of target high voltage power supplies by pulse width modulation (duty) control of the reference voltages (patent) Reference 1).

ここで、一部のデバイスにおいて、生成された高電圧電源に対して±10%程度の微調整の必要が生じた場合、変圧トランスの巻数比を変える、あるいは変圧トランスの二次側の出力電圧を分圧する、といった手段が考えられる。   Here, in some devices, when a fine adjustment of about ± 10% is required for the generated high voltage power supply, the turn ratio of the transformer is changed, or the output voltage on the secondary side of the transformer is changed. It is conceivable to divide the pressure.

実開2005−160239号公報Japanese Utility Model Publication No. 2005-160239

本発明は、共通のクロック信号に基づくデューティー制御による一次側の電圧生成回路構成を維持し、かつ変圧トランスの巻数比を変更したり、二次側の高圧電圧を分圧することなく、個別に出力電圧を調整することができる電源回路、画像形成装置を得ることが目的である。   The present invention maintains the primary-side voltage generation circuit configuration by duty control based on a common clock signal, and individually outputs without changing the turns ratio of the transformer or dividing the high-voltage on the secondary side. An object is to obtain a power supply circuit and an image forming apparatus capable of adjusting the voltage.

請求項1に記載の発明は、固定的な周期のクロック信号が入力源とされ、予め設定された電圧値を目標として基準信号を生成する基準信号生成手段と、前記基準信号生成手段で生成された基準信号に基づくデューティ制御によって、入力電圧値を生成する入力電圧生成手段と、前記入力電圧生成手段で生成された入力電圧を一次側として、予め定めた二次側の出力電圧値に変圧する変圧手段と、前記入力電圧生成手段に入力される前のクロック信号のデューティを変更することなく、前記基準信号の信号切り替わり応答時間を調整する調整手段と、を有している。   According to the first aspect of the present invention, a clock signal having a fixed period is used as an input source, and a reference signal generating unit that generates a reference signal with a preset voltage value as a target is generated by the reference signal generating unit. By the duty control based on the reference signal, the input voltage generating means for generating the input voltage value and the input voltage generated by the input voltage generating means as the primary side are transformed to a predetermined secondary output voltage value. Transformer means and adjusting means for adjusting the signal switching response time of the reference signal without changing the duty of the clock signal before being input to the input voltage generating means.

請求項2に記載の発明は、前記請求項1に記載の発明において、前記入力電圧生成手段が、予め設定された電源電圧を、前記基準信号生成手段で生成された基準信号に基づく容量性スイッチング素子のデューティ制御することによって、前記一次側の入力電圧値を生成する。   According to a second aspect of the present invention, in the first aspect of the present invention, the input voltage generation unit is configured to perform capacitive switching based on a preset power supply voltage based on a reference signal generated by the reference signal generation unit. The input voltage value on the primary side is generated by controlling the duty of the element.

請求項3に記載の発明は、前記請求項1又は請求項2に記載の発明において、前記調整手段が、前記分圧比を調整することで、前記容量性スイッチング素子のスイッチング動作の立上がり時間又は立下り時間を変更し、クロック信号のデューティを変更することなく、前記基準信号の信号切り替わり応答時間を調整する。   According to a third aspect of the present invention, in the first or second aspect of the present invention, the adjustment means adjusts the voltage dividing ratio so that the rising time or the rising time of the switching operation of the capacitive switching element. The signal switching response time of the reference signal is adjusted without changing the down time and changing the duty of the clock signal.

請求項4に記載の発明は、帯電装置によって像保持体の表面を一様に帯電し、光走査装置からの光走査を受けて静電潜像を形成すると共に、現像装置によって当該静電潜像を現像剤によって現像し、現像された画像を転写装置により被転写部材へ転写する画像形成処理部と、固定的な周期のクロック信号が入力源とされ、少なくとも前記帯電装置の帯電電圧、前記現像装置の現像電圧、前記転写装置の転写電圧のそれぞれを目標として基準信号を生成する基準信号生成手段と、前記基準信号生成手段で生成された複数の基準信号に基づくデューティ制御によって、入力電圧値を生成する入力電圧生成手段と、前記入力電圧生成手段で生成された入力電圧を一次側として、予め定めた二次側の出力電圧値に変圧する変圧手段と、前記変圧手段で変圧された前記帯電電圧を前記帯電装置へ供給し、前記現像電圧を現像装置へ供給し、前記転写電圧を転写装置へ供給する供給手段と、前記入力電圧生成手段に入力される前のクロック信号のデューティを変更することなく、前記基準信号の信号切り替わり応答時間を調整する調整手段と、を有している。   According to the fourth aspect of the present invention, the surface of the image carrier is uniformly charged by the charging device, and the electrostatic latent image is formed by receiving the optical scanning from the optical scanning device, and the electrostatic latent image is developed by the developing device. An image forming processing unit that develops an image with a developer and transfers the developed image to a transfer member by a transfer device, and a clock signal having a fixed cycle are input sources, and at least a charging voltage of the charging device, An input voltage value by reference signal generating means for generating a reference signal with the development voltage of the developing device and the transfer voltage of the transfer device as targets, and duty control based on a plurality of reference signals generated by the reference signal generating means An input voltage generating means for generating a voltage, a transformer means for transforming the input voltage generated by the input voltage generating means as a primary side to a predetermined output voltage value on the secondary side, and the transformer means Supply means for supplying the pressed charging voltage to the charging device, supplying the developing voltage to the developing device, supplying the transfer voltage to the transfer device, and a clock signal before being input to the input voltage generating means Adjusting means for adjusting the signal switching response time of the reference signal without changing the duty of the reference signal.

請求項5に記載の発明は、前記請求項4に記載の発明において、前記入力電圧生成手段が、予め設定された電源電圧を、前記基準信号生成手段で生成された基準信号に基づく容量性スイッチング素子のデューティ制御することによって、前記一次側の入力電圧値を生成する。   According to a fifth aspect of the present invention, in the fourth aspect of the present invention, the input voltage generation unit is configured to perform capacitive switching based on a reference signal generated by the reference signal generation unit using a preset power supply voltage. The input voltage value on the primary side is generated by controlling the duty of the element.

請求項6に記載の発明は、前記請求項4又は請求項5に記載の発明において、前記調整手段が、前記分圧比を調整することで、前記容量性スイッチング素子のスイッチング動作の立上がり時間又は立下り時間を変更し、クロック信号のデューティを変更することなく、前記基準信号の信号切り替わり応答時間を調整する。   According to a sixth aspect of the present invention, in the invention according to the fourth or fifth aspect, the adjustment means adjusts the voltage dividing ratio so that a rise time or a rising time of the switching operation of the capacitive switching element is achieved. The signal switching response time of the reference signal is adjusted without changing the down time and changing the duty of the clock signal.

請求項1、請求項4記載の発明によれば、共通のクロック信号に基づくデューティー制御による一次側の電圧生成回路構成を維持し、かつ変圧トランスの巻数比を変更したり、二次側の高圧電圧を分圧することなく、個別に出力電圧を調整することができる。   According to the first and fourth aspects of the invention, the primary-side voltage generation circuit configuration based on the duty control based on the common clock signal is maintained, the turn ratio of the transformer is changed, and the secondary-side high-voltage is changed. The output voltage can be individually adjusted without dividing the voltage.

請求項2、請求項5記載の発明によれば、基準信号の信号切り替えタイミングを利用して一次側の入力電圧値を生成することができる。   According to the second and fifth aspects of the invention, the primary side input voltage value can be generated using the signal switching timing of the reference signal.

請求項3、請求項6記載の発明によれば、基準信号の切り換わり応答時間に基づいて、二次側の出力電圧値を調整することができる。   According to the third and sixth aspects of the invention, the output voltage value on the secondary side can be adjusted based on the switching response time of the reference signal.

本実施の形態に係る画像形成装置を示す斜視図である。1 is a perspective view showing an image forming apparatus according to the present embodiment. 図1に示す画像形成装置を示す断面図である。It is sectional drawing which shows the image forming apparatus shown in FIG. 本実施の形態に係る制御ユニットのハード構成を示すブロック図である。It is a block diagram which shows the hardware constitutions of the control unit which concerns on this Embodiment. 本実施の形態に係る高電圧電源部の概略構成図である。It is a schematic block diagram of the high voltage power supply part which concerns on this Embodiment. 高電圧電源部におけるクロック信号増幅部の回路図である。It is a circuit diagram of the clock signal amplification part in a high voltage power supply part. 高電圧電源部における変圧部の回路図である。It is a circuit diagram of the transformation part in a high voltage power supply part. (A)は変圧部のメインクロック信号が入力されるFET及びその周辺回路の等価回路を示す回路図、(B)は標準時の抵抗Rn、Rmの抵抗値設定における出力電圧生成状態を示す概念図、(C)は微調整時の抵抗Rn、Rmの抵抗値設定における出力電圧生成状態を示す概念図である。(A) is a circuit diagram showing an equivalent circuit of the FET and its peripheral circuits to which the main clock signal of the transformer is input, and (B) is a conceptual diagram showing an output voltage generation state in setting resistance values of the resistors Rn and Rm at the standard time. (C) is a conceptual diagram showing an output voltage generation state in setting resistance values of resistors Rn and Rm during fine adjustment.

(画像形成装置全体構成)
図1及び図2には、本発明の形実施形態に係る画像形成装置10が示されている。
(Overall configuration of image forming apparatus)
1 and 2 show an image forming apparatus 10 according to an embodiment of the present invention.

図1及び図2に示されるように、画像形成装置10は、画像形成装置本体12を有し、画像形成装置本体12には、外装カバー14に対して開閉できるように前方側開閉部18と、主開閉部20とが装着されている。   As shown in FIGS. 1 and 2, the image forming apparatus 10 includes an image forming apparatus main body 12, and the image forming apparatus main body 12 includes a front opening / closing portion 18 so as to be openable / closable with respect to the exterior cover 14. The main opening / closing part 20 is mounted.

前方側開閉部18は、中心軸24を中心に回転するようにして画像形成装置本体12に対して開閉する。また、前方側開閉部18には、操作部34が取り付けられている。操作部34は、例えば、画像形成する記録媒体の枚数を入力するテンキーや、画像形成を開始する際に操作される開始ボタン等を有する。   The front opening / closing part 18 opens and closes with respect to the image forming apparatus main body 12 so as to rotate about the central axis 24. An operation unit 34 is attached to the front opening / closing unit 18. The operation unit 34 includes, for example, a numeric keypad for inputting the number of recording media on which image formation is performed, a start button that is operated when image formation is started, and the like.

また、前方側開閉部18には、前方側開閉部18に対して開閉するように供給用開閉部30が取り付けられている。供給用開閉部30は、通常は図1及び図2に示すように前方側開閉部18に対して閉じられている。後述する記録媒体供給装置510に収納された記録媒体とは異なる記録媒体を用いる際に、供給用開閉部30は前方側開閉部18に対して開かれる。   Further, a supply opening / closing part 30 is attached to the front opening / closing part 18 so as to open / close with respect to the front opening / closing part 18. The supply opening / closing part 30 is normally closed with respect to the front opening / closing part 18 as shown in FIGS. 1 and 2. When a recording medium different from a recording medium stored in a recording medium supply device 510 described later is used, the supply opening / closing part 30 is opened with respect to the front opening / closing part 18.

主開閉部20は、中心軸26を中心に回転するようにして画像形成装置本体12に対して開閉する。主開閉部20は、通常は画像形成装置本体12に対して閉じられており、当該画像形成装置本体12内に、画像形成ユニット200Y、200M、200C、200Kを着脱する際に開かれる。   The main opening / closing part 20 opens and closes with respect to the image forming apparatus main body 12 so as to rotate about the central axis 26. The main opening / closing unit 20 is normally closed with respect to the image forming apparatus main body 12 and is opened when the image forming units 200Y, 200M, 200C, and 200K are attached to and detached from the image forming apparatus main body 12.

また、前方側開閉部18は、主開閉部20に装着され、支持ロール70、中間転写ベルト62等が前方側開閉部18と干渉することを防止するため、主開閉部20を開くことに先立ち開かれる。また、前方側開閉部18を画像形成装置本体12に対して閉じる際には、前方側開閉部18を閉じることに先立って、主開閉部20が画像形成装置本体12に対して閉じられる。   Further, the front opening / closing part 18 is attached to the main opening / closing part 20, and prior to opening the main opening / closing part 20 in order to prevent the support roll 70, the intermediate transfer belt 62 and the like from interfering with the front opening / closing part 18. be opened. When closing the front opening / closing part 18 with respect to the image forming apparatus main body 12, the main opening / closing part 20 is closed with respect to the image forming apparatus main body 12 prior to closing the front opening / closing part 18.

また、主開閉部20には、主開閉部20に対して開閉するように副開閉部32が取り付けられている。副開閉部32は主開閉部20とは独立して開閉することができ、主開閉部20が画像形成装置本体12に対して閉じられた状態で、主開閉部20に対して開いた状態とすることができる。副開閉部32は、クリーニング装置96の全部又は一部を画像形成装置本体12内に着脱する際に開かれる。また、副開閉部32は、上側の面が、画像の形成された記録媒体が排出される排出部として用いられている。   The main opening / closing part 20 is attached with a sub opening / closing part 32 so as to open / close with respect to the main opening / closing part 20. The sub opening / closing unit 32 can be opened / closed independently of the main opening / closing unit 20, and the main opening / closing unit 20 is closed with respect to the image forming apparatus main body 12 and is open with respect to the main opening / closing unit 20. can do. The sub opening / closing unit 32 is opened when all or part of the cleaning device 96 is attached to or detached from the image forming apparatus main body 12. Further, the upper surface of the sub opening / closing part 32 is used as a discharge part for discharging a recording medium on which an image is formed.

画像形成装置本体12内には、記録媒体に画像を形成する画像形成部40が設けられている。画像形成部40は、例えば4個の画像形成ユニット200Y、200M、200C、200Kを有する。   In the image forming apparatus main body 12, an image forming unit 40 for forming an image on a recording medium is provided. The image forming unit 40 includes, for example, four image forming units 200Y, 200M, 200C, and 200K.

画像形成ユニット200Y、200M、200C、200Kは、それぞれが像形成構造体として用いられていて、感光体ドラム210Y、210M、210C、210Kをそれぞれが有し、それぞれが画像形成装置本体12内に着脱することができる。画像形成ユニット200Y、200M、200C、200Kは、画像形成装置本体12の後側(図2における右側)から順に、画像形成ユニット200Y、200M、200C、200Kの順に並べられている。   Each of the image forming units 200Y, 200M, 200C, and 200K is used as an image forming structure, and each includes a photosensitive drum 210Y, 210M, 210C, and 210K, and each is attached to and detached from the image forming apparatus main body 12. can do. The image forming units 200Y, 200M, 200C, and 200K are arranged in the order of the image forming units 200Y, 200M, 200C, and 200K from the rear side (the right side in FIG. 2) of the image forming apparatus main body 12.

感光体ドラム210Y、210M、210C、210Kは、それぞれが像を保持する像保持体として用いられている。   Each of the photosensitive drums 210Y, 210M, 210C, and 210K is used as an image holding body that holds an image.

また、画像形成部40は、光走査装置41を有する。光走査装置41は、帯電装置45Y、45M、45C、45Kによって表面が一様に帯電された感光体ドラム210Y、210M、210C、210Kのそれぞれに対して光(露光光LY、LM、LC、LK/以下総称する場合、「露光光L」という場合がある。)を照射して、感光体ドラム210Y、210M、210C、210Kのぞれぞれの表面に潜像を形成する。   Further, the image forming unit 40 includes an optical scanning device 41. The optical scanning device 41 applies light (exposure light LY, LM, LC, LK) to each of the photosensitive drums 210Y, 210M, 210C, 210K whose surfaces are uniformly charged by the charging devices 45Y, 45M, 45C, 45K. / Hereinafter, it may be referred to as “exposure light L”) to form a latent image on the surface of each of the photosensitive drums 210Y, 210M, 210C, and 210K.

また、画像形成部40は、現像装置46Y、46M、46C、46Kを有する。現像装置46Yは、収納するイエローのトナーを用いて感光体ドラム210Yに形成された潜像を現像する。現像装置46Mは、収納するマゼンタのトナーを用いて感光体ドラム210Mに形成された潜像を現像する。現像装置46Cは、収納するシアンのトナーを用いて感光体ドラム210Cに形成された潜像を現像する。現像装置46Kは、収納する黒のトナーを用いて感光体ドラム210Kに形成された潜像を現像する。   The image forming unit 40 includes developing devices 46Y, 46M, 46C, and 46K. The developing device 46Y develops the latent image formed on the photosensitive drum 210Y using yellow toner stored therein. The developing device 46M develops the latent image formed on the photosensitive drum 210M using magenta toner stored therein. The developing device 46C develops the latent image formed on the photosensitive drum 210C using cyan toner stored therein. The developing device 46K develops the latent image formed on the photosensitive drum 210K using black toner stored therein.

また、画像形成部40は転写装置58を有し、転写装置58は、中間転写ベルトユニット60及び2次転写装置84を有し、中間転写ベルトユニット60は中間転写ベルト62を有する。   The image forming unit 40 includes a transfer device 58. The transfer device 58 includes an intermediate transfer belt unit 60 and a secondary transfer device 84. The intermediate transfer belt unit 60 includes an intermediate transfer belt 62.

中間転写ベルト62は、感光体ドラム210Y、210M、210C、210Kから転写された像(トナー像)及び感光体ドラム210Y、210M、210C、210Kから像が転写された記録媒体(用紙)の少なくとも一方を搬送する搬送部材として用いられている。また、中間転写ベルト62は、無端状であって、支持ロール64、66、68、70、72に、図2に矢印で示す方向に回転することができるように掛け渡されている。   The intermediate transfer belt 62 is at least one of an image (toner image) transferred from the photosensitive drums 210Y, 210M, 210C, and 210K and a recording medium (paper) onto which the image is transferred from the photosensitive drums 210Y, 210M, 210C, and 210K. It is used as a conveying member that conveys. Further, the intermediate transfer belt 62 is endless, and is stretched around the support rolls 64, 66, 68, 70, 72 so as to be able to rotate in the direction indicated by the arrow in FIG.

また、中間転写ベルトユニット60は、1次転写装置として用いられる1次転写ロール80Y、80M、80C、80Kを有する。1次転写ロール80Y、80M、80C、80Kは、感光体ドラム210Y、210M、210C、210Kの表面にそれぞれが形成されたイエロートナー像、マゼンタのトナー像、シアンのトナー像、黒のトナー像を、中間転写ベルト62に転写する。   In addition, the intermediate transfer belt unit 60 includes primary transfer rolls 80Y, 80M, 80C, and 80K that are used as a primary transfer device. The primary transfer rolls 80Y, 80M, 80C, and 80K are provided with a yellow toner image, a magenta toner image, a cyan toner image, and a black toner image respectively formed on the surfaces of the photosensitive drums 210Y, 210M, 210C, and 210K. Then, the image is transferred to the intermediate transfer belt 62.

2次転写装置84は、2次転写ロール86を有する。2次転写ロール86は、中間転写ベルト62に転写されたイエローのトナー像、マゼンタのトナー像、シアンのトナー像、及び黒のトナー像を、記録媒体に対してさらに転写する。   The secondary transfer device 84 has a secondary transfer roll 86. The secondary transfer roll 86 further transfers the yellow toner image, magenta toner image, cyan toner image, and black toner image transferred to the intermediate transfer belt 62 to the recording medium.

また、転写装置58は、クリーニング装置96を備え、クリーニング装置96は掻き落とし部材98を有する。掻き落とし部材98は、2次転写ロール86で記録媒体に対して各色のトナー像が転写された後に、中間転写ベルト62の表面に残留する各色のトナーを掻き落とす。クリーニング装置96の本体内には、掻き落とし部材98によって掻き落とされたトナーが回収される。クリーニング装置96は、副開閉部32を開くことによって形成される開口部を介して画像形成装置本体12内に着脱することができるようになっている。   Further, the transfer device 58 includes a cleaning device 96, and the cleaning device 96 has a scraping member 98. The scraping member 98 scrapes off the toner of each color remaining on the surface of the intermediate transfer belt 62 after the toner image of each color is transferred to the recording medium by the secondary transfer roll 86. In the main body of the cleaning device 96, the toner scraped off by the scraping member 98 is collected. The cleaning device 96 can be attached to and detached from the image forming apparatus main body 12 through an opening formed by opening the sub opening / closing portion 32.

転写装置58を構成する部材のうち、中間転写ベルトユニット60と、クリーニング装置96とは主開閉部20側に装着されている。転写装置58のうち、2次転写ロール86は画像形成装置本体12側に装着されている。   Of the members constituting the transfer device 58, the intermediate transfer belt unit 60 and the cleaning device 96 are mounted on the main opening / closing portion 20 side. Of the transfer device 58, the secondary transfer roll 86 is mounted on the image forming apparatus main body 12 side.

また、画像形成装置本体12内には、2次転写ロール86によって記録媒体に転写されたトナー像を記録媒体に定着する定着装置50が設けられている。   In the image forming apparatus main body 12, a fixing device 50 is provided for fixing the toner image transferred to the recording medium by the secondary transfer roll 86 to the recording medium.

また、画像形成装置本体12内には、回収容器260が設けられている。回収容器260には、現像装置46Y、46M、46C、46Kから排出された余剰現像剤が回収される。回収容器260は、例えば画像形成ユニット200Kと一体となっている。   A collection container 260 is provided in the image forming apparatus main body 12. In the collection container 260, excess developer discharged from the developing devices 46Y, 46M, 46C, and 46K is collected. The collection container 260 is integrated with the image forming unit 200K, for example.

また、画像形成装置本体12内には、画像形成部40に記録媒体を供給する記録媒体供給装置510が装着されている。記録媒体供給装置510は、画像形成装置本体12の前側(図2における左側)に引き出すことができるようになっていて、記録媒体供給装置510を画像形成装置本体12から引き出した状態で記録媒体が補充される。   A recording medium supply device 510 that supplies a recording medium to the image forming unit 40 is mounted in the image forming apparatus main body 12. The recording medium supply device 510 can be pulled out to the front side (left side in FIG. 2) of the image forming apparatus main body 12, and the recording medium can be loaded with the recording medium supply apparatus 510 pulled out from the image forming apparatus main body 12. To be replenished.

記録媒体供給装置510は、例えば普通紙等の記録媒体を積層した状態で収納する記録媒体収納容器512を有する。また、記録媒体供給装置510は、記録媒体収納容器512に収納された最上位の記録媒体を抽出し、抽出した記録媒体を画像形成部40へ向けて搬送する搬送ロール514を有する。また、記録媒体供給装置510は、記録媒体を捌き、画像形成部40に複数枚の記録媒体が重なった状態で搬送されることを防止するために用いられるリタードロール516を有する。   The recording medium supply device 510 includes a recording medium storage container 512 that stores recording media such as plain paper in a stacked state. In addition, the recording medium supply device 510 includes a transport roll 514 that extracts the uppermost recording medium stored in the recording medium storage container 512 and transports the extracted recording medium toward the image forming unit 40. The recording medium supply device 510 has a retard roll 516 that is used to roll over the recording medium and prevent a plurality of recording media from being conveyed to the image forming unit 40 in an overlapping state.

また、画像形成装置本体12内には、記録媒体の搬送に用いられる搬送路530が形成されている。搬送路530は、主搬送路532と、反転搬送路534と、副搬送路536とを有する。   Further, a conveyance path 530 used for conveying the recording medium is formed in the image forming apparatus main body 12. The conveyance path 530 includes a main conveyance path 532, a reverse conveyance path 534, and a sub conveyance path 536.

主搬送路532は、記録媒体供給装置510から供給された記録媒体を画像形成部40に搬送し、画像が形成された記録媒体を画像形成装置本体12外に排出するために用いられる。主搬送路532に沿って、記録媒体が搬送される方向における上流側から順に、先述の搬送ロール514及びリタードロール516と、レジストロール542と、2次転写ロール86と、定着装置50と、排出ロール544とが配置されている。   The main conveyance path 532 is used for conveying the recording medium supplied from the recording medium supply device 510 to the image forming unit 40 and discharging the recording medium on which the image is formed to the outside of the image forming apparatus main body 12. In order from the upstream side in the direction in which the recording medium is transported along the main transport path 532, the transport roll 514, the retard roll 516, the resist roll 542, the secondary transfer roll 86, the fixing device 50, and the discharge are sequentially discharged. A roll 544 is disposed.

レジストロール542は、記録媒体供給装置510側から搬送されてきた記録媒体の先端部を一時的に停止させ、中間転写ベルト62に各色のトナー像が転写されるタイミングと合致するように記録媒体を2次転写ロール86に向けて送り出す。   The registration roll 542 temporarily stops the leading end of the recording medium conveyed from the recording medium supply device 510 side, and causes the recording medium to match the timing at which each color toner image is transferred to the intermediate transfer belt 62. It sends out toward the secondary transfer roll 86.

排出ロール544は、定着装置50によって各色のトナーが定着された記録媒体を画像形成装置本体12外に排出する。   The discharge roll 544 discharges the recording medium on which the toner of each color is fixed by the fixing device 50 to the outside of the image forming apparatus main body 12.

反転搬送路534は、一方の面にトナー像が定着された記録媒体を反転させつつ再び画像形成部40に向けて供給するために用いられる搬送路である。反転搬送路534に沿って、例えば2つの反転搬送ロール548、548が配置されている。反転搬送路534には、記録媒体の後端部を挟みこんだ状態で排出ロール544が逆回転することで記録媒体が後端部側から供給され、供給された記録媒体が反転搬送ロール548、548によって、レジストロール542の上流の位置へと搬送される。   The reverse conveyance path 534 is a conveyance path that is used for reversing and supplying the recording medium having the toner image fixed on one surface thereof to the image forming unit 40. For example, two reverse transfer rolls 548 and 548 are arranged along the reverse transfer path 534. A recording medium is supplied to the reverse conveyance path 534 from the rear end side by rotating the discharge roll 544 in a reverse direction with the rear end of the recording medium interposed therebetween, and the supplied recording medium is supplied to the reverse conveyance roll 548. By 548, the sheet is conveyed to a position upstream of the registration roll 542.

副搬送路536は、記録媒体供給装置510に収納された記録媒体とは異なる記録媒体を画像形成部40に供給するための搬送路である。副搬送路536には、供給用開閉部30を開いた状態で画像形成装置本体12の前側から記録媒体が供給される。副搬送路536に沿って、搬送ロール552とリタードロール554とが設けられている。搬送ロール552は、副搬送路536に供給され記録媒体を画像形成部40に向けて搬送する。リタードロール554は、副搬送路536に供給された記録媒体を捌き、複数枚の記録媒体が重なった状態で記録媒体が画像形成部40に搬送されることを防止するために用いられる。
(制御ユニットのハード構成)
図3に示される如く、画像形成装置本体12内には、制御ユニット44が配置されている。制御ユニット44は、メインコントロール部170を含んでいる。メインコントロール部170は、CPU172、RAM174、ROM176、I/O(入出力部)178、及びこれらを接続するデータバスやコントロールバス等のバス180を有している。
The sub-transport path 536 is a transport path for supplying a recording medium different from the recording medium stored in the recording medium supply apparatus 510 to the image forming unit 40. A recording medium is supplied to the sub-transport path 536 from the front side of the image forming apparatus main body 12 with the supply opening / closing part 30 opened. A transport roll 552 and a retard roll 554 are provided along the sub-transport path 536. The transport roll 552 is supplied to the sub transport path 536 and transports the recording medium toward the image forming unit 40. The retard roll 554 is used to roll the recording medium supplied to the sub-conveying path 536 and prevent the recording medium from being conveyed to the image forming unit 40 in a state where a plurality of recording media are overlapped.
(Hardware configuration of control unit)
As shown in FIG. 3, a control unit 44 is disposed in the image forming apparatus main body 12. The control unit 44 includes a main control unit 170. The main control unit 170 includes a CPU 172, a RAM 174, a ROM 176, an I / O (input / output unit) 178, and a bus 180 such as a data bus or a control bus for connecting them.

I/O178には、前記画像形成装置10における搬送系や、画像形成のための走査露光系、現像系等の各処理系を制御し、管理するための印刷制御管理部188が接続されている。印刷制御管理部188は、搬送、帯電、走査露光、現像、転写、定着の各デバイスの制御を管理している。   Connected to the I / O 178 is a print control management unit 188 for controlling and managing each processing system such as a transport system in the image forming apparatus 10, a scanning exposure system for image formation, and a development system. . The print control management unit 188 manages the control of each device of conveyance, charging, scanning exposure, development, transfer, and fixing.

印刷制御管理部188は、I/O178ではなく、直接バス180に接続された構成であってもよい。また、ここでは、印刷に関する制御を印刷制御管理部188に集約する構成としたが、当該制御をメインコントロール部170で実行する構成であってもよい。   The print control management unit 188 may be configured to be directly connected to the bus 180 instead of the I / O 178. Here, the control related to printing is integrated in the print control management unit 188, but the control may be executed by the main control unit 170.

また、I/O178には、UI(ユーザ・インターフェイス)182が接続されている。UI182は、ユーザーからの入力指示を受け付け、かつユーザーへ画像処理に関する情報を報知する役目を有している。さらに、I/O178には、ハードディスク184が接続されている。また、I/O178は、I/F186を介して通信回線網190に接続されている。   Further, a UI (User Interface) 182 is connected to the I / O 178. The UI 182 has a function of receiving an input instruction from the user and notifying the user of information related to image processing. Further, a hard disk 184 is connected to the I / O 178. The I / O 178 is connected to the communication network 190 through the I / F 186.

前記搬送、帯電、走査露光、現像、転写、定着の各デバイスは、それぞれ電源ユニット141から電源を受けている。電源ユニット141は、商用電源を入力源とし、大きく分類して、制御用電源部141A(3.3V)、低電圧電源部141B(LVPS/24V)、高電圧電源部141C(HVPS/例えば、−450V〜−3300V)を備えている。なお、高電圧電源部の電圧の極性は、適用される現像剤(トナー)の帯電極性によって変わるものであり、ここでは、極性をマイナス(−)としている。   The transport, charging, scanning exposure, development, transfer, and fixing devices each receive power from the power supply unit 141. The power supply unit 141 uses a commercial power supply as an input source, and is roughly classified into a control power supply unit 141A (3.3V), a low voltage power supply unit 141B (LVPS / 24V), and a high voltage power supply unit 141C (HVPS / for example, − 450V to -3300V). Note that the polarity of the voltage of the high-voltage power supply unit varies depending on the charging polarity of the developer (toner) to be applied, and here, the polarity is negative (−).

制御用電源部141Aは、制御用電源ラインLAを介して、メインコントロール部170を含む各制御系へ制御用電源を供給する。また、低電圧電源部141Bは低電圧電源ラインLBを介して、高電圧電源部141Cは高電圧電源ラインLCを介して、それぞれ、前記搬送、帯電、走査露光、現像、転写、定着の各デバイスへそれぞれの電源を供給する。   The control power supply unit 141A supplies control power to each control system including the main control unit 170 via the control power supply line LA. Further, the low voltage power supply unit 141B is connected to the low voltage power supply line LB, and the high voltage power supply unit 141C is connected to the high voltage power supply line LC to carry, charge, scan exposure, development, transfer, and fixing devices, respectively. Supply the power to each.

図4は、高電圧電源部141Cの詳細構成図であり、大きく分けて、クロック信号増幅部300と、複数の変圧部(ここでは、帯電、現像、一次転写、二次転写に必要な電圧を生成する4個の変圧部を示す。)302とを備えている。変圧部302の構成は、全て基本的には、同一である(詳細後述)。   FIG. 4 is a detailed configuration diagram of the high-voltage power supply unit 141C, which is roughly divided into a clock signal amplification unit 300 and a plurality of transformation units (here, voltages necessary for charging, developing, primary transfer, and secondary transfer). The four transformers to be generated are shown.) 302. The configuration of the transformer 302 is basically the same (details will be described later).

クロック信号増幅部300には、低電圧電源部141Bから、24Vの電源電圧が入力されると共に、メインコントロール部170(図3参照)からパルス幅変調されたクロック信号(3.3V)が入力されるようになっている。クロック信号増幅部300では、前記クロック信号と同一周期のパルス幅変調された24Vのクロック信号を生成するようになっている。   The clock signal amplifying unit 300 is supplied with a 24 V power supply voltage from the low voltage power supply unit 141B and a pulse width modulated clock signal (3.3 V) from the main control unit 170 (see FIG. 3). It has become so. The clock signal amplifying unit 300 generates a 24V clock signal that is pulse-width modulated with the same period as the clock signal.

このメインクロック信号は、それぞれの変圧部302へ入力されるようになっている。   This main clock signal is inputted to each transformer 302.

この変圧部302には、上記メインクロック信号の他、低電圧電源部141Bから、後述する変圧トランス342(図6参照)の一次側への入力電圧の基となる電源電圧(24V)と、メインコントロール部170から、後述する変圧トランス342(図6参照)の二次側の電圧値を指示するアナログ信号が入力されるようになっている。   In addition to the main clock signal, the transformer 302 includes a power supply voltage (24V) as a basis of an input voltage from the low voltage power supply 141B to the primary side of a transformer 342 (see FIG. 6) described later, An analog signal indicating a voltage value on the secondary side of a transformer 342 (see FIG. 6), which will be described later, is input from the control unit 170.

変圧部302では、前記アナログ信号によって指示された電圧値となるように、前記メインクロック信号に基づくデューティ制御により、前記基となる電源電圧から、後述する変圧トランス342(図6参照)の一次側の入力電圧を生成すると共に、二次側から前記アナログ信号に応じた出力電圧値を出力するようになっている。   In the transformer unit 302, the primary side of the transformer 342 (see FIG. 6) described later is derived from the base power supply voltage by duty control based on the main clock signal so that the voltage value indicated by the analog signal is obtained. The output voltage value corresponding to the analog signal is output from the secondary side.

(クロック信号増幅部300の回路構成)
以下に、クロック信号増幅部300の詳細回路図を示す。
(Circuit configuration of the clock signal amplifier 300)
A detailed circuit diagram of the clock signal amplification unit 300 is shown below.

図5に示される如く、クロック信号増幅部300には、第1の入力端子300A、第2の入力端子300B、第1の出力端子300C、2個のアース端子300D、300Eが設けられている。アース端子300D、300Eはそれぞれ接地されている。   As shown in FIG. 5, the clock signal amplifier 300 includes a first input terminal 300A, a second input terminal 300B, a first output terminal 300C, and two ground terminals 300D and 300E. The ground terminals 300D and 300E are grounded.

第1の入力端子300Aには、電源電圧(ここでは、LVPS電圧(24V)が入力されている。なお、電源電圧としては、24Vに限定されるものではなく、商用電源(100V)等を用いてもよい。   A power supply voltage (here, LVPS voltage (24V) is input to the first input terminal 300A. The power supply voltage is not limited to 24V, and a commercial power supply (100V) or the like is used. May be.

第2の入力端子300Bには、メインコトロール部170(図3参照)から、3.3Vクロック信号が入力されている。このクロック信号は、PWM(パルス幅変調)制御により、オン・オフを繰り返している。   A 3.3V clock signal is input from the main control unit 170 (see FIG. 3) to the second input terminal 300B. This clock signal is repeatedly turned on and off by PWM (pulse width modulation) control.

また、第1の入力端子300Aは、抵抗(R1)304の一端部、第1のトランジスタ(pnp)306のエミッタに接続されている。抵抗(R1)304の他端は、第1のトランジスタ(pnp)306のベースに接続されている。第1のトランジスタ(pnp)306のコレクタは第1の出力端子300Cに接続されている。   The first input terminal 300A is connected to one end of the resistor (R1) 304 and the emitter of the first transistor (pnp) 306. The other end of the resistor (R1) 304 is connected to the base of the first transistor (pnp) 306. The collector of the first transistor (pnp) 306 is connected to the first output terminal 300C.

また、前記抵抗(R)304と第1のトランジスタ(pnp)306のベースとの間には、抵抗(R2)308の一端部が接続されている。この抵抗(R2)308の他端は、第2のトランジスタ(npn)310のコレクタに接続されている。   One end of a resistor (R2) 308 is connected between the resistor (R) 304 and the base of the first transistor (pnp) 306. The other end of the resistor (R2) 308 is connected to the collector of the second transistor (npn) 310.

前記第2の入力端子300Bは、コンデンサ(C1)312の一端に接続され、コンデンサ(C1)312の他端は抵抗(R3)314の一端に接続されている。抵抗(R3)314の他端は、第2のトランジスタ(npn)310のベースに接続されている。また、この抵抗(R3)314と第2のトランジスタ(npn)310のベースとの間には、抵抗(R4)316の一端が接続されている。この抵抗(R4)316の他端、並びに第2のトランジスタ(npn)310のエミッタは、それぞれアース端子300D、300Eに接続されている。   The second input terminal 300B is connected to one end of a capacitor (C1) 312 and the other end of the capacitor (C1) 312 is connected to one end of a resistor (R3) 314. The other end of the resistor (R3) 314 is connected to the base of the second transistor (npn) 310. One end of a resistor (R4) 316 is connected between the resistor (R3) 314 and the base of the second transistor (npn) 310. The other end of the resistor (R4) 316 and the emitter of the second transistor (npn) 310 are connected to the ground terminals 300D and 300E, respectively.

上記回路構成により、第1のトランジスタ(pnp)306のエミッタに入力された電源電圧が、クロック信号に同期して、オン・オフ制御されて、第1のトランジスタ(pnp)306のコレクタから出力される。従って、3.3vのクロック信号が、24vのクロック信号に増幅されて出力されることになる。   With the above circuit configuration, the power supply voltage input to the emitter of the first transistor (pnp) 306 is on / off controlled in synchronization with the clock signal and output from the collector of the first transistor (pnp) 306. The Therefore, the 3.3v clock signal is amplified to the 24v clock signal and output.

(変圧部302の回路構成)
以下に、変圧部302の詳細回路図を示す。なお、図4では、4個の変圧部302を示しているが、この数は限定されるものではなく、HVPSの電源が必要な数だけ変圧部302を設ければよい。ここで、各変圧部302には、共通のクロック信号増幅部300から出力されるメインクロック信号を受けて動作するようになっている。
(Circuit configuration of the transformer 302)
A detailed circuit diagram of the transformer 302 is shown below. In FIG. 4, four transformers 302 are shown. However, the number is not limited, and the transformers 302 may be provided as many as the number of HVPS power supplies required. Here, each of the transformers 302 operates by receiving a main clock signal output from the common clock signal amplifier 300.

図6に示される如く、変圧部302には、第1の入力端子302A、第2の入力端子302B、第3の入力端子302C、第4の入力端子302D、第1の出力端子302E、5個のアース端子302F、302G、302H、302I、302Jが設けられている。   As shown in FIG. 6, the transformer 302 includes a first input terminal 302A, a second input terminal 302B, a third input terminal 302C, a fourth input terminal 302D, and a first output terminal 302E. Earth terminals 302F, 302G, 302H, 302I, and 302J are provided.

第1の入力端子302Aには、電源電圧(ここでは、LVPS電圧(24V)が入力されている。なお、電源電圧としては、24Vに限定されるものではなく、商用電源(100V)等を用いてもよい。   A power supply voltage (here, an LVPS voltage (24V) is input to the first input terminal 302A. The power supply voltage is not limited to 24V, and a commercial power supply (100V) or the like is used. May be.

第2の入力端子302Bには、メインコントロール部170(図3参照)から、出力電圧の電圧値を指示する信号(アナログ信号)が入力されるようになっている。例えば、必要な出力電圧を0〜3.3Vに換算して、メインコトロール部170から出力している。なお、0〜3.3Vを逆換算(3.3Vが最低出力電圧で、0Vが最高出力電圧)としてもよい。   A signal (analog signal) indicating a voltage value of the output voltage is input from the main control unit 170 (see FIG. 3) to the second input terminal 302B. For example, the necessary output voltage is converted to 0 to 3.3 V and output from the main control unit 170. Note that 0 to 3.3 V may be inversely converted (3.3 V is the lowest output voltage and 0 V is the highest output voltage).

第3の入力端子302Cには、前記クロック増幅部300の出力信号であるメインクロック信号(24Vクロック信号)が入力されるようになっている。   A main clock signal (24V clock signal) that is an output signal of the clock amplifier 300 is input to the third input terminal 302C.

第1の入力端子302Aは、第3のトランジスタ(npn)320のコレクタに接続されている。   The first input terminal 302A is connected to the collector of the third transistor (npn) 320.

第2の入力端子302Bは、抵抗(R5)322の一端部に接続されている。この抵抗(R5)322の他端部は、増幅器324のマイナス側入力端子に接続されている。   The second input terminal 302B is connected to one end of the resistor (R5) 322. The other end of the resistor (R5) 322 is connected to the negative input terminal of the amplifier 324.

増幅器324の出力端子は、抵抗(R6)326の一端に接続されている。また、増幅器324のマイナス側入力端子は、コンデンサ(C2)328、抵抗(R7)330を介して増幅器324の出力端子と抵抗(R6)326との間に接続されている。   An output terminal of the amplifier 324 is connected to one end of the resistor (R6) 326. The negative input terminal of the amplifier 324 is connected between the output terminal of the amplifier 324 and the resistor (R6) 326 via a capacitor (C2) 328 and a resistor (R7) 330.

抵抗(R6)326の他端は、前記第3のトランジスタ(npn)320のベースに接続されている。第3のトランジスタ(npn)320のエミッタは、電解コンデンサ(C3)332を介してアース端子302Gに接続されている。   The other end of the resistor (R6) 326 is connected to the base of the third transistor (npn) 320. The emitter of the third transistor (npn) 320 is connected to the ground terminal 302G via the electrolytic capacitor (C3) 332.

また、第3のトランジスタ(npn)320のエミッタと電解コンデンサ(C3)332との間には、ダイオード(D1)334のアノード側が接続され、このダイオード(D1)334のカソードは前記抵抗(R6)326と第3のトランジスタ(npn)320のベースとの間に接続されている。   The anode of the diode (D1) 334 is connected between the emitter of the third transistor (npn) 320 and the electrolytic capacitor (C3) 332, and the cathode of the diode (D1) 334 is connected to the resistor (R6). 326 and the base of the third transistor (npn) 320 are connected.

第3の入力端子302Cは、抵抗(Rn)336の一端部に接続されている。抵抗(Rn)336の他端は、FET338(ここでは、MOS型FET/Nチャネル、シングルゲード)のゲートに接続されている。   The third input terminal 302C is connected to one end of a resistor (Rn) 336. The other end of the resistor (Rn) 336 is connected to the gate of the FET 338 (here, a MOS type FET / N channel, single gate).

FET338のソースはアース端子302Fに接続されている。また、前記抵抗(Rn)336とFET338のゲートとの間には、抵抗(Rm)340の一端が接続されている。   The source of the FET 338 is connected to the ground terminal 302F. One end of a resistor (Rm) 340 is connected between the resistor (Rn) 336 and the gate of the FET 338.

また、FET338のドレインは、変圧トランス342の一次側コイル342Aの一端に接続されている。変圧トランス342の一次側コイル342Aの他端は、ダイオード(D2)344のカソード側に接続され、このダイオード(D2)344のアノード側は、アース端子302Hに接続されている。また、変圧トランス342の一次側コイル342Aの中間点は、コンデンサ(C4)346及び抵抗(R8)348を介してFET338のドレインと接続されている。   Further, the drain of the FET 338 is connected to one end of the primary side coil 342A of the transformer 342. The other end of the primary coil 342A of the transformer transformer 342 is connected to the cathode side of the diode (D2) 344, and the anode side of the diode (D2) 344 is connected to the ground terminal 302H. The intermediate point of the primary coil 342A of the transformer 342 is connected to the drain of the FET 338 via a capacitor (C4) 346 and a resistor (R8) 348.

また、コンデンサ(C4)346と変圧トランス342の一次側コイル342Aの中間点との間は、前記第3のトランジスタ(npn)320のエミッタと電解コンデンサ(C3)332との間と接続されている。   The capacitor (C4) 346 and the intermediate point of the primary side coil 342A of the transformer 342 are connected between the emitter of the third transistor (npn) 320 and the electrolytic capacitor (C3) 332. .

変圧トランス342の二次側コイル342Bの一端は、ダイオード(D3)350のカソード側に接続されている。このダイオード(D3)350のアノード側は、抵抗(R9)352を介して第1の出力端子302Eに接続されている。   One end of the secondary side coil 342B of the transformer 342 is connected to the cathode side of the diode (D3) 350. The anode side of the diode (D3) 350 is connected to the first output terminal 302E via a resistor (R9) 352.

また、ダイオード(D3)350と抵抗(R9)352との間は、コンデンサ(C5)354を介して、アース端子302Iに接続されている。このコンデンサ(C5)354とアース端子302Iとの間は、変圧トランス342の二次側コイル342Bの他端に接続されている。   The diode (D3) 350 and the resistor (R9) 352 are connected to the ground terminal 302I via a capacitor (C5) 354. The capacitor (C5) 354 and the ground terminal 302I are connected to the other end of the secondary coil 342B of the transformer 342.

前記抵抗(R9)352と第1の出力端子302Eとの間には、抵抗(R10)356の一端が接続され、他端は抵抗(R11)358の一端に接続されている。抵抗(R11)358の他端はアース端子302Jに接続されている。   One end of the resistor (R10) 356 is connected between the resistor (R9) 352 and the first output terminal 302E, and the other end is connected to one end of the resistor (R11) 358. The other end of the resistor (R11) 358 is connected to the ground terminal 302J.

また、抵抗(R10)356と抵抗(R11)358との間には、抵抗(R12)360の一端が接続され、他端は第4の入力端子302Dに接続されている。第4の入力端子302Dからは、基準信号(出力電圧を分圧したフィードバック用の信号)が入力されるようになっている。   One end of the resistor (R12) 360 is connected between the resistor (R10) 356 and the resistor (R11) 358, and the other end is connected to the fourth input terminal 302D. A reference signal (a feedback signal obtained by dividing the output voltage) is input from the fourth input terminal 302D.

前記抵抗(R10)356と抵抗(R11)358との間は、抵抗(R13)362を介して、前記増幅器324のプラス側入力端子に接続されている。このため、増幅器324のプラス側入力端子には、前記基準信号が入力されるようになっている。   The resistor (R10) 356 and the resistor (R11) 358 are connected to the positive input terminal of the amplifier 324 via the resistor (R13) 362. Therefore, the reference signal is input to the plus side input terminal of the amplifier 324.

上記構成により、第2の入力端子302Bに入力されるアナログ信号に基づいて、メインクロック信号(24V)がFET338によって駆動電圧(一次側)を調整して、二次側に所望の出力電圧を生成する。   With the above configuration, the main clock signal (24V) adjusts the driving voltage (primary side) by the FET 338 based on the analog signal input to the second input terminal 302B, and generates a desired output voltage on the secondary side. To do.

例えば、図4に示される如く、各変圧部302では、1次側転写装置では最大+1500V、2次側転写装置では最大−3300V、帯電装置では最大−1300V、現像装置では最大−450Vの二次側の出力電圧が生成され、出力される。   For example, as shown in FIG. 4, in each transformer 302, the secondary side transfer device has a maximum of + 1500V, the secondary side transfer device has a maximum of -3300V, the charging device has a maximum of -1300V, and the development device has a maximum of -450V. Side output voltage is generated and output.

ところで、各変圧部302において、設定される出力電圧は、固定的に使用されたものであるが、例えば、設置環境によっては、微調整した方が、より画質向上につながる場合がある。しかし、その一方で、ほとんど同一の回路構成で生鮮される変圧部302に対して、環境等により個別に調整するには、作業効率が現状よりも低下し、生産性の面から好ましくない。   By the way, although the set output voltage is fixedly used in each transformer 302, for example, depending on the installation environment, fine adjustment may lead to better image quality. However, on the other hand, in order to individually adjust the transformer 302 that is fresh with almost the same circuit configuration depending on the environment or the like, the working efficiency is lower than the current state, which is not preferable from the viewpoint of productivity.

そこで、本実施の形態では、FET338のゲートに入力されるメインクロック信号の波形の変形を利用して、FET338の駆動特性を変化さえることで、出力電圧の微調整を実現した。   Therefore, in the present embodiment, fine adjustment of the output voltage is realized by changing the drive characteristics of the FET 338 by utilizing the deformation of the waveform of the main clock signal input to the gate of the FET 338.

より詳しくは、図7(A)に示される如く、FET338は容量成分Qを持っており、抵抗(Rn)336、抵抗(Rm)340の設定により、メインクロック信号は、立ち上がり時間、立ち下がり時間を遅くして、所謂「なまる」ことを利用する。   More specifically, as shown in FIG. 7A, the FET 338 has a capacitance component Q, and the main clock signal has a rise time and a fall time depending on the setting of the resistor (Rn) 336 and the resistor (Rm) 340. The so-called “rounding” is used.

前記抵抗(Rn)336及び抵抗(Rm)340は、入力されるメインクロック信号(24V)に基づいて、FET338の駆動電圧(しきい値に基づくオン・オフ)を決定するためのパルス信号を生成するものであり、この分圧比によって、信号波形が変化する。(図7(B)、(C)参照)。   The resistor (Rn) 336 and the resistor (Rm) 340 generate a pulse signal for determining the driving voltage (ON / OFF based on a threshold value) of the FET 338 based on the input main clock signal (24V). The signal waveform changes according to this voltage division ratio. (See FIGS. 7B and 7C).

図7(B)は、当初(標準)設定時のFET338のゲートに入力されるパルス信号であり、ほぼ方形の波形となっている。このため、設計どおりのタイミングで、FET338がオン・オフ駆動する。   FIG. 7B shows a pulse signal input to the gate of the FET 338 at the initial (standard) setting, and has a substantially square waveform. For this reason, the FET 338 is turned on / off at the timing as designed.

一方、図7(C)では、標準の方形波に対して、裾部分が拡がっている(立ち上がり時間、立ち下がり時間が遅く、なまっている)ことがわかる。このため、FET338の駆動しきい値レベルの信号のパルス幅が変化し、設計(標準)に対して若干ずれたタイミング(ここでは、オン時間が増加したタミング)でFET338がオン・オフ駆動することになる。   On the other hand, in FIG. 7C, it can be seen that the skirt portion is widened relative to the standard square wave (rise time and fall time are slow and rounded). For this reason, the pulse width of the drive threshold level signal of the FET 338 changes, and the FET 338 is turned on / off at a timing slightly shifted from the design (standard) (here, the on-time is increased). become.

以下に本実施の形態の作用を説明する。   The operation of this embodiment will be described below.

(画像形成手順)
画像データは、さらにイエロー(Y)、マゼンタ(M)、シアン(C)、ブラック(K)の4色の色材階調データに変換され、光走査装置41に順次出力される。光走査装置41では、各色の色材階調データに応じて各露光光Lを出射して、各感光体ドラム210Y、210M、210C、210Kに走査露光を行い、潜像(静電潜像)が形成される。
(Image formation procedure)
The image data is further converted into color material gradation data of four colors of yellow (Y), magenta (M), cyan (C), and black (K), and sequentially output to the optical scanning device 41. In the optical scanning device 41, each exposure light L is emitted according to the color material gradation data of each color, and the photosensitive drums 210Y, 210M, 210C, and 210K are scanned and exposed, and latent images (electrostatic latent images). Is formed.

感光体ドラム210Y、210M、210C、210K上に形成された静電潜像は、現像部によって、それぞれイエロー(Y)、マゼンタ(M)、シアン(C)、ブラック(K)の各色のトナー像として顕在化される(現像)。そして、各画像形成ユニット200Y、200M、200C、200Kの感光体ドラム210Y、210M、210C、210K上に順次形成された各色のトナー像は、4つの一次転写ロール80Y、80M、80C、80Kによって中間転写ベルト62上に順次多重転写される。   The electrostatic latent images formed on the photosensitive drums 210Y, 210M, 210C, and 210K are respectively yellow (Y), magenta (M), cyan (C), and black (K) toner images by the developing unit. (Development). The toner images of each color sequentially formed on the photosensitive drums 210Y, 210M, 210C, and 210K of the image forming units 200Y, 200M, 200C, and 200K are intermediated by the four primary transfer rolls 80Y, 80M, 80C, and 80K. Multiple transfer is sequentially performed on the transfer belt 62.

中間転写ベルト62上に多重転写された各色のトナー像は、二次転写ロール86によって、搬送されてきた記録用紙P上に二次転写される。そして、記録用紙P上の各色のトナー像が定着装置50で定着され、定着後の記録用紙Pは排出される。   The color toner images transferred onto the intermediate transfer belt 62 are secondarily transferred onto the conveyed recording paper P by the secondary transfer roll 86. Then, the toner images of the respective colors on the recording paper P are fixed by the fixing device 50, and the recording paper P after fixing is discharged.

トナー像の転写工程が終了した後の感光体ドラム210Y、210M、210C、210Kの表面は、残留トナーや紙粉等が除去される。また、中間転写ベルト16上の残留トナーや紙粉等が、クリーニング装置96で除去される。   Residual toner, paper dust, and the like are removed from the surfaces of the photosensitive drums 210Y, 210M, 210C, and 210K after the toner image transfer process is completed. Further, residual toner, paper dust, and the like on the intermediate transfer belt 16 are removed by the cleaning device 96.

(出力電圧微調整)
上記画像形成動作において、例えば、現像電圧を−450Vとしているが、環境によっては、若干変更(−450Vから−500Vへ、約10%増)した方が現像性が、標準時よりも向上する場合がある。
(Output voltage fine adjustment)
In the image forming operation described above, for example, the development voltage is set to −450 V. However, depending on the environment, the developability may be improved more than the standard time when slightly changed (from −450 V to −500 V by about 10%). is there.

このため、基本となるメインクロック信号は、各変圧部302で同一であるため、変圧部302の変圧トランス342のコイル巻数比を変更したり、二次側の出力電圧を分圧等により変更する、といった手段が考え得るが、変圧部302の主要構成部品の変更が強いられることになる。   For this reason, since the basic main clock signal is the same in each transformer 302, the coil turns ratio of the transformer 342 of the transformer 302 is changed, or the output voltage on the secondary side is changed by voltage division or the like. However, the main components of the transformer 302 are forced to change.

そこで、本実施の形態では、FET338の前段に設けた抵抗(Rn)336、抵抗(Rm)340の分圧比によりオン・オフ駆動時間を微調整するようにした。   Therefore, in this embodiment, the on / off drive time is finely adjusted based on the voltage division ratio of the resistor (Rn) 336 and the resistor (Rm) 340 provided in the previous stage of the FET 338.

図7は、現像装置における現像電圧を標準の−450Vから−500Vに変更する手順を示している。   FIG. 7 shows a procedure for changing the developing voltage in the developing device from the standard -450V to -500V.

FET338は容量成分を持っているため、抵抗(Rn)336、抵抗(Rm)340との間で、図7(A)に示されるような等価回路が形成される。   Since the FET 338 has a capacitance component, an equivalent circuit as shown in FIG. 7A is formed between the resistor (Rn) 336 and the resistor (Rm) 340.

図7(B)では、抵抗(Rn)336が10KΩ、抵抗(Rm)340が3.3KΩの場合を示しており、FET338のゲートに入力されるクロック信号は、ほぼ方形の波形となり、目標とするオン・オフタイミングでの制御が実現され、結果として−450Vの出力電圧が生成される。   FIG. 7B shows a case where the resistor (Rn) 336 is 10 KΩ and the resistor (Rm) 340 is 3.3 KΩ, and the clock signal input to the gate of the FET 338 has a substantially square waveform, As a result, an output voltage of −450 V is generated.

一方、変圧部302の主要構成部品を変更せず、また、アナログ信号を変更しないで、抵抗(Rn)336を20KΩ、抵抗(Rm)340を6.8KΩとすると、FET338のゲートに入力されるクロック信号は、その裾部分が拡がり、しきい値レベルでのオンのパルス幅が目標よりも広くなり、その分、オン時間が増加する。この広くなった割合は約10%であり、結果として、−500Vの出力電圧が生成される。   On the other hand, if the main component of the transformer 302 is not changed, and the analog signal is not changed, the resistance (Rn) 336 is set to 20 KΩ and the resistance (Rm) 340 is set to 6.8 KΩ, the signal is input to the gate of the FET 338. The skirt portion of the clock signal spreads, the ON pulse width at the threshold level becomes wider than the target, and the ON time increases accordingly. This widened ratio is about 10%, and as a result, an output voltage of -500V is generated.

なお、本実施の形態では、抵抗(Rn)336及び抵抗(Rm)340を取り替えることで、出力電圧の微調整を行う構成としたが、当然、固定値の抵抗(Rn)336及び抵抗(Rm)340に対して、直列または並列に別の抵抗を付加するようにしてもよい。また、抵抗(Rn)336及び抵抗(Rm)340を可変抵抗器としてもよい。   In this embodiment, the output voltage is finely adjusted by replacing the resistor (Rn) 336 and the resistor (Rm) 340. However, naturally, the fixed value resistor (Rn) 336 and the resistor (Rm) ) For 340, another resistor may be added in series or in parallel. The resistor (Rn) 336 and the resistor (Rm) 340 may be variable resistors.

また、本実施の形態では、現像装置の現像電圧を例とり説明したが、1次転写装置、2次転写装置、帯電装置に対応する変圧部302においても同様に、抵抗(Rn)336及び抵抗(Rm)340を変更することで、それぞれの出力電圧の微調整は可能である。   In the present embodiment, the developing voltage of the developing device has been described as an example. Similarly, the resistance (Rn) 336 and the resistance in the transformer 302 corresponding to the primary transfer device, the secondary transfer device, and the charging device are also described. By changing (Rm) 340, the respective output voltages can be finely adjusted.

10 画像形成装置
12 画像形成装置本体
40 画像形成部
41 光走査装置
44 制御ユニット
46Y、46M、46C、46K 現像装置
50 定着装置
58 転写装置
60 中間転写ベルトユニット
62 中間転写ベルト
80Y、80M、80C、80K 1次転写ロール
84 2次転写装置
86 2次転写ロール
141B 低電圧電源部
141C 高電圧電源部
170 メインコントロール部
200Y、200M、200C、200K 画像形成ユニット
210Y、210M、210C、210K 感光体ドラム
300 クロック信号増幅部
300A 第1の入力端子
300B 第2の入力端子
300C 第1の出力端子
300D、300E アース端子
302 変圧部
302A 第1の入力端子
302B 第2の入力端子
302C 第3の入力端子
302D 第4の入力端子
302E 第1の出力端子
302F、302G、302H、302I、302J アース端子
304 抵抗(R1)
306 第1のトランジスタ(pnp)
308 抵抗(R2)
310 第2のトランジスタ(npn)
312 コンデンサ(C1)
314 抵抗(R3)
316 抵抗(R4)
320 第3のトランジスタ(npn)
322 抵抗(R5)
324 増幅器
326 抵抗(R6)
328 コンデンサ(C2)
330 抵抗(R7)
332 電解コンデンサ(C3)
334 ダイオード(D1)
336 抵抗(Rn)
338 FET
340 抵抗(Rm)
342 変圧トランス
342A 一次側コイル
342B 二次側コイル
344 ダイオード(D2)
346 コンデンサ(C4)
348 抵抗(R8)
350 ダイオード(D3)
352 抵抗(R9)
354 コンデンサ(C5)
356 抵抗(R10)
358 抵抗(R11)
360 抵抗(R12)
362 抵抗(R13)
DESCRIPTION OF SYMBOLS 10 Image forming apparatus 12 Image forming apparatus main body 40 Image forming part 41 Optical scanning device 44 Control unit 46Y, 46M, 46C, 46K Developing device 50 Fixing device 58 Transfer device 60 Intermediate transfer belt unit 62 Intermediate transfer belt 80Y, 80M, 80C, 80K primary transfer roll 84 secondary transfer device 86 secondary transfer roll 141B low voltage power supply unit 141C high voltage power supply unit 170 main control unit 200Y, 200M, 200C, 200K image forming units 210Y, 210M, 210C, 210K photosensitive drum 300 Clock signal amplifier 300A First input terminal 300B Second input terminal 300C First output terminal 300D, 300E Earth terminal 302 Transformer 302A First input terminal 302B Second input terminal 302C Third input terminal 02D fourth input terminal 302E first output terminal 302F, 302G, 302H, 302I, 302J ground terminal 304 resistor (R1)
306 First transistor (pnp)
308 Resistance (R2)
310 Second transistor (npn)
312 Capacitor (C1)
314 Resistance (R3)
316 Resistance (R4)
320 third transistor (npn)
322 Resistance (R5)
324 Amplifier 326 Resistor (R6)
328 Capacitor (C2)
330 Resistance (R7)
332 Electrolytic capacitor (C3)
334 Diode (D1)
336 Resistance (Rn)
338 FET
340 Resistance (Rm)
342 Transformer 342A Primary coil 342B Secondary coil 344 Diode (D2)
346 Capacitor (C4)
348 Resistance (R8)
350 Diode (D3)
352 Resistance (R9)
354 capacitor (C5)
356 Resistance (R10)
358 Resistance (R11)
360 Resistance (R12)
362 Resistance (R13)

Claims (6)

固定的な周期のクロック信号が入力源とされ、予め設定された電圧値を目標として基準信号を生成する基準信号生成手段と、
前記基準信号生成手段で生成された基準信号に基づくデューティ制御によって、入力電圧値を生成する入力電圧生成手段と、
前記入力電圧生成手段で生成された入力電圧を一次側として、予め定めた二次側の出力電圧値に変圧する変圧手段と、
前記入力電圧生成手段に入力される前のクロック信号のデューティを変更することなく、前記基準信号の信号切り替わり応答時間を調整する調整手段と、
を有する電源装置。
A reference signal generating means for generating a reference signal with a clock signal having a fixed period as an input source and targeting a preset voltage value;
Input voltage generating means for generating an input voltage value by duty control based on the reference signal generated by the reference signal generating means;
Transforming means for transforming the input voltage generated by the input voltage generating means as a primary side into a predetermined secondary side output voltage value;
Adjusting means for adjusting the signal switching response time of the reference signal without changing the duty of the clock signal before being input to the input voltage generating means;
A power supply unit having
前記入力電圧生成手段が、
予め設定された電源電圧を、前記基準信号生成手段で生成された基準信号に基づく容量性スイッチング素子のデューティ制御することによって、前記一次側の入力電圧値を生成する請求項1記載の電源装置。
The input voltage generating means is
The power supply apparatus according to claim 1, wherein the primary side input voltage value is generated by performing duty control of a capacitive switching element based on a preset power supply voltage based on the reference signal generated by the reference signal generation unit.
前記調整手段が、
前記分圧比を調整することで、前記容量性スイッチング素子のスイッチング動作の立上がり時間又は立下り時間を変更し、クロック信号のデューティを変更することなく、前記基準信号の信号切り替わり応答時間を調整する請求項1又は請求項2記載の電源装置。
The adjusting means is
Adjusting the voltage dividing ratio to change a rise time or a fall time of a switching operation of the capacitive switching element, and adjust a signal switching response time of the reference signal without changing a duty of a clock signal. Item 3. The power supply device according to item 1 or 2.
帯電装置によって像保持体の表面を一様に帯電し、光走査装置からの光走査を受けて静電潜像を形成すると共に、現像装置によって当該静電潜像を現像剤によって現像し、現像された画像を転写装置により被転写部材へ転写する画像形成処理部と、
固定的な周期のクロック信号が入力源とされ、少なくとも前記帯電装置の帯電電圧、前記現像装置の現像電圧、前記転写装置の転写電圧のそれぞれを目標として基準信号を生成する基準信号生成手段と、
前記基準信号生成手段で生成された複数の基準信号に基づくデューティ制御によって、入力電圧値を生成する入力電圧生成手段と、
前記入力電圧生成手段で生成された入力電圧を一次側として、予め定めた二次側の出力電圧値に変圧する変圧手段と、
前記変圧手段で変圧された前記帯電電圧を前記帯電装置へ供給し、前記現像電圧を現像装置へ供給し、前記転写電圧を転写装置へ供給する供給手段と、
前記入力電圧生成手段に入力される前のクロック信号のデューティを変更することなく、前記基準信号の信号切り替わり応答時間を調整する調整手段と、
を有する画像形成装置。
The surface of the image carrier is uniformly charged by a charging device, and an electrostatic latent image is formed by receiving light scanning from the optical scanning device, and the electrostatic latent image is developed with a developer by a developing device. An image formation processing unit that transfers the image that has been transferred to a member to be transferred by a transfer device;
A reference signal generation unit configured to generate a reference signal with a clock signal having a fixed period as an input source, and at least a charging voltage of the charging device, a developing voltage of the developing device, and a transfer voltage of the transfer device;
Input voltage generating means for generating an input voltage value by duty control based on a plurality of reference signals generated by the reference signal generating means;
Transforming means for transforming the input voltage generated by the input voltage generating means as a primary side into a predetermined secondary side output voltage value;
Supplying means for supplying the charging voltage transformed by the transformation means to the charging device, supplying the developing voltage to the developing device, and supplying the transfer voltage to the transferring device;
Adjusting means for adjusting the signal switching response time of the reference signal without changing the duty of the clock signal before being input to the input voltage generating means;
An image forming apparatus.
前記入力電圧生成手段が、
予め設定された電源電圧を、前記基準信号生成手段で生成された基準信号に基づく容量性スイッチング素子のデューティ制御することによって、前記一次側の入力電圧値を生成する請求項4記載の画像形成装置。
The input voltage generating means is
5. The image forming apparatus according to claim 4, wherein the primary-side input voltage value is generated by controlling the duty of a capacitive switching element based on a reference signal generated by the reference signal generation unit with a preset power supply voltage. .
前記調整手段が、
前記分圧比を調整することで、前記容量性スイッチング素子のスイッチング動作の立上がり時間又は立下り時間を変更し、クロック信号のデューティを変更することなく、前記基準信号の信号切り替わり応答時間を調整する請求項4又は請求項5記載の画像形成装置。
The adjusting means is
Adjusting the voltage dividing ratio to change a rise time or a fall time of a switching operation of the capacitive switching element, and adjust a signal switching response time of the reference signal without changing a duty of a clock signal. The image forming apparatus according to claim 4 or 5.
JP2010161948A 2010-07-16 2010-07-16 Power supply device, and image formation device Pending JP2012023933A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2010161948A JP2012023933A (en) 2010-07-16 2010-07-16 Power supply device, and image formation device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010161948A JP2012023933A (en) 2010-07-16 2010-07-16 Power supply device, and image formation device

Publications (1)

Publication Number Publication Date
JP2012023933A true JP2012023933A (en) 2012-02-02

Family

ID=45777684

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010161948A Pending JP2012023933A (en) 2010-07-16 2010-07-16 Power supply device, and image formation device

Country Status (1)

Country Link
JP (1) JP2012023933A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015011509A (en) * 2013-06-28 2015-01-19 キヤノン株式会社 Image forming apparatus
CN108233717A (en) * 2016-12-22 2018-06-29 富士施乐株式会社 Power supply unit

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015011509A (en) * 2013-06-28 2015-01-19 キヤノン株式会社 Image forming apparatus
US9581950B2 (en) 2013-06-28 2017-02-28 Canon Kabushiki Kaisha Image forming apparatus with first and second power supply
CN108233717A (en) * 2016-12-22 2018-06-29 富士施乐株式会社 Power supply unit
CN108233717B (en) * 2016-12-22 2021-05-18 富士施乐株式会社 Power supply unit

Similar Documents

Publication Publication Date Title
US20160238983A1 (en) Power supply apparatus and image forming apparatus
US9477171B2 (en) Image forming apparatus that controls charging bias applied to charger
KR20170015860A (en) Power supply apparatus and image forming apparatus
US8559841B2 (en) Multiple-output power supply unit including voltage generation circuits for applying voltages to loads and image forming apparatus having the power supply unit
JP2009229577A (en) Image forming apparatus
US8472832B2 (en) Multiple-output power supply unit and image forming apparatus having the power supply unit
EP3349070A1 (en) High-voltage power supply apparatus and image forming apparatus
US7970305B2 (en) Development apparatus, image forming apparatus and image forming method for consuming degraded toner
JP2012023933A (en) Power supply device, and image formation device
US20100209132A1 (en) Power supply apparatus and image forming apparatus
JP2010158149A (en) Power supply apparatus and image forming apparatus
JP2005099344A (en) Developing apparatus, image forming apparatus and developing method
US20080050143A1 (en) Shared High Voltage Power Supply for Photoconductor Charging in an Electrophotographic Device
JP2004163502A (en) Color image forming apparatus
US20170038700A1 (en) Image forming apparatus and controlling method for image forming apparatus
US10095174B2 (en) High-voltage power supply and image forming apparatus
US20060062606A1 (en) Developing unit, image forming apparatus, and developing method
JP2019089205A (en) Emission intensity reference signal generating device, image formation device, compound machine, and emission intensity reference signal generation method
JP2013210548A (en) Developing device and image forming apparatus
JP2012118254A (en) Image forming apparatus
JP2020098220A (en) Image forming apparatus
US11789400B2 (en) Image forming apparatus provided with high voltage power source
JP5041244B2 (en) Image forming apparatus
JP5212242B2 (en) Image forming apparatus
US20100092203A1 (en) Charging device for using scorotron charging mechanism and image forming device comprising the charging device