JP2012023539A - Transmission device and transmission method - Google Patents

Transmission device and transmission method Download PDF

Info

Publication number
JP2012023539A
JP2012023539A JP2010159703A JP2010159703A JP2012023539A JP 2012023539 A JP2012023539 A JP 2012023539A JP 2010159703 A JP2010159703 A JP 2010159703A JP 2010159703 A JP2010159703 A JP 2010159703A JP 2012023539 A JP2012023539 A JP 2012023539A
Authority
JP
Japan
Prior art keywords
unit
transmission
synchronization
clock signal
clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2010159703A
Other languages
Japanese (ja)
Other versions
JP5555564B2 (en
Inventor
Kenichi Okamoto
健一 岡本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Telecom Networks Ltd
Original Assignee
Fujitsu Telecom Networks Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Telecom Networks Ltd filed Critical Fujitsu Telecom Networks Ltd
Priority to JP2010159703A priority Critical patent/JP5555564B2/en
Publication of JP2012023539A publication Critical patent/JP2012023539A/en
Application granted granted Critical
Publication of JP5555564B2 publication Critical patent/JP5555564B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide a technology capable of easily obtaining a new clock signal for network synchronization from outside without changing the configuration of a whole transmission device.SOLUTION: A transmission device comprises: an extension unit for newly accommodating a communication terminal; a transmission unit for performing data transmission between the communication terminal accommodated in the extension unit and a network; and a connection unit for communicatively connect the extension unit with the transmission unit. The transmission unit comprises a control unit for controlling and monitoring the communication terminal and controlling data transmission. The extension unit comprises an external clock receiving unit for receiving a clock signal from outside to synchronize the communication terminal with the network. The connection unit transfers the clock signal received by the external clock receiving unit to the control unit, which synchronizes the communication terminal with the network based on the transferred clock signal to let the communication terminal perform data transmission.

Description

本発明は、外部のクロック信号に基づいてデータ伝送することができる伝送装置および伝送方法に関する。   The present invention relates to a transmission apparatus and a transmission method capable of transmitting data based on an external clock signal.

従来、伝送装置は、収容する通信端末とインターネットプロトコル(IP)ネットワーク網との間でデータ伝送を行うために、伝送装置内部で生成されたクロック信号、外部から入力されるクロック信号、データ伝送の信号から抽出されるクロック信号などのうち、通信端末に応じたクロック信号を選択し、通信端末をIPネットワーク網に網同期させる必要がある(例えば、特許文献1参照)。   Conventionally, in order to perform data transmission between a communication terminal to be accommodated and an Internet protocol (IP) network, a transmission device generates a clock signal generated inside the transmission device, a clock signal input from the outside, and a data transmission It is necessary to select a clock signal corresponding to the communication terminal from among the clock signals extracted from the signal and to synchronize the communication terminal with the IP network (for example, see Patent Document 1).

特開2000−92016号公報Japanese Patent Laid-Open No. 2000-92016

しかしながら、従来技術では、網同期用に用いられる様々なクロック信号は、クロック盤に一旦集められ各通信端末へ分配されるため、伝送装置と通信端末とを接続するインタフェースは、クロック盤周辺に配置される必要がある。しかしながら、クロック盤周辺に配置できるインタフェースの数には限りがあり、例えば、データ伝送の回線拡大に伴って、新たに外部から網同期用のクロック信号を取得する必要が生じた時には、インタフェースの空きが無いという事態が生じる。   However, in the prior art, various clock signals used for network synchronization are once collected on the clock board and distributed to each communication terminal. Therefore, the interface connecting the transmission device and the communication terminal is arranged around the clock board. Need to be done. However, the number of interfaces that can be arranged around the clock board is limited. For example, when it becomes necessary to acquire a clock signal for network synchronization from the outside due to the expansion of the data transmission line, there is no available interface. The situation that there is no.

上記従来技術が有する問題に鑑み、本発明の目的は、伝送装置全体の構成を変えることなく、新たに外部から網同期用のクロック信号を容易に取得することができる技術を提供することにある。   SUMMARY OF THE INVENTION In view of the above-described problems of the prior art, an object of the present invention is to provide a technique capable of easily acquiring a new clock signal for network synchronization from the outside without changing the configuration of the entire transmission apparatus. .

上記課題を解決するために、本発明の伝送装置は、収容する通信端末を増設する拡張部と、拡張部に収容された通信端末とネットワーク網との間でデータ伝送する伝送部と、拡張部と伝送部とを通信可能に接続する接続部とを有する伝送装置であって、伝送部は、通信端末を制御監視しデータ伝送を制御する制御部を備え、拡張部は、通信端末をネットワーク網と同期させるためのクロック信号を外部から受信する外部クロック受信部を備え、接続部は、外部クロック受信部によって受信されたクロック信号を制御部へ転送し、制御部は、転送されたクロック信号に基づいて、通信端末をネットワーク網と同期させてデータ伝送させる。   In order to solve the above-described problems, a transmission apparatus according to the present invention includes an expansion unit that adds communication terminals to be accommodated, a transmission unit that transmits data between a communication terminal accommodated in the expansion unit and a network, and an expansion unit And a transmission unit for communicably connecting the transmission unit and the transmission unit, wherein the transmission unit includes a control unit that controls and monitors the communication terminal and controls data transmission, and the extension unit connects the communication terminal to the network network. An external clock receiving unit for receiving a clock signal for synchronization with the external device, the connecting unit transfers the clock signal received by the external clock receiving unit to the control unit, and the control unit converts the received clock signal to Based on this, the communication terminal transmits data in synchronization with the network.

また、接続部は、拡張部と伝送部との間で同期が確立しているか否かを判定する同期判定部と、同期判定部により同期が確立していないと判定された場合、クロック信号の転送を停止する転送停止部と、をさらに備えてもよい。   Further, the connection unit determines whether or not synchronization is established between the extension unit and the transmission unit, and when the synchronization determination unit determines that synchronization is not established, And a transfer stop unit that stops the transfer.

また、接続部は、拡張部と伝送部との同期を確立させて設定する同期設定部をさらに備え、同期設定部は、同期判定部により同期が確立していないと判定された場合、拡張部と伝送部との同期を確立し、接続部は、クロック信号の転送を再開してもよい。   The connection unit further includes a synchronization setting unit that establishes and sets synchronization between the extension unit and the transmission unit, and the synchronization setting unit determines that the synchronization determination unit determines that synchronization is not established. And the transmission unit may establish synchronization, and the connection unit may resume transfer of the clock signal.

また、接続部は、同期判定部と同期設定部とを接続し、同期判定部による判定結果を同期設定部に通知する信号線をさらに備え、クロック信号は、信号線を介して制御部へ転送されてもよい。   The connection unit further includes a signal line that connects the synchronization determination unit and the synchronization setting unit, and notifies the synchronization setting unit of a determination result by the synchronization determination unit, and the clock signal is transferred to the control unit via the signal line. May be.

本発明の伝送方法は、収容する通信端末を増設する拡張部と、拡張部に収容された通信端末とネットワーク網との間でデータ伝送する伝送部と、拡張部と伝送部とを通信可能に接続する接続部とを有する伝送装置の伝送方法であって、拡張部は、通信端末をネットワーク網と同期させるためのクロック信号を外部から受信し、接続部は、クロック信号を伝送部へ転送し、伝送部は、転送されたクロック信号に基づいて、通信端末をネットワーク網と同期させてデータ伝送させる。   The transmission method of the present invention enables communication between an expansion unit that adds communication terminals to be accommodated, a transmission unit that transmits data between a communication terminal accommodated in the expansion unit and a network, and the expansion unit and the transmission unit. A transmission unit having a connection unit to be connected, wherein the extension unit receives a clock signal for synchronizing the communication terminal with the network from the outside, and the connection unit transfers the clock signal to the transmission unit. The transmission unit causes the communication terminal to transmit data in synchronization with the network based on the transferred clock signal.

本発明によれば、伝送装置全体の構成を変えることなく、新たに外部から網同期用のクロック信号を容易に取得することができる。   According to the present invention, a new clock signal for network synchronization can be easily acquired from the outside without changing the configuration of the entire transmission apparatus.

本発明の一の実施形態に係る伝送装置100の構成を示すブロック図The block diagram which shows the structure of the transmission apparatus 100 which concerns on one Embodiment of this invention. 伝送装置100における接続部130の構成の一例を示すブロック図Block diagram showing an example of the configuration of the connection unit 130 in the transmission apparatus 100 伝送装置100によるクロック信号の転送処理を示すフローチャートThe flowchart which shows the transfer process of the clock signal by the transmission apparatus 100

図1は、本発明の一の実施形態に係る伝送装置100の構成を示すブロック図である。図1に示すように、本実施形態の伝送装置100は、 収容された通信端末とIPネットワーク網との間でデータ伝送する伝送部としての基本部110、収容する通信端末を増設する拡張部120、基本部110と拡張部120とを接続する接続部130から構成される。なお、本実施形態の伝送装置100は、SDH(Synchronous Digital Hierarchy)方式に準拠した伝送装置であるとする。    FIG. 1 is a block diagram showing a configuration of a transmission apparatus 100 according to an embodiment of the present invention. As shown in FIG. 1, a transmission apparatus 100 according to the present embodiment includes a basic unit 110 as a transmission unit that transmits data between a accommodated communication terminal and an IP network, and an expansion unit 120 that adds a accommodated communication terminal. The connection unit 130 connects the basic unit 110 and the expansion unit 120. It is assumed that the transmission apparatus 100 of this embodiment is a transmission apparatus that conforms to an SDH (Synchronous Digital Hierarchy) system.

基本部110は、伝送路インタフェース(IF)0系10、伝送路IF1系11、クロックLIU12、制御部13、クロック盤14、LIU15−1〜15−M、回線設定部0系16、回線設定部1系17、拡張間IF0系18、拡張間IF1系19から構成される(Mは自然数)。なお、図1は、本実施形態の基本部110の主要部分のみを示す。例えば、現用系の伝送路IF0系10、回線設定部0系16、拡張間IF0系18と、予備系の伝送路IF1系11、回線設定部1系17、拡張間IF1系19とを、制御部13に基づいて切り換える切換部などは省略する。   The basic unit 110 includes a transmission line interface (IF) 0 system 10, a transmission line IF1 system 11, a clock LIU 12, a control unit 13, a clock board 14, LIUs 15-1 to 15-M, a line setting unit 0 system 16, and a line setting unit. 1 system 17, inter-expansion IF 0 system 18, and inter-expansion IF 1 system 19 (M is a natural number). FIG. 1 shows only the main part of the basic unit 110 of the present embodiment. For example, the current transmission line IF0 system 10, the line setting unit 0 system 16, the inter-expansion IF0 system 18 and the standby transmission line IF1 system 11, the line setting unit 1 system 17, and the inter-expansion IF1 system 19 are controlled. A switching unit that switches based on the unit 13 is omitted.

伝送路IF0系10および伝送路IF1系11は、伝送装置100と対向配置される伝送装置50と光伝送路(600M/150M)で接続し、光信号でデータ伝送を行うインタフェースである。伝送路IF0系10は、光伝送路を伝送するデータを回線設定部0系16へ出力し、伝送路IF1系11は、回線設定部1系17へ出力する。同時に、伝送路IF0系10および伝送路IF1系11は、光伝送路を伝送するデータに重畳されたクロック信号を抽出し、網同期用のクロック信号としてクロック盤14へ出力する。   The transmission path IF0 system 10 and the transmission path IF1 system 11 are interfaces that are connected to the transmission apparatus 50 disposed opposite to the transmission apparatus 100 via an optical transmission path (600M / 150M) and perform data transmission using optical signals. The transmission line IF 0 system 10 outputs data transmitted through the optical transmission line to the line setting unit 0 system 16, and the transmission line IF 1 system 11 outputs the data to the line setting unit 1 system 17. At the same time, the transmission path IF0 system 10 and the transmission path IF1 system 11 extract the clock signal superimposed on the data transmitted through the optical transmission path and output it to the clock board 14 as a clock signal for network synchronization.

クロックLIU12は、伝送装置100の外部に配置されるクロック供給装置55aからクロック信号を受信する、回線インタフェースとしての機能を備えるLIU(Line Interface Unit)である。クロックLIU12は、クロック信号を網同期用のクロック信号としてクロック盤14へ出力する。   The clock LIU 12 is an LIU (Line Interface Unit) having a function as a line interface that receives a clock signal from a clock supply device 55 a arranged outside the transmission device 100. The clock LIU 12 outputs the clock signal to the clock board 14 as a clock signal for network synchronization.

制御部13は、不図示の記憶部に記憶されている制御プログラムに基づいて、伝送装置100の各部を統括制御するプロセッサである。例えば、制御部13は、収容された各通信端末40、70の監視制御、および対向配置された伝送装置50とのデータ伝送を制御する。また、制御部13は、クロック盤14が受信した複数のクロック信号のうち、基本部110のLIU15や拡張部120のLIU23に収容される各通信端末40、70に応じたクロック信号を選択する。制御部13は、選択したクロック信号に基づいて、各通信端末40、70をIPネットワーク網と網同期させ同期通信処理を行う。さらに、制御部13は、制御監視や同期通信処理に関する情報を外部端末60へ出力して管理者へ通知するとともに、その情報に基づいた管理者からの指示を受け付ける。   The control unit 13 is a processor that performs overall control of each unit of the transmission apparatus 100 based on a control program stored in a storage unit (not illustrated). For example, the control unit 13 controls the monitoring and control of each of the accommodated communication terminals 40 and 70 and the data transmission with the transmission device 50 arranged oppositely. Further, the control unit 13 selects a clock signal corresponding to each communication terminal 40 and 70 accommodated in the LIU 15 of the basic unit 110 and the LIU 23 of the expansion unit 120 from among the plurality of clock signals received by the clock board 14. Based on the selected clock signal, the control unit 13 synchronizes the communication terminals 40 and 70 with the IP network and performs synchronous communication processing. Furthermore, the control unit 13 outputs information on control monitoring and synchronous communication processing to the external terminal 60 to notify the administrator, and accepts an instruction from the administrator based on the information.

クロック盤14は、光伝送路IF0系10または光伝送路IF1系11によって抽出されたクロック信号、外部のクロック供給装置55aからのクロック信号、不図示の1.5M伝送路や6M伝送路などから受信されるクロック信号を受信する。クロック盤14は、制御部13の制御に基づいて、基本部110のLIU15や拡張部120のLIU23に接続される各通信端末40、70に応じたクロック信号を、網同期用のクロック信号として各通信端末40、70へ出力する。なお、本実施形態のクロック盤14は、後述するように、拡張部120のクロックLIU20で受信する外部のクロック供給装置55bからのクロック信号も受信できるものとする。これにより、網同期用のクロックパスを基本部110で受信するための余剰のインタフェースがない場合であっても、伝送装置100の装置構成や性能を変えることなく、外部のクロック供給装置からクロック信号を受信することができる。   The clock board 14 receives a clock signal extracted by the optical transmission path IF0 system 10 or the optical transmission path IF1 system 11, a clock signal from the external clock supply device 55a, a 1.5M transmission path or a 6M transmission path (not shown), and the like. Receive a received clock signal. Under the control of the control unit 13, the clock board 14 uses clock signals corresponding to the communication terminals 40 and 70 connected to the LIU 15 of the basic unit 110 and the LIU 23 of the expansion unit 120 as network synchronization clock signals. Output to the communication terminals 40 and 70. Note that, as will be described later, the clock board 14 of the present embodiment can also receive a clock signal from an external clock supply device 55b that is received by the clock LIU 20 of the expansion unit 120. Thus, even if there is no surplus interface for receiving the network synchronization clock path by the basic unit 110, the clock signal from the external clock supply device can be changed without changing the device configuration or performance of the transmission device 100. Can be received.

LIU15−1〜15−Mは、一般的な回線インタフェースで、各通信端末40−1〜40−Mと伝送装置100との間でのデータの送受信を可能にする。また、本実施形態における通信端末40−1〜40−Mは、一般的な電話機、ワークステーション、パソコン、データサーバなどであるとする。   The LIUs 15-1 to 15-M are general line interfaces, and enable data transmission / reception between the communication terminals 40-1 to 40-M and the transmission apparatus 100. The communication terminals 40-1 to 40-M in the present embodiment are assumed to be general telephones, workstations, personal computers, data servers, and the like.

回線設定部0系16および回線設定部1系17は、制御部13の制御に基づいて、基本部110のLIU15や拡張部120のLIU23に接続される各通信端末40、70と、外部の伝送装置50などとの間でデータ伝送するための回線設定などを行う。   The line setting unit 0 system 16 and the line setting unit 1 system 17 are connected to the communication terminals 40 and 70 connected to the LIU 15 of the basic unit 110 and the LIU 23 of the expansion unit 120 based on the control of the control unit 13 and external transmission. Line setting for data transmission with the device 50 or the like is performed.

拡張間IF0系18および拡張間IF1系19は、拡張部120の基本間IF0系21および基本間IF1系22とそれぞれ接続し、拡張部120に収容される各通信端末70との間で、データおよびクロック盤14によって選択された網同期用のクロック信号を送受信するインタフェースである。さらに、本実施形態の拡張間IF0系18および拡張間IF1系19は、後述するように、拡張部120を介して、外部のクロック供給装置55bからのクロック信号を受信する。なお、本実施形態では、基本部110の拡張間IF0系18および拡張間IF1系19と、拡張部120の基本間IF0系21および基本間IF1系22とで接続部130を形成する。   The inter-expansion IF0 system 18 and the inter-expansion IF1 system 19 are connected to the inter-basic IF0 system 21 and the inter-basic IF1 system 22 of the expansion unit 120, respectively, and communicate with each communication terminal 70 accommodated in the expansion unit 120. And an interface for transmitting and receiving a network synchronization clock signal selected by the clock board 14. Further, the inter-expansion IF0 system 18 and the inter-expansion IF1 system 19 of this embodiment receive a clock signal from the external clock supply device 55b via the expansion unit 120, as will be described later. In the present embodiment, the inter-expansion IF0 system 18 and the inter-expansion IF1 system 19 of the basic unit 110 and the inter-basic IF0 system 21 and the inter-basic IF1 system 22 of the expansion unit 120 form a connection unit 130.

一方、拡張部120は、クロックLIU20、基本間IF0系21、基本間IF1系22、LIU23−1〜23−Nから構成される(Nは自然数)。   On the other hand, the expansion unit 120 includes a clock LIU 20, an inter-basic IF0 system 21, an inter-basic IF1 system 22, and LIUs 23-1 to 23-N (N is a natural number).

クロックLIU20は、クロックLIU12と同様の動作をし、外部クロック受信部として、クロック供給装置55bからの網同期用のクロック信号を受信する。クロックLIU20で受信されたクロック信号は、接続部130を介して、基本部110のクロック盤14へ転送される。なお、クロック信号の転送については、下記にて詳細に説明する。   The clock LIU 20 operates in the same manner as the clock LIU 12, and receives a clock signal for network synchronization from the clock supply device 55b as an external clock receiver. The clock signal received by the clock LIU 20 is transferred to the clock board 14 of the basic unit 110 via the connection unit 130. The clock signal transfer will be described in detail below.

LIU23−1〜23−Nは、LIU15−1〜15−Mと同様の動作をし、各通信端末70−1〜70−Nと伝送装置100との間でのデータの送受信を可能にする回線インタフェースである。なお、通信端末70−1〜70−Nは、通信端末40−1〜40−Mと同様に、一般的な電話機、ワークステーション、パソコン、データサーバなどであるとする。   The LIUs 23-1 to 23 -N operate in the same manner as the LIUs 15-1 to 15 -M, and can transmit and receive data between the communication terminals 70-1 to 70 -N and the transmission apparatus 100. Interface. The communication terminals 70-1 to 70-N are assumed to be general telephones, workstations, personal computers, data servers, etc., like the communication terminals 40-1 to 40-M.

次に、図2は、本実施形態の伝送装置100における接続部130の構成を示すブロック図である。なお、図2は、接続部130を形成する現用系の拡張間IF0系18および基本間IF0系21の構成および接続配線を示すが、予備系の拡張間IF1系19および基本間IF1系22についても同様である。また、本実施形態において、送受信されるデータは、10bitのデータであるとする。   Next, FIG. 2 is a block diagram illustrating a configuration of the connection unit 130 in the transmission apparatus 100 of the present embodiment. FIG. 2 shows the configuration and connection wiring of the active inter-expansion IF0 system 18 and the basic inter-IF0 system 21 that form the connection unit 130. The standby inter-expansion inter-IF1 system 19 and the inter-basic IF1 system 22 Is the same. In the present embodiment, it is assumed that data transmitted and received is 10-bit data.

図2に示すように、拡張間IF0系18は、基本部110の回線設定部0系16と拡張部120の各通信端末70との間でやり取りされる、主信号系のデータおよび網同期用のクロック信号を送受信する、シリアライザ80aおよびデシリアライザ81bを備える。また、拡張間IF0系18は、基本部110の制御部13と拡張部120の各通信端末70との間で、各通信端末70を制御監視する制御系のデータおよび網同期用のクロック信号を送受信する、シリアライザ80cおよびデシリアライザ81dを備える。同様に、基本間IF0系21は、主信号系および制御系のデータとクロック信号とを送受信するデシリアライザ81a、81cおよびシリアライザ80b、80dを備える。   As shown in FIG. 2, the inter-extension IF0 system 18 is used for main signal data and network synchronization exchanged between the line setting unit 0 system 16 of the basic unit 110 and each communication terminal 70 of the expansion unit 120. The serializer 80a and the deserializer 81b which transmit / receive these clock signals are provided. Further, the inter-expansion IF0 system 18 transmits control system data for controlling and monitoring each communication terminal 70 and a clock signal for network synchronization between the control unit 13 of the basic unit 110 and each communication terminal 70 of the expansion unit 120. A serializer 80c and a deserializer 81d that transmit and receive are provided. Similarly, the inter-basic IF0 system 21 includes deserializers 81a and 81c and serializers 80b and 80d that transmit and receive main signal system and control system data and clock signals.

なお、シリアライザ80a〜80dは、主信号系データまたは制御系データとクロック信号とを重畳してシリアル信号に変換するマルチプレクサ(MUX)などである。また、デシリアライザ81a〜81dは、送信されてきたシリアル信号を元の主信号系または制御系のデータとクロック信号とに復元するデマルチプレクサ(DEMUX)などである。また、本実施形態のデシリアライザ81a、81bは、拡張間IF0系18と基本間IF0系21との間で伝送されるシリアル信号が同期しているか否かを判定する同期判定部として動作し、シリアライザ81a、81bは、拡張間IF0系18と基本間IF0系21との間で同期を確立させて設定する同期設定部として動作するものとする。   The serializers 80a to 80d are a multiplexer (MUX) that superimposes main signal system data or control system data and a clock signal and converts them into a serial signal. The deserializers 81a to 81d are a demultiplexer (DEMUX) that restores the transmitted serial signal to the original main signal system or control system data and clock signal. Further, the deserializers 81a and 81b of the present embodiment operate as a synchronization determination unit that determines whether or not serial signals transmitted between the inter-extension IF0 system 18 and the basic IF0 system 21 are synchronized, and the serializer 81a and 81b operate as a synchronization setting unit that establishes and sets synchronization between the inter-expansion IF0 system 18 and the basic IF0 system 21.

拡張間IF0系18と基本間IF0系21とを接続するケーブル90は、上記シリアル信号をLVDS信号として高速伝送するLVDSケーブルである。本実施形態のケーブル90は、例えば、図2に示すように、4対の+電極と−電極とからなるツイストペア、4本のGND線、2本の信号線からなる14芯のLVDSケーブルである。各ツイストペアおよびGND線は、それぞれ対向配置されたシリアライザ80とデシリアライザ81とを接続する。一方、2つの信号線それぞれは、主信号系のシリアライザ80a、80bとデシリアライザ81a、81bとをフィードバック接続する。これにより、シリアライザ81a、81bによる同期判定処理、およびシリアライザ81a、81bによる同期確立処理を効果的に行うことができる。   A cable 90 that connects the inter-expansion IF0 system 18 and the basic IF0 system 21 is an LVDS cable that transmits the serial signal as an LVDS signal at a high speed. The cable 90 of this embodiment is, for example, a 14-core LVDS cable consisting of a twisted pair consisting of four pairs of + and-electrodes, four GND lines, and two signal lines, as shown in FIG. . Each twisted pair and the GND line connect the serializer 80 and the deserializer 81 that are arranged to face each other. On the other hand, each of the two signal lines feedback-connects the main signal serializers 80a and 80b and the deserializers 81a and 81b. Thereby, the synchronization determination process by the serializers 81a and 81b and the synchronization establishment process by the serializers 81a and 81b can be effectively performed.

すなわち、デシリアライザ81a、81bは、拡張間IF0系18と基本間IF0系21との間で同期しているか否かの判定結果を、*LOCK信号として出力する。例えば、デシリアライザ81a、81bは、同期している場合、LOWレベルの*LOCK信号を出力し、同期していない場合、HIGHレベルの*LOCK信号を出力する。デシリアライザ81a、81bそれぞれは、その*LOCK信号をシリアライザ80a、80bのそれぞれにSYNC信号としてフィードバックする。シリアライザ80aまたは80bのいずれかが、HIGHレベルのSYNC信号を受信した場合、シリアライザ80aおよび80bは、主信号系のシリアル信号の伝送を停止する。同時に、シリアライザ80aおよび80bは、制御系のシリアライザ80cおよび80dに対して、制御系のシリアル信号の伝送停止信号を出力する。シリアライザ80cおよび80dは、制御系のシリアル信号の伝送を停止する。   That is, the deserializers 81a and 81b output the determination result as to whether or not the inter-expansion IF0 system 18 and the basic IF0 system 21 are synchronized as a * LOCK signal. For example, the deserializers 81a and 81b output a * LOCK signal having a LOW level when synchronized, and output a * LOCK signal having a HIGH level when not synchronized. Each of the deserializers 81a and 81b feeds back the * LOCK signal to each of the serializers 80a and 80b as a SYNC signal. When either of the serializers 80a or 80b receives a HIGH level SYNC signal, the serializers 80a and 80b stop transmitting the main signal system serial signal. At the same time, the serializers 80a and 80b output control system serial signal transmission stop signals to the control system serializers 80c and 80d. The serializers 80c and 80d stop the transmission of the control system serial signal.

そして、シリアライザ80a、80bは、主信号系のシリアル信号の伝送を停止した場合、不図示の内蔵メモリに記憶された所定のパターンを有したシリアル信号を、対向するデシリアライザ81a、81bへ出力する。シリアライザ80a、81bは、所定のパターンのシリアル信号に基づいて、拡張間IF0系18と基本間IF0系21との間の同期を確立させる処理を実行する。なお、所定のパターンのシリアル信号とは、LOWとHIGHとのレベルが一定の時間間隔で繰り返される信号などである。   When the serializers 80a and 80b stop transmission of the main signal serial signal, the serializers 80a and 80b output serial signals having a predetermined pattern stored in a built-in memory (not shown) to the opposing deserializers 81a and 81b. The serializers 80a and 81b execute processing for establishing synchronization between the inter-expansion IF0 system 18 and the inter-base IF0 system 21 based on a predetermined pattern of serial signals. The serial signal having a predetermined pattern is a signal in which the levels of LOW and HIGH are repeated at regular time intervals.

さらに、本実施形態の接続部130は、拡張部120で受信したクロック供給装置55bからのクロック信号を基本部110のクロック盤14へ転送するために、前段保護部82a、82b、後段保護部83a、83b、クロック信号転送部84、クロック信号抽出部85を備える。すなわち、同期が確立した定常状態では、*LOCK信号は、LOWレベルに維持されることから、本実施形態では、定常状態の間、1つの信号線を、クロック供給装置55bからのクロック信号を基本部110のクロック盤14へ転送する転送線として用いる。これにより、網同期用のクロックパスを拡張部120から基本部110へ転送するための余剰信号線がない場合であっても、伝送装置100の装置構成や性能を変えることなく、外部のクロック供給装置55bからのクロック信号を受信することができる。   Further, the connection unit 130 of the present embodiment transfers the clock signal from the clock supply device 55b received by the expansion unit 120 to the clock panel 14 of the basic unit 110, so that the front-stage protection units 82a and 82b and the rear-stage protection unit 83a. 83b, a clock signal transfer unit 84, and a clock signal extraction unit 85. That is, in the steady state where synchronization is established, the * LOCK signal is maintained at the LOW level. Therefore, in the present embodiment, one signal line is basically used as the clock signal from the clock supply device 55b during the steady state. Used as a transfer line for transferring to the clock board 14 of the unit 110. As a result, even if there is no surplus signal line for transferring the network synchronization clock path from the expansion unit 120 to the basic unit 110, the external clock supply is performed without changing the device configuration and performance of the transmission device 100. A clock signal from device 55b can be received.

前段保護部82a、82bは、信号線を伝送する信号に応じた信号を、後段保護部83a、83b、クロック信号転送部84、クロック信号抽出部85に対し出力する。具体的には、入力した信号が、*LOCK信号のみの場合、*LOCK信号の状態に応じたLOWまたはHIGHレベルの信号を出力する。一方、*LOCK信号に重畳してクロック供給装置55bからのクロック信号が信号線に転送されている場合、前段保護部82a、82bは、信号レベルが速く変動するクロック信号の影響が、後段保護部83a、83b、クロック信号転送部84、クロック信号抽出部85に及ばないようにするために、クロック信号が転送される前の出力レベルを維持し出力する(前置維持)。なお、本実施形態の前段保護部82a、82bは、例えば、シフトレジスタ回路などを用いることができる。   The pre-stage protection units 82a and 82b output signals corresponding to signals transmitted through the signal lines to the post-stage protection units 83a and 83b, the clock signal transfer unit 84, and the clock signal extraction unit 85. Specifically, when the input signal is only the * LOCK signal, a LOW or HIGH level signal corresponding to the state of the * LOCK signal is output. On the other hand, when the clock signal from the clock supply device 55b is transferred to the signal line superimposed on the * LOCK signal, the pre-stage protection units 82a and 82b are affected by the clock signal whose signal level fluctuates quickly. 83a and 83b, the clock signal transfer unit 84, and the clock signal extraction unit 85 are maintained so that the output level before the clock signal is transferred is maintained and output (pre-maintenance). Note that, for example, a shift register circuit or the like can be used for the pre-stage protection units 82a and 82b of the present embodiment.

後段保護部83a、83bは、前段保護部82aまたは82bからのLOWレベルの出力信号の状態に基づいて、拡張間IF0系18と基本間IF0系21との間の同期が安定して確立されているか否かを判定する。すなわち、前段保護部82a、82bからの出力信号のLOWレベルの状態が所定の時間の間(例えば、3秒間)変化しなかった場合、後段保護部83a、83bは、拡張間IF0系18と基本間IF0系21との間で同期が安定して確立していると判定し、LOWレベルの信号を出力する。クロック信号転送部84は、前段保護部82aと後段保護部83aとのLOWレベルの信号に基づいて、信号線にクロック供給装置55bからのクロック信号を出力し、拡張間IF0系18へ転送する。同時に、クロック信号抽出部85は、前段保護部82bと後段保護部83bとのLOWレベルの信号に基づいて、信号線を伝送するクロック供給装置55bからのクロック信号を抽出し、クロック盤14へ出力する。   The rear-stage protection units 83a and 83b are configured so that synchronization between the inter-expansion IF0 system 18 and the inter-basic IF0 system 21 is stably established based on the state of the output signal at the LOW level from the front-stage protection unit 82a or 82b. It is determined whether or not. That is, if the state of the LOW level of the output signal from the upstream protection units 82a and 82b does not change for a predetermined time (for example, 3 seconds), the downstream protection units 83a and 83b It is determined that synchronization with the IF0 system 21 has been established stably, and a LOW level signal is output. The clock signal transfer unit 84 outputs the clock signal from the clock supply device 55b to the signal line based on the LOW level signal from the front-stage protection unit 82a and the rear-stage protection unit 83a, and transfers it to the inter-expansion IF0 system 18. At the same time, the clock signal extraction unit 85 extracts the clock signal from the clock supply device 55b that transmits the signal line based on the LOW level signals of the front-stage protection unit 82b and the rear-stage protection unit 83b, and outputs the clock signal to the clock board 14 To do.

一方、後段保護部83a、83bは、前段保護部82a、82bのLOWレベルの出力信号が、所定の時間内でHIGHレベルに変化した場合、拡張間IF0系18と基本間IF0系21との間の同期は安定していないと判定する。後段保護部83a、83bは、HIGHレベルの信号を出力し、クロック信号転送部84に対し、クロック供給装置55bからのクロック信号の転送を停止させる。すなわち、後段保護部83aが、前段保護部82aとともに、転送停止部として動作することにより、クロック供給装置55bからのクロック信号を、安全且つ確実に転送することができ、クロック盤14を保護することができる。   On the other hand, when the output signal at the LOW level of the former-stage protection units 82a and 82b changes to the HIGH level within a predetermined time, the latter-stage protection units 83a and 83b are connected between the expansion IF0 system 18 and the basic IF0 system 21. Is determined not to be stable. The post-stage protection units 83a and 83b output a HIGH level signal, and cause the clock signal transfer unit 84 to stop transferring the clock signal from the clock supply device 55b. That is, the rear stage protection unit 83a operates as a transfer stop unit together with the front stage protection unit 82a, so that the clock signal from the clock supply device 55b can be transferred safely and reliably, and the clock board 14 is protected. Can do.

なお、本実施形態の後段保護部83a、83bは、例えば、カウンタ回路とタイマー回路とから構成されたものを用いることができる。   In addition, what was comprised from the counter circuit and the timer circuit can be used for the back | latter stage protection parts 83a and 83b of this embodiment, for example.

次に、本実施形態の伝送装置100による、拡張部120で受信したクロック供給装置55bからのクロック信号の基本部110への転送処理について、図3のフローチャートを参照しつつ説明する。なお、以下の説明において、伝送装置100の初期状態として、拡張間IF0系18と基本間IF0系21との間の同期は確立され、*LOCK信号はLOWレベルであるとする。また、前段保護部82a、82bおよび後段保護部83a、83bの出力信号もLOWレベルであるとする。そして、信号線には、クロック供給装置55bからのクロック信号が転送されているとする。   Next, transfer processing of the clock signal from the clock supply device 55b received by the expansion unit 120 to the basic unit 110 by the transmission device 100 of the present embodiment will be described with reference to the flowchart of FIG. In the following description, as an initial state of the transmission apparatus 100, it is assumed that synchronization between the extended IF0 system 18 and the basic IF0 system 21 is established, and the * LOCK signal is at the LOW level. It is also assumed that the output signals from the front-stage protection units 82a and 82b and the rear-stage protection units 83a and 83b are also at the LOW level. It is assumed that the clock signal from the clock supply device 55b is transferred to the signal line.

ステップS10:拡張間IF0系18のデシリアライザ81b、および基本間IF0系21のデシリアライザ81aは、対向するシリアライザ80aまたは80bとの同期が確立しているか否かを判定する。デシリアライザ81aおよび81bは、同期していると判定した場合(YES側)、同期の監視を継続する。一方、デシリアライザ81aまたは81bのいずれかが同期していないと判定した場合、デシリアライザ81aおよび81bは、*LOCK信号をHIGHレベルに変更し、ステップS11(NO側)へ移行する。   Step S10: The deserializer 81b of the inter-extension IF0 system 18 and the deserializer 81a of the inter-basic IF0 system 21 determine whether synchronization with the opposing serializer 80a or 80b has been established. If the deserializers 81a and 81b determine that they are synchronized (YES side), the deserializers 81a and 81b continue to monitor synchronization. On the other hand, if it is determined that either of the deserializers 81a or 81b is not synchronized, the deserializers 81a and 81b change the * LOCK signal to the HIGH level and proceed to Step S11 (NO side).

ステップS11:シリアライザ80aおよび80bは、HIGHレベルの*LOCK信号をSYNC信号として受信すると、主信号系のデータおよびクロック信号の送受信を停止する。同時に、シリアライザ80aおよび80bは、シリアライザ80cおよび80dに対して、制御系のデータおよびクロック信号の伝送を停止させる伝送停止信号を出力する。シリアライザ80cおよび80dは、制御系のデータおよびクロック信号の伝送を停止する。   Step S11: When the serializers 80a and 80b receive the HIGH level * LOCK signal as the SYNC signal, the serializers 80a and 80b stop the transmission and reception of the data and clock signals of the main signal system. At the same time, the serializers 80a and 80b output transmission stop signals for stopping the transmission of control system data and clock signals to the serializers 80c and 80d. The serializers 80c and 80d stop transmission of control system data and clock signals.

ステップS12:前段保護部82aおよび82bは、*LOCK信号がHIGHレベルになったことから、HIGHレベルの信号を出力する。クロック信号転送部84は、クロック供給装置55bからのクロック信号の転送を停止する。同時に、クロック信号抽出部85は、信号線からクロック供給装置55bからのクロック信号の抽出を停止する。その後、後段保護部83aおよび83bは、前段保護部82aおよび82bの出力信号のHIGHレベル状態が所定の時間変化しないことから、非同期の状態が継続していると判定し、HIGHレベルの信号を出力する。   Step S12: The pre-stage protection units 82a and 82b output a HIGH level signal because the * LOCK signal has become a HIGH level. The clock signal transfer unit 84 stops the transfer of the clock signal from the clock supply device 55b. At the same time, the clock signal extraction unit 85 stops extracting the clock signal from the clock supply device 55b from the signal line. Thereafter, the post-stage protection units 83a and 83b determine that the asynchronous state continues because the HIGH level state of the output signals of the pre-stage protection units 82a and 82b does not change for a predetermined time, and output a HIGH level signal. To do.

ステップS13:シリアライザ80aおよび80bは、所定のパターンを有したシリアル信を対向するデシリアライザ81aおよび81bへ出力(アサート)し、拡張間IF0系18と基本間IF0系21との間の同期を確立させる処理を実行する。   Step S13: The serializers 80a and 80b output (assert) serial signals having a predetermined pattern to the opposing deserializers 81a and 81b, and establish synchronization between the inter-expansion IF0 system 18 and the basic IF0 system 21. Execute the process.

ステップS14:デシリアライザ81aおよび81bは、拡張間IF0系18と基本間IF0系21との間の同期が確立されたか否かを判定する。デシリアライザ81aおよび81bは、同期が確立されたと判定した場合、*LOCK信号をLOWレベルに変更し、ステップS15(YES側)へ移行する。一方、デシリアライザ81aまたは81bは、同期が確立していないと判定した場合(NO側)、ステップS13へ移行し同期が確立するまで処理を継続する。   Step S14: The deserializers 81a and 81b determine whether or not the synchronization between the expansion IF0 system 18 and the basic IF0 system 21 has been established. If the deserializers 81a and 81b determine that the synchronization has been established, the deserializers 81a and 81b change the * LOCK signal to the LOW level and proceed to step S15 (YES side). On the other hand, when it is determined that synchronization is not established (NO side), the deserializer 81a or 81b proceeds to step S13 and continues processing until synchronization is established.

ステップS15:シリアライザ80aおよび80bは、LOWレベルのSYNC信号を受信するとネゲートし、主信号系および制御系のデータと網同期用のクロック信号との送受信を再開する。   Step S15: The serializers 80a and 80b negate when receiving the SYNC signal at the LOW level, and resume transmission / reception of the data of the main signal system and the control system and the clock signal for network synchronization.

ステップS16:前段保護部82aおよび82bは、*LOCK信号のLOWレベルに基づいて、LOWレベルの信号を出力する。   Step S16: The pre-stage protection units 82a and 82b output a LOW level signal based on the LOW level of the * LOCK signal.

ステップS17:後段保護部83aおよび83bは、前段保護部82a、82bからのLOWレベルの出力信号の状態に基づいて、拡張間IF0系18と基本間IF0系21との間の同期が安定して確立されているか否かを判定する。後段保護部83aおよび83bは、拡張間IF0系18と基本間IF0系21との同期が安定して確立されていると判定した場合、LOWレベルの信号を出力し、ステップS18(YES側)へ移行する。一方、後段保護部83aおよび83bは、拡張間IF0系18と基本間IF0系21との同期が安定して確立されていないと判定した場合、ステップS16(NO側)へ移行する。後段保護部83a、83bは、拡張間IF0系18と基本間IF0系21との同期の確立が安定するまで、ステップS16およびステップS17の処理を行う。   Step S17: The post-stage protection units 83a and 83b have stable synchronization between the inter-expansion IF0 system 18 and the inter-base IF0 system 21 based on the state of the LOW level output signal from the pre-stage protection units 82a and 82b. It is determined whether it is established. If the post-stage protection units 83a and 83b determine that the synchronization between the inter-expansion IF0 system 18 and the basic IF0 system 21 is stably established, the latter-stage protection units 83a and 83b output a LOW level signal, and go to Step S18 (YES side). Transition. On the other hand, if the latter-stage protection units 83a and 83b determine that the synchronization between the inter-expansion IF0 system 18 and the inter-basic IF0 system 21 is not stably established, the latter-stage protection units 83a and 83b proceed to step S16 (NO side). The post-stage protection units 83a and 83b perform the processes of step S16 and step S17 until the establishment of synchronization between the inter-expansion IF0 system 18 and the inter-base IF0 system 21 is stabilized.

ステップS18:クロック信号転送部84は、前段保護部82aおよび後段保護部83aのLOWレベルの出力信号に基づいて、信号線に、クロック供給装置55bからのクロック信号を出力し転送を再開する。同時に、クロック信号抽出部85は、前段保護部82bおよび後段保護部83bのLOWレベルの出力信号に基づいて、信号線に転送されたクロック供給装置55bからのクロック信号の抽出を再開し、クロック盤14へ出力する。本実施形態の伝送装置100は、一連の動作処理を終了する。   Step S18: The clock signal transfer unit 84 outputs the clock signal from the clock supply device 55b to the signal line based on the LOW level output signals of the pre-stage protection unit 82a and the post-stage protection unit 83a, and resumes the transfer. At the same time, the clock signal extraction unit 85 restarts the extraction of the clock signal from the clock supply device 55b transferred to the signal line based on the LOW level output signals of the pre-stage protection unit 82b and the post-stage protection unit 83b. 14 to output. The transmission apparatus 100 according to the present embodiment ends a series of operation processes.

このように、本実施形態では、伝送装置100全体の構成を変えることなく、基本部110と拡張部120とを接続する接続部130の既存のケーブル90の信号線を利用することで、新たに外部のクロック供給装置55bから網同期用のクロック信号を容易に取得することができる。   As described above, in this embodiment, the signal line of the existing cable 90 of the connection unit 130 that connects the basic unit 110 and the expansion unit 120 is newly used without changing the overall configuration of the transmission apparatus 100. The clock signal for network synchronization can be easily obtained from the external clock supply device 55b.

また、従来の伝送装置のアーキテクチャーでは、基本部110の拡張用のインタフェースでしか網同期用のクロックパスを供給できなかったが、拡張部120からも供給可能となり、柔軟なシステムを構築することができる。
《実施形態の補足事項》
上記実施形態では、、主信号系のシリアライザ80aとデシリアライザ81aとをフィードバック接続するケーブル90の信号線に、クロック供給装置55bからのクロック信号を転送させたが、本発明はこれに限定されない。例えば、ケーブル90の2つの信号線を、制御系のシリアライザ80c、80dと、デシリアライザ81c、81dとをそれぞれフィードバック接続させ、シリアライザ80cとデシリアライザ81cとをフィードバック接続する信号線に、クロック供給装置55bからのクロック信号を転送させてもよい。なお、デシリアライザ81c、81dを同期判定部として動作させ、シリアライザ80c、80dを同期設定部として動作させるようにすることが好ましい。
In addition, in the conventional transmission apparatus architecture, the network synchronization clock path can be supplied only by the expansion interface of the basic unit 110, but it can also be supplied from the expansion unit 120, and a flexible system can be constructed. Can do.
<< Additional items of embodiment >>
In the above embodiment, the clock signal from the clock supply device 55b is transferred to the signal line of the cable 90 that feedback connects the serializer 80a and the deserializer 81a of the main signal system, but the present invention is not limited to this. For example, two signal lines of the cable 90 are connected to the control system serializers 80c and 80d and the deserializers 81c and 81d in a feedback manner, and the signal lines connecting the serializer 80c and the deserializer 81c in a feedback manner are connected to the clock supply device 55b. The clock signal may be transferred. It is preferable to operate the deserializers 81c and 81d as a synchronization determination unit and operate the serializers 80c and 80d as a synchronization setting unit.

上記実施形態では、信号線にクロック供給装置55bからのクロック信号を転送させるために、前段保護部82a、82bおよび後段保護部83a、83bを配置したが、本発明はこれに限定されず、前段保護部82a、82bを配置するだけでもよい。   In the above embodiment, the pre-stage protection units 82a and 82b and the post-stage protection units 83a and 83b are arranged in order to transfer the clock signal from the clock supply device 55b to the signal line. It is only necessary to arrange the protection portions 82a and 82b.

上記実施形態では、拡張部120が受信するクロック信号は、外部のクロック供給装置55bからとしたが、本発明はこれに限定されない。例えば、拡張部120は、1.5M伝送路や6M伝送路などを受信するLIUや、対向配置された伝送装置からの光伝送路(150M/600M)と接続する伝送路IF0系および伝送路IF1系を備え、それらのクロック信号を基本部110のクロック盤14へ転送してもよい。   In the above embodiment, the clock signal received by the extension unit 120 is from the external clock supply device 55b, but the present invention is not limited to this. For example, the extension unit 120 includes a transmission path IF0 system and a transmission path IF1 that are connected to an LIU that receives a 1.5M transmission path, a 6M transmission path, and the like, or an optical transmission path (150M / 600M) from a transmission apparatus that is disposed oppositely. A system may be provided, and these clock signals may be transferred to the clock board 14 of the basic unit 110.

以上の詳細な説明により、実施形態の特徴点および利点は明らかになるであろう。これは、特許請求の範囲が、その精神および権利範囲を逸脱しない範囲で前述のような実施形態の特徴点および利点にまで及ぶことを意図する。また、当該技術分野において通常の知識を有する者であれば、あらゆる改良および変更に容易に想到できるはずであり、発明性を有する実施形態の範囲を前述したものに限定する意図はなく、実施形態に開示された範囲に含まれる適当な改良物および均等物によることも可能である。   From the above detailed description, features and advantages of the embodiments will become apparent. It is intended that the scope of the claims extend to the features and advantages of the embodiments as described above without departing from the spirit and scope of the right. Further, any person having ordinary knowledge in the technical field should be able to easily come up with any improvements and modifications, and there is no intention to limit the scope of the embodiments having the invention to those described above. It is also possible to use appropriate improvements and equivalents within the scope disclosed in.

10 伝送路IF0系、11 伝送路IF1系、12、20 クロックLIU、13 制御部、14 クロック盤、15−1〜15−M、23−1〜23−N LIU、16 回線設定部0系、17 回線設定部1系、18 拡張間IF0系、19 拡張間IF1系、21 基本間IF0系、22 基本間IF1系、40−1〜40−M、70−1〜70−N 通信端末、55a、55b クロック供給装置、80a〜80d シリアライザ、81a〜81d デシリアライザ、82a、82b 前段保護部、83a、83b 後段保護部、84 クロック信号転送部、85 クロック信号抽出部、90 ケーブル、50、100 伝送装置、110 基本部、120 拡張部、130 接続部
10 transmission line IF0 system, 11 transmission line IF1 system, 12, 20 clock LIU, 13 control unit, 14 clock panel, 15-1 to 15-M, 23-1 to 23-N LIU, 16 line setting unit 0 system, 17 line setting unit 1 system, 18 inter-expansion IF0 system, 19 inter-expansion IF1 system, 21 inter-basic IF0 system, 22 inter-basic IF1 system, 40-1 to 40-M, 70-1 to 70-N communication terminal, 55a , 55b clock supply device, 80a-80d serializer, 81a-81d deserializer, 82a, 82b front stage protection unit, 83a, 83b rear stage protection unit, 84 clock signal transfer unit, 85 clock signal extraction unit, 90 cable, 50, 100 transmission device 110 Basic part 120 Extension part 130 Connection part

Claims (5)

収容する通信端末を増設する拡張部と、前記拡張部に収容された前記通信端末とネットワーク網との間でデータ伝送する伝送部と、前記拡張部と前記伝送部とを通信可能に接続する接続部とを有する伝送装置であって、
前記伝送部は、
前記通信端末を制御監視し前記データ伝送を制御する制御部を備え、
前記拡張部は、
前記通信端末を前記ネットワーク網と同期させるためのクロック信号を外部から受信する外部クロック受信部を備え、
前記接続部は、前記外部クロック受信部によって受信された前記クロック信号を前記制御部へ転送し、
前記制御部は、転送された前記クロック信号に基づいて、前記通信端末を前記ネットワーク網と同期させて前記データ伝送させる
ことを特徴とする伝送装置。
An expansion unit that adds communication terminals to be accommodated, a transmission unit that transmits data between the communication terminal accommodated in the expansion unit and a network, and a connection that connects the expansion unit and the transmission unit in a communicable manner A transmission device comprising:
The transmission unit is
A control unit for controlling and monitoring the communication terminal and controlling the data transmission;
The extension is
An external clock receiving unit for receiving a clock signal for synchronizing the communication terminal with the network;
The connecting unit transfers the clock signal received by the external clock receiving unit to the control unit,
The control unit causes the communication terminal to transmit the data in synchronization with the network based on the transferred clock signal.
請求項1に記載の伝送装置において、
前記接続部は、
前記拡張部と前記伝送部との間で同期が確立しているか否かを判定する同期判定部と、
前記同期判定部により同期が確立していないと判定された場合、前記クロック信号の転送を停止する転送停止部と、をさらに備える
ことを特徴とする伝送装置。
The transmission apparatus according to claim 1,
The connecting portion is
A synchronization determination unit that determines whether synchronization is established between the extension unit and the transmission unit;
And a transfer stop unit that stops transfer of the clock signal when it is determined by the synchronization determination unit that synchronization is not established.
請求項2に記載の伝送装置において、
前記接続部は、
前記拡張部と前記伝送部との同期を確立させて設定する同期設定部をさらに備え、
前記同期設定部は、前記同期判定部により同期が確立していないと判定された場合、前記拡張部と前記伝送部との同期を確立し、
前記接続部は、前記クロック信号の転送を再開する
ことを特徴とする伝送装置。
The transmission apparatus according to claim 2,
The connecting portion is
A synchronization setting unit for establishing and setting synchronization between the extension unit and the transmission unit;
When the synchronization setting unit determines that synchronization is not established by the synchronization determination unit, the synchronization setting unit establishes synchronization between the extension unit and the transmission unit,
The connection unit resumes transfer of the clock signal.
請求項3に記載の伝送装置において、
前記接続部は、
前記同期判定部と前記同期設定部とを接続し、前記同期判定部による判定結果を前記同期設定部に通知する信号線をさらに備え、
前記クロック信号は、前記信号線を介して前記制御部へ転送される
ことを特徴とする伝送装置。
The transmission apparatus according to claim 3, wherein
The connecting portion is
The synchronization determination unit and the synchronization setting unit are connected, further comprising a signal line for notifying the synchronization setting unit of the determination result by the synchronization determination unit,
The transmission apparatus, wherein the clock signal is transferred to the control unit via the signal line.
収容する通信端末を増設する拡張部と、前記拡張部に収容された前記通信端末とネットワーク網との間でデータ伝送する伝送部と、前記拡張部と前記伝送部とを通信可能に接続する接続部とを有する伝送装置の伝送方法であって、
前記拡張部は、前記通信端末を前記ネットワーク網と同期させるためのクロック信号を外部から受信し、
前記接続部は、前記クロック信号を前記伝送部へ転送し、
前記伝送部は、転送された前記クロック信号に基づいて、前記通信端末を前記ネットワーク網と同期させて前記データ伝送させる
ことを特徴とする伝送方法。
An expansion unit that adds communication terminals to be accommodated, a transmission unit that transmits data between the communication terminal accommodated in the expansion unit and a network, and a connection that connects the expansion unit and the transmission unit in a communicable manner And a transmission method of a transmission device comprising:
The extension unit receives a clock signal for synchronizing the communication terminal with the network from outside,
The connection unit transfers the clock signal to the transmission unit,
The transmission unit transmits the data in synchronization with the network network based on the transferred clock signal.
JP2010159703A 2010-07-14 2010-07-14 Transmission apparatus and transmission method Expired - Fee Related JP5555564B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2010159703A JP5555564B2 (en) 2010-07-14 2010-07-14 Transmission apparatus and transmission method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010159703A JP5555564B2 (en) 2010-07-14 2010-07-14 Transmission apparatus and transmission method

Publications (2)

Publication Number Publication Date
JP2012023539A true JP2012023539A (en) 2012-02-02
JP5555564B2 JP5555564B2 (en) 2014-07-23

Family

ID=45777434

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010159703A Expired - Fee Related JP5555564B2 (en) 2010-07-14 2010-07-14 Transmission apparatus and transmission method

Country Status (1)

Country Link
JP (1) JP5555564B2 (en)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06284119A (en) * 1993-03-29 1994-10-07 Hitachi Ltd Bus type clock supply system for communication system
JP2000106565A (en) * 1998-07-31 2000-04-11 Nec Eng Ltd Network synchronization and non-hit clock switching system in bus connection extension system
JP2004320393A (en) * 2003-04-16 2004-11-11 Nec Corp Clock feeding system and communication data processing apparatus used therefor

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06284119A (en) * 1993-03-29 1994-10-07 Hitachi Ltd Bus type clock supply system for communication system
JP2000106565A (en) * 1998-07-31 2000-04-11 Nec Eng Ltd Network synchronization and non-hit clock switching system in bus connection extension system
JP2004320393A (en) * 2003-04-16 2004-11-11 Nec Corp Clock feeding system and communication data processing apparatus used therefor

Also Published As

Publication number Publication date
JP5555564B2 (en) 2014-07-23

Similar Documents

Publication Publication Date Title
CN107087132B (en) Receiver and signal transmission method
EP2557736B1 (en) Method, service board and system for transmitting keyboard, video, mouse data
JP2001211228A (en) Telephone terminal
US8407390B2 (en) Method and apparatus for data processing
KR20070079261A (en) Method and apparatus for processing signal
JPH0851451A (en) Method and apparatus for synchronization,terminal and switching apparatus
JP5555564B2 (en) Transmission apparatus and transmission method
JP5620876B2 (en) Network synchronizer shelf, network synchronizer
JP5704988B2 (en) Communication device
JP4723554B2 (en) Interface conversion method and apparatus between high-speed data having various data amounts
JP2003179584A (en) Synchronous method of network system
CN115225774A (en) Synchronization method and system for distributed video mosaic control
KR101764652B1 (en) Remote contact monitoring apparatus and method thereof
CN111917515B (en) Code stream switching method and device of re-timer chip
JP2978623B2 (en) Network synchronization system
JP2010219850A (en) Method for switching synchronization timing source of transmission communication device
EP0808044A2 (en) Datalink system and communication network
EP4096121A1 (en) Communication device and clock synchronization method
KR100439148B1 (en) Frame Synchronous Signal Output Apparatus And Method In Multi System
KR100369685B1 (en) A method and a device of synchronization reference clock for exchanger
CN108933639B (en) Synchronization method and Bluetooth device
JP2000049841A (en) Communication system
JP2718543B2 (en) Dependent synchronization method
JP2000106565A (en) Network synchronization and non-hit clock switching system in bus connection extension system
JP3442484B2 (en) Digital circuit switching equipment

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20120926

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20131028

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20131105

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20131224

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140527

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140602

R150 Certificate of patent or registration of utility model

Ref document number: 5555564

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees