JP2011155478A - Electronic equipment - Google Patents

Electronic equipment Download PDF

Info

Publication number
JP2011155478A
JP2011155478A JP2010015527A JP2010015527A JP2011155478A JP 2011155478 A JP2011155478 A JP 2011155478A JP 2010015527 A JP2010015527 A JP 2010015527A JP 2010015527 A JP2010015527 A JP 2010015527A JP 2011155478 A JP2011155478 A JP 2011155478A
Authority
JP
Japan
Prior art keywords
arithmetic processing
processing unit
logical address
hdmi
microcomputer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2010015527A
Other languages
Japanese (ja)
Other versions
JP5434630B2 (en
Inventor
Shogo Sakai
昌吾 酒井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Funai Electric Co Ltd
Original Assignee
Funai Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Funai Electric Co Ltd filed Critical Funai Electric Co Ltd
Priority to JP2010015527A priority Critical patent/JP5434630B2/en
Publication of JP2011155478A publication Critical patent/JP2011155478A/en
Application granted granted Critical
Publication of JP5434630B2 publication Critical patent/JP5434630B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To start and enable HDMI-compatible electronic equipment in a shorter time. <P>SOLUTION: A recorder 10 includes: a main microcomputer 11; a sub microcomputer 12 that keeps operating while the main microcomputer 11 is suspended; and an HDMI 13 for connecting external equipment. The sub microcomputer 12 starts the main microcomputer 11 when a start signal is input while the main microcomputer 11 is suspended. The use state of logical addresses assigned to the external equipment connected via the HDMI 13 is investigated by brute force while the main microcomputer 11 performs start processing. The main microcomputer 11, when started by the sub microcomputer 12, acquires the use state of the logical addresses from the sub microcomputer 12, selects one of the unused logical addresses, and sets the address as the logical address of the present electronic equipment. <P>COPYRIGHT: (C)2011,JPO&INPIT

Description

本発明は、電子機器に関し、特に第一の演算処理装置と該第一の演算処理装置の停止中も動作し続ける第二の演算処理装置と外部機器を接続するためのHDMI(High-Definition Multimedia Interface)とを備える電子機器に関する。   The present invention relates to an electronic device, and in particular, a high-definition multimedia (HDMI) for connecting a first arithmetic processing device and a second arithmetic processing device that continues to operate even when the first arithmetic processing device is stopped to an external device. Interface).

HDMIに対応した機器同士をHDMIケーブルで接続して構成されるHDMIシステムにおいては、システムを構成する機器が変更されることがある。そのため、システムを構成する機器を把握するための技術が各種提案されている。
例えば、引用文献1では、外部機器に対して機器電源投入コマンドと電源状態取得コマンドと電源状態通知コマンドを順に送信して各外部機器の電源が入っているか否かを判断し、電源の入っている機器に対して論理アドレスの番号の若い順にHDMI入力の切換えを行って所定時間入力状態を維持することにより、各外部機器の正しい物理アドレスに更新している。
また、引用文献2では、各種のタイミングでを送信することにより、論理アドレス“(TV)”が取得されていないことを確認している。
また、引用文献3では、シンク機器において、電源投入時に論理アドレスごとに接続機器の物理アドレスを返送するように要求するCECコマンドを送出し、HDMI機器の接続状況をマッピングしている。
また、引用文献4では、起動処理において各部の初期化や設定データの読込みなどを行った後の接続確認や通常動作時の定期的な接続確認において、アドレスリストに登録されている論理アドレスよりも登録されていない論理アドレスに対する接続確認の頻度を高めることにより、接続確認の処理負担を減少させている。
また、引用文献5では、電源状態を問合せるコマンドを順に送信して各AV機器の電源状態を調査している。
In an HDMI system configured by connecting devices compatible with HDMI with an HDMI cable, the devices constituting the system may be changed. Therefore, various techniques for grasping the devices constituting the system have been proposed.
For example, in Cited Document 1, a device power-on command, a power state acquisition command, and a power state notification command are sequentially transmitted to an external device to determine whether or not each external device is turned on. By switching the HDMI input to the devices that are in descending order of the logical address numbers and maintaining the input state for a predetermined time, the external devices are updated to the correct physical addresses.
In Cited Document 2, it is confirmed that the logical address “(TV)” has not been acquired by transmitting at various timings.
In Cited Document 3, the sink device sends a CEC command requesting to return the physical address of the connected device for each logical address when the power is turned on, and maps the connection status of the HDMI device.
Also, in the cited document 4, in the connection confirmation after initialization of each part or reading of setting data in the start-up process and the periodic connection confirmation in the normal operation, the logical address registered in the address list is used. By increasing the frequency of connection confirmation for unregistered logical addresses, the processing burden of connection confirmation is reduced.
In the cited document 5, a command for inquiring about the power supply state is sequentially transmitted to investigate the power supply state of each AV device.

特開2009−211163号公報JP 2009-2111163 A 特開2009−147536号公報JP 2009-147536 A 特開2008−301339号公報JP 2008-301339 A 特開2008−293414号公報JP 2008-293414 A 特開2008−022055号公報JP 2008-022055 A

以上のように、HDMIシステムを構成する電子機器では、電子機器の制御処理を行う演算処理装置としてのCPUが起動してから各論理アドレスを宛先としてポーリングを行い、返答の有無を確認して論理アドレスの使用状況を確認していた。そのため、電子機器の起動を開始してから実際に使用できるようになるまでに時間がかかるという課題があった。
本発明は上記課題に鑑みてなされたものであり、HDMIに対応した電子機器の起動が開始されてから実際に使用できるようになるまでの時間を短縮することを目的とする。
As described above, in an electronic device that constitutes an HDMI system, polling is performed by using each logical address as a destination after the CPU as an arithmetic processing unit that performs control processing of the electronic device is started, and the presence or absence of a response is confirmed to perform logical The usage status of the address was confirmed. For this reason, there is a problem that it takes time until the electronic device can be actually used after starting the electronic device.
The present invention has been made in view of the above problems, and an object of the present invention is to reduce the time from the start of the activation of an electronic device compatible with HDMI until it can be actually used.

上記課題を解決するために、本発明の電子機器は、第一の演算処理装置と該第一の演算処理装置の停止中も動作し続ける第二の演算処理装置と外部機器を接続するためのHDMIとを備える電子機器において、上記第二の演算処理装置は、上記第一の演算処理装置の停止中に起動信号の入力を検知すると上記第一の演算処理装置を起動させ、上記第一の演算処理装置が起動処理を行っている間に上記HDMIを介して接続されている外部機器に割当てられている論理アドレスの使用状況を総当りで調査し、上記第一の演算処理装置は、上記第二の演算処理装置によって起動されると上記第二の演算処理装置から上記論理アドレスの使用状況を取得して未使用の論理アドレスの中からひとつを選択して本電子機器の論理アドレスとして設定する構成としてある。   In order to solve the above-described problems, an electronic apparatus according to the present invention is for connecting a first arithmetic processing device and a second arithmetic processing device that continues to operate even when the first arithmetic processing device is stopped to an external device. In an electronic device comprising HDMI, the second arithmetic processing unit activates the first arithmetic processing unit upon detecting an input of an activation signal while the first arithmetic processing unit is stopped, and the first arithmetic processing unit is activated. While the arithmetic processing unit is performing the start-up process, the use status of the logical address assigned to the external device connected via the HDMI is investigated in a brute force manner, and the first arithmetic processing unit When activated by the second arithmetic processing unit, the usage status of the logical address is acquired from the second arithmetic processing unit, and one of the unused logical addresses is selected and set as the logical address of the electronic device. Do There as formed.

上記のように構成した電子機器においては、第一の演算処理装置と第二の演算処理装置の少なくとも2つの演算処理装置を備えており、第一の演算処理装置の停止中には少なくとも第二の演算処理装置が起動している。第二の演算処理装置は、電子機器の起動を指示する起動信号の入力を検知可能になっており、第一の演算処理装置の停止中に該起動信号の入力を検知すると、第一の演算処理装置を制御することにより第一の演算処理装置を起動させる。起動信号は、上記HDMIを介して外部機器から入力されてもよいし、電子機器に備えられた操作入力部からユーザーの操作入力などに応じて入力されるものであってもよい。第二の演算処理装置は、第一の演算処理装置が起動処理を行っている間にHDMIを介して互いに通信可能に接続されたHDMIシステムを構成する外部機器において、使用中の論理アドレスを調査する。すなわち、使用中の論理アドレスが分かれば未使用の論理アドレスもわかるため、未使用の論理アドレスを調査しているとも言える。この論理アドレスは、HDMIシステムを構成する各電子機器同士が通信を行う際に、互いの宛先として電子機器間で重複しないように設定される。そして、起動が完了すると、第一の演算処理装置は本電子機器に割当てられる論理アドレスの設定を行う。このとき、第一の演算処理装置は、自身でHDMIシステムにおける論理アドレスの使用状況を調査せずに、第二の演算処理装置の行った調査結果を取得し、未使用の論理アドレスの中からいずれか1つを選択して設定する。よって、第一の演算処理装置は、論理アドレスの使用状況の調査に時間を使うことなく論理アドレスを設定できる。   The electronic apparatus configured as described above includes at least two arithmetic processing devices, a first arithmetic processing device and a second arithmetic processing device, and at least the second arithmetic processing device is stopped while the first arithmetic processing device is stopped. The arithmetic processing unit is activated. The second arithmetic processing unit can detect an input of an activation signal instructing activation of the electronic device. When the input of the activation signal is detected while the first arithmetic processing unit is stopped, the first arithmetic processing unit The first arithmetic processing unit is activated by controlling the processing unit. The activation signal may be input from an external device via the HDMI, or may be input in accordance with a user operation input from an operation input unit provided in the electronic device. The second arithmetic processing unit investigates a logical address in use in an external device constituting the HDMI system that is communicably connected to each other via HDMI while the first arithmetic processing unit is performing a startup process. To do. In other words, if the logical address in use is known, the unused logical address can also be known, so it can be said that the unused logical address is being investigated. This logical address is set so as not to overlap between electronic devices as destinations of each other when the electronic devices constituting the HDMI system communicate with each other. When the activation is completed, the first arithmetic processing unit sets a logical address assigned to the electronic device. At this time, the first arithmetic processing unit does not itself investigate the use status of the logical address in the HDMI system, acquires the investigation result performed by the second arithmetic processing unit, and uses the unused logical address from the unused logical addresses. Select and set one of them. Therefore, the first arithmetic processing unit can set the logical address without using time for investigating the usage status of the logical address.

また、本発明の選択的な一態様として、上記第二の演算処理装置は、上記HDMIの規格の上で本電子機器の種類に対して設定可能な論理アドレスのみに対し、論理アドレスの使用状況を総当りで調査する構成とすることができる。HDMIシステムにおいては、特定の機種に対して予約されている論理アドレスがある。このような予約済みの論理アドレスを除外して使用状況を調査することにより、第二の演算処理装置の調査時間も短縮できる。   Further, as a selective aspect of the present invention, the second arithmetic processing unit may use the logical address only for the logical address that can be set for the type of the electronic device based on the HDMI standard. Can be configured to investigate brute force. In the HDMI system, there is a logical address reserved for a specific model. By investigating the usage status by excluding such reserved logical addresses, the investigation time of the second arithmetic processing unit can be shortened.

また、本発明の選択的な一態様として、上記第二の演算処理装置は、上記HDMIを介して各論理アドレスを宛先とする応答要求を送信し、応答のあった論理アドレスについて使用中と判断し、応答のなかった論理アドレスについて未使用と判断する構成とすることができる。HDMIでは、自身の論理アドレスを宛先としないメッセージについては破棄し、自身の論理アドレスを宛先とするメッセージに対しては応答を行うようになっている。よって。応答の無い論理アドレスは未使用であり、応答のあった論理アドレスは使用中であると判断できる。なお、応答要求として、例えば、HDMIにおけるCEC(Consumer Electronics Control)規格において用意されているなどのようなCECコマンドを利用すれば、応答のあった論理アドレスについては物理アドレスやデバイスネームも取得し、HDMIシステムの構成状況を同時に把握することも可能である。   Also, as a selective aspect of the present invention, the second arithmetic processing unit transmits a response request addressed to each logical address via the HDMI, and determines that the responding logical address is in use. The logical address that has not responded can be determined to be unused. In HDMI, a message not destined for its own logical address is discarded, and a response is made to a message destined for its own logical address. Therefore. It can be determined that a logical address without a response is unused and a logical address with a response is in use. As a response request, for example, if a CEC command such as that prepared in the CEC (Consumer Electronics Control) standard in HDMI is used, a physical address and a device name are acquired for a logical address that has been responded. It is also possible to grasp the configuration status of the HDMI system at the same time.

また、本発明の選択的な一態様として、上記第一の演算処理装置は、上記第二の演算処理装置によって起動を開始されると、ファームウェアとしてのLinuxの起動処理を開始する構成とすることができる。すなわち、ブルーレイディスクのレコーダやプレーヤでは演算処理装置のファームウェアとしてLinuxが利用されており、従来のレコーダに比べて起動時間が長くなっている。すなわち起動時間が長くなっているブルーレイディスクのレコーダやプレーヤに本発明を適用することにより、長くなった起動時間を利用して論理アドレスの使用状況を調査し、その調査結果を利用することにより起動が開始されてから実際に利用できるようになるまでの時間を効率的に短縮することができる。   Further, as a selective aspect of the present invention, the first arithmetic processing device is configured to start a Linux boot process as firmware when the second arithmetic processing device starts the boot. Can do. That is, a Blu-ray disc recorder or player uses Linux as the firmware for the arithmetic processing unit, and the startup time is longer than that of a conventional recorder. In other words, by applying the present invention to a Blu-ray Disc recorder or player whose start-up time is long, the use state of the logical address is investigated by using the long start-up time, and the start-up is performed by using the investigation result. It is possible to efficiently reduce the time from the start to the time when it can actually be used.

なお、上述した電子機器は、他の機器に組み込まれた状態で実施されたり他の方法とともに実施されたりする等の各種の態様を含む。また、本発明は上記電子機器を備えるHDMIシステム、上述した装置の構成に対応した工程を有する制御方法、上述した装置の構成に対応した機能をコンピュータに実現させるプログラム、該プログラムを記録したコンピュータ読み取り可能な記録媒体、等としても実現可能である。これらDHMIシステム、電子機器の制御方法、電子機器の制御画像送信プログラム、該プログラムを記録した媒体、の発明も、上述した作用、効果を奏する。むろん、請求項2〜4に記載した構成も、前記システムや前記方法や前記プログラムや前記記録媒体に適用可能である。   Note that the electronic device described above includes various modes such as being implemented in a state of being incorporated in another device or being implemented together with another method. The present invention also provides an HDMI system including the above-described electronic device, a control method having steps corresponding to the configuration of the above-described device, a program for causing a computer to realize a function corresponding to the above-described configuration of the device, and a computer reading that records the program It can also be realized as a possible recording medium. The inventions of the DHMI system, the electronic device control method, the electronic device control image transmission program, and the medium on which the program is recorded also have the operations and effects described above. Of course, the configurations described in claims 2 to 4 are also applicable to the system, the method, the program, and the recording medium.

以上説明したように本発明によれば、論理アドレスが決定されるまでの時間を短縮することが可能な電子機器を提供することができる。
また請求項2にかかる発明によれば、論理アドレスの使用状況の調査時間を短縮することができる。
そして請求項3にかかる発明によれば、論理アドレスの使用状況を容易に調査することができる。
さらに請求項4にかかる発明によれば、Linuxをファームウェアとして搭載した電子機器において起動が開始されてから実際に利用できるようになるまでの時間を効率的に短縮することができる。
As described above, according to the present invention, it is possible to provide an electronic device that can shorten the time until a logical address is determined.
According to the second aspect of the present invention, it is possible to shorten the investigation time of the logical address usage status.
According to the invention of claim 3, it is possible to easily investigate the usage status of the logical address.
Further, according to the fourth aspect of the present invention, it is possible to efficiently shorten the time from the start of activation to the actual use of the electronic device in which Linux is installed as firmware.

HDMIシステムの構成を示すブロック図である。1 is a block diagram showing a configuration of an HDMI system. サブマイコンにおける起動処理の流れを示すフローチャートである。It is a flowchart which shows the flow of the starting process in a submicrocomputer. メインマイコンにおける起動処理の流れを示すフローチャートである。It is a flowchart which shows the flow of the starting process in a main microcomputer. 論理アドレス割当テーブルの一例である。It is an example of a logical address allocation table.

以下、下記の順序に従って本発明の実施形態を説明する。
(1)本実施形態の構成:
(2)起動処理:
(3)起動処理の変形例:
(4)まとめ:
Hereinafter, embodiments of the present invention will be described in the following order.
(1) Configuration of the present embodiment:
(2) Startup process:
(3) Modification of start-up process:
(4) Summary:

(1)本実施形態の構成:
図1は、本発明の電子機器の一実施形態にかかるレコーダを含んで構成されたHDMI(High-Definition Multimedia Interface)システムの概略構成を示すブロック図である。同図に示すHDMIシステム100は、テレビジョン20に対して、HDMIケーブルによりレコーダ10とセットトップボックス30(STB30)とアンプ40とプレーヤ50とを接続した構成としてある。
(1) Configuration of the present embodiment:
FIG. 1 is a block diagram showing a schematic configuration of an HDMI (High-Definition Multimedia Interface) system configured to include a recorder according to an embodiment of the electronic apparatus of the present invention. The HDMI system 100 shown in the figure has a configuration in which a recorder 10, a set top box 30 (STB 30), an amplifier 40, and a player 50 are connected to a television 20 via an HDMI cable.

テレビジョン20は、HDMIケーブルを介して接続された機器から出力される映像と音声とを、例えばテレビジョン20の画面に出力するための機器である。プレーヤ50は、DVD(Digital Versatile Disk)やHD(Hard Disk)等の記憶媒体に記録された映像コンテンツをデコードし、映像と音声とをHDMIケーブルを介して出力する機器である。レコーダ10は、プレーヤ50と同様に、DVDやHD等の記憶媒体に記録された映像コンテンツをデコードし、映像と音声とをHDMIケーブルを介して出力する機器である。また、映像および音声を入力し、エンコードして不図示のDVDやHD等の記憶媒体に記録する機能も持つ。STB30は、ケーブルテレビ放送やデジタルテレビ放送の映像と音声とをHDMIケーブルを介して出力する機器である。なお、以下の説明では、レコーダ10以外のテレビジョン20やSTB30やアンプ40やプレーヤ50をまとめてレコーダ10の「外部機器」と総称することにする。   The television 20 is a device for outputting video and audio output from a device connected via an HDMI cable, for example, on the screen of the television 20. The player 50 is a device that decodes video content recorded on a storage medium such as a DVD (Digital Versatile Disk) or HD (Hard Disk), and outputs video and audio via an HDMI cable. As with the player 50, the recorder 10 is a device that decodes video content recorded on a storage medium such as a DVD or HD and outputs video and audio via an HDMI cable. Also, it has a function of inputting video and audio, encoding and recording them on a storage medium such as a DVD or HD (not shown). The STB 30 is a device that outputs video and audio of cable television broadcasting and digital television broadcasting via an HDMI cable. In the following description, the television 20, STB 30, amplifier 40, and player 50 other than the recorder 10 are collectively referred to as “external devices” of the recorder 10.

また、図1に示すように、レコーダ10は、メインマイコン11とサブマイコン12とHDMI13とリモコン受信部14と、HD DVD(High-Definition Digital Versatile Disk)やDVD、ブルーレイディスク等の光学式記憶媒体に音声データや映像データ等のコンテンツデータを記録するDVD記録部15と、HD DVDやブルーレイディスク等の光学式記憶媒体に記録された情報から音声データや映像データ等のコンテンツデータを再生するDVD再生部16と、HDに音声データや映像データ等のコンテンツデータを記録するHD記録部17と、HDに記録されている音声データや映像データ等のコンテンツデータを再生するHD再生部18と、を備えている。   As shown in FIG. 1, the recorder 10 includes an optical storage medium such as a main microcomputer 11, a sub-microcomputer 12, an HDMI 13, a remote control receiving unit 14, an HD DVD (High-Definition Digital Versatile Disk), a DVD, and a Blu-ray disc. DVD recording unit 15 for recording content data such as audio data and video data, and DVD playback for reproducing content data such as audio data and video data from information recorded on an optical storage medium such as an HD DVD or a Blu-ray disc Unit 16, an HD recording unit 17 that records content data such as audio data and video data on the HD, and an HD playback unit 18 that reproduces content data such as audio data and video data recorded on the HD. ing.

むろん、レコーダ10に再生機能は必須ではないし、記録機能もHD DVDとDVDとHDとの少なくとも1つに対する記録機能を有すればよい。また再生機能を有する場合もHD DVDとDVDとHDとの少なくとも1つからの再生機能を有すればよい。なお、本実施形態においては、メインマイコン11が第一の演算処理装置を構成し、サブマイコン12が第二の演算処理装置を構成する。むろん、後述のように各マイコンはCPUを構成要素として備えているので、各演算処理装置のCPUが各演算処理装置を構成するともいえる。   Of course, the playback function is not essential for the recorder 10, and the recording function only needs to have a recording function for at least one of HD DVD, DVD, and HD. Further, even if it has a playback function, it is sufficient to have a playback function from at least one of HD DVD, DVD, and HD. In the present embodiment, the main microcomputer 11 constitutes a first arithmetic processing device, and the sub-microcomputer 12 constitutes a second arithmetic processing device. Of course, as will be described later, each microcomputer includes a CPU as a constituent element. Therefore, it can be said that the CPU of each arithmetic processing unit constitutes each arithmetic processing unit.

レコーダ10には、AC電源を供給されていない停止状態と、AC電源を供給されつつメインマイコン11が起動していない休止状態と、AC電源を供給されつつメインマイコンが動作している起動状態と、の3つの状態がある。停止状態においては、サブマイコン12とメインマイコン11は停止しており、休止状態においては、メインマイコン11は停止しているがサブマイコン12は起動している。起動状態においては、少なくともメインマイコン11が起動している。サブマイコン12はメインマイコン11よりも低電力で動作するものが望ましい。   The recorder 10 has a stop state in which AC power is not supplied, a sleep state in which the main microcomputer 11 is not started while AC power is supplied, and a start state in which the main microcomputer is operating while AC power is supplied. There are three states. In the stop state, the sub microcomputer 12 and the main microcomputer 11 are stopped. In the stop state, the main microcomputer 11 is stopped but the sub microcomputer 12 is started. In the activated state, at least the main microcomputer 11 is activated. The sub-microcomputer 12 is preferably one that operates with lower power than the main microcomputer 11.

このように構成されたレコーダ10は、HDMIケーブルで外部機器と接続されている。HDMIケーブルは、TMDS(Transition Minimized Differential Signaling)ラインとCECラインとを備えている。CECラインは、HDMIシステム100の機器のCPUの間をシリアルに接続する。TMDSラインは、映像信号および音声信号を伝送するように各機器の間を接続する。レコーダ10のHDMI13は、HDMIトランスミッタと、HDMIレシーバと、CEC I/Fとを備えており、HDMI13を介してHDMIケーブルで接続された外部機器との間でHDMI−CEC規格に準拠したリンク機能を実現している。   The recorder 10 configured in this way is connected to an external device via an HDMI cable. The HDMI cable includes a TMDS (Transition Minimized Differential Signaling) line and a CEC line. The CEC line serially connects between CPUs of the devices of the HDMI system 100. The TMDS line connects each device so as to transmit a video signal and an audio signal. The HDMI 13 of the recorder 10 includes an HDMI transmitter, an HDMI receiver, and a CEC I / F, and has a link function based on the HDMI-CEC standard with an external device connected via the HDMI 13 via an HDMI cable. Realized.

HDMIトランスミッタは、例えばDVDプレーヤのDVDやHDプレーヤのHDに記録されている映像データと音声データとを読出してHDMI形式のストリームに変換し、HDMIケーブルのTMDSラインを介して外部機器へ転送する。HDMIレシーバは、HDMIケーブルのTMDSラインを介して外部機器から転送されてきたHDMI形式のストリームを映像データと音声データに変換し、DVDレコーダのDVDやHDレコーダのHDに記録する。CEC I/Fは、HDMIケーブルのCECラインに接続されており、外部機器との間でCECコマンドの双方向通信を可能とする。   The HDMI transmitter reads, for example, video data and audio data recorded on a DVD of a DVD player or an HD of an HD player, converts the data into an HDMI format stream, and transfers the stream to an external device via a TMDS line of an HDMI cable. The HDMI receiver converts the HDMI format stream transferred from the external device via the TMDS line of the HDMI cable into video data and audio data, and records the data on the DVD of the DVD recorder or the HD of the HD recorder. The CEC I / F is connected to the CEC line of the HDMI cable and enables bidirectional communication of CEC commands with external devices.

HDMIトランスミッタやHDMIレシーバの動作は、HDMIコントローラーとして動作するメインマイコン11によって制御されており、CEC I/Fの動作は、メインマイコン11もしくはサブマイコン12によって制御され、メインマイコン11とサブマイコン12はHDMI接続された外部機器をCECコマンドによって制御することができる。   The operation of the HDMI transmitter and the HDMI receiver is controlled by the main microcomputer 11 that operates as an HDMI controller, and the operation of the CEC I / F is controlled by the main microcomputer 11 or the sub microcomputer 12, and the main microcomputer 11 and the sub microcomputer 12 are An external device connected via HDMI can be controlled by a CEC command.

メインマイコン11は、メインマイコン11の演算処理の中枢を成すCPU(Central Processing Unit)と、CPUのワークエリアとして使用されるRAM(Random Access Memory)と、メインマイコン11のファームウェアを記憶しているROM(Read Only Memory)を備えている。メインマイコン11は、CPUがRAMをワークエリアとして使用しつつROMに記憶されたファームウェアを実行することにより、各部の初期化および設定データの読み込みなどの起動処理を行い、起動処理が完了するとHDMIシステム100における自身の論理アドレスを設定する。本実施形態においては、メインマイコン11のファームウェアはLinuxで構成されている。   The main microcomputer 11 is a central processing unit (CPU) that is the center of arithmetic processing of the main microcomputer 11, a RAM (Random Access Memory) that is used as a work area of the CPU, and a ROM that stores firmware of the main microcomputer 11 (Read Only Memory). The main microcomputer 11 performs a startup process such as initialization of each unit and reading of setting data by executing firmware stored in the ROM while the CPU uses the RAM as a work area. When the startup process is completed, the HDMI system is completed. Set its own logical address at 100. In the present embodiment, the firmware of the main microcomputer 11 is composed of Linux.

サブマイコン12は、サブマイコン12の演算処理の中枢を成すCPUと、CPUのワークエリアとして使用されるRAMと、サブマイコン12のファームウェアを記憶しているROMとを備えている。サブマイコン12は、CPUがRAMをワークエリアとして使用しつつROMに記憶されたファームウェアを実行することにより、リモコン受信部14やHDMI13から入力される起動信号を監視し、起動信号の入力を検知するとメインマイコン11を制御して起動させる。起動信号は、例えば、休止状態においてリモコン受信部14を介してリモコン14aから入力される制御信号や、HDMI13を介して外部機器から入力されるCECコマンドが該当する。また、サブマイコン12は、CECコマンドにて外部機器のポーリングを行うことができる。   The sub-microcomputer 12 includes a CPU that forms the center of the arithmetic processing of the sub-microcomputer 12, a RAM that is used as a work area for the CPU, and a ROM that stores firmware of the sub-microcomputer 12. When the sub-microcomputer 12 uses the RAM as a work area and executes the firmware stored in the ROM, the sub-microcomputer 12 monitors the activation signal input from the remote control receiver 14 or the HDMI 13 and detects the input of the activation signal. The main microcomputer 11 is controlled and started. The activation signal corresponds to, for example, a control signal input from the remote controller 14a via the remote control receiver 14 in a sleep state, or a CEC command input from an external device via the HDMI 13. Further, the sub-microcomputer 12 can perform polling of the external device with a CEC command.

(2)起動処理:
図2は、サブマイコン12において実行される起動処理のフローチャートであり、図3は、メインマイコン11において実行される起動処理のフローチャートである。図2に示す処理は、レコーダ10に対するAC電源の供給が開始されたときに開始される。図3の処理は、サブマイコン12によってメインマイコン11が起動されたときに、メインマイコン11において開始される。
(2) Startup process:
FIG. 2 is a flowchart of the startup process executed in the sub-microcomputer 12, and FIG. 3 is a flowchart of the startup process executed in the main microcomputer 11. The process shown in FIG. 2 is started when the supply of AC power to the recorder 10 is started. The processing in FIG. 3 is started in the main microcomputer 11 when the main microcomputer 11 is activated by the sub-microcomputer 12.

図2の起動処理はサブマイコン12が起動しつつメインマイコン11が停止している休止状態において実行されるものであり、レコーダ10に対するAC電源の供給が開始された直後や、ユーザーの操作や外部機器記からのCECコマンドなどによって起動状態から休止状態へと移行したときに、実行されている。なお、レコーダ10を構成する各部に対するAC電源の供給は、レコーダ10のACプラグがAC電源のコネクタに接続されたときに開始されてもよいし、AC電源の供給開始を指示するための主電源スイッチなどを別途設けておいて、主電源スイッチがオンにされたときに開始されてもよい。以下、図2の流れに沿って、起動処理の流れを説明する。   The startup process in FIG. 2 is executed in a sleep state in which the main microcomputer 11 is stopped while the sub-microcomputer 12 is started. Immediately after the supply of AC power to the recorder 10 is started, user operation or external It is executed when a transition is made from a start state to a dormant state by a CEC command from the device description. The supply of AC power to each unit constituting the recorder 10 may be started when the AC plug of the recorder 10 is connected to the connector of the AC power supply, or a main power supply for instructing the start of supply of AC power A switch or the like may be provided separately, and may be started when the main power switch is turned on. Hereinafter, the flow of the activation process will be described along the flow of FIG.

ステップS110において、サブマイコン12は、レコーダに対して起動信号の入力があったか否かを判断する。サブマイコン12は、起動命令が入力されるとステップS115に進み(S110:Yes)、起動命令が入力されていないときはステップS110の処理を繰り返し実行する(S110:No)。   In step S110, the sub-microcomputer 12 determines whether or not an activation signal has been input to the recorder. When the activation command is input, the sub-microcomputer 12 proceeds to step S115 (S110: Yes), and when the activation command is not input, repeatedly executes the process of step S110 (S110: No).

ステップS115に進むと、サブマイコン12はメインマイコン11を起動させる。例えば、サブマイコン12は、メインマイコン11に対する電源供給ラインに配置された切替回路を切替えることによりメインマイコン11に対する電源供給を制御して、ステップS115においてメインマイコン11に対する電源供給を開始することによりメインマイコン11を起動させることができる。また、例えば、サブマイコン12は、UART(Universal Asynchronous Receiver Transmitter)で接続さているメインマイコン11に対して起動を指示する制御信号を入力することにより、メインマイコン11を起動させることができる。メインマイコン11が起動すると、図3に示す起動処理がメインマイコン11において開始される。一方、サブマイコン12は、メインマイコン11を起動させるとステップS120に進む。   In step S115, the sub microcomputer 12 activates the main microcomputer 11. For example, the sub-microcomputer 12 controls the power supply to the main microcomputer 11 by switching a switching circuit arranged on the power supply line for the main microcomputer 11 and starts the power supply to the main microcomputer 11 in step S115. The microcomputer 11 can be activated. Further, for example, the sub-microcomputer 12 can start the main microcomputer 11 by inputting a control signal for instructing the main microcomputer 11 connected by a UART (Universal Asynchronous Receiver Transmitter). When the main microcomputer 11 is activated, the activation process shown in FIG. On the other hand, when the sub microcomputer 12 activates the main microcomputer 11, the process proceeds to step S120.

ステップS120において、サブマイコン12は、HDMIシステム100の論理アドレスの使用状況を調査する。図4は、本実施形態にかかるHDMIシステム100における論理アドレス割当テーブルTである。論理アドレス割当テーブルTでは、HDMI−CEC上での論理アドレスとデバイスナンバーとデバイスタイプとを対応付けてあり、論理アドレスは0〜15までの16個用意されている。従って、HDMIシステム100を構成する機器には、0〜15の何れかの論理アドレスが割当てられる。   In step S120, the sub-microcomputer 12 investigates the usage status of the logical address of the HDMI system 100. FIG. 4 is a logical address allocation table T in the HDMI system 100 according to the present embodiment. In the logical address allocation table T, logical addresses on HDMI-CEC, device numbers, and device types are associated with each other, and 16 logical addresses from 0 to 15 are prepared. Therefore, any logical address from 0 to 15 is assigned to the devices constituting the HDMI system 100.

そこで、サブマイコン12は、ステップS120において、HDMI13を介して全ての論理アドレスを宛先として順にCECコマンドの応答要求(Polling Message)を送信する。外部機器は、自身に割当てられている論理アドレスを指定した応答要求を受取ると、物理アドレスとデバイスネームを応答として返信(ACK)する。なお、応答要求は、確実に使用状況を調査するために、例えば5回繰り返して行うとよい。サブマイコンは、論理アドレス割当テーブルTに、応答に基づいて各論理アドレスに対応させて物理アドレスとデバイスネームを記録する。このようにして作成された論理アドレス割当テーブルTを参照することにより、HDMIシステム100における論理アドレスの使用状況が把握され、使用中の論理アドレスと、未使用の論理アドレスとを把握することができる。むろん、論理アドレス割当テーブルTではなく、返答のあった論理アドレスのみを一覧や返答の無かった論理アドレスのみを一覧としてもよい。全ての論理アドレスについて使用状況の調査が終了すると、ステップS125に進む。   Therefore, in step S120, the sub-microcomputer 12 sequentially transmits a response request (Polling Message) of the CEC command to all logical addresses as destinations via the HDMI 13. When the external device receives the response request designating the logical address assigned to itself, it returns (ACK) the physical address and device name as a response. Note that the response request may be repeated, for example, five times in order to reliably check the usage status. The sub-microcomputer records a physical address and a device name in the logical address assignment table T in association with each logical address based on the response. By referring to the logical address allocation table T created in this way, the usage status of the logical address in the HDMI system 100 can be grasped, and the logical address in use and the unused logical address can be grasped. . Of course, instead of the logical address assignment table T, only the logical addresses that have returned may be listed or only the logical addresses that have not been answered may be listed. When the usage status check is completed for all logical addresses, the process proceeds to step S125.

ステップS125において、サブマイコン12は、メインマイコン11から未使用の論理アドレスの一覧の要求があったか否かを判断する。すなわち、メインマイコン11は、ステップS210の起動処理が終了するとステップS215に進んでレコーダ10に設定すべき論理アドレスの設定を行うため、このとき、サブマイコン12に対して上述した要求を行う。この要求を受付けると、サブマイコン12はステップS130に進み(S125:Yes)、ステップS130において未使用の論理アドレスの一覧をメインマイコン11に送信する。むろん、論理アドレス割当テーブルTそのものを送信してもよい。   In step S125, the sub-microcomputer 12 determines whether or not there is a request for a list of unused logical addresses from the main microcomputer 11. That is, the main microcomputer 11 proceeds to step S215 when the activation process of step S210 is completed, and sets the logical address to be set in the recorder 10. At this time, the main microcomputer 11 makes the above request to the sub microcomputer 12. When receiving this request, the sub-microcomputer 12 proceeds to step S130 (S125: Yes), and transmits a list of unused logical addresses to the main microcomputer 11 in step S130. Of course, the logical address allocation table T itself may be transmitted.

ステップS215において、メインマイコン11は未使用の論理アドレスの一覧の中から論理アドレスを1つ選択して自身の論理アドレスとして設定する。論理アドレスの設定が完了すると、メインマイコン11は、HDMI13を介して外部機器に自身の論理アドレスをブロードキャストする。すると、外部機器はレコーダ10の論理アドレスを記憶して、その後のHDMIシステムにおいてレコーダ10と通信する際の宛先として使用することになる。   In step S215, the main microcomputer 11 selects one logical address from the list of unused logical addresses and sets it as its own logical address. When the setting of the logical address is completed, the main microcomputer 11 broadcasts its own logical address to the external device via the HDMI 13. Then, the external device stores the logical address of the recorder 10 and uses it as a destination when communicating with the recorder 10 in the subsequent HDMI system.

以上のようにしてメインマイコン11のファームウェアの起動が開始されてから起動完了するまでの間に、サブマイコン12が未使用の論理アドレスを調査しておくことにより、レコーダ10の起動から通信が出来るようになるまでの時間を短縮することができる。   Communication from the start of the recorder 10 is possible by the sub-microcomputer 12 investigating unused logical addresses between the start of the firmware of the main microcomputer 11 and the completion of the start as described above. It is possible to shorten the time until it becomes.

そして、ステップS135では、サブマイコン12は、レコーダ10に対する休止命令が入力されたか否かを判断する。サブマイコン12は、メインマイコン11の論理アドレスが設定されてからメインマイコン11が停止するまでの間にレコーダ10に対する休止命令の入力の有無を監視している。休止命令は、例えば、ユーザーがリモコンの電源オフボタンを操作したときにリモコン受信部14からサブマイコン12に対して入力される休止信号や、ユーザーが外部機器を操作したときに外部機器からレコーダ10に対してHDMIを介して送信される各種の制御信号などである。サブマイコン12は、休止命令が入力されるまではステップS135の処理を繰り返し、休止命令が入力されるとステップS110に進む。   In step S135, the sub-microcomputer 12 determines whether or not a pause command for the recorder 10 has been input. The sub-microcomputer 12 monitors whether or not a pause command is input to the recorder 10 after the logical address of the main microcomputer 11 is set and before the main microcomputer 11 stops. The pause command is, for example, a pause signal input to the sub-microcomputer 12 from the remote control receiver 14 when the user operates the power off button of the remote controller, or the recorder 10 from the external device when the user operates the external device. Are various control signals transmitted via HDMI. The sub-microcomputer 12 repeats the process of step S135 until the pause command is input, and proceeds to step S110 when the pause command is input.

なお、上述した実施形態では、メインマイコン11からサブマイコン12に対して未使用の論理アドレスの一覧を要求するようにしてあるが、サブマイコン12がメインマイコンの起動が完了したタイミングに合わせて主体的に未使用の論理アドレスの一覧を送信するようにしてもよい。この場合は、サブマイコン12はメインマイコン11の起動状況を監視し、メインマイコン11のファームウェアの起動が完了してメインマイコン11がアドレス設定に入った事を検知したときに上記一覧を送信する。   In the above-described embodiment, the main microcomputer 11 requests the sub-microcomputer 12 for a list of unused logical addresses. However, the sub-microcomputer 12 is mainly configured according to the timing at which the main microcomputer is activated. Alternatively, a list of unused logical addresses may be transmitted. In this case, the sub-microcomputer 12 monitors the activation status of the main microcomputer 11, and transmits the above list when it is detected that the firmware of the main microcomputer 11 has been activated and the main microcomputer 11 has entered address setting.

(3)起動処理の変形例:
上述した実施形態では、HDMIシステムにおいて電子機器に割当可能な全ての論理アドレスに総当りで使用状況を調査した。しかしながら、図4の論理アドレス割当テーブルTに示すように、論理アドレスは0〜15までの16個用意されている。これらの論理アドレスには、使用する機器の種類が予約されている論理アドレスがあり、仮に未使用であっても他の種類の機器には割当てられないものが存在する。例えばレコーダには、テレビジョンに予約されている論理アドレス「0」や、再生機に予約されている論理アドレス「4」「8」「11」、チューナーに予約されている論理アドレス「1」「6」「7」「10」、ブロードキャストアドレスである論理アドレス「15」、は割当てることができない。そこで、本変形例では、上述した起動処理のステップS120において、予約されているアドレスを除いた論理アドレスについて調査を行う。より具体的には、図4の論理アドレス「1」「2」「9」「14」に対して返答要求(Polling Message)を送信する。このように、規格上、レコーダ10に割当可能な論理アドレスのみを使用状況の調査対象とすることにより、調査時間を短縮することができる。
(3) Modification of start-up process:
In the embodiment described above, the usage status of all logical addresses allocatable to electronic devices in the HDMI system is investigated. However, as shown in the logical address assignment table T in FIG. 4, 16 logical addresses from 0 to 15 are prepared. Among these logical addresses, there are logical addresses for which the types of devices to be used are reserved, and there are those that cannot be assigned to other types of devices even if they are unused. For example, in the recorder, the logical address “0” reserved for the television, the logical addresses “4”, “8”, “11” reserved for the player, and the logical addresses “1”, “11” reserved for the tuner. 6 ”,“ 7 ”,“ 10 ”and the broadcast address logical address“ 15 ”cannot be assigned. Therefore, in this modified example, the logical address excluding the reserved address is investigated in step S120 of the activation process described above. More specifically, a response request (Polling Message) is transmitted to the logical addresses “1”, “2”, “9”, and “14” in FIG. In this way, the investigation time can be shortened by using only the logical addresses that can be assigned to the recorder 10 according to the standard as the investigation target of the usage status.

(4)まとめ:
以上説明した実施形態によれば、メインマイコン11と、メインマイコン11の停止中も動作し続けるサブマイコン12と外部機器を接続するためのHDMI13とを備えるレコーダ10において、サブマイコン12はメインマイコン11の停止中に起動信号の入力を検知するとメインマイコン11を起動させ、メインマイコン11が起動処理を行っている間にHDMI13を介して接続されている外部機器に割当てられている論理アドレスの使用状況を総当りで調査し、メインマイコン11は、サブマイコン12によって起動されるとサブマイコン12から論理アドレスの使用状況を取得して未使用の論理アドレスの中からひとつを選択して本電子機器の論理アドレスとして設定する。よって、HDMIに対応した電子機器の起動から実際に使用できるようになるまで時間を短縮することができる。
(4) Summary:
According to the embodiment described above, in the recorder 10 including the main microcomputer 11, the sub microcomputer 12 that continues to operate even when the main microcomputer 11 is stopped, and the HDMI 13 for connecting external devices, the sub microcomputer 12 is the main microcomputer 11. When the activation signal is detected while the main microcomputer 11 is stopped, the main microcomputer 11 is activated, and the use status of the logical address assigned to the external device connected via the HDMI 13 while the main microcomputer 11 performs the activation process. When the main microcomputer 11 is activated by the sub-microcomputer 12, the main microcomputer 11 obtains the usage status of the logical address from the sub-microcomputer 12, selects one of the unused logical addresses, and Set as a logical address. Therefore, it is possible to reduce the time from the activation of the electronic device compatible with HDMI until it can be actually used.

なお、本発明は上記実施例に限られるものでないことは言うまでもない。当業者であれば言うまでもないことであるが、
・上記実施例の中で開示した相互に置換可能な部材および構成等を適宜その組み合わせを変更して適用すること
・上記実施例の中で開示されていないが、公知技術であって上記実施例の中で開示した部材および構成等と相互に置換可能な部材および構成等を適宜置換し、またその組み合わせを変更して適用すること
・上記実施例の中で開示されていないが、公知技術等に基づいて当業者が上記実施例の中で開示した部材および構成等の代用として想定し得る部材および構成等と適宜置換し、またその組み合わせを変更して適用すること
は本発明の一実施例として開示されるものである。
Needless to say, the present invention is not limited to the above embodiments. It goes without saying for those skilled in the art,
・ Applying mutually interchangeable members and configurations disclosed in the above embodiments by appropriately changing the combination thereof.− Although not disclosed in the above embodiments, it is a publicly known technique and the above embodiments. The members and configurations that can be mutually replaced with the members and configurations disclosed in the above are appropriately replaced, and the combination is changed and applied. It is an embodiment of the present invention that a person skilled in the art can appropriately replace the members and configurations that can be assumed as substitutes for the members and configurations disclosed in the above-described embodiments, and change the combinations and apply them. It is disclosed as.

100…HDMIシステム、10…レコーダ、11…メインマイコン、12…サブマイコン、13…HDMI、14…リモコン受信部、14a…リモコン、15…DVD記録部、16…DVD再生部、17…HD記録部、18…HD再生部、20…テレビジョン、30…セットトップボックス、40…アンプ、50…プレーヤ、T…論理アドレス割当テーブル DESCRIPTION OF SYMBOLS 100 ... HDMI system, 10 ... Recorder, 11 ... Main microcomputer, 12 ... Sub microcomputer, 13 ... HDMI, 14 ... Remote control receiving part, 14a ... Remote control, 15 ... DVD recording part, 16 ... DVD reproducing part, 17 ... HD recording part , 18 ... HD playback unit, 20 ... television, 30 ... set top box, 40 ... amplifier, 50 ... player, T ... logical address allocation table

Claims (4)

第一の演算処理装置と該第一の演算処理装置の停止中も動作し続ける第二の演算処理装置と外部機器を接続するためのHDMI(High-Definition Multimedia Interface)とを備える電子機器において、
上記第二の演算処理装置は、上記第一の演算処理装置の停止中に起動信号の入力を検知すると上記第一の演算処理装置を起動させ、上記第一の演算処理装置が起動処理を行っている間に上記HDMIを介して接続されている外部機器に割当てられている論理アドレスの使用状況を総当りで調査し、
上記第一の演算処理装置は、上記第二の演算処理装置によって起動されると上記第二の演算処理装置から上記論理アドレスの使用状況を取得して未使用の論理アドレスの中からひとつを選択して本電子機器の論理アドレスとして設定することを特徴とする電子機器。
In an electronic apparatus comprising a first arithmetic processing unit, a second arithmetic processing unit that continues to operate even when the first arithmetic processing unit is stopped, and an HDMI (High-Definition Multimedia Interface) for connecting an external device,
The second arithmetic processing unit activates the first arithmetic processing unit when detecting an input of a start signal while the first arithmetic processing unit is stopped, and the first arithmetic processing unit performs a start process. While using the above-mentioned HDMI to investigate the usage status of the logical address assigned to the external device,
When the first arithmetic processing unit is activated by the second arithmetic processing unit, the first arithmetic processing unit acquires the use status of the logical address from the second arithmetic processing unit and selects one of the unused logical addresses. The electronic device is set as a logical address of the electronic device.
上記第二の演算処理装置は、上記HDMIの規格の上で本電子機器の種類に対して設定可能な論理アドレスのみに対し、論理アドレスの使用状況を総当りで調査する請求項1に記載の電子機器。   2. The second processing unit according to claim 1, wherein the second arithmetic processing unit investigates the use status of the logical address only for the logical address that can be set for the type of the electronic device based on the HDMI standard. Electronics. 上記第二の演算処理装置は、上記HDMIを介して各論理アドレスを宛先とする応答要求を送信し、応答のあった論理アドレスについて使用中と判断し、応答のなかった論理アドレスについて未使用と判断する請求項1または請求項2に記載の電子機器。   The second arithmetic processing unit transmits a response request addressed to each logical address via the HDMI, determines that the responding logical address is in use, and determines that the unaddressed logical address is unused. The electronic device according to claim 1, wherein the electronic device is determined. 上記第一の演算処理装置は、上記第二の演算処理装置によって起動を開始されると、ファームウェアとしてのLinuxの起動処理を開始する請求項1〜請求項3のいずれか1項に記載の電子機器。   The electronic device according to any one of claims 1 to 3, wherein the first arithmetic processing device starts a booting process of Linux as firmware when the second arithmetic processing device is started by the second arithmetic processing device. machine.
JP2010015527A 2010-01-27 2010-01-27 Electronics Expired - Fee Related JP5434630B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2010015527A JP5434630B2 (en) 2010-01-27 2010-01-27 Electronics

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010015527A JP5434630B2 (en) 2010-01-27 2010-01-27 Electronics

Publications (2)

Publication Number Publication Date
JP2011155478A true JP2011155478A (en) 2011-08-11
JP5434630B2 JP5434630B2 (en) 2014-03-05

Family

ID=44541118

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010015527A Expired - Fee Related JP5434630B2 (en) 2010-01-27 2010-01-27 Electronics

Country Status (1)

Country Link
JP (1) JP5434630B2 (en)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008085703A (en) * 2006-09-28 2008-04-10 Sharp Corp Display unit
JP2009088906A (en) * 2007-09-28 2009-04-23 Toshiba Corp Information processing apparatus
JP2009290322A (en) * 2008-05-27 2009-12-10 Canon Inc Apparatus controller and apparatus control method in video display system, and video display device

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008085703A (en) * 2006-09-28 2008-04-10 Sharp Corp Display unit
JP2009088906A (en) * 2007-09-28 2009-04-23 Toshiba Corp Information processing apparatus
JP2009290322A (en) * 2008-05-27 2009-12-10 Canon Inc Apparatus controller and apparatus control method in video display system, and video display device

Also Published As

Publication number Publication date
JP5434630B2 (en) 2014-03-05

Similar Documents

Publication Publication Date Title
EP2324632B1 (en) Video control apparatus and control method for video control apparatus
JP2005524926A (en) Control of AV content source component by AV content sink component
JP2009194753A (en) Electronic device, display system, transmission method and display method
JP5553571B2 (en) Communication apparatus and method
JP5085720B2 (en) Video display system
JP2008301232A (en) Television receiving unit and apparatus control method
WO2011070720A1 (en) Reproduction device, display device, av network system, reproduction method, program, and integrated circuit
JP5375615B2 (en) Electronic device, control signal conversion method, and control signal conversion program
JP2010283749A (en) Video output device and control method thereof, and video display device and control method thereof
JP5921575B2 (en) Electronic device, control method, program, and recording medium
JP5171428B2 (en) Electronics
JP5434630B2 (en) Electronics
JP5315083B2 (en) Display device, method and program
CN111164985B (en) Display apparatus, control method thereof, and recording medium
JP2009246514A (en) Broadcasting receiving apparatus and control method therefor
JP5928243B2 (en) Content transceiver
US9113123B2 (en) Electronic apparatus, control method, and recording medium
JP6235668B1 (en) Display device, display device control method, and program
JP5503392B2 (en) Display device, display device control method, control program, and recording medium
JP5159801B2 (en) Video / audio processing apparatus and video / audio processing method
JP2011172167A (en) Electronic equipment
JP2009118251A (en) Recording reproducing device and system control method for recording reproducing device
JP2011135137A (en) Communication device
JP2015165710A (en) Display device, television receiver with display device, display device control method, control program, and recording medium
JP2014140226A (en) Display device, control method thereof, control program, and recording medium

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20121128

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130730

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130807

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20131004

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20131112

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20131125

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees