JP2011011423A - Light emitting device, manufacturing method therefor, and image forming apparatus - Google Patents

Light emitting device, manufacturing method therefor, and image forming apparatus Download PDF

Info

Publication number
JP2011011423A
JP2011011423A JP2009156601A JP2009156601A JP2011011423A JP 2011011423 A JP2011011423 A JP 2011011423A JP 2009156601 A JP2009156601 A JP 2009156601A JP 2009156601 A JP2009156601 A JP 2009156601A JP 2011011423 A JP2011011423 A JP 2011011423A
Authority
JP
Japan
Prior art keywords
light emitting
emitting device
light
unit circuits
power supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2009156601A
Other languages
Japanese (ja)
Inventor
Hiroaki Jo
宏明 城
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2009156601A priority Critical patent/JP2011011423A/en
Publication of JP2011011423A publication Critical patent/JP2011011423A/en
Withdrawn legal-status Critical Current

Links

Images

Landscapes

  • Printers Or Recording Devices Using Electromagnetic And Radiation Means (AREA)
  • Facsimile Heads (AREA)

Abstract

PROBLEM TO BE SOLVED: To suppress an abnormal gradation caused by a light emitting element of always-not-emitting while easily attaining a high resolution in a light emitting device of multiple exposure.SOLUTION: The light emitting device 100 is provided with a plurality of unit circuits U, data lines 2, control circuits 50 and memories 80. The unit circuit U includes the light emitting element P, and inputs designation data for designating the emission luminescence, and actuates the light emitting element P based on the data. The control circuit 50 feeds the designation data concerning a fixed number of spot images to the data line 2, and makes the data transmitted to each of a fixed number of unit circuits U located in a line in the first pitch along the advance direction of a photosensitive face 302. Between adjoining unit circuits U among a fixed number of unit circuits U, the emission period is shifted at a fixed period. The fixed period and the first pitch are determined so that a fixed number of spot images may lap mutually. The unit circuit U of always-not-emitting inputs the designation data which makes the light emitting element P into not-emitting.

Description

本発明は、一定の速度で進行する感光面に光を照射して像を形成する発光装置に関する。   The present invention relates to a light-emitting device that forms an image by irradiating light onto a photosensitive surface that travels at a constant speed.

一定の速度で進行する感光面に光を照射して像を形成する発光装置としては、感光体ドラムなどの像担持体の感光面に光を照射してドット(静電潜像)を形成する露光ヘッドが知られている。露光ヘッドは、感光面を横切る方向(X方向)に配列された複数の発光素子を備える。また、露光ヘッドの一種として、多重露光を行うものが知られている(特許文献1参照)。多重露光を行う露光ヘッドは、感光面の進行方向に沿ってY方向に配列された複数の発光素子を備え、これらの発光素子を互いに異なるタイミングで発光させることにより、像を重ねてドットを形成する。   As a light-emitting device that forms an image by irradiating light on a photosensitive surface that travels at a constant speed, dots (electrostatic latent images) are formed by irradiating light on the photosensitive surface of an image carrier such as a photosensitive drum. An exposure head is known. The exposure head includes a plurality of light emitting elements arranged in a direction (X direction) across the photosensitive surface. Also, a type of exposure head that performs multiple exposure is known (see Patent Document 1). An exposure head that performs multiple exposure includes a plurality of light emitting elements arranged in the Y direction along the traveling direction of the photosensitive surface, and these light emitting elements emit light at different timings to form dots by overlapping images. To do.

特開2008−80608号公報(図1)Japanese Patent Laid-Open No. 2008-80608 (FIG. 1)

多重露光を行う露光ヘッドには、各発光素子の発光輝度を低く抑制可能という利点がある。例えば、特許文献1に記載の露光ヘッドでは、発光素子として有機EL素子が採用されており、有機EL素子の寿命は発光輝度が高いほど短くなるから、各発光素子の発光輝度を抑制すれば、発光素子の寿命が長くなる。また、一般に、多重露光を用いる露光ヘッドには回路が大規模化するという欠点があるが、特許文献1に記載の露光ヘッドでは、Y方向に配列された複数の発光素子間で、発光素子を駆動する回路の一部が共有されているから、回路の大規模化を抑制することができる。   An exposure head that performs multiple exposure has an advantage that the light emission luminance of each light emitting element can be suppressed low. For example, in the exposure head described in Patent Document 1, an organic EL element is employed as the light emitting element, and the lifetime of the organic EL element becomes shorter as the light emission luminance is higher. Therefore, if the light emission luminance of each light emitting element is suppressed, The lifetime of the light emitting element is increased. In general, an exposure head using multiple exposure has a disadvantage that the circuit becomes large-scale, but in the exposure head described in Patent Document 1, light emitting elements are arranged between a plurality of light emitting elements arranged in the Y direction. Since a part of the circuit to be driven is shared, the scale of the circuit can be suppressed.

しかし、特許文献1に記載の露光ヘッドでも、Y方向に配列された複数の発光素子を駆動する回路が一箇所に集約されて広い面積を占めており、この集約された回路がX方向に配列されているから、発光素子のX方向の配列ピッチを狭めること、すなわちX方向の高解像度化が困難である。また、特許文献1に記載の露光ヘッドには、発光素子へ駆動電流を供給する配線を、Y方向に並ぶ発光素子の数と同じ本数だけ、集約された回路から引き回す必要がある。これも、X方向の高解像度化を妨げる一因となる。   However, even in the exposure head described in Patent Document 1, circuits for driving a plurality of light emitting elements arranged in the Y direction are concentrated in one place and occupy a wide area, and these aggregated circuits are arranged in the X direction. Therefore, it is difficult to narrow the arrangement pitch of the light emitting elements in the X direction, that is, to increase the resolution in the X direction. In addition, in the exposure head described in Patent Document 1, it is necessary to route wiring for supplying a driving current to the light emitting elements from the integrated circuit by the same number as the number of light emitting elements arranged in the Y direction. This is also a factor that hinders high resolution in the X direction.

ところで、露光ヘッドが備える複数の発光素子に、常に非発光となる発光素子が含まれる場合がある。この場合、多重露光を行わない露光ヘッドでは、形成すべきドットが形成されないという致命的な問題が発生する。多重露光を行う露光ヘッドでは、このような致命的な問題は発生し難いが、所望の階調と異なる階調のドットが形成されてしまう。例えば、特許文献1に記載の露光ヘッドでは、Y方向に配列された複数の発光素子の発光輝度が一律に指定されるから、これらの発光素子に常時非発光の発光素子が含まれる場合には、所望の階調と大きく異なる階調のドットが形成されることになる。   By the way, a light emitting element that always emits no light may be included in the plurality of light emitting elements included in the exposure head. In this case, a fatal problem that a dot to be formed is not formed occurs in an exposure head that does not perform multiple exposure. In an exposure head that performs multiple exposure, such a fatal problem is unlikely to occur, but dots having a gradation different from a desired gradation are formed. For example, in the exposure head described in Patent Document 1, since the light emission luminance of a plurality of light emitting elements arranged in the Y direction is uniformly specified, when these light emitting elements always include non-light emitting light emitting elements. As a result, dots having gradations greatly different from the desired gradation are formed.

そこで、本発明は、一定の速度で進行する感光面に光を照射してドットを形成する多重露光の発光装置において、高解像度化を容易とするとともに、常時非発光の発光素子による階調異常を抑制することを解決課題とする。   Therefore, the present invention facilitates high resolution in a multi-exposure light emitting device in which dots are formed by irradiating light onto a photosensitive surface that travels at a constant speed, and gradation abnormality due to a light emitting element that does not always emit light. It is a problem to be solved.

この課題を解決するために、本発明は、一定の速度で進行する感光面に光を照射してドットを形成する発光装置において、各々が、前記感光面に照射される光を発する発光素子を含み、前記発光素子の発光輝度を指定する指定データを入力し、入力した指定データを保持し、保持している指定データに基づいて前記発光素子を駆動する複数の単位回路と、前記複数の単位回路のうち、前記感光面の進行方向に沿って第1ピッチで並ぶ一定数の単位回路への指定データの転送に共用されるデータ線と、前記複数の単位回路に含まれる特定単位回路を示す特定データを記憶する記憶部と、一つのドットを構成する前記一定数の像に係る前記一定数の指定データを、前記記憶部に記憶された前記特定データに基づいて生成し、前記データ線へ供給し、前記一定数の単位回路の各々に転送させる制御回路とを備え、前記一定数の単位回路の前記発光素子が前記一定数の指定データに基づいて駆動される期間は、隣り合う単位回路間で一定時間ずつずれており、前記第1ピッチおよび前記一定時間は、前記一定数の単位回路が前記一定数の指定データに基づいて前記発光素子を駆動することによって前記感光面に形成される前記一定数の像が互いに重なるように定められていることを特徴とする発光装置(第1発光装置)を提供する。   In order to solve this problem, the present invention relates to a light emitting device that forms dots by irradiating light onto a photosensitive surface that travels at a constant speed, each of which includes a light emitting element that emits light irradiated onto the photosensitive surface. A plurality of unit circuits for inputting the designation data for designating the light emission luminance of the light emitting element, holding the inputted designation data, and driving the light emitting element based on the designation data held; and the plurality of units Among the circuits, there are shown data lines shared for transferring designated data to a certain number of unit circuits arranged at a first pitch along the traveling direction of the photosensitive surface, and specific unit circuits included in the plurality of unit circuits. Based on the specific data stored in the storage unit, the storage unit that stores the specific data, and the fixed number of designation data related to the fixed number of images constituting one dot are generated, to the data line Supply And a control circuit for transferring to each of the fixed number of unit circuits, and a period during which the light emitting elements of the fixed number of unit circuits are driven based on the fixed number of designated data is constant between adjacent unit circuits. The first pitch and the fixed time are shifted by time, and the fixed number of unit circuits formed on the photosensitive surface by driving the light emitting elements based on the fixed number of designated data. The light-emitting device (first light-emitting device) is characterized in that the images are determined so as to overlap each other.

なお、ドットとは、感光面に形成される画像(静電潜像)の構成単位であり、この画像の解像度は単位長さあたりのドット数で表される。例えば、1インチあたり1200個のドットで構成される画像の解像度は1200dpiである。また、指定データは二つの階調(オン/オフ)のうちの一方を示すデータでもある。指定データが指定する大きさは階調毎に相違し、オンを示す指定データが指定する大きさは単位回路毎に相違しうる。また、特定単位回路は、例えば、発光素子が常時非発光の単位回路である。   A dot is a constituent unit of an image (electrostatic latent image) formed on the photosensitive surface, and the resolution of this image is represented by the number of dots per unit length. For example, the resolution of an image composed of 1200 dots per inch is 1200 dpi. The designated data is also data indicating one of two gradations (on / off). The size designated by the designated data differs for each gradation, and the size designated by the designated data indicating ON can differ for each unit circuit. The specific unit circuit is, for example, a unit circuit in which the light emitting element is always non-light emitting.

第1発光装置では多重露光が行われ、通常は、一つのドットが互いに重なる複数の像(スポット像)で構成される。これらの像の階調は同一であるから、第1発光装置によれば、各発光素子の発光輝度を低く抑制することができる。   In the first light emitting device, multiple exposure is performed, and usually a plurality of images (spot images) in which one dot overlaps each other. Since the gradation of these images is the same, according to the first light emitting device, the light emission luminance of each light emitting element can be suppressed low.

また、第1発光装置では、発光素子を含み、指定データを入力し、入力した指定データを保持し、保持している指定データに基づいて発光素子を駆動する機能を持った単位回路が、感光面の進行方向に沿って一定数だけ並び、これら一定数の単位回路への指定データの転送が1本のデータ線を共用して行われるから、感光面を横切る方向(感光面に平行で感光面の進行方向に直交する方向)において、発光素子を駆動する回路に占有される領域が狭くなる。よって、この発光装置によれば、高解像度化が容易となる。また、この発光装置には、感光面の進行方向に沿って並ぶ発光素子の数を増やしても、それが高解像度化を阻害する要因にはならないという利点もある。   In the first light emitting device, a unit circuit including a light emitting element, inputting designated data, holding the inputted designated data, and driving the light emitting element based on the held designated data is a photosensitive circuit. A certain number of lines are arranged along the surface traveling direction, and the designated data is transferred to the certain number of unit circuits by sharing one data line. In a direction perpendicular to the direction of travel of the surface, the area occupied by the circuit that drives the light emitting element becomes narrower. Therefore, according to this light emitting device, it is easy to increase the resolution. Further, this light-emitting device has an advantage that even if the number of light-emitting elements arranged along the traveling direction of the photosensitive surface is increased, it does not hinder high resolution.

また、第1発光装置では、一つのドットを構成する一定数の像に係る一定数の指定データが、記憶部に記憶された特定データに基づいて生成される。したがって、第1発光装置によれば、例えば、発光素子が常時非発光の単位回路を特定単位回路としたとき、特定単位回路の発光素子が常時非発光であることを考慮して他の単位回路の発光素子の発光輝度を制御することができる。よって、第1発光装置によれば、常時非発光の発光素子による階調異常を抑制することができる。また、第1発光装置によれば、発光素子が所望の輝度と異なる輝度で発光する単位回路を特定単位回路とすることにより、所望の輝度と異なる輝度で発光する発光素子による階調異常を抑制することもできる。   Further, in the first light emitting device, a certain number of designated data relating to a certain number of images constituting one dot is generated based on the specific data stored in the storage unit. Therefore, according to the first light emitting device, for example, when the unit circuit whose light emitting element is always non-light-emitting is used as the specific unit circuit, the other unit circuit is considered in consideration that the light-emitting element of the specific unit circuit is always non-light-emitting. The light emission luminance of the light emitting element can be controlled. Therefore, according to the first light emitting device, it is possible to suppress gradation abnormality due to a light emitting element that does not always emit light. Further, according to the first light emitting device, the unit circuit that emits light with a luminance different from the desired luminance is a specific unit circuit, thereby suppressing gradation abnormality caused by the light emitting element that emits light with a luminance different from the desired luminance. You can also

また、第1発光装置において、前記一定数の単位回路に、前記記憶部に記憶された前記記憶データで示される特定単位回路と、前記特定単位回路ではない非特定単位回路とが含まれる場合、前記制御回路は、前記特定単位回路には、前記発光素子が発光しない指定データを転送させ、前記非特定単位回路には、前記一定数と前記一定数の単位回路に含まれる前記特定単位回路の数とに応じた指定データを転送させるようにしてもよい。なお、指定データが発光素子の駆動エネルギーの大きさを指定するデータの場合、特定単位回路に転送される指定データが指定する大きさは、その発光素子を発光させない大きさとなり、非特定単位回路に転送される指定データが指定する大きさは、一定数と一定数の単位回路に含まれる特定単位回路の数とに応じた大きさとなる。   Further, in the first light emitting device, when the fixed number of unit circuits include a specific unit circuit indicated by the stored data stored in the storage unit and a non-specific unit circuit that is not the specific unit circuit, The control circuit causes the specific unit circuit to transfer designated data that the light emitting element does not emit light, and the non-specific unit circuit includes the fixed number and the specific unit circuit included in the fixed number of unit circuits. The designated data corresponding to the number may be transferred. In addition, when the designation data is data designating the magnitude of the driving energy of the light emitting element, the magnitude designated by the designation data transferred to the specific unit circuit is a magnitude that does not cause the light emitting element to emit light, and the non-specific unit circuit The size designated by the designation data transferred to the size is in accordance with a certain number and the number of specific unit circuits included in the certain number of unit circuits.

この発光装置では、特定単位回路が、発光素子が常時非発光の単位回路であっても、発光素子が所望の輝度と異なる輝度で発光する単位回路であっても、特定単位回路の発光素子は発光しない。つまり、この発光装置によれば、ドットの階調制御において、発光素子が所望の輝度と異なる輝度で発光する単位回路を、発光素子が常時非発光の単位回路と同じ扱いとすることができる。そして、この発光装置では、非特定単位回路の発光素子が、一定数と特定単位回路の数とに応じた輝度で発光する。これは、例えば、非特定単位回路の発光素子の発光輝度を、一定数の単位回路に含まれる特定単位回路の数が多いほど高くすることが可能であることを意味する。よって、この発光装置によれば、常時非発光の発光素子による階調異常と所望の輝度と異なる輝度で発光する発光素子による階調異常との両方を回避することができる。   In this light emitting device, even if the specific unit circuit is a unit circuit in which the light emitting element is always non-light emitting, or the unit circuit in which the light emitting element emits light with a luminance different from the desired luminance, the light emitting element of the specific unit circuit is Does not emit light. That is, according to this light-emitting device, in dot gradation control, a unit circuit in which a light-emitting element emits light with a luminance different from a desired luminance can be treated the same as a unit circuit in which the light-emitting element is always non-light-emitting. And in this light-emitting device, the light emitting element of a non-specific unit circuit light-emits with the brightness | luminance according to the fixed number and the number of specific unit circuits. This means, for example, that the light emission luminance of the light emitting element of the non-specific unit circuit can be increased as the number of the specific unit circuits included in the fixed number of unit circuits is increased. Therefore, according to this light emitting device, it is possible to avoid both the gradation abnormality caused by the light emitting element that does not always emit light and the gradation abnormality caused by the light emitting element that emits light with a luminance different from the desired luminance.

なお、発光素子が所望の輝度と異なる輝度で発光する単位回路を特定単位回路とし、特定単位回路の発光特性を記憶しておき、記憶した発光特性に基づいて、非特定単位回路に転送させる指定データを生成する形態としても、所望の輝度と異なる輝度で発光する発光素子による階調異常の回避は可能である。しかし、発光特性の測定には少なからぬ手間がかかる。また、非特定単位回路に転送させる指定データの生成処理が複雑となってしまう。   The unit circuit that emits light with a luminance different from the desired luminance is set as the specific unit circuit, the light emission characteristics of the specific unit circuit are stored, and the designation is made to transfer to the non-specific unit circuit based on the stored light emission characteristics Even in the form of generating data, it is possible to avoid gradation abnormality by a light emitting element that emits light with a luminance different from a desired luminance. However, it takes a lot of labor to measure the light emission characteristics. In addition, the process for generating the designated data to be transferred to the non-specific unit circuit becomes complicated.

また、第1発光装置において、前記複数の単位回路に共通の共通電源配線を備え、前記複数の単位回路の各々は、前記共通電源配線から供給される電気エネルギーを用いて前記発光素子を駆動する駆動素子を備え、前記特定単位回路の前記駆動素子は、前記共通電源配線と電気的に切断されており、前記複数の単位回路のうちの前記特定単位回路ではない非特定単位回路の前記駆動素子は、前記共通電源配線と電気的に接続されているようにしてもよい(第2発光装置)。電気エネルギーとしては、電流や電圧を例示可能である。第2発光装置では、非特定単位回路の発光素子が発光しうるのに対し、特定単位回路の発光素子は発光し得ない。これは、一定数の単位回路に特定単位回路と非特定単位回路とが含まれる場合にも同様である。つまり、第2発光装置によれば、一定数の単位回路のうちの特定単位回路のみの発光素子を強制的に常時非発光とすることができる。   In the first light emitting device, the plurality of unit circuits are provided with a common power supply wiring, and each of the plurality of unit circuits drives the light emitting element using electric energy supplied from the common power supply wiring. The drive element of the non-specific unit circuit that is not the specific unit circuit of the plurality of unit circuits, the drive element of the specific unit circuit being electrically disconnected from the common power supply wiring May be electrically connected to the common power supply wiring (second light emitting device). Examples of electrical energy include current and voltage. In the second light emitting device, the light emitting element of the non-specific unit circuit can emit light, whereas the light emitting element of the specific unit circuit cannot emit light. This is the same when a specific unit circuit and a non-specific unit circuit are included in a certain number of unit circuits. That is, according to the second light emitting device, light emitting elements of only a specific unit circuit among a certain number of unit circuits can be forcibly made to always emit no light.

なお、一定数の単位回路のうちの特定単位回路のみの発光素子を常時非発光とする方法としては、他に、発光素子が発光しない指定データを特定単位回路に転送させる方法があるが、この方法では、特定単位回路の発光素子と共通電源配線とが短絡している場合、すなわち常時発光する発光素子が存在する場合に対処不能である。これに対して、第2発光装置では、上記の短絡自体が発生しない。つまり、第2発光装置によれば、発光素子の常時発光を防止し、発光素子の常時発光に起因する階調異常を回避することができる。   In addition, as a method of making a light emitting element of only a specific unit circuit out of a certain number of unit circuits always emit no light, there is a method of transferring designated data that the light emitting element does not emit light to the specific unit circuit. This method cannot cope with the case where the light emitting element of the specific unit circuit and the common power supply line are short-circuited, that is, when there is a light emitting element that always emits light. On the other hand, in the second light emitting device, the above short circuit itself does not occur. That is, according to the second light emitting device, it is possible to prevent the light emitting element from always emitting light and to avoid gradation abnormality caused by the light emitting element always emitting light.

また、第1発光装置において、前記複数の単位回路に共通の共通電源配線を備え、前記複数の単位回路の各々は、前記共通電源配線から供給される電気エネルギーを用いて前記発光素子を駆動する駆動素子を備え、前記複数の単位回路の各々は、前記駆動素子と前記共通電源配線とを電気的に接続する個別電源配線を備えるようにしてもよい(第3発光装置)。第3発光装置では、共通電源配線と駆動素子との電気的接続を単位回路毎に切断することが可能である。したがって、第3発光装置によれば、発光素子の常時発光に起因する階調異常を回避することができる。   In the first light emitting device, the plurality of unit circuits are provided with a common power supply wiring, and each of the plurality of unit circuits drives the light emitting element using electric energy supplied from the common power supply wiring. A drive element may be provided, and each of the plurality of unit circuits may include an individual power supply line that electrically connects the drive element and the common power supply line (third light emitting device). In the third light emitting device, the electrical connection between the common power supply wiring and the drive element can be cut for each unit circuit. Therefore, according to the third light emitting device, it is possible to avoid gradation abnormality due to constant light emission of the light emitting element.

また、第3発光装置において、透明な基板を備え、前記複数の単位回路および前記共通電源配線は、前記基板上に層を重ねて形成され、前記個別電源配線の層は、前記複数の単位回路に共通であり、前記共通電源配線の層よりも前記基板側に形成されているようにしてもよい(第4発光装置)。第4発光装置では、共通電源配線よりも個別電源配線の方が透明な基板に近いから、透明な基板側からレーザー光を照射して個別電源配線を切断することが容易となる。   Further, in the third light emitting device, a transparent substrate is provided, the plurality of unit circuits and the common power supply wiring are formed by overlapping layers on the substrate, and the layer of the individual power supply wiring is formed of the plurality of unit circuits. And may be formed closer to the substrate than the common power supply wiring layer (fourth light emitting device). In the fourth light emitting device, since the individual power supply wiring is closer to the transparent substrate than the common power supply wiring, it becomes easy to irradiate the laser light from the transparent substrate side to cut the individual power supply wiring.

第3発光装置または第4発光装置において、透明な基板を備え、前記一定数の単位回路の各々の前記個別電源配線は太い部分と細い部分とを有するようにしてもよい。太い部分に比較して細い部分の切断は容易であるから、この発光装置によれば、個別電源配線の切断が容易となる。   In the third light emitting device or the fourth light emitting device, a transparent substrate may be provided, and the individual power supply wiring of each of the predetermined number of unit circuits may have a thick portion and a thin portion. Since it is easy to cut a thin portion as compared with a thick portion, according to this light emitting device, it is easy to cut an individual power supply wiring.

上記の各発光装置において、前記期間を発光期間とし、発光期間の長さをTeとし、前記一定数の単位回路への指定データの転送が休止されるブランク期間の長さをTbとし、前記一定数をmとし、qを0以上の整数としたとき、前記一定時間は、Te−Tbの1/mとTeのq倍との和であり、前記感光面がTeにおいて進行する距離をL2とし、前記感光面がTbにおいて進行する距離をL3としたとき、前記第1ピッチは、L2−L3の1/mとL2のq倍との和であるようにしてもよい。mは2以上の整数である。この発光装置によれば、一定数の像が互いに確実に重なる。   In each of the above light emitting devices, the period is a light emitting period, the length of the light emitting period is Te, the length of a blank period in which transfer of designated data to the certain number of unit circuits is suspended is Tb, and the constant When the number is m and q is an integer of 0 or more, the predetermined time is the sum of 1 / m of Te−Tb and q times of Te, and the distance that the photosensitive surface travels in Te is L2. The first pitch may be the sum of 1 / m of L2−L3 and q times L2 where L3 is the distance traveled by the photosensitive surface at Tb. m is an integer of 2 or more. According to this light emitting device, a certain number of images reliably overlap each other.

また、本発明は、第2発光装置の製造方法であって、前記一定数の単位回路の各々の前記駆動素子と前記共通電源配線とを電気的に接続した後に、前記一定数の単位回路のうちの前記特定単位回路の前記駆動素子と前記共通電源配線とを電気的に切断することを特徴とする発光装置の製造方法を提供する。また、本発明は、第4発光装置の製造方法であって、前記基板上に、前記個別電源配線の層を形成した後に、前記共通電源配線の層を形成することを特徴とする発光装置の製造方法を提供する。また、本発明は、上記の各発光装置と、前記感光面を有する像担持体とを備え、複数のドットを含む画像を前記感光面に形成することを特徴とする画像形成装置を提供する。   The present invention is also a method of manufacturing the second light emitting device, wherein the driving elements and the common power supply wiring of each of the fixed number of unit circuits are electrically connected, and then the fixed number of unit circuits are connected. A method for manufacturing a light emitting device is provided, wherein the drive element of the specific unit circuit and the common power supply wiring are electrically disconnected. The present invention is also a fourth light emitting device manufacturing method, wherein the common power wiring layer is formed on the substrate, and then the common power wiring layer is formed. A manufacturing method is provided. According to another aspect of the present invention, there is provided an image forming apparatus including the light emitting devices described above and an image carrier having the photosensitive surface, and forming an image including a plurality of dots on the photosensitive surface.

本発明の第1実施形態に係る発光装置100を備える画像形成装置の一部の構成を示す斜視図である。1 is a perspective view illustrating a partial configuration of an image forming apparatus including a light emitting device 100 according to a first embodiment of the present invention. 発光装置100の平面図である。2 is a plan view of the light emitting device 100. FIG. 発光装置100の発光素子とスポット像との位置関係を示す図である。It is a figure which shows the positional relationship of the light emitting element of the light-emitting device 100, and a spot image. 発光装置100の電気的構成を示すブロック図である。3 is a block diagram showing an electrical configuration of the light emitting device 100. FIG. 発光装置100の単位回路Uxyの電気的構成を示す回路図である。3 is a circuit diagram illustrating an electrical configuration of a unit circuit Uxy of the light emitting device 100. FIG. 発光装置100の書込期間の動作を説明するための回路図である。FIG. 6 is a circuit diagram for explaining the operation of the light emitting device 100 during a writing period. 発光装置100の非書込期間の動作を説明するための回路図である。FIG. 5 is a circuit diagram for explaining the operation of the light emitting device 100 during a non-writing period. 単位回路Uxyの一部の構造を示す平面図である。It is a top view which shows the structure of a part of unit circuit Uxy. 図8のA−A´線断面図である。It is the sectional view on the AA 'line of FIG. 発光装置100の動作を説明するためのタイミングチャートである。3 is a timing chart for explaining the operation of the light emitting device 100. 発光装置100によってドットが形成される様子(不良なし)を模式的に示す図である。It is a figure which shows typically a mode that a dot is formed by the light-emitting device 100 (no defect). 発光装置100によってドットが形成される様子(不良あり)を模式的に示す図である。It is a figure which shows typically a mode that a dot is formed with the light-emitting device 100 (with defect). 本発明の第2実施形態に係る発光装置の単位回路Uxyの構造を示す平面図である。It is a top view which shows the structure of the unit circuit Uxy of the light-emitting device which concerns on 2nd Embodiment of this invention. 図13のB−B´線断面図である。It is BB 'sectional view taken on the line of FIG. 本発明の第2実施形態の変形例に係る発光装置の単位回路Uxyの構造を示す平面図である。It is a top view which shows the structure of the unit circuit Uxy of the light-emitting device which concerns on the modification of 2nd Embodiment of this invention. 本発明に係る発光装置を備える画像形成装置の一例を示す縦断面図である。It is a longitudinal cross-sectional view which shows an example of an image forming apparatus provided with the light-emitting device based on this invention. 本発明に係る発光装置を備える画像形成装置の他の例を示す縦断面図である。It is a longitudinal cross-sectional view which shows the other example of an image forming apparatus provided with the light-emitting device based on this invention.

図面を参照しながら本発明の実施形態を説明する。ただし、各図面においては、各部の寸法の比率が実際のものとは適宜に相違している。また、本発明は、以下に述べる実施形態に限定されるものではなく、これを変形して得られる各種の変形例や、これらを応用して得られる応用例をも技術的範囲に含みうる。なお、各図において共通する部分には同一の符号が付されている。   Embodiments of the present invention will be described with reference to the drawings. However, in each drawing, the ratio of the dimension of each part is appropriately different from the actual one. Further, the present invention is not limited to the embodiments described below, and various modifications obtained by modifying the embodiments and application examples obtained by applying these can be included in the technical scope. In addition, the same code | symbol is attached | subjected to the common part in each figure.

<第1実施形態>
図1は、本発明の第1実施形態に係る発光装置100の使用例を示す斜視図である。発光装置100は、電子写真方式の画像形成装置に内蔵され、感光体ドラム300の感光面302に光を照射して像(静電潜像)を形成する多重露光の露光ヘッドであり、発光装置100と感光体ドラム300との間にはレンズアレイ200が配置されている。レンズアレイ200は、例えば、セルフォック(セルフォック\SELFOCは日本板硝子株式会社の登録商標)レンズアレイである。
<First Embodiment>
FIG. 1 is a perspective view showing an example of use of the light emitting device 100 according to the first embodiment of the present invention. The light emitting device 100 is a multi-exposure exposure head that is built in an electrophotographic image forming apparatus and irradiates light onto the photosensitive surface 302 of the photosensitive drum 300 to form an image (electrostatic latent image). A lens array 200 is disposed between 100 and the photosensitive drum 300. The lens array 200 is, for example, a SELFOC (SELFOC / SELFOC is a registered trademark of Nippon Sheet Glass Co., Ltd.) lens array.

感光体ドラム300は軸301を中心にA方向へ一定の速度で回転し、感光面302はA方向へ一定の速度で進行する。感光体ドラム300が一回転することにより、感光面302の全域は、感光体ドラム300の母線方向(X方向)に延在する照射位置R1を通過する。後に詳述するが、発光装置100は、光源として、X方向に配列された複数の発光素子を備えており、照射位置R1にある感光面302に光を照射する。   The photosensitive drum 300 rotates around the shaft 301 in the A direction at a constant speed, and the photosensitive surface 302 advances in the A direction at a constant speed. By rotating the photosensitive drum 300 once, the entire photosensitive surface 302 passes through an irradiation position R1 extending in the generatrix direction (X direction) of the photosensitive drum 300. As will be described in detail later, the light emitting device 100 includes a plurality of light emitting elements arranged in the X direction as a light source, and irradiates light onto the photosensitive surface 302 at the irradiation position R1.

図2は、発光装置100の平面図であり、レンズアレイ200側から眺めた場合のものである。この図に示すように、発光装置100は、X方向(行方向または主走査方)とX方向に直交するY方向(列方向または副走査方向)に延在しており、4行n列のマトリクス状に配列された複数の発光素子Pを備える。発光素子Pは、感光面302に照射される光を発する有機EL素子であり、有機EL材料で形成された発光層を含む発光機能層を二つの電極で挟んで構成されている。図1の照射位置R1内の感光面302には、発光素子Pからの光によってスポット像が形成される。   FIG. 2 is a plan view of the light emitting device 100, as viewed from the lens array 200 side. As shown in this figure, the light emitting device 100 extends in the X direction (row direction or main scanning direction) and the Y direction (column direction or sub scanning direction) orthogonal to the X direction, and has 4 rows and n columns. A plurality of light emitting elements P arranged in a matrix are provided. The light emitting element P is an organic EL element that emits light irradiated to the photosensitive surface 302, and is configured by sandwiching a light emitting functional layer including a light emitting layer formed of an organic EL material between two electrodes. A spot image is formed by light from the light emitting element P on the photosensitive surface 302 in the irradiation position R1 in FIG.

発光素子P間のY方向の第1ピッチ(L4)は、後に詳述するが、同一列の4個の発光素子Pが1回ずつ発光することにより形成される4個のスポット像が互いに完全に重なって1個のドットを形成するように定められる。ドットは、感光面302に形成される画像(静電潜像)の構成単位である。一方、発光素子PのX方向の第2ピッチ(L2)は、要求される解像度に応じて定められる。例えば、要求される解像度が1200dpiの場合、L2は約21.2μmである。   The first pitch (L4) in the Y direction between the light emitting elements P will be described in detail later, but the four spot images formed when the four light emitting elements P in the same row emit light once each are completely complete. To form one dot. A dot is a structural unit of an image (electrostatic latent image) formed on the photosensitive surface 302. On the other hand, the second pitch (L2) in the X direction of the light emitting element P is determined according to the required resolution. For example, when the required resolution is 1200 dpi, L2 is about 21.2 μm.

図1に示すように、Y方向は、照射位置R1における感光面302の進行方向(A方向)の接線と平行であり、A方向と略一致する。Y方向とA方向とは完全には一致しないが、照射位置R1のA方向の長さは、感光体ドラム300の径に比較して十分に短いから、照射位置R1において感光面302がY方向へ進行すると仮定したとしても、その仮定に基づく結論における誤差は十分に小さくなる。よって、以降の説明では、適宜、感光面302は照射位置R1においてY方向へ進行するとみなす。   As shown in FIG. 1, the Y direction is parallel to the tangent to the traveling direction (A direction) of the photosensitive surface 302 at the irradiation position R1, and substantially coincides with the A direction. Although the Y direction and the A direction are not completely coincident with each other, the length of the irradiation position R1 in the A direction is sufficiently shorter than the diameter of the photosensitive drum 300, so that the photosensitive surface 302 is in the Y direction at the irradiation position R1. Even if it is assumed that the process proceeds, the error in the conclusion based on that assumption is sufficiently small. Therefore, in the following description, it is assumed that the photosensitive surface 302 travels in the Y direction at the irradiation position R1 as appropriate.

図3は、発光装置100の発光素子Pとスポット像との位置関係を示す図である。この図には、第x列の発光素子Px1〜Px4と、これらの発光素子と一対一で対応するスポット像SP1〜SP4とが示されている。領域R2は、図1のA方向へ進行する感光面302の一部であり、実際にはA方向の長さがL1の曲面領域であるが、ここでは、Y方向の長さがL1の平面領域とみなす。発光素子Px1〜Px4を一斉かつ瞬間的に発光させると、図3に示すように、照射位置R1の領域R2には、Y方向に並ぶスポット像SP1〜SP4が形成される。   FIG. 3 is a diagram illustrating the positional relationship between the light emitting element P of the light emitting device 100 and the spot image. In this drawing, light-emitting elements Px1 to Px4 in the x-th column and spot images SP1 to SP4 corresponding one-to-one with these light-emitting elements are shown. The region R2 is a part of the photosensitive surface 302 that travels in the A direction in FIG. 1, and is actually a curved region having a length in the A direction of L1, but here, a plane in which the length in the Y direction is L1. Consider it an area. When the light emitting elements Px1 to Px4 emit light simultaneously and instantaneously, spot images SP1 to SP4 arranged in the Y direction are formed in the region R2 at the irradiation position R1, as shown in FIG.

図4は、発光装置100の電気的構成を示すブロック図である。この図に示すように、発光装置100は、行方向(X方向)に延在する4本の制御線1と、列方向(Y方向)に延在するn本のデータ線2と、各々が制御線1とデータ線2との各交差に対応して設けられた4×n個の単位回路Uと、これらの単位回路Uを制御する制御回路50と、記憶部80とを備える。単位回路Uは、4行n列のマトリクス状に配列されており、X方向に沿ってn個ずつ、Y方向(A方向)に沿って4個ずつ並んでいる。   FIG. 4 is a block diagram illustrating an electrical configuration of the light emitting device 100. As shown in this figure, the light emitting device 100 includes four control lines 1 extending in the row direction (X direction) and n data lines 2 extending in the column direction (Y direction). 4 × n unit circuits U provided corresponding to each intersection of the control line 1 and the data line 2, a control circuit 50 that controls these unit circuits U, and a storage unit 80 are provided. The unit circuits U are arranged in a matrix of 4 rows and n columns, and n unit circuits are arranged along the X direction and four along the Y direction (A direction).

制御回路50は、第y行の制御線1に制御信号Syを供給し、第x列のデータ線2にデータ信号Dxを供給することにより、第y行第x列の単位回路Uxyを制御する。データ信号Dxは、発光素子Pの駆動電流(駆動エネルギー)の大きさ(発光輝度)を指定する指定データを連ねた電圧信号である。指定データは、二つの階調(オン/オフ)のうちの一方を示すデータでもある。指定データが指定する大きさは階調毎に相違し、オンを示す指定データが指定する大きさは単位回路毎に相違しうる。   The control circuit 50 supplies the control signal Sy to the control line 1 in the y-th row and supplies the data signal Dx to the data line 2 in the x-th column, thereby controlling the unit circuit Uxy in the y-th row and the x-th column. . The data signal Dx is a voltage signal that is linked with designation data that designates the magnitude (light emission luminance) of the drive current (drive energy) of the light emitting element P. The designated data is also data indicating one of the two gradations (on / off). The size designated by the designated data differs for each gradation, and the size designated by the designated data indicating ON can differ for each unit circuit.

単位回路Uxyは、発光素子Pxyを備え、データ線2から指定データを入力し、入力した指定データを保持し、保持している指定データで指定された大きさの駆動電流で発光素子Pxyを駆動する。つまり、制御回路50は、制御信号Sy及びデータ信号Dxを供給することにより、単位回路Uxyへ指定データを転送する。   The unit circuit Uxy includes a light emitting element Pxy, inputs designated data from the data line 2, holds the inputted designated data, and drives the light emitting element Pxy with a driving current having a magnitude designated by the held designated data. To do. That is, the control circuit 50 transfers the designated data to the unit circuit Uxy by supplying the control signal Sy and the data signal Dx.

記憶部80は、特定データと非発光データとを不良単位回路(特定単位回路)毎に記憶する。不良単位回路は、発光素子Pが異常発光する単位回路Uである。4×n個の単位回路に含まれる不良単位回路の数が零であれば、記憶部80に記憶される特定データ及び不良指定データの数は共に零である。発光素子Pの異常発光としては、発光素子Pの常時発光や、発光素子Pの常時非発光、所望の輝度と異なる輝度での発光素子Pの発光がある。特定データは、対応する不良単位回路を示すデータであり、具体的には、4×n個の単位回路における当該不良単位回路の位置(行番号および列番号)を示す。非発光データは、対応する不良単位回路に入力された場合に当該不良単位回路の発光素子Pが非発光となるデータである。これらのデータは、例えば、発光装置100を用いた試験の結果に基づいて生成され、記憶部80に書き込まれる。   The storage unit 80 stores specific data and non-emission data for each defective unit circuit (specific unit circuit). The defective unit circuit is a unit circuit U in which the light emitting element P emits abnormal light. If the number of defective unit circuits included in the 4 × n unit circuits is zero, the number of specific data and defect designation data stored in the storage unit 80 is both zero. As abnormal light emission of the light emitting element P, there are constant light emission of the light emitting element P, non-light emission of the light emitting element P, and light emission of the light emitting element P at a luminance different from a desired luminance. The specific data is data indicating a corresponding defective unit circuit, and specifically indicates the position (row number and column number) of the defective unit circuit in 4 × n unit circuits. The non-light emission data is data in which the light emitting element P of the defective unit circuit does not emit light when input to the corresponding defective unit circuit. These data are generated based on the result of the test using the light emitting device 100 and written in the storage unit 80, for example.

また、制御回路50は、記憶部80に記憶された特定データ及び非発光データと、外部から供給される2値の画像データとに基づいて、データ信号Dを生成する。具体的には、制御回路50は、記憶部80に記憶された特定データで示される単位回路U(不良単位回路)については、当該特定データに対応する非発光データを指定データとし、不良単位回路とは異なる単位回路Uである非不良単位回路(非特定単位回路)については、画像データに応じた指定データを生成する。   Further, the control circuit 50 generates a data signal D based on the specific data and non-light emission data stored in the storage unit 80 and binary image data supplied from the outside. Specifically, for the unit circuit U (defective unit circuit) indicated by the specific data stored in the storage unit 80, the control circuit 50 uses the non-emission data corresponding to the specific data as the designated data, and the defective unit circuit For the non-defective unit circuit (non-specific unit circuit) which is a unit circuit U different from the above, designation data corresponding to the image data is generated.

図5は、単位回路Uxyの電気的構成を示す回路図である。単位回路Uxyは、発光素子Pxyの他に、駆動トランジスタTR1と、制御トランジスタTR2と、容量素子C1とを備える。発光素子Pxyは、固定の電源電位Velが供給される給電線と接地線との間に介挿されており、給電線から発光素子Pxyに至る経路には駆動トランジスタTR1が介挿されている。容量素子C1は、第1電極E1及び第2電極E2を備える。   FIG. 5 is a circuit diagram showing an electrical configuration of the unit circuit Uxy. The unit circuit Uxy includes a driving transistor TR1, a control transistor TR2, and a capacitive element C1 in addition to the light emitting element Pxy. The light emitting element Pxy is interposed between a power supply line to which a fixed power supply potential Vel is supplied and a ground line, and a drive transistor TR1 is inserted in a path from the power supply line to the light emitting element Pxy. The capacitive element C1 includes a first electrode E1 and a second electrode E2.

駆動トランジスタTR1は、ソースとゲートの間の電圧Vgsに応じた駆動電流を生成して発光素子Pxyへ供給するものであり、そのソースは給電線及び容量素子C1の第1電極E1に、そのゲートは容量素子C1の第2電極E2に、そのドレインは発光素子Pxyに接続されている。容量素子C1は、書き込まれた電圧を保持するためのものであり、この保持電圧が電圧Vgsとなる。   The drive transistor TR1 generates a drive current corresponding to the voltage Vgs between the source and the gate and supplies the drive current to the light emitting element Pxy, and the source is connected to the power supply line and the first electrode E1 of the capacitive element C1, and the gate thereof. Is connected to the second electrode E2 of the capacitive element C1, and its drain is connected to the light emitting element Pxy. The capacitive element C1 is for holding the written voltage, and this holding voltage becomes the voltage Vgs.

一方、容量素子C1の第2電極E2と第x列のデータ線2との間には制御トランジスタTR2が介挿されている。制御トランジスタTR2はスイッチング素子として機能し、そのゲートは第y行の制御線1に接続されている。つまり、制御信号Syがアクティブレベルの期間に限り、制御トランジスタTR2がオン状態となって容量素子C1への電圧(指定データ)の書き込みが行われる。   On the other hand, a control transistor TR2 is interposed between the second electrode E2 of the capacitive element C1 and the x-th column data line 2. The control transistor TR2 functions as a switching element, and its gate is connected to the control line 1 in the y-th row. That is, only during the period when the control signal Sy is at the active level, the control transistor TR2 is turned on, and the voltage (designated data) is written to the capacitor C1.

単位回路Uxyは、容量素子C1に指定データが書き込まれる書込期間と、容量素子C1に指定データが書き込まれない非書込期間とを巡回的に迎える。書込期間では、図6に示すように、制御トランジスタTR2はオン状態を維持する。したがって、容量素子C1に、電源電位Velとデータ信号Dxとの差電圧が書き込まれる。電源電位Velは固定であるから、この電圧は、データ信号Dxのレベルによって定まる。また、書込期間では、この差電圧に応じた駆動電流が駆動トランジスタTR1から発光素子Pxyへ供給される。次の非書込期間では、図7に示すように、制御トランジスタTR2はオフ状態を維持する。したがって、発光素子Pxyには、容量素子C1の保持電圧に応じた駆動電流が供給される。つまり、発光素子Pxyは、書込期間の開始から次の書込期間の開始までの期間(発光期間)において、この書込期間において書き込まれたデータ信号Dxに応じた輝度で発光する。   The unit circuit Uxy cyclically reaches a writing period in which designated data is written in the capacitive element C1 and a non-writing period in which designated data is not written in the capacitive element C1. In the writing period, as shown in FIG. 6, the control transistor TR2 maintains the on state. Therefore, a differential voltage between the power supply potential Vel and the data signal Dx is written into the capacitor C1. Since the power supply potential Vel is fixed, this voltage is determined by the level of the data signal Dx. In the writing period, a driving current corresponding to the difference voltage is supplied from the driving transistor TR1 to the light emitting element Pxy. In the next non-writing period, as shown in FIG. 7, the control transistor TR2 maintains the off state. Therefore, a driving current corresponding to the holding voltage of the capacitive element C1 is supplied to the light emitting element Pxy. That is, the light emitting element Pxy emits light with a luminance corresponding to the data signal Dx written in the writing period in a period (light emitting period) from the start of the writing period to the start of the next writing period.

図8は、単位回路Uxyの一部の構造を示す平面図であり、図9は、図8のA−A´線断面図である。ただし、これらの図では、理解を容易とするために、適宜、一部の図示を省略してある。図9に示すように、単位回路Uxyの一部は、回路基板60と、回路基板60上に形成された半導体層61と、回路基板60上に半導体層61を覆って形成された透明な第1絶縁層62と、第1絶縁層62上に形成された第1金属層63と、第1絶縁層62上に第1金属層63を覆って形成された透明な第2絶縁層64と、第2絶縁層64上に形成された第2金属層65と、第2金属層65上に形成された発光機能層66と、発光機能層66上に形成された共通電極67と、共通電極67上に設けられた封止基板68と、共通電極67と封止基板68との間に充填された充填材69とを有する。   8 is a plan view showing a partial structure of the unit circuit Uxy, and FIG. 9 is a cross-sectional view taken along the line AA ′ of FIG. However, in these drawings, some illustrations are omitted as appropriate for easy understanding. As shown in FIG. 9, a part of the unit circuit Uxy includes a circuit board 60, a semiconductor layer 61 formed on the circuit board 60, and a transparent second layer formed on the circuit board 60 so as to cover the semiconductor layer 61. A first insulating layer 62; a first metal layer 63 formed on the first insulating layer 62; a transparent second insulating layer 64 formed on the first insulating layer 62 so as to cover the first metal layer 63; The second metal layer 65 formed on the second insulating layer 64, the light emitting functional layer 66 formed on the second metal layer 65, the common electrode 67 formed on the light emitting functional layer 66, and the common electrode 67 A sealing substrate 68 provided above, and a filler 69 filled between the common electrode 67 and the sealing substrate 68 are included.

回路基板60は、4×n個の単位回路Uなどの回路が形成される透明な基板であり、例えばガラスで形成されている。回路基板60上には複数の半導体層61が配置されており、総ての半導体層61が第1絶縁層62に覆われている。この図に示す半導体層61は、単位回路Uxyの駆動トランジスタTR1を構成する。第1金属層63の一部は、単位回路Uxyにおいて、ゲート配線70となっている。ゲート配線70には、半導体層61に重なるゲート電極が含まれている。第2金属層65は、単位回路Uxyについて、互いに電気的に接続されていない二つの部分を含む。これらの二つの部分のうちの一方がソース配線71であり、他方がドレイン配線72である。   The circuit board 60 is a transparent board on which circuits such as 4 × n unit circuits U are formed, and is made of, for example, glass. A plurality of semiconductor layers 61 are disposed on the circuit board 60, and all the semiconductor layers 61 are covered with the first insulating layer 62. The semiconductor layer 61 shown in this figure constitutes the drive transistor TR1 of the unit circuit Uxy. A part of the first metal layer 63 serves as a gate wiring 70 in the unit circuit Uxy. The gate wiring 70 includes a gate electrode that overlaps the semiconductor layer 61. The second metal layer 65 includes two portions of the unit circuit Uxy that are not electrically connected to each other. One of these two portions is the source wiring 71 and the other is the drain wiring 72.

ソース配線71は、半導体層61に重なっている第1部分と、第1部分に接していない第2部分と、第1部分と第2部分との両方に接している第3部分とに分かれている。第1部分は、駆動トランジスタTR1のソース電極711であり、コンタクトホールを通じて半導体層61に接している。第2部分は、4×n個の単位回路Uに共通の共通電源配線3の一部となっている。第3部分は、単位回路Uxy専用の個別電源配線712である。図示しない電源からの電源電位Velは、共通電源配線3から個別電源配線712を介してソース電極711へ供給される。   The source wiring 71 is divided into a first part overlapping the semiconductor layer 61, a second part not in contact with the first part, and a third part in contact with both the first part and the second part. Yes. The first part is the source electrode 711 of the driving transistor TR1, and is in contact with the semiconductor layer 61 through the contact hole. The second part is a part of the common power supply wiring 3 common to 4 × n unit circuits U. The third part is an individual power supply line 712 dedicated to the unit circuit Uxy. A power supply potential Vel from a power supply (not shown) is supplied from the common power supply wiring 3 to the source electrode 711 via the individual power supply wiring 712.

ドレイン配線72の半導体層61に重なる部分は、駆動トランジスタTR1のドレイン電極となっており、コンタクトホールを通じて半導体層61に接している。ドレイン配線72の発光機能層66に重なる部分は透明であり、発光素子Pxyの二つの電極のうちの一方となっている。共通電極67は、4×n個の発光素子Pに共通の透明な電極であり、その発光機能層66に重なる部分は、発光素子Pxyの二つの電極のうちの他方となっている。発光機能層66は透明であり、有機EL材料で形成された発光層を含み、一方の電極と他方の電極とに挟まれている。封止基板68は、回路基板60上に形成された回路を封止するための透明な基板であり、例えばガラスで形成されている。充填材69は、回路基板60上に形成された回路と封止基板68との間の空間を埋めるためのものであり、例えば樹脂で形成されている。   The portion of the drain wiring 72 that overlaps the semiconductor layer 61 serves as the drain electrode of the drive transistor TR1, and is in contact with the semiconductor layer 61 through a contact hole. The portion of the drain wiring 72 that overlaps the light emitting functional layer 66 is transparent and serves as one of the two electrodes of the light emitting element Pxy. The common electrode 67 is a transparent electrode common to 4 × n light emitting elements P, and a portion overlapping the light emitting functional layer 66 is the other of the two electrodes of the light emitting element Pxy. The light emitting functional layer 66 is transparent, includes a light emitting layer formed of an organic EL material, and is sandwiched between one electrode and the other electrode. The sealing substrate 68 is a transparent substrate for sealing a circuit formed on the circuit substrate 60, and is formed of, for example, glass. The filler 69 is for filling a space between the circuit formed on the circuit board 60 and the sealing substrate 68, and is made of, for example, resin.

単位回路Uxyの構造は上述の通りであるから、何らかの不都合によって駆動トランジスタTR1のソース電極711とドレイン配線72とが短絡すると、発光素子Pxyが常時発光してしまう。短絡時の常時発光を避ける方法の一つとして、単位回路Uxy付近で共通電源配線3を切断し、発光素子Pxyを常時非発光とする方法がある。しかし、共通電源配線3は4×n個の単位回路Uに共通の配線であるから、単位回路Uxy付近で共通電源配線3を切断すると、単位回路Uxyが共通電源配線3の先端に接続されていない限り、他の発光素子Pも常時非発光となってしまう。   Since the structure of the unit circuit Uxy is as described above, if the source electrode 711 and the drain wiring 72 of the drive transistor TR1 are short-circuited due to some inconvenience, the light emitting element Pxy always emits light. As one method for avoiding the constant light emission at the time of short circuit, there is a method in which the common power supply wiring 3 is cut in the vicinity of the unit circuit Uxy so that the light emitting element Pxy does not always emit light. However, since the common power supply wiring 3 is a wiring common to 4 × n unit circuits U, when the common power supply wiring 3 is disconnected near the unit circuit Uxy, the unit circuit Uxy is connected to the tip of the common power supply wiring 3. As long as there is no other light emitting element P, it will always be non-light-emitting.

そこで、本実施形態では、短絡時の常時発光を避ける方法として、単位回路Uxy専用の個別電源配線712を切断して共通電源配線3とソース電極711とを分離することにより、共通電源配線3と駆動トランジスタTR1とを電気的に切断し、発光素子Pxyを常時非発光とする方法を採用している。この方法であれば、単位回路Uxyが共通電源配線3の先端に接続されていなくとも、発光素子Pxyのみを常時非発光とすることができる。   Therefore, in this embodiment, as a method of avoiding constant light emission at the time of a short circuit, the common power supply wiring 3 and the source electrode 711 are separated by cutting the individual power supply wiring 712 dedicated to the unit circuit Uxy, thereby A method is adopted in which the drive transistor TR1 is electrically disconnected so that the light-emitting element Pxy does not emit light at all times. With this method, even if the unit circuit Uxy is not connected to the tip of the common power supply wiring 3, only the light emitting element Pxy can be made to always emit no light.

なお、本実施形態において、共通電極67、封止基板68及び充填材69を透明としたのは、発光素子Pxyからの光が封止基板68を透過して出射するようにするためであり、その必要がなければ、これらの部材を不透明としてもよい。また、発光素子Pxyの一方の電極(回路基板60側の電極)を透明としたのは、発光素子Pxyからの光が回路基板60を透過して出射するようにするためであり、その必要がなければ、この電極を不透明としてもよい。また、回路基板60上に形成された回路と封止基板68との間の空間を埋めない場合には、充填材69は不要である。また、本実施形態ではいわゆる缶封止を採用しているが、これに代えて膜封止を採用してもよい。この場合、封止基板68及び充填材69が不要となり、回路基板60上に形成された回路が樹脂などの膜で覆われることになる。   In the present embodiment, the common electrode 67, the sealing substrate 68, and the filler 69 are made transparent so that light from the light emitting element Pxy is transmitted through the sealing substrate 68 and emitted. If not necessary, these members may be opaque. The reason why one electrode of the light emitting element Pxy (the electrode on the circuit board 60 side) is transparent is to allow light from the light emitting element Pxy to pass through the circuit board 60 and to be emitted. If not, this electrode may be opaque. Further, when the space between the circuit formed on the circuit board 60 and the sealing substrate 68 is not filled, the filler 69 is unnecessary. Further, in this embodiment, so-called can sealing is adopted, but instead of this, film sealing may be adopted. In this case, the sealing substrate 68 and the filler 69 are unnecessary, and the circuit formed on the circuit substrate 60 is covered with a film such as a resin.

図10は、発光装置100の動作を説明するためのタイミングチャートである。理解を容易とするため、この図には、データ信号D1〜Dnのうち、第x列のデータ信号Dxのみを示してある。また、この図では、発光期間の長さをTe、書込期間の長さをTw、ブランク期間の長さをTbとしてある。Teは、感光面302がL2だけ進行する時間でもあり、L2は感光面302がTeにおいて進行する距離でもある。ブランク期間は、第x列の4個の単位回路Ux1〜Ux4のいずれにも指定データが転送されない期間であり、総ての列に共通である。なお、本実施形態では、制御回路50がTbにわたって特定のデータ信号Dx(指定データDb)を供給するが、これを変形し、ブランク期間には制御回路50からデータ信号Dxが供給されないようにしてもよい。   FIG. 10 is a timing chart for explaining the operation of the light emitting device 100. For easy understanding, only the data signal Dx in the x-th column among the data signals D1 to Dn is shown in the drawing. In this figure, the length of the light emission period is Te, the length of the writing period is Tw, and the length of the blank period is Tb. Te is also the time that the photosensitive surface 302 travels by L2, and L2 is also the distance that the photosensitive surface 302 travels at Te. The blank period is a period in which designated data is not transferred to any of the four unit circuits Ux1 to Ux4 in the x-th column, and is common to all the columns. In this embodiment, the control circuit 50 supplies a specific data signal Dx (designated data Db) over Tb, but this is modified so that the data signal Dx is not supplied from the control circuit 50 during the blank period. Also good.

図8に示すように、制御信号Syは、周期がTeのパルスであり、第y行の単位回路Uに共通の各種期間を定める。具体的には、制御信号Syが非アクティブレベルからアクティブレベルへ遷移してから次に非アクティブレベルからアクティブレベルへ遷移するまでの期間が、第y行の発光期間(Te)となり、制御信号Syが非アクティブレベルからアクティブレベルへ遷移してから非アクティブレベルへ遷移するまでの期間が第y行の書込期間(Tw)となり、制御信号Syがアクティブレベルから非アクティブレベルへ遷移してからアクティブレベルへ遷移するまでの期間が第y行の非書込期間となる。   As shown in FIG. 8, the control signal Sy is a pulse having a cycle of Te and defines various periods common to the unit circuits U in the y-th row. Specifically, the period from the transition of the control signal Sy from the inactive level to the active level until the next transition from the inactive level to the active level is the light emission period (Te) of the y-th row, and the control signal Sy The period from the transition from the inactive level to the active level to the transition to the inactive level is the writing period (Tw) of the y-th row, and the control signal Sy is activated after the transition from the active level to the inactive level. The period until transition to the level is the non-writing period of the y-th row.

制御信号S1〜S4が非アクティブレベルからアクティブレベルへ遷移するタイミングは、一定の時間(Tp)ずつずれている。つまり、発光期間および書込期間は行毎にTpずつずれている。ただし、Tpずつずれているのは、同一のドットに係る期間ではなく、異なるドットに係る期間である。同一のドットに係る期間は、行毎に、一定時間(Te+Tp)ずつずれている。例えば、図8では、k番目のドットに係る単位回路Ux2用の指定データD2kが単位回路Ux2の容量素子C1に書き込まれる書込期間は、k番目のドットに係る単位回路Ux1用の指定データD1kが単位回路Ux1の容量素子C1に書き込まれる書込期間からTe+Tpだけ遅れている。   The timing at which the control signals S1 to S4 transition from the inactive level to the active level is shifted by a certain time (Tp). That is, the light emission period and the writing period are shifted by Tp for each row. However, the shift by Tp is not a period related to the same dot but a period related to different dots. The period related to the same dot is shifted by a certain time (Te + Tp) for each row. For example, in FIG. 8, the writing period during which the designation data D2k for the unit circuit Ux2 related to the kth dot is written to the capacitive element C1 of the unit circuit Ux2 is the designation data D1k for the unit circuit Ux1 related to the kth dot. Is delayed by Te + Tp from the writing period in which the capacitor element C1 of the unit circuit Ux1 is written.

同一のドットに係る期間を行毎にずらすのは、多重露光を行うからである。また、一定時間を、Teではなく、Te+Tpとしたのは、一本のデータ線2を同一列の複数の単位回路Uで共用するためである。一般的な多重露光では一定時間としてTeが採用されるが、一定時間としてTeを採用すると、書込期間が行間で重なってしまう。例えば、図8において、k+1番目のドットに係る指定データD1k+1が単位回路Ux1の容量素子C1に書き込まれる書込期間と、k番目のドットに係る指定データD2kが単位回路Ux2の容量素子C1に書き込まれる書込期間とが重なってしまう。これでは、一本のデータ線2を同一列の複数の単位回路Uへの指定データの転送で共用することができない。これが、一定時間をTe+Tpとした理由である。   The reason for shifting the period related to the same dot for each row is that multiple exposure is performed. The reason why the predetermined time is not Te but Te + Tp is that one data line 2 is shared by a plurality of unit circuits U in the same column. In general multiple exposure, Te is adopted as a fixed time. However, when Te is used as a fixed time, the writing period overlaps between rows. For example, in FIG. 8, the writing period in which the designated data D1k + 1 related to the (k + 1) th dot is written to the capacitive element C1 of the unit circuit Ux1, and the designated data D2k related to the kth dot is written to the capacitive element C1 of the unit circuit Ux2. Overlaps with the writing period. This makes it impossible to share one data line 2 for transferring designated data to a plurality of unit circuits U in the same column. This is the reason why the certain time is set to Te + Tp.

Tpは、書込期間(Tw)が行間で重ならないようにするために、Teとの剰余がTw以上となるように定められている。この剰余は、ブランク期間(Tb)を確保するために、Te−Tbの1/4以下でなければならない。そこで、本実施形態では、Te−Tbの1/4をTpとしている。もちろん、Tp>Twである。   Tp is determined such that the remainder with Te is equal to or greater than Tw so that the writing period (Tw) does not overlap between rows. This remainder must be equal to or less than ¼ of Te−Tb to ensure a blank period (Tb). Therefore, in this embodiment, 1/4 of Te−Tb is set to Tp. Of course, Tp> Tw.

一方、第1ピッチ(図2のL4)は、同一列の4個の発光素子Px1〜Px4に対応するスポット像が感光面302において完全に重なるように、Te+Tpに応じて定められている。具体的には、Tbにおいて感光面302が進行する距離をL3としたとき、L2−L3の1/4とL2との和をL4としている。もちろん、L2>L3である。TpはTe−Tbの1/4であるから、Te+TpはTeとTe−Tbの1/4との和であり、Teにおいて感光面302が進行する距離はL2であるから、Tbにおいて感光面302が進行する距離をL3としたとき、Te−Tbにおいて感光面302が進行する距離はL2−L3となり、Te+Tpにおいて感光面302が進行する距離はL2−L3の1/4とL2との和となる。   On the other hand, the first pitch (L4 in FIG. 2) is determined according to Te + Tp so that spot images corresponding to the four light emitting elements Px1 to Px4 in the same row completely overlap on the photosensitive surface 302. Specifically, when the distance traveled by the photosensitive surface 302 at Tb is L3, the sum of 1/4 of L2-L3 and L2 is L4. Of course, L2> L3. Since Tp is ¼ of Te−Tb, Te + Tp is the sum of Te and ¼ of Te−Tb, and the distance traveled by the photosensitive surface 302 at Te is L2, and therefore the photosensitive surface 302 at Tb. Is the distance traveled by the photosensitive surface 302 at Te-Tb, and the distance traveled by the photosensitive surface 302 at Te + Tp is the sum of 1/4 of L2-L3 and L2. Become.

図11及び図12は、それぞれ、発光装置100によってドットが形成される様子を模式的に示す図である。各図に示す様子は、第x列の発光素子Px1〜Px4が照射位置R1の領域R2にk番目のドットを形成するときのものであり、図11は、単位回路Ux1〜Ux4の総てが非不良単位回路である場合の様子を、図12は、単位回路Ux3のみが不良単位回路である場合の様子を示す。   11 and 12 are diagrams schematically illustrating how dots are formed by the light emitting device 100. FIG. The state shown in each figure is when the light emitting elements Px1 to Px4 in the x-th column form the kth dot in the region R2 at the irradiation position R1, and FIG. 11 shows all of the unit circuits Ux1 to Ux4. FIG. 12 shows a state where the unit circuit is a non-defective unit circuit, and FIG. 12 shows a state where only the unit circuit Ux3 is a defective unit circuit.

図11に示すように、単位回路Ux1〜Ux4の総てが非不良単位回路の場合には、まず、第1行の発光期間(Te)および書込期間が開始する。この書込期間では、単位回路Ux1の容量素子C1に指定データD1kが書き込まれ、この発光期間では、発光素子Px1が指定データD1kに応じた輝度で発光し続ける。この指定データD1kは、制御回路50において画像データに基づいて生成され、発光素子Px1は、指定データD1kが示す階調がオンであれば一定の輝度(第1輝度)で発光し続け、オフであれば発光しない。前者であれば、各図に示すように、Y方向に延在するスポット像SP1が領域R2に形成される。スポット像SP1の階調は、第1輝度に相当する第1階調となる。   As shown in FIG. 11, when all the unit circuits Ux1 to Ux4 are non-defective unit circuits, first, the light emission period (Te) and the writing period of the first row start. In this writing period, the designated data D1k is written to the capacitive element C1 of the unit circuit Ux1, and in this light emission period, the light emitting element Px1 continues to emit light with a luminance corresponding to the designated data D1k. The designated data D1k is generated based on the image data in the control circuit 50. The light emitting element Px1 continues to emit light at a constant luminance (first luminance) if the gradation indicated by the designated data D1k is on, and is off. If there is, it does not emit light. In the former case, as shown in each drawing, a spot image SP1 extending in the Y direction is formed in the region R2. The gradation of the spot image SP1 is the first gradation corresponding to the first luminance.

第1行の発光期間の終了からTpが経過すると、第2行の発光期間(Te)および書込期間が開始する。この書込期間では、単位回路Ux2の容量素子C1に指定データD2kが書き込まれ、この発光期間では、発光素子Px2が指定データD2kに応じた輝度で発光し続ける。この指定データD2kは、制御回路50において画像データに基づいて生成され、発光素子Px2は、指定データD2kが示す階調がオンであれば第1輝度で発光し続け、オフであれば発光しない。前者であれば、図示のように、Y方向に延在するスポット像SP2が領域R2に形成される。スポット像SP2の階調は、第1輝度に相当する第1階調となる。スポット像SP1が形成済みであれば、スポット像SP2はスポット像SP1と完全に重なる。   When Tp elapses from the end of the light emission period of the first row, the light emission period (Te) and the writing period of the second row are started. In this writing period, the designated data D2k is written to the capacitive element C1 of the unit circuit Ux2, and in this light emitting period, the light emitting element Px2 continues to emit light with a luminance corresponding to the designated data D2k. The designated data D2k is generated based on the image data in the control circuit 50, and the light emitting element Px2 continues to emit light at the first luminance if the gradation indicated by the designated data D2k is on, and does not emit light if it is off. In the former case, as shown in the drawing, a spot image SP2 extending in the Y direction is formed in the region R2. The gradation of the spot image SP2 is the first gradation corresponding to the first luminance. If the spot image SP1 has been formed, the spot image SP2 completely overlaps with the spot image SP1.

第2行の発光期間の終了からTpが経過すると、第3行の発光期間(Te)および書込期間が開始する。この書込期間では、単位回路Ux3の容量素子C1に指定データD3kが書き込まれ、この発光期間では、発光素子Px3が指定データD3kに応じた輝度で発光し続ける。この指定データD3kは、制御回路50において画像データに基づいて生成され、発光素子Px3は、指定データD3kが示す階調がオンであれば第1輝度で発光し続け、オフであれば発光しない。前者であれば、図示のように、Y方向に延在するスポット像SP3が領域R2に形成される。スポット像SP3の階調は、第1輝度に相当する第1階調となる。スポット像SP1及びSP2のうち、少なくとも一つのスポット像が形成済みであれば、スポット像SP3は形成済みのスポット像と完全に重なる。   When Tp elapses from the end of the light emission period of the second row, the light emission period (Te) and the writing period of the third row start. In this writing period, the designated data D3k is written to the capacitive element C1 of the unit circuit Ux3. In this light emitting period, the light emitting element Px3 continues to emit light with a luminance corresponding to the designated data D3k. The designated data D3k is generated based on the image data in the control circuit 50, and the light emitting element Px3 continues to emit light at the first luminance if the gradation indicated by the designated data D3k is on, and does not emit light if it is off. In the former case, as illustrated, a spot image SP3 extending in the Y direction is formed in the region R2. The gradation of the spot image SP3 is the first gradation corresponding to the first luminance. If at least one of the spot images SP1 and SP2 has been formed, the spot image SP3 completely overlaps with the formed spot image.

第3行の発光期間の終了からTpが経過すると、第4行の発光期間(Te)および書込期間が開始する。この書込期間では、単位回路Ux4の容量素子C1に指定データD4kが書き込まれ、この発光期間では、発光素子Px4が指定データD4kに応じた輝度で発光し続ける。この指定データD4kは、制御回路50において画像データに基づいて生成され、発光素子Px4は、指定データD4kが示す階調がオンであれば第1輝度で発光し続け、オフであれば発光しない。前者であれば、Y方向に延在するスポット像SP4が領域R2に形成される。スポット像SP4の階調は、第1輝度に相当する第1階調となる。スポット像SP1、SP2及びSP3のうち、少なくとも一つのスポット像が形成済みであれば、スポット像SP4は、形成済みのスポット像と完全に重なる。   When Tp elapses from the end of the light emission period of the third row, the light emission period (Te) and the writing period of the fourth row are started. In this writing period, the designated data D4k is written to the capacitive element C1 of the unit circuit Ux4. In this light emitting period, the light emitting element Px4 continues to emit light with a luminance corresponding to the designated data D4k. The designated data D4k is generated based on the image data in the control circuit 50, and the light emitting element Px4 continues to emit light at the first luminance if the gradation indicated by the designated data D4k is on, and does not emit light if it is off. In the former case, a spot image SP4 extending in the Y direction is formed in the region R2. The gradation of the spot image SP4 is the first gradation corresponding to the first luminance. If at least one of the spot images SP1, SP2, and SP3 has been formed, the spot image SP4 completely overlaps with the formed spot image.

この時点で形成済みのスポット像の最大数は4であり、領域R2には、最大で4個の第1階調のスポット像を重ねて構成される像が形成される。この像がk番目のドットである。このように、発光装置100によれば、一つのドットが複数のスポット像を重ねて構成されうるから、各発光素子Pの発光輝度を低く抑制することができる。   At this time, the maximum number of spot images already formed is four, and an image formed by superimposing a maximum of four first-tone spot images is formed in the region R2. This image is the kth dot. Thus, according to the light emitting device 100, since one dot can be formed by overlapping a plurality of spot images, the light emission luminance of each light emitting element P can be suppressed low.

図12に示すように、単位回路Ux3のみが不良単位回路である場合にも、単位回路Ux1〜Ux4の総てが非不良単位回路の場合と同様にスポット像が形成される。ただし、図12の場合には、記憶部80に、単位回路Ux3の位置を示す特定データと、発光素子Px3を非発光とするための非発光データとが対応付けて記憶されている。このため、図12の場合では、この非発光データが指定データD3kとして用いられ、オンを示す指定データは、発光素子Pを第1輝度よりも高い第2輝度で発光させる大きさを指定する。   As shown in FIG. 12, even when only the unit circuit Ux3 is a defective unit circuit, a spot image is formed as in the case where all of the unit circuits Ux1 to Ux4 are non-defective unit circuits. However, in the case of FIG. 12, the storage unit 80 stores specific data indicating the position of the unit circuit Ux3 and non-light emission data for causing the light emitting element Px3 to emit no light in association with each other. For this reason, in the case of FIG. 12, this non-emission data is used as the designation data D3k, and the designation data indicating ON designates the magnitude at which the light emitting element P emits light at the second luminance higher than the first luminance.

第2輝度としては、第1輝度をf、同一列の単位回路Uの数をg、これらの単位回路Uに含まれる不良単位回路の数をhとしたき、f+(f×h)/(g−h)が好適である。このように第2輝度を定めることにより、不良単位回路の存在がドットの階調に与える悪影響を排除することができる。本実施形態ではg=4であり、図12ではh=1であるから、第2輝度はf+f/3で表される。   As the second luminance, f + (f × h) / (, where f is the first luminance, g is the number of unit circuits U in the same column, and h is the number of defective unit circuits included in these unit circuits U. gh) is preferred. By determining the second luminance in this way, it is possible to eliminate the adverse effect of the defective unit circuit on the dot gradation. Since g = 4 in this embodiment and h = 1 in FIG. 12, the second luminance is represented by f + f / 3.

上述したように、図12の場合には、オンを示す指定データは、発光素子を第2輝度で発光させる大きさを指定するから、スポット像SP1、SP2及びSP4の階調は、第2輝度に相当する第2階調となる。また、非発光データが指定データD3kとして用いられるから、発光素子Px3は非発光となり、スポット像SP3は形成されない。したがって、第4行の発光期間(Te)の終了時に形成済みのスポット像の最大数は3となり、領域R2には、最大で3個の第2階調のスポット像を重ねて構成される像が形成される。この像がk番目のドットである。   As described above, in the case of FIG. 12, the designation data indicating ON designates the magnitude at which the light emitting element emits light at the second luminance, and therefore the gradations of the spot images SP1, SP2, and SP4 are the second luminance. The second gradation corresponding to. Further, since the non-light emission data is used as the designation data D3k, the light emitting element Px3 does not emit light, and the spot image SP3 is not formed. Accordingly, the maximum number of spot images formed at the end of the light emission period (Te) in the fourth row is 3, and an image formed by superimposing a maximum of three second-tone spot images in the region R2. Is formed. This image is the kth dot.

ところで、不良単位回路が、発光素子Pが常時発光する単位回路Uである場合、非発光データを指定データとして用いても、この発光素子Pの発光を止めることはできない。そこで、本実施形態では、前述したように、この発光素子Pを常時非発光としている。発光素子Pを常時非発光とする手順は、具体的には、次に述べる通りである。   By the way, when the defective unit circuit is the unit circuit U in which the light emitting element P always emits light, the light emission of the light emitting element P cannot be stopped even if the non-light emitting data is used as the designated data. Therefore, in the present embodiment, as described above, the light emitting element P is always non-light emitting. Specifically, the procedure for making the light emitting element P emit no light is as follows.

まず、発光装置100を製造する。このとき、各単位回路Uの駆動トランジスタTR1は、共通電源配線3と電気的に接続されている。次に、試験により、各種の不良単位回路を特定する。ここで特定される不良単位回路には、発光素子Pが常時発光する単位回路Uのみならず、発光素子Pが常時非発光の単位回路Uや、発光素子Pが所望の輝度と異なる輝度で発光する単位回路Uも含まれる。次に、特定した不良単位回路に対応する特定データ及び非発光データを記憶部3に記憶させる一方、発光素子Pが常時発光する不良単位回路の個別電源配線712を切断する。この切断は、いわゆるレーザーカットであり、個別電源配線712の切断位置に焦点が合うように回路基板60側からレーザー光を照射して行われる。   First, the light emitting device 100 is manufactured. At this time, the drive transistor TR1 of each unit circuit U is electrically connected to the common power supply wiring 3. Next, various types of defective unit circuits are specified by a test. The defective unit circuit specified here includes not only the unit circuit U in which the light emitting element P always emits light but also the unit circuit U in which the light emitting element P is always non-light emitting, and the light emitting element P emits light with a luminance different from the desired luminance. A unit circuit U is also included. Next, specific data and non-light emission data corresponding to the specified defective unit circuit are stored in the storage unit 3, while the individual power supply wiring 712 of the defective unit circuit in which the light emitting element P always emits light is cut. This cutting is so-called laser cutting, and is performed by irradiating laser light from the circuit board 60 side so that the cutting position of the individual power supply wiring 712 is focused.

以上説明したように、発光装置100では、発光素子Pが常時発光する単位回路Uや、発光素子Pが常時非発光の単位回路U、発光素子Pが所望の輝度と異なる輝度で発光する単位回路Uの発光素子Pは発光せず、これらの不良単位回路のうちの少なくとも一つと同一列の他の単位回路Uの発光素子が、同一列の不良単位回路の発光素子Pが発光しないことによる階調の不足分を補うように発光する。したがって、発光装置100によれば、常時非発光の発光素子Pによる階調異常、常時発光する発光素子Pによる階調異常、および所望の輝度と異なる輝度で発光する発光素子Pによる階調異常を回避することができる。   As described above, in the light emitting device 100, the unit circuit U in which the light emitting element P always emits light, the unit circuit U in which the light emitting element P is always non-light emitting, and the unit circuit in which the light emitting element P emits light with a luminance different from the desired luminance. The light emitting element P of U does not emit light, and the light emitting elements of other unit circuits U in the same column as at least one of these defective unit circuits do not emit light from the light emitting elements P of the defective unit circuits in the same column. Emits light to compensate for the lack of key. Therefore, according to the light emitting device 100, the gradation abnormality caused by the light emitting element P that does not always emit light, the gradation abnormality caused by the light emitting element P that always emits light, and the gradation abnormality caused by the light emitting element P that emits light with a luminance different from the desired luminance. It can be avoided.

また、発光装置100では、発光素子Pと制御トランジスタTR2と容量素子C1と駆動トランジスタTR1とを有する単位回路UがY方向に配列され、同一列の4個の単位回路Uへの指定データの転送が1本のデータ線2を用いて行われるから、X方向において、発光素子Pを駆動する回路に占有される領域が狭くなる。よって、発光装置100には、高解像度化が容易という利点がある。また、発光装置100には、Y方向に並ぶ発光素子Pの数を増やしても、それが高解像度化を阻害する要因にはならないという利点もある。   In the light emitting device 100, the unit circuits U each having the light emitting element P, the control transistor TR2, the capacitive element C1, and the driving transistor TR1 are arranged in the Y direction, and transfer of designated data to the four unit circuits U in the same column. Is performed using one data line 2, the area occupied by the circuit that drives the light emitting element P is reduced in the X direction. Therefore, the light emitting device 100 has an advantage that the resolution can be easily increased. In addition, the light emitting device 100 has an advantage that even if the number of the light emitting elements P arranged in the Y direction is increased, it does not hinder high resolution.

ところで、理論的には、qを0以上の整数としたとき、Te−Tbの1/4とTeのq倍との和をTe+Tpとし、L2−L3の1/4とL2のq倍との和をL4としても、4個のスポット像を完全に重ねて1個のドットを得ることができる。しかし、q=0の場合にはL2>L4となってしまう。つまり、L4が製造上のボトルネックとなり、L2を十分に短くすることが困難となってしまう。Y方向の高解像度化は時間的な制御によって達成可能であるが、X方向の解像度はL2で定まってしまうから、L2を十分に短くすることが困難ならば、X方向の高解像度化も困難となる。また、Te−Tbを無制限に長くすれば、画像の形成に要する時間もL4も無制限に長くなってしまう。そして、L4が無制限に長くなれば、発光装置100が無制限に大型化してしまう。つまり、TpとしてはTe−Tbの1/4が好適であり、L4としてはL2−L3の1/4とL2との和が好適である。   By the way, theoretically, when q is an integer greater than or equal to 0, the sum of 1/4 of Te−Tb and q times Te is Te + Tp, and L2−L3 1/4 and L2 q times Even if the sum is L4, one dot can be obtained by completely overlapping the four spot images. However, when q = 0, L2> L4. That is, L4 becomes a bottleneck in manufacturing, and it becomes difficult to sufficiently shorten L2. High resolution in the Y direction can be achieved by temporal control. However, since the resolution in the X direction is determined by L2, if it is difficult to shorten L2 sufficiently, it is difficult to increase the resolution in the X direction. It becomes. Further, if Te−Tb is increased indefinitely, the time required for image formation and L4 are increased indefinitely. And if L4 becomes unlimited long, the light-emitting device 100 will enlarge unlimitedly. That is, 1/4 of Te−Tb is preferable as Tp, and the sum of 1/4 of L2−L3 and L2 is preferable as L4.

<第2実施形態>
次に、本発明の第2実施形態に係る発光装置について説明する。この発光装置が発光装置100と異なる点は、単位回路Uの構造のみである。本実施形態に係る単位回路Uxyの構造を図13及び図14に示す。これらの図では、理解を容易とするために、適宜、一部の図示を省略してある。これらの図に示すように、本実施形態に係る単位回路Uxyでは、第1金属層63が、ゲート配線70の他に、ゲート配線70と電気的に接続されていない個別電源配線73を含み、第2金属層65が、ドレイン配線72の他に、ドレイン配線72と電気的に接続されていない二つの部分を含む。
Second Embodiment
Next, a light emitting device according to a second embodiment of the invention will be described. The light emitting device is different from the light emitting device 100 only in the structure of the unit circuit U. The structure of the unit circuit Uxy according to the present embodiment is shown in FIGS. In these drawings, some illustrations are omitted as appropriate for easy understanding. As shown in these drawings, in the unit circuit Uxy according to the present embodiment, the first metal layer 63 includes, in addition to the gate wiring 70, an individual power supply wiring 73 that is not electrically connected to the gate wiring 70, In addition to the drain wiring 72, the second metal layer 65 includes two portions that are not electrically connected to the drain wiring 72.

これら二つの部分の一方はソース配線74であり、他方は共通電源配線3の一部である。両者は互いに接していない。ソース配線74は、半導体層61に重なっているソース電極711と、他の部分とに分かれる。ソース電極711は、コンタクトホールを通じて半導体層61に接しており、他の部分は、コンタクトホールを通じて個別電源配線73に接している。個別電源配線73は、コンタクトホールを通じて共通電源配線3に接しており、共通電源配線3からの電源電位Velは、個別電源配線73を介してソース電極711へ供給される。   One of these two parts is a source wiring 74 and the other is a part of the common power supply wiring 3. Both do not touch each other. The source wiring 74 is divided into a source electrode 711 that overlaps the semiconductor layer 61 and other portions. The source electrode 711 is in contact with the semiconductor layer 61 through a contact hole, and the other part is in contact with the individual power supply wiring 73 through the contact hole. The individual power supply wiring 73 is in contact with the common power supply wiring 3 through the contact hole, and the power supply potential Vel from the common power supply wiring 3 is supplied to the source electrode 711 through the individual power supply wiring 73.

以上の説明から明らかなように、本実施形態に係る発光装置では、発光装置100と同様に、4×n個の単位回路U及び共通電源配線3が回路基板60上に層を重ねて形成され、4×n個の単位回路Uの個別電源配線73を含む第1金属層63は、共通電源配線3の一部を含む第2金属層65よりも下側(回路基板60側)に配置されている。つまり、切断されうる個別電源配線73が回路基板60の近くに配置されている。よって、本実施形態に係る発光装置によれば、レーザーカットが容易となる。   As is clear from the above description, in the light emitting device according to the present embodiment, 4 × n unit circuits U and common power supply wirings 3 are formed on the circuit board 60 so as to overlap each other as in the light emitting device 100. The first metal layer 63 including the individual power supply lines 73 of the 4 × n unit circuits U is disposed below (on the circuit board 60 side) the second metal layer 65 including a part of the common power supply line 3. ing. That is, the individual power supply wiring 73 that can be cut is disposed near the circuit board 60. Therefore, according to the light emitting device according to the present embodiment, laser cutting becomes easy.

<変形例>
上述した第2実施形態を変形し、レーザーカットを更に容易としてもよい。この変形例に係る発光装置の単位回路Uxyの構造を図15に示す。この図の構造では、個別電源配線が、共通電源配線3とソース配線74との間でくびれており、くびれた部分において切断される。つまり、個別電源配線は太い部分と細い部分とを有し、細い部分において切断されるから、レーザーカットが更に容易となる。なお、これと同様の変形を第1実施形態に対して行ってもよい。
<Modification>
The second embodiment described above may be modified to make laser cutting easier. The structure of the unit circuit Uxy of the light emitting device according to this modification is shown in FIG. In the structure of this figure, the individual power supply wiring is constricted between the common power supply wiring 3 and the source wiring 74 and is cut at the constricted portion. That is, the individual power supply wiring has a thick portion and a thin portion, and is cut at the thin portion, so that laser cutting is further facilitated. A modification similar to this may be made to the first embodiment.

また、上述した実施形態および変形例では、発光素子Pの行数(m)を4としたが、これに限るものではなく、複数であればよい。この場合、TpとしてはTe−Tbの1/mが好適であり、L4としてはL2−L3の1/mとL2との和が好適である。また、ブランク期間の長さを零としてもよい。この場合、TpとしてはTeの1/mが好適であり、L4としてはL2の1/mとL2との和が好適である。例えば、発光装置100において、ブランク期間の長さが零の場合、Teの1/4がTpとなり、L2の1/4とL2との和、すなわちL2の5/4がL4となる。このとき、L2が約21.2μmであれば、L4は約26.5μmとなる。   In the embodiment and the modification described above, the number of rows (m) of the light emitting elements P is four. However, the number is not limited to this, and a plurality of rows may be used. In this case, 1 / m of Te−Tb is preferable as Tp, and the sum of 1 / m of L2−L3 and L2 is preferable as L4. Further, the length of the blank period may be zero. In this case, Tp is preferably 1 / m of Te, and L4 is preferably the sum of 1 / m of L2 and L2. For example, in the light emitting device 100, when the length of the blank period is zero, 1/4 of Te is Tp, and the sum of 1/4 of L2 and L2, that is, 5/4 of L2, is L4. At this time, if L2 is about 21.2 μm, L4 is about 26.5 μm.

また、上述した実施形態および変形例では、不良単位回路の発光素子を一律に非発光としたが、発光素子が所望の輝度と異なる輝度で発光する不良単位回路については、発光素子を発光させるようにしてもよい。例えば、この不良単位回路に、発光素子が所望の輝度で発光するような指定データを転送させるようにしてもよいし、この不良単位回路の発光素子の輝度と所望の輝度との差を打ち消すような指定データを、当該不良単位回路と同一列の非不良単位回路に転送させるようにしてもよい。   In the embodiment and the modification described above, the light emitting elements of the defective unit circuit are uniformly non-light emitting. However, for the defective unit circuit in which the light emitting element emits light with a luminance different from the desired luminance, the light emitting element is caused to emit light. It may be. For example, designation data that causes the light emitting element to emit light with a desired luminance may be transferred to the defective unit circuit, or the difference between the luminance of the light emitting element of the defective unit circuit and the desired luminance may be canceled out. Such designated data may be transferred to a non-defective unit circuit in the same column as the defective unit circuit.

また、上述した実施形態および変形例では、発光素子Pとして電流で駆動される有機EL素子を採用しているが、これに限るものではなく、電圧で駆動される発光素子を採用可能である。つまり、発光素子Pとして、電流や電圧などの電気エネルギーを駆動エネルギーとする任意の発光素子を採用可能である。また、本実施形態について前述したように、変形例に係る発光装置も、特定の方向に一定の速度で進行する感光面に光を照射して画像を形成する電子写真方式の画像形成装置において露光ヘッドとして用いられる。   In the embodiment and the modification described above, an organic EL element driven by current is adopted as the light emitting element P. However, the present invention is not limited to this, and a light emitting element driven by voltage can be adopted. That is, as the light emitting element P, any light emitting element that uses electric energy such as current and voltage as driving energy can be employed. Further, as described above with respect to the present embodiment, the light emitting device according to the modified example is also exposed in an electrophotographic image forming apparatus that forms an image by irradiating light onto a photosensitive surface that travels at a constant speed in a specific direction. Used as a head.

<応用例>
図16は、本発明に係る発光装置を備える画像形成装置の一例を示す縦断面図である。この画像形成装置は、ベルト中間転写体方式を利用したタンデム型のフルカラー画像形成装置であり、上述した実施形態または変形例に係る4個の発光装置を、それぞれ、ライン型の露光ヘッドとして備えている。
<Application example>
FIG. 16 is a longitudinal sectional view showing an example of an image forming apparatus including the light emitting device according to the present invention. This image forming apparatus is a tandem-type full-color image forming apparatus using a belt intermediate transfer body system, and includes the four light emitting devices according to the above-described embodiments or modifications as line-type exposure heads. Yes.

この画像形成装置では、同様な構成の4個の露光ヘッド10K,10C,10M,10Yが、同様な構成である4個の感光体ドラム(像担持体)110K,110C,110M,110Yの露光位置(照射位置)にそれぞれ配置されている。この画像形成装置には、駆動ローラ121と従動ローラ122とが設けられており、これらのローラ121,122には無端の中間転写ベルト120が巻回されて、矢印に示すようにローラ121,122の周囲を回転させられる。図示しないが、中間転写ベルト120に張力を与えるテンションローラなどの張力付与手段を設けてもよい。   In this image forming apparatus, four exposure heads 10K, 10C, 10M, and 10Y having the same configuration are exposed positions of four photosensitive drums (image carriers) 110K, 110C, 110M, and 110Y having the same configuration. It is arranged at (irradiation position). In this image forming apparatus, a driving roller 121 and a driven roller 122 are provided. An endless intermediate transfer belt 120 is wound around these rollers 121 and 122, and the rollers 121 and 122 are indicated by arrows. Can be rotated around. Although not shown, tension applying means such as a tension roller that applies tension to the intermediate transfer belt 120 may be provided.

この中間転写ベルト120の周囲には、外周面に感光層を有する4個の感光体ドラム110K,110C,110M,110Yが互いに所定の間隔をおいて配置される。添え字K,C,M,Yはそれぞれ黒、シアン、マゼンタ、イエローの顕像を形成するために使用されることを意味している。他の部材についても同様である。感光体ドラム110K,110C,110M,110Yは、中間転写ベルト120の駆動と同期して回転駆動される。   Around the intermediate transfer belt 120, four photosensitive drums 110K, 110C, 110M, and 110Y each having a photosensitive layer on the outer peripheral surface are arranged at a predetermined interval. The subscripts K, C, M, and Y mean that they are used to form black, cyan, magenta, and yellow visible images, respectively. The same applies to other members. The photosensitive drums 110K, 110C, 110M, and 110Y are rotationally driven in synchronization with the driving of the intermediate transfer belt 120.

各感光体ドラム110(K,C,M,Y)の周囲には、コロナ帯電器111(K,C,M,Y)と、露光ヘッド10(K,C,M,Y)と、現像器114(K,C,M,Y)が配置されている。コロナ帯電器111(K,C,M,Y)は、対応する感光体ドラム110(K,C,M,Y)の外周面を一様に帯電させる。露光ヘッド10(K,C,M,Y)は、対応する感光体ドラム110(K,C,M,Y)の帯電させられた外周面(感光面)に静電潜像を書き込む。各露光ヘッド10(K,C,M,Y)は、X方向が感光体ドラム110(K,C,M,Y)の母線(主走査方向)に沿うように設置される。静電潜像の書き込みは、上記の複数の発光素子Pによって感光体ドラムに光を照射することにより行う。現像器114(K,C,M,Y)は、静電潜像に現像剤としてのトナーを付着させることにより感光体ドラムに顕像すなわち可視像を形成する。   Around each photosensitive drum 110 (K, C, M, Y), there is a corona charger 111 (K, C, M, Y), an exposure head 10 (K, C, M, Y), and a developing unit. 114 (K, C, M, Y) are arranged. The corona charger 111 (K, C, M, Y) uniformly charges the outer peripheral surface of the corresponding photosensitive drum 110 (K, C, M, Y). The exposure head 10 (K, C, M, Y) writes an electrostatic latent image on the charged outer peripheral surface (photosensitive surface) of the corresponding photosensitive drum 110 (K, C, M, Y). Each exposure head 10 (K, C, M, Y) is installed such that the X direction is along the bus (main scanning direction) of the photosensitive drum 110 (K, C, M, Y). The electrostatic latent image is written by irradiating the photosensitive drum with light by the plurality of light emitting elements P described above. The developing device 114 (K, C, M, Y) forms a visible image, that is, a visible image on the photosensitive drum by attaching toner as a developer to the electrostatic latent image.

このような4色の単色顕像形成ステーションにより形成された黒、シアン、マゼンタ、イエローの各顕像は、中間転写ベルト120上に順次一次転写されることにより、中間転写ベルト120上で重ね合わされ、この結果としてフルカラーの顕像が得られる。中間転写ベルト120の内側には、4つの一次転写コロトロン(転写器)112(K,C,M,Y)が配置されている。一次転写コロトロン112(K,C,M,Y)は、感光体ドラム110(K,C,M,Y)の近傍にそれぞれ配置されており、感光体ドラム110(K,C,M,Y)から顕像を静電的に吸引することにより、感光体ドラムと一次転写コロトロンの間を通過する中間転写ベルト120に顕像を転写する。   The black, cyan, magenta, and yellow developed images formed by the four-color single-color image forming station are sequentially transferred onto the intermediate transfer belt 120 to be superimposed on the intermediate transfer belt 120. As a result, a full-color image is obtained. Four primary transfer corotrons (transfer devices) 112 (K, C, M, Y) are arranged inside the intermediate transfer belt 120. The primary transfer corotron 112 (K, C, M, Y) is disposed in the vicinity of the photosensitive drum 110 (K, C, M, Y), and the photosensitive drum 110 (K, C, M, Y). The electrostatic image is electrostatically attracted from the toner image to transfer the visible image to the intermediate transfer belt 120 passing between the photosensitive drum and the primary transfer corotron.

最終的に画像を形成する対象としてのシート102は、ピックアップローラ103によって、給紙カセット101から1枚ずつ給送されて、駆動ローラ121に接した中間転写ベルト120と二次転写ローラ126の間のニップに送られる。中間転写ベルト120上のフルカラーの顕像は、二次転写ローラ126によってシート102の片面に一括して二次転写され、定着部である定着ローラ対127を通ることでシート102上に定着される。この後、シート102は、排紙ローラ対128によって、装置上部に形成された排紙カセット上へ排出される。   A sheet 102 as an object on which an image is to be finally formed is fed one by one from the sheet feeding cassette 101 by the pickup roller 103, and between the intermediate transfer belt 120 and the secondary transfer roller 126 in contact with the driving roller 121. Sent to the nip. The full-color visible image on the intermediate transfer belt 120 is secondarily transferred to one side of the sheet 102 by the secondary transfer roller 126 and fixed on the sheet 102 through the fixing roller pair 127 as a fixing unit. . Thereafter, the sheet 102 is discharged onto a paper discharge cassette formed in the upper part of the apparatus by a paper discharge roller pair 128.

図17は、本発明に係る発光装置を備える画像形成装置の他の例を示す縦断面図である。この画像形成装置は、ベルト中間転写体方式を利用したロータリー現像式のフルカラー画像形成装置であり、上述した実施形態または変形例に係る1個の発光装置をライン型の露光ヘッドとして備えている。   FIG. 17 is a longitudinal sectional view showing another example of an image forming apparatus including the light emitting device according to the present invention. This image forming apparatus is a rotary developing type full-color image forming apparatus using a belt intermediate transfer body system, and includes one light emitting device according to the above-described embodiment or modification as a line type exposure head.

感光体ドラム165の周囲には、コロナ帯電器168、ロータリー式の現像ユニット161、露光ヘッド167、中間転写ベルト169が設けられている。コロナ帯電器168は、感光体ドラム165の外周面を一様に帯電させる。露光ヘッド167は、感光体ドラム165の帯電させられた外周面(感光面)に静電潜像を書き込む。露光ヘッド167は、以上に例示した各態様の発光装置であり、X方向が感光体ドラム165の母線(主走査方向)に沿うように設置される。静電潜像の書き込みは、これらの発光素子Pから感光体ドラム165に光を照射することにより行う。   Around the photosensitive drum 165, a corona charger 168, a rotary developing unit 161, an exposure head 167, and an intermediate transfer belt 169 are provided. The corona charger 168 uniformly charges the outer peripheral surface of the photosensitive drum 165. The exposure head 167 writes an electrostatic latent image on the charged outer peripheral surface (photosensitive surface) of the photosensitive drum 165. The exposure head 167 is the light emitting device of each aspect exemplified above, and is installed so that the X direction is along the bus line (main scanning direction) of the photosensitive drum 165. The electrostatic latent image is written by irradiating the photosensitive drum 165 with light from these light emitting elements P.

現像ユニット161は、4つの現像器163Y,163C,163M,163Kが90°の角間隔をおいて配置されたドラムであり、軸161aを中心にして反時計回りに回転可能である。現像器163Y,163C,163M,163Kは、それぞれイエロー、シアン、マゼンタ、黒のトナーを感光体ドラム165に供給して、静電潜像に現像剤としてのトナーを付着させることにより感光体ドラム165に顕像すなわち可視像を形成する。   The developing unit 161 is a drum in which four developing units 163Y, 163C, 163M, and 163K are arranged at an angular interval of 90 °, and can rotate counterclockwise about the shaft 161a. The developing units 163Y, 163C, 163M, and 163K supply yellow, cyan, magenta, and black toners to the photosensitive drum 165, respectively, and attach the toner as a developer to the electrostatic latent image, thereby the photosensitive drum 165. A visible image, that is, a visible image is formed.

無端の中間転写ベルト169は、駆動ローラ170a、従動ローラ170b、一次転写ローラ166およびテンションローラに巻回されて、これらのローラの周囲を矢印に示す向きに回転させられる。一次転写ローラ166は、感光体ドラム165から顕像を静電的に吸引することにより、感光体ドラムと一次転写ローラ166の間を通過する中間転写ベルト169に顕像を転写する。   The endless intermediate transfer belt 169 is wound around a driving roller 170a, a driven roller 170b, a primary transfer roller 166, and a tension roller, and is rotated around these rollers in a direction indicated by an arrow. The primary transfer roller 166 transfers the visible image to the intermediate transfer belt 169 that passes between the photosensitive drum and the primary transfer roller 166 by electrostatically attracting the visible image from the photosensitive drum 165.

具体的には、感光体ドラム165の最初の1回転で、露光ヘッド167によりイエロー(Y)像のための静電潜像が書き込まれて現像器163Yにより同色の顕像が形成され、さらに中間転写ベルト169に転写される。また、次の1回転で、露光ヘッド167によりシアン(C)像のための静電潜像が書き込まれて現像器163Cにより同色の顕像が形成され、イエローの顕像に重なり合うように中間転写ベルト169に転写される。そして、このようにして感光体ドラム165が4回転する間に、イエロー、シアン、マゼンタ、黒の顕像が中間転写ベルト169に順次重ね合わせられ、この結果フルカラーの顕像が転写ベルト169上に形成される。最終的に画像を形成する対象としてのシートの両面に画像を形成する場合には、中間転写ベルト169に表面と裏面の同色の顕像を転写し、次に中間転写ベルト169に表面と裏面の次の色の顕像を転写する形式で、フルカラーの顕像を中間転写ベルト169上で得る。   Specifically, in the first rotation of the photosensitive drum 165, an electrostatic latent image for a yellow (Y) image is written by the exposure head 167, and a developed image of the same color is formed by the developing unit 163Y. The image is transferred to the transfer belt 169. Further, in the next rotation, an electrostatic latent image for a cyan (C) image is written by the exposure head 167 and a developed image of the same color is formed by the developing device 163C, and an intermediate transfer is performed so as to overlap the yellow developed image. Transferred to the belt 169. Then, during the four rotations of the photosensitive drum 165, yellow, cyan, magenta, and black visible images are sequentially superimposed on the intermediate transfer belt 169. As a result, a full-color visible image is formed on the transfer belt 169. It is formed. When images are finally formed on both sides of a sheet as an object on which an image is to be formed, the same color images of the front and back surfaces are transferred to the intermediate transfer belt 169, and then the front and back surfaces are transferred to the intermediate transfer belt 169. A full-color visible image is obtained on the intermediate transfer belt 169 by transferring the visible image of the next color.

画像形成装置には、シートが通過させられるシート搬送路174が設けられている。シートは、給紙カセット178から、ピックアップローラ179によって1枚ずつ取り出され、搬送ローラによってシート搬送路174を進行させられ、駆動ローラ170aに接した中間転写ベルト169と二次転写ローラ171の間のニップを通過する。二次転写ローラ171は、中間転写ベルト169からフルカラーの顕像を一括して静電的に吸引することにより、シートの片面に顕像を転写する。二次転写ローラ171は、図示しないクラッチにより中間転写ベルト169に接近および離間させられるようになっている。そして、シートにフルカラーの顕像を転写する時に二次転写ローラ171は中間転写ベルト169に当接させられ、中間転写ベルト169に顕像を重ねている間は二次転写ローラ171から離される。   The image forming apparatus is provided with a sheet conveyance path 174 through which a sheet passes. The sheets are picked up one by one from the paper feed cassette 178 by the pick-up roller 179, advanced through the sheet transport path 174 by the transport roller, and between the intermediate transfer belt 169 and the secondary transfer roller 171 in contact with the drive roller 170a. Pass through the nip. The secondary transfer roller 171 transfers the developed image to one side of the sheet by electrostatically attracting a full-color developed image from the intermediate transfer belt 169 collectively. The secondary transfer roller 171 can be moved closer to and away from the intermediate transfer belt 169 by a clutch (not shown). The secondary transfer roller 171 is brought into contact with the intermediate transfer belt 169 when a full-color visible image is transferred onto the sheet, and is separated from the secondary transfer roller 171 while the visible image is superimposed on the intermediate transfer belt 169.

以上のようにして画像が転写されたシートは定着器172に搬送され、定着器172の加熱ローラ172aと加圧ローラ172bの間を通過させられることにより、シート上の顕像が定着する。定着処理後のシートは、排紙ローラ対176に引き込まれて矢印Fの向きに進行する。両面印刷の場合には、シートの大部分が排紙ローラ対176を通過した後、排紙ローラ対176が逆方向に回転させられ、矢印Gで示すように両面印刷用搬送路175に導入される。そして、二次転写ローラ171により顕像がシートの他面に転写され、再び定着器172で定着処理が行われた後、排紙ローラ対176でシートが排出される。   The sheet on which the image has been transferred as described above is conveyed to the fixing device 172 and is passed between the heating roller 172a and the pressure roller 172b of the fixing device 172, whereby the visible image on the sheet is fixed. The sheet after the fixing process is drawn into the discharge roller pair 176 and proceeds in the direction of arrow F. In the case of double-sided printing, after most of the sheet passes through the paper discharge roller pair 176, the paper discharge roller pair 176 is rotated in the reverse direction and introduced into the double-sided printing conveyance path 175 as indicated by an arrow G. The Then, the visible image is transferred to the other surface of the sheet by the secondary transfer roller 171, the fixing process is performed again by the fixing device 172, and then the sheet is discharged by the discharge roller pair 176.

なお、以上に例示した以外の電子写真方式の画像形成装置にも本発明に係る発光装置を露光ヘッドとして採用することができる。例えば、中間転写ベルトを使用せずに感光体ドラムから直接シートに顕像を転写するタイプの画像形成装置や、モノクロの画像を形成する画像形成装置にも本発明に係る発光装置を応用することが可能である。   Note that the light-emitting device according to the present invention can also be used as an exposure head for an electrophotographic image forming apparatus other than those exemplified above. For example, the light emitting device according to the present invention is applied to an image forming apparatus that directly transfers a visible image from a photosensitive drum to a sheet without using an intermediate transfer belt, and an image forming apparatus that forms a monochrome image. Is possible.

1……制御線、100……発光装置、2……データ線、3……共通電源配線、50……制御回路、60……記憶部、63……第1金属層、65……第2金属層、712,73……個別電源配線、P……発光素子、TR1……駆動トランジスタ、U……単位回路。
DESCRIPTION OF SYMBOLS 1 ... Control line, 100 ... Light-emitting device, 2 ... Data line, 3 ... Common power supply wiring, 50 ... Control circuit, 60 ... Memory | storage part, 63 ... 1st metal layer, 65 ... 2nd Metal layer, 712, 73... Individual power supply wiring, P... Light emitting element, TR1... Drive transistor, U.

Claims (10)

一定の速度で進行する感光面に光を照射してドットを形成する発光装置において、
各々が、前記感光面に照射される光を発する発光素子を含み、前記発光素子の発光輝度を指定する指定データを入力し、入力した指定データを保持し、保持している指定データに基づいて前記発光素子を駆動する複数の単位回路と、
前記複数の単位回路のうち、前記感光面の進行方向に沿って第1ピッチで並ぶ一定数の単位回路への指定データの転送に共用されるデータ線と、
前記複数の単位回路に含まれる特定単位回路を示す特定データを記憶する記憶部と、
一つのドットを構成する前記一定数の像に係る前記一定数の指定データを、前記記憶部に記憶された前記特定データに基づいて生成し、前記データ線へ供給し、前記一定数の単位回路の各々に転送させる制御回路とを備え、
前記一定数の単位回路の前記発光素子が前記一定数の指定データに基づいて駆動される期間は、隣り合う単位回路間で一定時間ずつずれており、
前記第1ピッチおよび前記一定時間は、前記一定数の単位回路が前記一定数の指定データに基づいて前記発光素子を駆動することによって前記感光面に形成される前記一定数の像が互いに重なるように定められている
ことを特徴とする発光装置。
In a light emitting device that forms dots by irradiating light to a photosensitive surface that travels at a constant speed,
Each includes a light emitting element that emits light emitted to the photosensitive surface, inputs designation data designating the light emission luminance of the light emitting element, holds the inputted designation data, and based on the held designation data A plurality of unit circuits for driving the light emitting elements;
Among the plurality of unit circuits, a data line shared for transfer of designated data to a certain number of unit circuits arranged at a first pitch along the traveling direction of the photosensitive surface;
A storage unit that stores specific data indicating specific unit circuits included in the plurality of unit circuits;
The fixed number of designated data relating to the fixed number of images constituting one dot is generated based on the specific data stored in the storage unit, and is supplied to the data line. The fixed number of unit circuits And a control circuit for transferring to each of
The period during which the light emitting elements of the certain number of unit circuits are driven based on the certain number of designated data is shifted by a certain time between adjacent unit circuits,
In the first pitch and the fixed time, the fixed number of unit circuits drive the light emitting elements based on the fixed number of designated data so that the fixed number of images formed on the photosensitive surface overlap each other. A light-emitting device characterized by that.
前記一定数の単位回路に、前記記憶部に記憶された前記記憶データで示される特定単位回路と、前記特定単位回路ではない非特定単位回路とが含まれる場合、前記制御回路は、前記特定単位回路には、前記発光素子が発光しない指定データを転送させ、前記非特定単位回路には、前記一定数と前記一定数の単位回路に含まれる前記特定単位回路の数とに応じた指定データを転送させる
ことを特徴とする請求項1に記載の発光装置。
When the certain number of unit circuits include a specific unit circuit indicated by the stored data stored in the storage unit and a non-specific unit circuit that is not the specific unit circuit, the control circuit may include the specific unit The circuit is caused to transfer designation data that the light emitting element does not emit light, and the non-specific unit circuit is provided with designation data according to the fixed number and the number of the specific unit circuits included in the fixed number of unit circuits. The light emitting device according to claim 1, wherein the light emitting device is transferred.
前記複数の単位回路に共通の共通電源配線を備え、
前記複数の単位回路の各々は、前記共通電源配線から供給される電気エネルギーを用いて前記発光素子を駆動する駆動素子を備え、
前記特定単位回路の前記駆動素子は、前記共通電源配線と電気的に切断されており、
前記複数の単位回路のうちの前記特定単位回路ではない非特定単位回路の前記駆動素子は、前記共通電源配線と電気的に接続されている
ことを特徴とする請求項1に記載の発光装置。
A common power supply wiring common to the plurality of unit circuits;
Each of the plurality of unit circuits includes a driving element that drives the light emitting element using electric energy supplied from the common power supply wiring.
The drive element of the specific unit circuit is electrically disconnected from the common power supply wiring,
2. The light emitting device according to claim 1, wherein the drive element of a non-specific unit circuit that is not the specific unit circuit among the plurality of unit circuits is electrically connected to the common power supply wiring.
前記複数の単位回路に共通の共通電源配線を備え、
前記複数の単位回路の各々は、前記共通電源配線から供給される電気エネルギーを用いて前記発光素子を駆動する駆動素子を備え、
前記複数の単位回路の各々は、前記駆動素子と前記共通電源配線とを電気的に接続する個別電源配線を備える
ことを特徴とする請求項1に記載の発光装置。
A common power supply wiring common to the plurality of unit circuits;
Each of the plurality of unit circuits includes a driving element that drives the light emitting element using electric energy supplied from the common power supply wiring.
2. The light emitting device according to claim 1, wherein each of the plurality of unit circuits includes an individual power supply wiring that electrically connects the driving element and the common power supply wiring.
透明な基板を備え、
前記複数の単位回路および前記共通電源配線は、前記基板上に層を重ねて形成され、
前記個別電源配線の層は、前記複数の単位回路に共通であり、前記共通電源配線の層よりも前記基板側に形成されている
ことを特徴とする請求項4に記載の発光装置。
With a transparent substrate,
The plurality of unit circuits and the common power supply wiring are formed by stacking layers on the substrate,
The light emitting device according to claim 4, wherein the layer of the individual power supply wiring is common to the plurality of unit circuits, and is formed closer to the substrate than the layer of the common power supply wiring.
透明な基板を備え、
前記一定数の単位回路の各々の前記個別電源配線は太い部分と細い部分とを有する
ことを特徴とする請求項4又は5に記載の発光装置。
With a transparent substrate,
6. The light emitting device according to claim 4, wherein the individual power supply wiring of each of the fixed number of unit circuits has a thick portion and a thin portion.
前記期間を発光期間とし、発光期間の長さをTeとし、前記一定数の単位回路への指定データの転送が休止されるブランク期間の長さをTbとし、前記一定数をmとし、qを0以上の整数としたとき、前記一定時間は、Te−Tbの1/mとTeのq倍との和であり、
前記感光面がTeにおいて進行する距離をL2とし、前記感光面がTbにおいて進行する距離をL3としたとき、前記第1ピッチは、L2−L3の1/mとL2のq倍との和である
ことを特徴とする請求項1乃至6のいずれか一項に記載の発光装置。
The period is a light emission period, the length of the light emission period is Te, the length of the blank period during which the transfer of the designated data to the certain number of unit circuits is suspended is Tb, the certain number is m, and q is When the integer is 0 or more, the predetermined time is a sum of 1 / m of Te−Tb and q times Te.
When the distance that the photosensitive surface travels at Te is L2, and the distance that the photosensitive surface travels at Tb is L3, the first pitch is the sum of 1 / m of L2−L3 and q times L2. The light-emitting device according to claim 1, wherein the light-emitting device is provided.
請求項3に記載の発光装置の製造方法であって、
前記一定数の単位回路の各々の前記駆動素子と前記共通電源配線とを電気的に接続した後に、前記一定数の単位回路のうちの前記特定単位回路の前記駆動素子と前記共通電源配線とを電気的に切断する
ことを特徴とする発光装置の製造方法。
A method for manufacturing a light emitting device according to claim 3,
After electrically connecting the drive elements of each of the fixed number of unit circuits and the common power supply wiring, the drive elements of the specific unit circuit and the common power supply wiring of the fixed number of unit circuits are connected. A method for manufacturing a light-emitting device, comprising: electrically cutting.
請求項5に記載の発光装置の製造方法であって、
前記基板上に、前記個別電源配線の層を形成した後に、前記共通電源配線の層を形成する
ことを特徴とする発光装置の製造方法。
A method for manufacturing a light emitting device according to claim 5,
A method of manufacturing a light emitting device, comprising: forming the common power supply wiring layer after forming the individual power supply wiring layer on the substrate.
請求項1乃至7のいずれか一項に記載の発光装置と、
前記感光面を有する像担持体とを備え、
複数のドットを含む画像を前記感光面に形成することを特徴とする画像形成装置。
A light emitting device according to any one of claims 1 to 7,
An image carrier having the photosensitive surface,
An image forming apparatus, wherein an image including a plurality of dots is formed on the photosensitive surface.
JP2009156601A 2009-07-01 2009-07-01 Light emitting device, manufacturing method therefor, and image forming apparatus Withdrawn JP2011011423A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2009156601A JP2011011423A (en) 2009-07-01 2009-07-01 Light emitting device, manufacturing method therefor, and image forming apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009156601A JP2011011423A (en) 2009-07-01 2009-07-01 Light emitting device, manufacturing method therefor, and image forming apparatus

Publications (1)

Publication Number Publication Date
JP2011011423A true JP2011011423A (en) 2011-01-20

Family

ID=43590762

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009156601A Withdrawn JP2011011423A (en) 2009-07-01 2009-07-01 Light emitting device, manufacturing method therefor, and image forming apparatus

Country Status (1)

Country Link
JP (1) JP2011011423A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140341596A1 (en) * 2011-03-11 2014-11-20 Canon Kabushiki Kaisha Color image forming apparatus

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140341596A1 (en) * 2011-03-11 2014-11-20 Canon Kabushiki Kaisha Color image forming apparatus
US9052670B2 (en) * 2011-03-11 2015-06-09 Canon Kabushiki Kaisha Color image forming apparatus

Similar Documents

Publication Publication Date Title
US7397491B2 (en) Light-emitting device and image forming apparatus
EP1531053B1 (en) Line head and image forming device using the same
JP4360375B2 (en) Electro-optical device, electronic apparatus, and driving method
JP2009158477A (en) Light emitting device and electronic unit
JP4428345B2 (en) Optical head and image forming apparatus
JP4192987B2 (en) Optical head, exposure apparatus, and image forming apparatus.
JP2011011423A (en) Light emitting device, manufacturing method therefor, and image forming apparatus
JP2006100071A (en) Electrooptical device, image forming device, and image reading device
JP2010093048A (en) Light-emitting device and image forming device
JP4752412B2 (en) Optical head, driving method thereof, and image forming apparatus
JP2009111212A (en) Light emitting device and electronic apparatus
JP5515336B2 (en) LIGHT EMITTING DEVICE AND ELECTRONIC DEVICE
JP2009063954A (en) Data line driving circuit, electro-optical device, and electronic equipment
JP4586560B2 (en) Image printing device
JP4857686B2 (en) Image printing apparatus and light emitting apparatus
JP2009099379A (en) Light-emitting device and electronic equipment
JP2005144686A (en) Line head and image forming apparatus using it
JP2011005755A (en) Light emitting device, method for driving the same, and image forming apparatus
JP2011011422A (en) Light emitting device, driving method therefor, and image forming apparatus
JP2005144685A (en) Line head and image forming apparatus using it
JP2011015114A (en) Light-emitting device, driving method thereof, and image formation device
JP4424142B2 (en) ORGANIC LIGHT EMITTING DIODE DEVICE, IMAGE FORMING DEVICE, AND IMAGE READING DEVICE
JP4548462B2 (en) Exposure apparatus and image forming apparatus
JP2007030234A (en) Light exposing method, light emitting apparatus and image forming apparatus
JP2006150882A (en) Electro-optical device, image forming apparatus, and image reader

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20120904