JP2010015187A - Display and drive control method thereof - Google Patents

Display and drive control method thereof Download PDF

Info

Publication number
JP2010015187A
JP2010015187A JP2009243090A JP2009243090A JP2010015187A JP 2010015187 A JP2010015187 A JP 2010015187A JP 2009243090 A JP2009243090 A JP 2009243090A JP 2009243090 A JP2009243090 A JP 2009243090A JP 2010015187 A JP2010015187 A JP 2010015187A
Authority
JP
Japan
Prior art keywords
display
current
display pixel
voltage
light emitting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2009243090A
Other languages
Japanese (ja)
Inventor
Manabu Takei
学 武居
Tomoyuki Shirasaki
友之 白嵜
Ikuhiro Yamaguchi
郁博 山口
Takeshi Ozaki
剛 尾崎
Jun Ogura
潤 小倉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Casio Computer Co Ltd
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Priority to JP2009243090A priority Critical patent/JP2010015187A/en
Publication of JP2010015187A publication Critical patent/JP2010015187A/en
Pending legal-status Critical Current

Links

Images

Landscapes

  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Control Of El Displays (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a display for improving display quality by suppressing insufficient writing of display data caused by a capacity component parasitic on a data line arranged on a display panel and by operating a light emitting element to emit light in an appropriate brightness gradation; and a drive control method therefor. <P>SOLUTION: This display 100A is provided with a display panel 110 with a plurality of display pixels EM arrayed in a two dimensional manner, a scanning driver 120 for setting the display pixel EM for each line to a selected state by applying a scanning signal Vsel to each scanning line SL, a data driver 130 for supplying a gradation current Ipix according to the display data to each data line DL, a precharge circuit 140 for applying a precharge voltage Vpcg to each data line DL at a timing prior to the supply of gradation current Ipix, and a reset circuit 150 for applying a reset voltage Vrst to each display pixel EM at a timing prior to the application of the precharge voltage Vpcg. <P>COPYRIGHT: (C)2010,JPO&INPIT

Description

本発明は、表示装置及びその駆動制御方法に関し、特に、表示データに応じた電流を供給することにより所定の輝度階調で発光動作する電流制御型の発光素子を備えた表示画素を、複数配列してなる表示パネルを備えた表示装置、及び、該表示装置における駆動制御方法に関する。   The present invention relates to a display device and a drive control method therefor, and in particular, a plurality of display pixels each including a current control type light emitting element that emits light at a predetermined luminance gradation by supplying a current according to display data. The present invention relates to a display device including a display panel and a drive control method in the display device.

従来、有機エレクトロルミネッセント素子(以下、「有機EL素子」と略記する)や発光ダイオード(LED)等のように供給される駆動電流の電流値に応じて所定の輝度階調で発光動作する電流制御型の発光素子を具備する表示画素を、2次元配列した表示パネルを備えた発光素子型のディスプレイ(表示装置)が知られている。   Conventionally, a light emitting operation is performed at a predetermined luminance gradation in accordance with a current value of a driving current supplied like an organic electroluminescent element (hereinafter abbreviated as “organic EL element”) or a light emitting diode (LED). 2. Description of the Related Art A light emitting element type display (display device) including a display panel in which display pixels each having a current control type light emitting element are two-dimensionally arranged is known.

特に、アクティブマトリックス駆動方式を適用した発光素子型ディスプレイは、近年携帯機器を始め、様々な電子機器に広く利用されている液晶表示装置(LCD)に比較して、表示応答速度が速く、また、視野角依存性もなく、高輝度・高コントラスト化、表示画質の高精細化等が可能であるとともに、液晶表示装置の場合のように、バックライトを必要としないので、一層の薄型軽量化や低消費電力化が可能である、という極めて優位な特徴を有しており、次世代のディスプレイとして研究開発が盛んに行われている。   In particular, a light-emitting element type display using an active matrix driving method has a higher display response speed than a liquid crystal display (LCD) widely used in various electronic devices including portable devices in recent years. There is no viewing angle dependency, and it is possible to achieve high brightness, high contrast, high definition of display image quality, etc., and unlike the case of liquid crystal display devices, a backlight is not required, making it even thinner and lighter. It has the extremely advantageous feature of being able to reduce power consumption, and research and development are actively conducted as a next-generation display.

そして、このような発光素子型ディスプレイにおいては、上述した電流制御型の発光素子を発光制御するための駆動制御機構や制御方法が種々提案されている。例えば、特許文献1等に記載されているように、表示パネルを構成する各表示画素ごとに、上記発光素子に加えて、該発光素子を発光制御するための複数のスイッチング手段からなる駆動回路(発光駆動回路)を備えたものが知られている。   In such a light emitting element type display, various drive control mechanisms and control methods for controlling light emission of the above-described current control type light emitting element have been proposed. For example, as described in Patent Document 1 and the like, for each display pixel constituting the display panel, in addition to the light-emitting element, a drive circuit including a plurality of switching means for controlling light emission of the light-emitting element ( A device having a light emission drive circuit) is known.

図23は、従来技術における発光素子型ディスプレイの要部を示す概略構成図であり、図24は、従来技術における発光素子型ディスプレイに適用可能な表示画素(発光駆動回路及び発光素子)の構成例を示す等価回路図である。   FIG. 23 is a schematic configuration diagram showing a main part of a light emitting element type display in the prior art, and FIG. 24 is a configuration example of display pixels (light emitting drive circuit and light emitting element) applicable to the light emitting element type display in the prior art. FIG.

特許文献1等に記載されたアクティブマトリクス型有機EL表示装置は、概略、図23に示すように、行、列方向に配設された複数の走査ライン(選択ライン)SL及びデータライン(信号ライン)DLの各交点近傍に、複数の表示画素EMpがマトリクス状に配置された表示パネル110Pと、各走査ラインSLに接続された走査ドライバ(走査線駆動回路)120Pと、各データラインDLに接続されたデータドライバ(データ線駆動回路)130Pと、を備えた構成を有し、各表示画素EMpは、図24に示すように、ゲート端子が走査ラインSLに、ソース端子及びドレイン端子がデータラインDL及び接点N111に各々接続された薄膜トランジスタ(TFT)Tr111と、ゲート端子が接点N111に接続され、ソース端子に接地電位Vgndが印加された薄膜トランジスタTr112と、を備えた発光駆動回路DCp、及び、該発光駆動回路DCpの薄膜トランジスタTr112のドレイン端子にアノード端子が接続され、カソード端子に接地電位Vgndよりも低電位の低電源電圧Vssが印加された有機EL素子(電流制御型の発光素子)OELを有して構成されている。   As shown in FIG. 23, the active matrix organic EL display device described in Patent Document 1 generally includes a plurality of scanning lines (selection lines) SL and data lines (signal lines) arranged in the row and column directions. ) A display panel 110P in which a plurality of display pixels EMp are arranged in a matrix in the vicinity of each intersection of DL, a scanning driver (scanning line driving circuit) 120P connected to each scanning line SL, and a connection to each data line DL As shown in FIG. 24, each display pixel EMp has a gate terminal on the scanning line SL, and a source terminal and a drain terminal on the data line. The thin film transistor (TFT) Tr111 connected to the DL and the contact N111 respectively, and the gate terminal is connected to the contact N111, and the source terminal A light emitting drive circuit DCp including a thin film transistor Tr112 to which a ground potential Vgnd is applied, and an anode terminal connected to a drain terminal of the thin film transistor Tr112 of the light emission drive circuit DCp, and a cathode terminal having a potential lower than the ground potential Vgnd It has an organic EL element (current control type light emitting element) OEL to which a low power supply voltage Vss is applied.

ここで、図24において、Cpは、薄膜トランジスタTr112のゲート−ソース間に形成(又は、接続)される保持容量である。また、薄膜トランジスタTr111は、nチャネル型の電界効果型トランジスタにより構成され、薄膜トランジスタTr112は、pチャネル型の電界効果型トランジスタにより構成されている。   Here, in FIG. 24, Cp is a storage capacitor formed (or connected) between the gate and source of the thin film transistor Tr112. The thin film transistor Tr111 is formed of an n-channel field effect transistor, and the thin film transistor Tr112 is formed of a p-channel field effect transistor.

そして、このような構成を有する表示画素EMpからなる表示パネル110Pを備えた表示装置においては、まず、走査ドライバ120Pから各行の走査ラインSLにハイレベルの走査信号Vselを順次印加することにより、行ごとの表示画素EMp(発光駆動回路DCp)の薄膜トランジスタTr111がオン動作して、当該表示画素EMpが選択状態に設定される。   In the display device including the display panel 110P including the display pixel EMp having such a configuration, first, the scan driver 120P sequentially applies the high level scan signal Vsel to the scan line SL of each row, thereby The thin film transistor Tr111 of each display pixel EMp (light emission drive circuit DCp) is turned on, and the display pixel EMp is set to the selected state.

この選択タイミングに同期して、データドライバ130Pにより表示データに応じた階調信号電圧Vpixを生成して、各列のデータラインDLに印加することにより、当該階調信号電圧Vpixが各表示画素EMp(発光駆動回路DCp)の薄膜トランジスタTr111を介して、接点N111(すなわち、薄膜トランジスタTr112のゲート端子)に印加される。これにより、薄膜トランジスタTr112が当該階調信号電圧Vpixに応じた導通状態でオン動作して、接地電位Vgndから所定の発光駆動電流が薄膜トランジスタTr112及び有機EL素子OELを介して低電源電圧Vssに流れ、有機EL素子OELが表示データに応じた輝度階調で発光動作する。   In synchronization with this selection timing, the grayscale signal voltage Vpix corresponding to the display data is generated by the data driver 130P and applied to the data line DL of each column, whereby the grayscale signal voltage Vpix is applied to each display pixel EMp. The voltage is applied to the contact N111 (that is, the gate terminal of the thin film transistor Tr112) via the thin film transistor Tr111 of the (light emission drive circuit DCp). Thereby, the thin film transistor Tr112 is turned on in a conductive state corresponding to the gradation signal voltage Vpix, and a predetermined light emission drive current flows from the ground potential Vgnd to the low power supply voltage Vss through the thin film transistor Tr112 and the organic EL element OEL. The organic EL element OEL emits light at a luminance gradation corresponding to display data.

次いで、走査ドライバ120Pから走査ラインSLにローレベルの走査信号Vselを印加することにより、行ごとの各行の表示画素EMpの薄膜トランジスタTr111がオフ動作して、当該表示画素EMpが非選択状態に設定され、データラインDLと発光駆動回路DCpとが電気的に遮断される。このとき、薄膜トランジスタTr112のゲート端子に印加され、保持容量Cpに保持された電圧に基づいて、薄膜トランジスタTr112は、オン状態を持続することになり、上記選択状態と同様に、接地電位Vgndから所定の発光駆動電流が薄膜トランジスタTr112を介して有機EL素子OELに流れて、発光動作が継続される。この発光動作は、次の表示データに応じた階調信号電圧Vpixが各行の表示画素EMpに印加される(書き込まれる)まで、例えば、1フレーム期間継続するように制御される。   Next, by applying a low level scanning signal Vsel from the scanning driver 120P to the scanning line SL, the thin film transistor Tr111 of the display pixel EMp in each row is turned off, and the display pixel EMp is set to a non-selected state. The data line DL and the light emission drive circuit DCp are electrically disconnected. At this time, on the basis of the voltage applied to the gate terminal of the thin film transistor Tr112 and held in the storage capacitor Cp, the thin film transistor Tr112 is maintained in the on state. The light emission drive current flows to the organic EL element OEL via the thin film transistor Tr112, and the light emission operation is continued. This light emission operation is controlled so as to continue, for example, for one frame period until the gradation signal voltage Vpix corresponding to the next display data is applied (written) to the display pixel EMp of each row.

このような駆動制御方法は、各表示画素EMp(発光駆動回路DCpの薄膜トランジスタTr112のゲート端子)に印加する電圧(階調信号電圧Vpix)を調整することにより、有機EL素子OELに流す発光駆動電流の電流値を制御して、所定の輝度階調で発光動作させていることから、電圧指定方式(又は、電圧印加方式)と呼ばれている。   Such a drive control method adjusts the voltage (gradation signal voltage Vpix) applied to each display pixel EMp (the gate terminal of the thin film transistor Tr112 of the light emission drive circuit DCp), thereby causing the light emission drive current to flow through the organic EL element OEL. This is called a voltage designation method (or voltage application method) because the light emission operation is performed at a predetermined luminance gradation by controlling the current value of the current.

ところで、このような電圧指定方式を採用した発光駆動回路DCpを備えた表示画素EMpにおいては、選択機能を有する薄膜トランジスタTr111や発光駆動機能を有する薄膜トランジスタTr112の素子特性(チャネル抵抗等)が、外部環境(周囲の温度等)や使用時間等に依存してバラツキや変動(劣化)を生じた場合には、発光素子(有機EL素子OEL)に供給される発光駆動電流が変動することになり、長期間にわたり安定的に所望の発光特性(所定の輝度階調での表示)を実現することが困難になるという問題を有していた。   By the way, in the display pixel EMp provided with the light emission drive circuit DCp adopting such a voltage designation method, the element characteristics (channel resistance and the like) of the thin film transistor Tr111 having the selection function and the thin film transistor Tr112 having the light emission drive function are affected by the external environment. When variation or fluctuation (deterioration) occurs depending on (ambient temperature, etc.) or use time, the light emission driving current supplied to the light emitting element (organic EL element OEL) fluctuates. There is a problem that it becomes difficult to stably realize desired light emission characteristics (display with a predetermined luminance gradation) over a period of time.

また、表示パネルの高精細化を図るために、各表示画素を微細化すると、発光駆動回路DCpを構成する薄膜トランジスタTr111及びTr112の動作特性(ソース−ドレイン間電流等)のバラツキが大きくなるため、適正な階調制御が行えなくなり、各表示画素の発光特性にバラツキが生じて表示画質の劣化を招くという問題を有していた。   Further, when each display pixel is miniaturized in order to increase the definition of the display panel, variation in operating characteristics (such as a source-drain current) of the thin film transistors Tr111 and Tr112 constituting the light emission driving circuit DCp increases. Appropriate gradation control cannot be performed, and there is a problem in that the light emission characteristics of each display pixel vary and display image quality deteriorates.

そこで、このような問題点を解決する構成として、いわゆる、電流印加方式(又は、電流指定方式)と呼ばれる駆動制御方法に対応した発光駆動回路の構成が知られている。なお、この電流印加方式に対応した表示画素(発光駆動回路)の構成例については、後述する「発明を実施するための最良の形態」において詳しく説明するが、概略、以下のような構成及び動作(機能)を有するものである。   Therefore, as a configuration for solving such a problem, a configuration of a light emission driving circuit corresponding to a drive control method called a current application method (or current designation method) is known. A configuration example of a display pixel (light emission drive circuit) corresponding to this current application method will be described in detail in “Best Mode for Carrying Out the Invention” described later. (Function).

すなわち、電流印加方式に対応した表示画素に適用される発光駆動回路においては、発光素子(例えば、上述した有機EL素子等)に供給する発光駆動電流の電流値及びその供給状態を制御する駆動電流制御手段(上述した薄膜トランジスタTr112及び保持容量Cpに相当する)を備え、該駆動電流制御手段に対して、表示データに応じた電流値を指定した階調電流をデータドライバから直接供給し、該電流に基づいて保持される電圧に基づいて、上記発光駆動電流の電流値及びその供給状態を制御して、発光素子を所定の輝度階調で継続的に発光動作させるように構成されている。   That is, in a light emission drive circuit applied to a display pixel corresponding to a current application method, a current value of a light emission drive current supplied to a light emitting element (for example, the organic EL element described above) and a drive current for controlling the supply state A control means (corresponding to the above-described thin film transistor Tr112 and holding capacitor Cp), and a gradation current designating a current value corresponding to display data is directly supplied from the data driver to the drive current control means; The current value of the light emission driving current and the supply state thereof are controlled based on the voltage held based on the above, and the light emitting element is continuously operated to emit light at a predetermined luminance gradation.

したがって、電流印加方式を採用した発光駆動回路においては、駆動電流制御手段により、各表示画素に供給される表示データに応じた階調電流の電流レベルを電圧レベルに変換する機能(電流/電圧変換機能)と、該電圧レベルに基づく所定の電流値を有する発光駆動電流を発光素子に供給する機能(発光駆動機能)の双方を実現するになるので、駆動電流制御手段を、例えば、単一の能動素子(薄膜トランジスタ)により構成することにより、図24に示したような複数の薄膜トランジスタ相互の動作特性のバラツキが、発光駆動電流に与える影響を抑制することができるという利点を有している。   Therefore, in the light emission driving circuit adopting the current application method, the function of converting the current level of the gradation current according to the display data supplied to each display pixel into the voltage level (current / voltage conversion) by the driving current control means. Function) and a function of supplying a light emission driving current having a predetermined current value based on the voltage level to the light emitting element (light emission driving function). By comprising an active element (thin film transistor), there is an advantage that the influence on the light emission drive current can be suppressed by the variation in the operation characteristics between the plurality of thin film transistors as shown in FIG.

特開2002−156923号公報 (第3頁〜第4頁、図1、図2)JP 2002-156923 A (pages 3 to 4, FIGS. 1 and 2)

しかしながら、上述したような電流印加方式を採用した発光駆動回路においては、以下に示すような問題を有していた。
すなわち、電流指定方式の発光駆動回路においては、最下位又は比較的輝度階調の低い表示データに基づく階調電流を各表示画素に書き込む場合(低階調表示時)、表示データの輝度階調に対応した小さい電流値を有する信号電流を各表示画素に供給する必要がある。
However, the light emission drive circuit employing the current application method as described above has the following problems.
In other words, in the current designation type light emission driving circuit, when the gradation current based on the display data having the lowest or relatively low luminance gradation is written to each display pixel (at the time of low gradation display), the luminance gradation of the display data is displayed. It is necessary to supply a signal current having a small current value corresponding to 1 to each display pixel.

ここで、各表示画素に表示データ(階調電流)を書き込む動作は、データラインに寄生する容量成分(寄生容量;配線間容量や表示画素に設けられた保持容量等に起因する)を所定の電圧まで充電することに相当する。この寄生容量は、データラインに付加された容量成分であるため、データライン上のいずれの位置(の表示画素)であっても同等であり、同一の輝度階調に基づく階調電流を供給する場合にあっては、略同一の書込時間を必要とする。   Here, the operation of writing display data (gradation current) to each display pixel is performed by applying a capacitance component parasitic to the data line (parasitic capacitance; caused by inter-wiring capacitance, storage capacitance provided in the display pixel, etc.) to a predetermined value. This corresponds to charging to a voltage. Since this parasitic capacitance is a capacitance component added to the data line, it is the same at any position (display pixel) on the data line and supplies a gradation current based on the same luminance gradation. In some cases, approximately the same writing time is required.

そのため、例えば、表示パネルの大型化や高精細化等により、走査ライン数が増加した場合には、各走査ラインの選択期間(すなわち、各表示画素への書込時間)が相対的に短く設定されることになり、また、データラインの配線長を長く設計し、該データラインに接続される表示画素の数を多くした場合には、上記寄生容量が大きくなるため、特に階調電流の電流値が小さくなるほど(すなわち、低階調表示時ほど)、短く設定された書込時間では該寄生容量を充電して、各表示画素への表示データの書込みを充分に行うことができなくなる書込不足が発生する。   Therefore, for example, when the number of scanning lines increases due to an increase in the size or definition of the display panel, the selection period of each scanning line (that is, the writing time to each display pixel) is set to be relatively short. In addition, when the wiring length of the data line is designed to be long and the number of display pixels connected to the data line is increased, the parasitic capacitance increases. As the value becomes smaller (that is, as the gray scale is displayed), the parasitic capacitance is charged with a shorter writing time, and the display data cannot be sufficiently written to each display pixel. A shortage occurs.

これにより、各表示画素の発光素子(有機EL素子)に供給される発光駆動電流の電流値が、書込み時の階調電流(書込電流)に比較して小さくなって、表示データに応じた適切な輝度階調で発光動作することができなくなり、表示画質の劣化を招くという問題を有していた。なお、この問題についての詳細なシミュレーション結果については、説明の都合上、後述する「発明を実施するための最良の形態」において詳しく説明する。   As a result, the current value of the light emission drive current supplied to the light emitting element (organic EL element) of each display pixel becomes smaller than the gradation current (write current) at the time of writing, and it corresponds to the display data. There has been a problem in that the light emission operation cannot be performed at an appropriate luminance gradation, resulting in deterioration of display image quality. It should be noted that detailed simulation results for this problem will be described in detail in “Best Mode for Carrying Out the Invention” to be described later for convenience of explanation.

そこで、本発明は、上述した問題点に鑑み、表示パネルを構成する各表示画素に、表示データに応じた階調電流を供給して所定の輝度階調で発光動作させる、電流印加方式の駆動制御方法を採用した表示装置において、データラインに寄生する容量成分による表示データ(階調電流)の書込不足を抑制して、適正な輝度階調で発光素子を発光動作させ、表示画質の改善を図ることができる表示装置及びその駆動制御方法を提供することを目的とする。   In view of the above-described problems, the present invention is a current application type drive in which a gradation current corresponding to display data is supplied to each display pixel constituting a display panel to emit light at a predetermined luminance gradation. In a display device that employs a control method, the display data (gradation current) due to the capacitive component parasitic on the data line is prevented from being insufficiently written, and the light emitting element is caused to emit light at an appropriate luminance gradation, thereby improving the display image quality. It is an object of the present invention to provide a display device and a drive control method for the display device.

請求項1記載の発明は、表示パネルに互いに直交するように配設された複数の信号ライン及び複数の走査ラインの各交点近傍に配置された複数の表示画素に、前記各信号ラインを介して、表示データの輝度階調成分に基づく階調電流を供給して、前記表示画素に設けられた電流制御型の発光素子を、前記階調電流に基づく所定の輝度階調で発光動作させて、前記表示パネルに所望の画像情報を表示する表示装置において、前記各表示画素は、前記階調電流に基づく電荷を電圧成分として保持する保持容量と、一端が前記発光素子の一端に接続され他端に電源電圧が印加される電流路と制御端子とを有し、前記電流路の一端又は他端の何れかと前記制御端子との間に前記保持容量が設けられて、前記保持容量に保持された電圧成分に基づく発光駆動電流を前記発光素子に供給して該発光素子を発光動作させる能動素子を有する駆動電流制御手段と、を備えた発光駆動回路を有し、少なくとも、前記各走査ラインに走査信号を印加して、前記各走査ラインに接続された前記各表示画素を選択状態に設定する走査駆動手段と、前記表示データの輝度階調成分に基づく前記階調電流を生成して、前記各信号ラインを介して前記走査駆動手段により前記選択状態に設定された前記各表示画素に供給する信号駆動手段と、前記各信号ラインにプリチャージ電圧を印加して、前記各信号ラインに付加される寄生容量を所定の充電状態に設定するプリチャージ手段と、前記各表示画素の、前記能動素子の前記電流路の他端に前記電源電圧を供給する電源駆動手段と、前記走査駆動手段により前記各表示画素を非選択状態に設定して前記プリチャージ手段により前記寄生容量を所定の充電状態に設定する際に、前記電源駆動手段を制御して、前記電源電圧を、前記発光素子を非発光状態に設定する第1の電源電圧に設定し、前記走査駆動手段により前記各表示画素を選択状態に設定して前記信号駆動手段により前記各表示画素に前記階調電流を供給し、前記各表示画素の前記保持容量に前記階調電流に基づく電荷を保持させる際に、前記電源駆動手段を制御して、前記電源電圧を前記第1の電源電圧に設定し、前記走査駆動手段により前記各表示画素を非選択状態に設定して前記発光素子を発光状態に設定する際には、前記電源駆動手段を制御して、前記電源電圧を、前記発光素子を発光状態に設定する、前記第1の電源電圧と異なる第2の電源電圧に設定して、前記各表示画素の前記保持容量に保持された前記電荷に基づいて前記発光素子を発光動作させるように制御する動作制御手段と、を備えることを特徴とする。   According to the first aspect of the present invention, a plurality of display pixels arranged near the intersections of a plurality of signal lines and a plurality of scanning lines arranged so as to be orthogonal to each other on the display panel are provided via the signal lines. Supplying a gradation current based on the luminance gradation component of the display data, causing the current control type light emitting element provided in the display pixel to emit light at a predetermined luminance gradation based on the gradation current; In the display device that displays desired image information on the display panel, each display pixel includes a storage capacitor that holds a charge based on the gradation current as a voltage component, and one end connected to one end of the light emitting element. A current path to which a power supply voltage is applied and a control terminal, and the holding capacitor is provided between one end or the other end of the current path and the control terminal, and held by the holding capacitor Light emission based on voltage components And a drive current control means having an active element for supplying a dynamic current to the light emitting element to cause the light emitting element to emit light, and applying a scanning signal to at least each of the scanning lines. Scanning drive means for setting each display pixel connected to each scanning line to a selected state, and generating the gradation current based on a luminance gradation component of the display data, and passing through each signal line A signal driving unit that supplies the display pixels set in the selected state by the scanning driving unit, and a precharge voltage is applied to each signal line, and a parasitic capacitance added to each signal line is set to a predetermined value. Precharge means for setting the state of charge, power supply drive means for supplying the power supply voltage to the other end of the current path of the active element of each display pixel, and each table by the scan drive means. When the pixel is set to a non-selected state and the parasitic capacitance is set to a predetermined charging state by the precharge means, the power supply driving means is controlled to set the power supply voltage and the light emitting element to a non-light emitting state. The first power supply voltage to be set is set, each display pixel is set to a selected state by the scanning driving means, the gradation current is supplied to each display pixel by the signal driving means, When holding the electric charge based on the gradation current in the holding capacitor, the power supply driving unit is controlled to set the power supply voltage to the first power supply voltage, and the display driving unit sets each display pixel. When setting the light emitting element to the light emitting state by setting the light emitting element to the non-selected state, the power supply driving unit is controlled to set the power supply voltage to the light emitting element in the light emitting state. Second power different from And an operation control unit configured to control the light emitting element to perform a light emission operation based on the electric charge held in the storage capacitor of each display pixel by setting to a source voltage.

請求項2記載の発明は、請求項1記載の表示装置において、前記寄生容量は、前記信号ラインと前記走査ライン間に形成される配線間容量を含むことを特徴とする。   According to a second aspect of the present invention, in the display device according to the first aspect, the parasitic capacitance includes an interwiring capacitance formed between the signal line and the scanning line.

請求項3記載の発明は、請求項1又は2に記載の表示装置において、前記プリチャージ手段は、前記表示パネルに配設された全ての前記信号ラインに対して、前記プリチャージ電圧を一斉に印加するスイッチング手段を具備することを特徴とする。
請求項4記載の発明は、請求項1乃至3のいずれかに記載の表示装置において、前記表示装置は、少なくとも前記表示画素に保持された前記電荷を放電して、前記表示画素をリセット状態に設定するリセット手段を備え、前記動作制御手段は、前記リセット手段により前記表示画素に保持された前記電荷を放電する際には、前記走査駆動手段により前記表示画素を選択状態に設定するように制御することを特徴とする。
According to a third aspect of the present invention, in the display device according to the first or second aspect, the precharge means simultaneously applies the precharge voltage to all the signal lines provided in the display panel. The switching means to apply is provided, It is characterized by the above-mentioned.
According to a fourth aspect of the present invention, in the display device according to any one of the first to third aspects, the display device discharges at least the electric charge held in the display pixel and puts the display pixel into a reset state. A reset unit for setting, and the operation control unit controls the scan pixel to set the display pixel to a selected state when discharging the charge held in the display pixel by the reset unit. It is characterized by doing.

請求項5記載の発明は、請求項4記載の表示装置において、前記リセット手段は、全ての前記信号ラインに対して、リセット電圧を一斉に印加して、前記保持容量に保持された電荷を放電するスイッチング手段を具備することを特徴とする。
請求項6記載の発明は、請求項1乃至5のいずれかに記載の表示装置において、前記走査駆動手段は、前記走査ラインの各々に対して順次前記走査信号を印加して、前記表示パネルに配列された各行の前記表示画素を順次選択状態に設定する手段を具備することを特徴とする。
According to a fifth aspect of the present invention, in the display device according to the fourth aspect, the reset unit simultaneously applies a reset voltage to all the signal lines to discharge the charge held in the storage capacitor. The switching means is provided.
According to a sixth aspect of the present invention, in the display device according to any one of the first to fifth aspects, the scan driving unit sequentially applies the scan signal to each of the scan lines to apply to the display panel. Means is provided for sequentially setting the display pixels in each arrayed row to a selected state.

請求項7記載の発明は、請求項6記載の表示装置において、前記走査駆動手段は、全ての前記走査ラインに対して一斉に前記走査信号を印加して、前記表示パネルに配列された全ての前記表示画素を一括して選択状態に設定する手段を具備することを特徴とする。
請求項8記載の発明は、請求項1乃至7のいずれかに記載の表示装置において、前記走査駆動手段は、前記プリチャージ手段の動作状態を制御するプリチャージ制御信号を生成して出力することを特徴とする。
According to a seventh aspect of the present invention, in the display device according to the sixth aspect, the scan driving means applies the scan signal to all the scan lines all at once, and Means is provided for collectively setting the display pixels to a selected state.
According to an eighth aspect of the present invention, in the display device according to any one of the first to seventh aspects, the scan driving unit generates and outputs a precharge control signal for controlling an operating state of the precharge unit. It is characterized by.

請求項9記載の発明は、請求項4乃至8のいずれかに記載の表示装置において、前記走査駆動手段は、前記リセット手段の動作状態を制御するリセット制御信号を生成して出力することを特徴とする。
請求項10記載の発明は、請求項1乃至9のいずれかに記載の表示装置において、前記発光素子は、有機エレクトロルミネッセント素子であることを特徴とする。
According to a ninth aspect of the present invention, in the display device according to any one of the fourth to eighth aspects, the scan driving unit generates and outputs a reset control signal for controlling an operation state of the reset unit. And
According to a tenth aspect of the present invention, in the display device according to any one of the first to ninth aspects, the light emitting element is an organic electroluminescent element.

請求項11記載の発明は、表示パネルに互いに直交するように配設された複数の信号ライン及び複数の走査ラインの各交点近傍に配置された複数の表示画素に、前記各信号ラインを介して、表示データの輝度階調成分に基づく階調電流を供給して、前記表示画素に設けられた電流制御型の発光素子を、前記階調電流に基づく所定の輝度階調で発光動作させて、前記表示パネルに所望の画像情報を表示する表示装置の駆動制御方法において、前記各表示画素は、前記階調電流に基づく電荷を電圧成分として保持する保持容量と、一端が前記発光素子の一端に接続され他端に電源電圧が印加される電流路と制御端子とを有し、前記電流路の一端又は他端の何れかと前記制御端子との間に前記保持容量が設けられて、前記保持容量に保持された電圧成分に基づく発光駆動電流を前記発光素子に供給して該発光素子を発光動作させる能動素子を有する駆動電流制御手段と、を備えた発光駆動回路を有し、少なくとも、前記各表示画素を非選択状態に設定して、前記各信号ラインにプリチャージ電圧を印加し、少なくとも前記各信号ラインに付加される寄生容量を所定の充電状態に設定するとともに、前記電源電圧を、前記発光素子を非発光状態に設定する第1の電源電圧に設定して、前記各表示画素の前記発光素子を非発光状態に設定するステップと、前記各表示画素を選択状態に設定して、前記表示データの輝度階調成分に基づく前記階調電流を、前記信号ラインを介して、前記各表示画素に供給し、該表示画素の前記保持容量に前記階調電流に基づく電荷を保持させるとともに、前記電源電圧を前記第1の電源電圧に設定して、前記各表示画素の前記発光素子を非発光状態に設定するステップと、前記各表示画素を非選択状態に設定し、前記電源電圧を、前記発光素子を発光状態に設定する、前記第1の電源電圧と異なる第2の電源電圧に設定して、前記各表示画素の前記保持容量に保持された前記電荷に基づいて前記発光素子を発光動作させるステップと、を含むことを特徴とする。   According to an eleventh aspect of the present invention, a plurality of display pixels disposed in the vicinity of intersections of a plurality of signal lines and a plurality of scanning lines arranged so as to be orthogonal to each other on the display panel are provided via the signal lines. Supplying a gradation current based on the luminance gradation component of the display data, causing the current control type light emitting element provided in the display pixel to emit light at a predetermined luminance gradation based on the gradation current; In the display device drive control method for displaying desired image information on the display panel, each display pixel has a holding capacitor for holding a charge based on the gradation current as a voltage component, and one end at one end of the light emitting element. A current path connected to the other end of the power path and a control terminal; and the storage capacitor is provided between one end or the other end of the current path and the control terminal. Voltage held at And a drive current control means having an active element for supplying a light emission drive current based on the minute to the light emitting element to cause the light emitting element to emit light, and at least the display pixels are not selected The state is set, a precharge voltage is applied to each signal line, and at least a parasitic capacitance added to each signal line is set to a predetermined charge state, and the power supply voltage is not emitted from the light emitting element. Setting the first power supply voltage to be set to a state, setting the light emitting element of each display pixel to a non-light emitting state, setting each display pixel to a selected state, and setting the luminance level of the display data The gradation current based on the tone component is supplied to each display pixel via the signal line, and the storage capacitor of the display pixel holds the charge based on the gradation current, and the current Setting a voltage to the first power supply voltage and setting the light emitting element of each display pixel to a non-light emitting state; setting each display pixel to a non-selected state; The element is set in a light emitting state, and is set to a second power supply voltage different from the first power supply voltage, and the light emitting element is caused to perform a light emission operation based on the charge held in the storage capacitor of each display pixel. And a step.

請求項12記載の発明は、請求項11記載の表示装置の駆動制御方法において、前記寄生容量を所定の充電状態に設定するステップは、前記階調電流を前記表示画素に供給するステップに先立つタイミングで、唯1回のみ実行することを特徴とする。   According to a twelfth aspect of the present invention, in the display device drive control method according to the eleventh aspect, the step of setting the parasitic capacitance to a predetermined charge state is a timing prior to the step of supplying the gradation current to the display pixel. It is characterized in that it is executed only once.

請求項13記載の発明は、請求項11記載の表示装置の駆動制御方法において、前記寄生容量を所定の充電状態に設定するステップは、前記階調電流を前記表示画素に供給するステップにおいて、前記階調電流を各行の前記表示画素に供給するタイミングごとに、毎回実行することを特徴とする。
請求項14記載の発明は、請求項11乃至13のいずれかに記載の表示装置の駆動制御方法において、前記寄生容量を所定の充電状態に設定するステップは、前記表示画素を非選択状態に設定して実行することを特徴とする。
According to a thirteenth aspect of the present invention, in the display device drive control method according to the eleventh aspect, the step of setting the parasitic capacitance to a predetermined charging state includes the step of supplying the gradation current to the display pixel. This is executed every time the gray scale current is supplied to the display pixels in each row.
According to a fourteenth aspect of the present invention, in the display device drive control method according to any one of the eleventh to thirteenth aspects, the step of setting the parasitic capacitance to a predetermined charged state sets the display pixel to a non-selected state. It is characterized by being executed.

請求項15記載の発明は、請求項11乃至13のいずれかに記載の表示装置の駆動制御方法において、前記寄生容量を所定の充電状態に設定するステップは、前記表示画素を選択状態に設定して実行することを特徴とする。
請求項16記載の発明は、請求項11乃至15のいずれかに記載の表示装置の駆動制御方法において、前記表示装置の駆動制御方法は、前記表示画素を選択状態に設定して、前記信号ラインにリセット電圧を印加し、少なくとも前記表示画素に設けられた前記保持容量に保持された電荷を放電して、前記表示画素をリセット状態に設定するステップを含み、前記寄生容量を所定の充電状態に設定するステップに先立つタイミングで、前記表示画素を前記リセット状態に設定するステップを実行することを特徴とする。
According to a fifteenth aspect of the present invention, in the display device drive control method according to any of the eleventh to thirteenth aspects, the step of setting the parasitic capacitance to a predetermined charging state sets the display pixel to a selected state. It is characterized by executing.
According to a sixteenth aspect of the present invention, in the display device drive control method according to any one of the eleventh to fifteenth aspects, the display device drive control method sets the display pixel to a selected state, and the signal line. Applying a reset voltage to the display pixel, discharging at least the charge held in the storage capacitor provided in the display pixel, and setting the display pixel to a reset state, wherein the parasitic capacitance is set to a predetermined charge state. The step of setting the display pixel to the reset state is performed at a timing prior to the setting step.

請求項17記載の発明は、請求項16記載の表示装置の駆動制御方法において、前記表示画素をリセット状態に設定するステップは、前記階調電流を前記表示画素に供給するステップに先立つタイミングで、唯1回のみ実行することを特徴とする。
請求項18記載の発明は、請求項16記載の表示装置の駆動制御方法において、前記表示画素をリセット状態に設定するステップは、前記階調電流を前記表示画素に供給するステップにおいて、前記階調電流を各行の前記表示画素に供給するタイミングごとに、毎回実行することを特徴とする。
According to a seventeenth aspect of the present invention, in the display device drive control method according to the sixteenth aspect, the step of setting the display pixel to a reset state is a timing prior to the step of supplying the gradation current to the display pixel. It is characterized by being executed only once.
According to an eighteenth aspect of the present invention, in the display device drive control method according to the sixteenth aspect, the step of setting the display pixel to a reset state includes the step of supplying the gradation current to the display pixel. This is performed every time the current is supplied to the display pixels in each row.

すなわち、本発明に係る表示装置及びその駆動制御方法は、有機EL素子等のような電流制御型の発光素子を備えた複数の表示画素が2次元配列された表示パネルに対して、信号ライン(データライン)を介して表示データに応じた階調電流を供給することにより、各表示画素の発光素子を所定の輝度階調で発光動作させて、所望の画像情報を表示する表示装置において、信号駆動手段(データドライバ)による各表示画素への表示データの書込動作に先立って、プリチャージ手段(プリチャージ回路)により、各信号ラインに所定のプリチャージ電圧を印加して、少なくとも信号ラインに付加される配線間容量(寄生容量)を所定の充電状態に設定して、上記表示データの書込動作の開始時点(初期)で、各表示画素に設けられ、発光素子の発光動作に寄与する保持容量(寄生容量)に、所定の電圧が充電されたプリチャージ状態に設定するように構成されている。   That is, the display device and the drive control method thereof according to the present invention provide a signal line (with respect to a display panel in which a plurality of display pixels each having a current control type light emitting element such as an organic EL element are arranged two-dimensionally. In a display device that displays desired image information by causing a light-emitting element of each display pixel to emit light at a predetermined luminance gradation by supplying a gradation current corresponding to display data via a data line) Prior to the operation of writing display data to each display pixel by the drive means (data driver), a precharge means (precharge circuit) applies a predetermined precharge voltage to each signal line, so that at least the signal line is applied. The added inter-wire capacitance (parasitic capacitance) is set to a predetermined charging state, and is provided in each display pixel at the start time (initial stage) of the display data writing operation. Contributing storage capacitor to the light emission operation (parasitic capacitance), a predetermined voltage is configured to set the precharge state of being charged.

ここで、本発明に係る表示装置に適用される表示画素は、各々、信号駆動手段により信号ラインを介して供給される階調電流に基づく電荷を電圧成分として保持する保持容量、及び、該保持容量に保持された電圧成分に基づいて、所定の発光駆動電流を流す能動素子を備えた駆動電流制御手段からなる発光駆動回路と、該発光駆動回路により供給される発光駆動電流に基づいて、発光動作する発光素子と、を具備した構成を有している。   Here, each of the display pixels applied to the display device according to the present invention includes a storage capacitor that holds, as a voltage component, a charge based on a gray-scale current supplied via a signal line by a signal driving unit, and the holding Based on a voltage component held in the capacitor, a light emission drive circuit including a drive current control unit including an active element for supplying a predetermined light emission drive current, and light emission based on the light emission drive current supplied by the light emission drive circuit And a light emitting element that operates.

このような表示画素において、書込動作時(書込動作期間)には、走査駆動手段(走査ドライバ)により各行の表示画素を選択状態に設定して、信号駆動手段により表示データに基づく階調電流が信号ラインを介して各表示画素に供給されて、該階調電流に基づく電荷が保持容量に保持されるとともに、発光素子が非発光状態に設定され、また、発光動作時(発光動作期間)には、走査駆動手段により表示画素を非選択状態に設定して、上記保持容量に保持された電荷に基づいて発光素子を発光動作状態に設定するように駆動制御される。   In such a display pixel, at the time of a writing operation (writing operation period), the display driving unit (scanning driver) sets the display pixels in each row to a selected state, and the signal driving unit performs gradation based on the display data. A current is supplied to each display pixel via a signal line, and electric charges based on the gradation current are held in the storage capacitor, and the light emitting element is set in a non-light emitting state. ) Is driven and controlled so that the display pixel is set to the non-selected state by the scanning driving means, and the light emitting element is set to the light emitting operation state based on the charge held in the storage capacitor.

また、プリチャージ手段は、各信号ラインに接続された複数のスイッチング手段(スイッチング素子)を備えた構成を有し、動作制御手段(システムコントローラ)又は走査駆動手段等から供給されるプリチャージ制御信号に基づいて、上記複数のスイッチング手段を一斉にオン動作させて、所定のプリチャージ電圧を各信号ラインに一斉に印加するようにした構成を適用することができる。   The precharge means has a configuration including a plurality of switching means (switching elements) connected to each signal line, and a precharge control signal supplied from an operation control means (system controller) or a scan driving means. Based on the above, it is possible to apply a configuration in which the plurality of switching means are turned on all at once and a predetermined precharge voltage is applied to each signal line all at once.

そして、このような構成を有するプリチャージ手段によりプリチャージ電圧を印加する動作(プリチャージ動作)においては、各表示画素の発光素子に発光駆動電流が供給されないように設定される。また、プリチャージ手段によるプリチャージ電圧の印加は、走査駆動手段により表示パネルに配列された表示画素を非選択状態に設定した状態で行うものであってもよいし、選択状態に設定した状態で行うものであってもよい。   In the operation of applying the precharge voltage by the precharge means having such a configuration (precharge operation), the light emission drive current is set so as not to be supplied to the light emitting element of each display pixel. Further, the application of the precharge voltage by the precharge means may be performed in a state where the display pixels arranged on the display panel are set to the non-selected state by the scan driving means, or in the state set to the selected state. You may do it.

ここで、前者のプリチャージ電圧の印加方法においては、プリチャージ電圧を、例えば、発光素子を特定の輝度階調(例えば、最低輝度階調や中間輝度階調)で発光動作させる際に、表示画素の保持容量に充電されるべき電圧に基づいて規定し、後者のプリチャージ電圧の印加方法においては、表示画素に設けられた発光駆動用の能動素子をオフ状態に保持する電圧(薄膜トランジスタのしきい値電圧以下になる電圧)に基づいて規定する。   Here, in the former method of applying the precharge voltage, the precharge voltage is displayed when, for example, the light emitting element is operated to emit light at a specific luminance gradation (for example, the lowest luminance gradation or the intermediate luminance gradation). In the latter method of applying the precharge voltage, the voltage for holding the active element for light emission driving provided in the display pixel in the off state (the thin film transistor is controlled) is defined based on the voltage to be charged in the storage capacitor of the pixel. Specified based on the threshold voltage).

さらに、上記プリチャージ手段による各信号ラインへのプリチャージ電圧の印加に先立って、表示パネルに配列された全ての表示画素を選択状態に設定して、リセット手段(リセット回路)により所定のリセット電圧を一括して、又は、各行ごとに順次印加して、少なくとも各表示画素に設けられた保持容量に保持された(残留する)電荷を放電して、各表示画素をリセット状態に設定するようにしてもよい。   Further, prior to the application of the precharge voltage to each signal line by the precharge means, all display pixels arranged on the display panel are set in a selected state, and a predetermined reset voltage is set by the reset means (reset circuit). Are applied in a batch or sequentially for each row to discharge at least (remaining) the charge held in the storage capacitor provided in each display pixel, thereby setting each display pixel to the reset state. May be.

ここで、リセット手段は、各信号ラインに接続された複数のスイッチング手段(スイッチング素子)を備えた構成を有し、走査駆動手段(走査ドライバ)又は制御部(システムコントローラ)等から供給されるリセット制御信号に基づいて、上記複数のスイッチング手段を一斉にオン動作させて、所定のリセット電圧を各信号ラインに一斉に印加するようにした構成を適用することができる。   Here, the reset means has a configuration including a plurality of switching means (switching elements) connected to each signal line, and is supplied from a scan drive means (scan driver) or a control unit (system controller). It is possible to apply a configuration in which the plurality of switching units are simultaneously turned on based on the control signal so that a predetermined reset voltage is applied to the signal lines all at once.

このような表示装置及びその駆動制御方法によれば、信号駆動手段により表示データに応じた階調電流を供給して、各表示画素の保持容量に電圧成分として保持させる(充電する)書込動作に先立って、当該保持容量に所定の電圧(最低輝度電圧、中間輝度電圧、又は、発光駆動用の薄膜トランジスタのしきい値電圧以下)が充電されたプリチャージ状態(信号ラインに付加された配線間容量も同等)に設定されるので、表示データに応じた電流値を有する階調電流(書込電流)を、信号ラインを介して供給することにより、該階調電流に応じた電圧成分が、上記保持容量に予め充電された所定の電圧に上乗せして充電される。   According to such a display device and a drive control method thereof, a write operation in which a gradation current corresponding to display data is supplied by a signal driving unit and held (charged) as a voltage component in a storage capacitor of each display pixel. Prior to the precharge state (between the wirings added to the signal line), the storage capacitor is charged with a predetermined voltage (minimum luminance voltage, intermediate luminance voltage, or threshold voltage of the thin film transistor for driving light emission). Therefore, by supplying a gradation current (write current) having a current value corresponding to display data via a signal line, a voltage component corresponding to the gradation current is The storage capacitor is charged by being added to a predetermined voltage charged in advance.

したがって、書込動作の初期(階調電流の供給直後)において、階調電流により信号ラインの配線間容量や表示画素の保持容量を充電する必要がなく、短い書込時間で、表示データに適切に対応した電圧成分を各表示画素の保持容量に保持(充電)することができるので、書込時間に対する書込率を大幅に改善して、表示データの書込不足を抑制することができ、適正な輝度階調で発光素子を発光動作させて表示画質の良好な表示装置を実現することができる。   Therefore, in the initial stage of the writing operation (immediately after the gradation current is supplied), it is not necessary to charge the inter-line capacitance of the signal line and the storage capacity of the display pixel by the gradation current, and the display data is suitable for a short writing time. The voltage component corresponding to can be held (charged) in the holding capacity of each display pixel, so the writing rate with respect to the writing time can be greatly improved, and insufficient writing of display data can be suppressed, A display device with favorable display image quality can be realized by causing the light-emitting element to emit light at an appropriate luminance gradation.

また、本発明においては、各行の表示画素を選択状態に設定して表示データ(階調電流)を書き込む動作の直前に、各行ごとに毎回プリチャージ動作(リセット動作を伴うものであってもよい)を実行する駆動制御方法を適用することにより、各信号ラインの配線間容量や各表示画素の保持容量に充電された電圧が、時間の経過による低下する現象を抑制することができるので、書込動作の初期における各表示画素の保持容量に充電された電圧を均一化して、表示データに適切に対応した電圧成分を各保持容量に保持(充電)することができ、書込率のバラツキを抑制して、表示画質の改善を図ることができる。   Further, in the present invention, immediately before the operation of setting the display pixels of each row to the selected state and writing the display data (gradation current), it may be accompanied by a precharge operation (reset operation) for each row. ) Is applied, it is possible to suppress a phenomenon in which the voltage charged in the inter-wire capacitance of each signal line and the storage capacitance of each display pixel decreases with time. The voltage charged in the storage capacitor of each display pixel in the initial stage of the loading operation can be made uniform, and the voltage component corresponding to the display data can be held (charged) appropriately in each storage capacitor. It is possible to suppress and improve the display image quality.

本発明に係る表示装置の第1の実施形態を示す概略ブロック図である。1 is a schematic block diagram showing a first embodiment of a display device according to the present invention. 第1の実施形態に係る表示装置の要部構成を示す概略構成図である。It is a schematic block diagram which shows the principal part structure of the display apparatus which concerns on 1st Embodiment. 第1の実施形態に係る表示装置に適用可能なデータドライバの一例を示す概略ブロック図である。It is a schematic block diagram which shows an example of the data driver applicable to the display apparatus which concerns on 1st Embodiment. 第1の実施形態に係るデータドライバに適用可能な電圧電流変換・電流供給回路の一例を示す回路構成図である。FIG. 3 is a circuit configuration diagram showing an example of a voltage / current conversion / current supply circuit applicable to the data driver according to the first embodiment. 第1の実施形態に係る表示装置に適用可能な表示画素(発光駆動回路)の具体例を示す回路構成図である。FIG. 3 is a circuit configuration diagram illustrating a specific example of a display pixel (light emission drive circuit) applicable to the display device according to the first embodiment. 本実施例に係る発光駆動回路の動作状態を示す概念図である。It is a conceptual diagram which shows the operation state of the light emission drive circuit which concerns on a present Example. 本実施例に係る発光駆動回路を適用した表示画素の基本動作を示すタイミングチャ−トである。3 is a timing chart showing the basic operation of a display pixel to which the light emission drive circuit according to the present embodiment is applied. 本実施例に係る表示画素を適用した表示装置の一構成例を示す概略ブロック図である。It is a schematic block diagram which shows one structural example of the display apparatus to which the display pixel which concerns on a present Example is applied. 第1の実施形態に係る表示装置の駆動制御方法の第1の例を示すタイミングチャ−トである。3 is a timing chart showing a first example of a drive control method for a display device according to the first embodiment. 第1の実施形態に係る表示装置に適用される表示画素に付加される寄生容量と、当該表示画素の回路構成を簡略化した等価回路を示す概略回路図である。FIG. 3 is a schematic circuit diagram illustrating a parasitic capacitance added to a display pixel applied to the display device according to the first embodiment and an equivalent circuit in which a circuit configuration of the display pixel is simplified. 第1の実施形態に係る表示装置の駆動制御動作に適用されるプリチャージ動作を説明するための概念図である。FIG. 5 is a conceptual diagram for explaining a precharge operation applied to a drive control operation of the display device according to the first embodiment. 第1の実施形態に係るプリチャージ動作における電荷の蓄積、分配状態を説明するための概念図である。FIG. 6 is a conceptual diagram for explaining charge accumulation and distribution states in a precharge operation according to the first embodiment. 第1の実施形態に係る表示装置の駆動制御動作における書込時間と書込率との関係を示すシミュレーション結果である。It is a simulation result which shows the relationship between the writing time and the writing rate in the drive control operation | movement of the display apparatus which concerns on 1st Embodiment. 第1の実施形態に係る表示装置の駆動制御方法の第2の例を示すタイミングチャ−トである。6 is a timing chart showing a second example of the display device drive control method according to the first embodiment; 本発明に係る表示装置の第2の実施形態を示す概略ブロック図である。It is a schematic block diagram which shows 2nd Embodiment of the display apparatus which concerns on this invention. 第2の実施形態に係る表示装置の要部構成を示す概略構成図である。It is a schematic block diagram which shows the principal part structure of the display apparatus which concerns on 2nd Embodiment. 第2の実施形態に係る表示装置の駆動制御方法の第1の例を示すタイミングチャ−トである。6 is a timing chart showing a first example of a drive control method for a display device according to a second embodiment. 第2の実施形態に係る表示装置の駆動制御動作に適用されるプリチャージ動作を説明するための概念図である。It is a conceptual diagram for demonstrating the precharge operation | movement applied to the drive control operation | movement of the display apparatus which concerns on 2nd Embodiment. 第2の実施形態に係る表示装置の駆動制御動作における書込時間と書込率との関係を示すシミュレーション結果である。It is a simulation result which shows the relationship between the writing time and the writing rate in the drive control operation | movement of the display apparatus which concerns on 2nd Embodiment. 第2の実施形態に係る表示装置の駆動制御方法の第2の例を示すタイミングチャ−トである。10 is a timing chart showing a second example of the display device drive control method according to the second embodiment. 第3の実施形態に係る表示装置の駆動制御方法の第1の例を示すタイミングチャ−トである。12 is a timing chart illustrating a first example of a drive control method for a display device according to a third embodiment. 第3の実施形態に係る表示装置の駆動制御方法の第2の例を示すタイミングチャ−トである。12 is a timing chart showing a second example of the display device drive control method according to the third embodiment. 従来技術における発光素子型ディスプレイの要部を示す概略構成図である。It is a schematic block diagram which shows the principal part of the light emitting element type display in a prior art. 従来技術における発光素子型ディスプレイに適用可能な表示画素(発光駆動回路及び発光素子)の構成例を示す等価回路図である。It is an equivalent circuit diagram which shows the structural example of the display pixel (light emission drive circuit and light emitting element) applicable to the light emitting element type display in a prior art.

以下、本発明に係る表示装置及びその駆動制御方法について、実施の形態を示して詳しく説明する。
<第1の実施形態>
<表示装置>
まず、本発明に係る表示装置の第1の実施形態について、図面を参照して説明する。
図1は、本発明に係る表示装置の第1の実施形態を示す概略ブロック図であり、図2は、本実施形態に係る表示装置の要部構成を示す概略構成図である。ここで、上述した従来技術(図23)と同等の構成については、同一又は同等の符号を付して説明する。
Hereinafter, a display device and a drive control method thereof according to the present invention will be described in detail with reference to embodiments.
<First Embodiment>
<Display device>
First, a first embodiment of a display device according to the present invention will be described with reference to the drawings.
FIG. 1 is a schematic block diagram illustrating a first embodiment of a display device according to the present invention, and FIG. 2 is a schematic configuration diagram illustrating a main configuration of the display device according to the present embodiment. Here, a configuration equivalent to the above-described prior art (FIG. 23) will be described with the same or equivalent reference numerals.

図1、図2に示すように、本実施形態に係る表示装置100Aは、概略、相互に直交するように配設された複数の走査ラインSLと複数のデータライン(信号ライン)DLとの各交点近傍に、例えば、後述する発光駆動回路及び電流制御型の発光素子からなる複数の表示画素EMが2次元配列(例えば、n行×m列からなるマトリクス状に配列)された表示パネル110と、該表示パネル110の走査ラインSLに接続され、各走査ラインSLに所定のタイミングで走査信号Vselを印加することにより、行ごとの表示画素EMを選択状態に設定する走査ドライバ(走査駆動手段)120と、表示パネル110のデータラインDLに接続され、後述する表示信号生成回路170から供給される表示データを取り込んで、所定のタイミングで各データラインDLへ該表示データに応じた階調電流Ipixを供給するデータドライバ(信号駆動手段)130と、データラインDLに接続され、上記データドライバ130からの階調電流Ipixの供給に先立つ所定のタイミングで、プリチャージ電圧Vpcgを各データラインDLに印加するプリチャージ回路(プリチャージ手段)140と、データラインDLに接続され、上記プリチャージ回路140からのプリチャージ電圧Vpcgの印加に先立つ所定のタイミングで、リセット電圧Vrstを各表示画素EMに印加するリセット回路(リセット手段)150と、表示信号生成回路170から供給されるタイミング信号に基づいて、少なくとも、走査ドライバ120及びデータドライバ130の各動作状態を制御する走査制御信号及びデータ制御信号を生成して出力するシステムコントローラ(動作制御手段)160と、例えば、表示装置100Aの外部から供給される映像信号に基づいて、表示データ(輝度階調データ)を生成して上記データドライバ130に供給するとともに、該表示データに基づいて表示パネル110に所定の画像情報を表示するためのタイミング信号(システムクロック等)を抽出、又は、生成して上記システムコントローラ160に供給する表示信号生成回路170と、を備えて構成されている。   As shown in FIGS. 1 and 2, the display device 100 </ b> A according to the present embodiment schematically includes a plurality of scanning lines SL and a plurality of data lines (signal lines) DL arranged so as to be orthogonal to each other. In the vicinity of the intersection, for example, a display panel 110 in which a plurality of display pixels EM composed of a light emission drive circuit and a current control type light emitting element described later are arranged in a two-dimensional array (for example, arranged in a matrix of n rows × m columns) A scanning driver (scanning driving means) that is connected to the scanning lines SL of the display panel 110 and applies the scanning signal Vsel to each scanning line SL at a predetermined timing to set the display pixels EM for each row to a selected state. 120 is connected to the data line DL of the display panel 110, takes in display data supplied from a display signal generation circuit 170, which will be described later, and outputs each data at a predetermined timing. A data driver (signal driving means) 130 for supplying a gray-scale current Ipix corresponding to the display data to the data line DL, and a predetermined timing connected to the data line DL and prior to the supply of the gray-scale current Ipix from the data driver 130 A precharge circuit (precharge means) 140 for applying the precharge voltage Vpcg to each data line DL, and a predetermined timing connected to the data line DL and prior to the application of the precharge voltage Vpcg from the precharge circuit 140. Thus, based on a reset circuit (reset means) 150 for applying the reset voltage Vrst to each display pixel EM and a timing signal supplied from the display signal generation circuit 170, at least each operation state of the scan driver 120 and the data driver 130. A scan control signal and a data control signal are generated to control In addition to generating a display data (luminance gradation data) based on a system controller (operation control means) 160 that outputs the image data and, for example, a video signal supplied from the outside of the display device 100A, A display signal generation circuit 170 that extracts or generates a timing signal (system clock or the like) for displaying predetermined image information on the display panel 110 based on the display data and supplies the timing signal to the system controller 160. It is prepared for.

以下、上記各構成について具体的に説明する。
(表示パネル110)
図2に示した表示パネル110に配列された表示画素EMは、後述するように、走査ドライバ120から各走査ラインSLに走査信号Vselを印加するタイミングに基づいて、データドライバ130から各データラインDLに供給される階調電流Ipixを取り込んで、該階調電流Ipixに応じた電圧成分を保持する書込動作と、該電圧成分に基づく発光駆動電流を発光素子に供給して所定の輝度階調で発光させる発光動作と、を選択的に実行するように構成されている。
Hereafter, each said structure is demonstrated concretely.
(Display panel 110)
As will be described later, the display pixels EM arranged in the display panel 110 shown in FIG. 2 receive data lines DL from the data driver 130 based on the timing at which the scan signal Vsel is applied from the scan driver 120 to the scan lines SL. The gradation current Ipix supplied to the pixel is taken in, a writing operation for holding a voltage component corresponding to the gradation current Ipix, and a light emission driving current based on the voltage component is supplied to the light emitting element to obtain a predetermined luminance gradation And a light emitting operation for emitting light at the time.

特に、本実施形態に適用される表示画素EMは、選択レベル(例えば、ハイレベル)の走査信号Vselが印加されることにより設定される選択状態(選択期間)においては、階調電流Ipixが供給されて表示データが書き込まれる(書込動作)とともに、発光素子への発光駆動電流の供給が遮断されて非発光状態となり、一方、非選択レベル(例えば、ローレベル)の走査信号Vselが印加されることにより設定される非選択状態(非選択期間)においては、上記書込動作により書き込まれた階調電流Ipixに基づく発光駆動電流が発光素子に供給されて、該発光素子が所定の輝度階調で発光する発光動作状態となるように構成されている。なお、本実施形態に係る表示パネルに適用される表示画素EM(発光駆動回路)の具体回路例や回路動作については、詳しく後述する。   In particular, the display pixel EM applied to the present embodiment is supplied with the gradation current Ipix in a selection state (selection period) set by applying a selection level (for example, high level) scanning signal Vsel. Then, the display data is written (writing operation), and the supply of the light emission driving current to the light emitting element is cut off to enter the non-light emitting state, while the scanning signal Vsel of the non-selection level (for example, low level) is applied. In the non-selection state (non-selection period) set by this, a light emission driving current based on the gradation current Ipix written by the writing operation is supplied to the light emitting element, and the light emitting element has a predetermined luminance level. It is configured so as to be in a light emitting operation state in which light is emitted with a tone. A specific circuit example and circuit operation of the display pixel EM (light emission drive circuit) applied to the display panel according to the present embodiment will be described in detail later.

(走査ドライバ120)
走査ドライバ120は、システムコントローラ160から供給される走査制御信号に基づいて、上記各走査ラインSLに選択レベル(例えば、ハイレベル)の走査信号Vselを順次印加することにより、各行ごとの表示画素EMを選択状態に設定し、当該選択状態に設定される期間(選択期間)中に、データドライバ130により各データラインDLを介して供給される表示データに基づく階調電流Ipixを、各表示画素EMに書き込むように制御する。
(Scanning driver 120)
The scan driver 120 sequentially applies a selection level (for example, high level) scan signal Vsel to each of the scan lines SL based on a scan control signal supplied from the system controller 160, thereby displaying the display pixels EM for each row. Is set to the selected state, and the gradation current Ipix based on the display data supplied from the data driver 130 via each data line DL is set to each display pixel EM during the period (selection period) set in the selected state. Control to write to.

走査ドライバ120は、例えば、図2に示すように、後述するシステムコントローラ160から走査制御信号として供給される走査クロック信号SCK及び走査スタート信号SSTに基づいて、各行の走査ラインSLに対応するシフト信号を順次出力するシフトレジスタ121と、該シフトレジスタ121から出力されるシフト信号を所定の信号レベル(ハイレベル)に変換して、システムコントローラ160から走査制御信号として供給される出力制御信号SOEに基づいて、各走査ラインSLに走査信号Vselとして出力する出力回路部122と、を備えた構成を有している。   For example, as shown in FIG. 2, the scan driver 120 shifts signals corresponding to the scan lines SL of each row based on a scan clock signal SCK and a scan start signal SST supplied as scan control signals from a system controller 160 described later. Are sequentially output, and the shift signal output from the shift register 121 is converted to a predetermined signal level (high level), and based on an output control signal SOE supplied as a scanning control signal from the system controller 160 And an output circuit unit 122 that outputs the scanning signal Vsel to each scanning line SL.

ここで、本実施形態に係る走査ドライバ120においては、特に、出力回路部122が、上述したシフトレジスタ121から順次出力されるシフト信号を走査信号Vselとして各走査ラインSLに順次出力する機能(モード)と、シフトレジスタ121からのシフト信号に関わらず、全ての走査ラインSLに走査信号Vselを一斉に出力する機能(モード)と、を有し、上記出力制御信号SOEに基づいて、これらの機能が切り替え可能に構成されている。   Here, in the scan driver 120 according to the present embodiment, in particular, the output circuit unit 122 has a function (mode) for sequentially outputting the shift signal sequentially output from the shift register 121 to the scan lines SL as the scan signal Vsel. ) And a function (mode) for simultaneously outputting the scanning signal Vsel to all the scanning lines SL regardless of the shift signal from the shift register 121, and these functions are based on the output control signal SOE. Is configured to be switchable.

すなわち、後述するように、表示パネル110に配列された各行の表示画素EMに、階調電流Ipixを供給して表示データを順次書き込む動作(画像表示動作)においては、走査信号Vselを各走査ラインSLに順次出力するモードに設定され、表示パネル110に配列された全ての表示画素EMに保持された(残留する)電荷を放電して、リセット状態に設定する動作(リセット動作)においては、走査信号Vselを全ての走査ラインSLに一斉に出力するモードに設定される。   That is, as will be described later, in an operation (image display operation) in which display data is sequentially written by supplying the gradation current Ipix to the display pixels EM in each row arranged on the display panel 110, the scanning signal Vsel is applied to each scanning line. In an operation (reset operation) in which the mode is set to sequentially output to SL and discharge (remaining) charges held in all the display pixels EM arranged on the display panel 110 are set to a reset state (reset operation). The mode is set to output the signal Vsel to all the scanning lines SL at the same time.

(データドライバ130)
図3は、本実施形態に係る表示装置に適用可能なデータドライバの一例を示す概略ブロック図であり、図4は、本実施形態に係るデータドライバに適用可能な電圧電流変換・電流供給回路の一例を示す回路構成図である。
(Data driver 130)
FIG. 3 is a schematic block diagram illustrating an example of a data driver applicable to the display device according to the present embodiment. FIG. 4 illustrates a voltage-current conversion / current supply circuit applicable to the data driver according to the present embodiment. It is a circuit block diagram which shows an example.

データドライバ130は、システムコントローラ160から供給されるデータ制御信号に基づいて、後述する表示信号生成回路170から供給された、デジタル信号からなる1行分ごとの表示データを所定のタイミングで順次取り込んで保持し、該表示データの階調値に対応する電流値を有する階調電流Ipixを生成して、上記各走査ラインSLごとに設定される選択期間内に各データラインDLに一斉に供給する。   Based on the data control signal supplied from the system controller 160, the data driver 130 sequentially fetches display data for each row of digital signals supplied from the display signal generation circuit 170 described later at a predetermined timing. The gradation current Ipix having the current value corresponding to the gradation value of the display data is generated and supplied to the data lines DL simultaneously within the selection period set for each of the scanning lines SL.

ここで、データドライバ130は、具体的には、図3に示すように、システムコントローラ160から供給されるデータ制御信号(シフトクロック信号CLK、サンプリングスタート信号STR)に基づいて、順次シフト信号を出力するシフトレジスタ回路131と、該シフト信号の入力タイミングに基づいて、表示信号生成回路170から供給される1行分の表示データD0〜Dmを順次取り込むデータレジスタ回路132と、データ制御信号(データラッチ信号STB)に基づいて、データレジスタ回路132により取り込まれた1行分の表示データD0〜Dmを保持するデータラッチ回路133と、図示を省略した電源供給手段から供給される階調基準電圧V0〜Vpに基づいて、上記保持された表示データ(駆動階調値)D0〜Dmを所定のアナログ信号電圧(階調電圧Vpix)に変換するD/Aコンバ−タ(デジタル−アナログ変換器)134と、アナログ信号電圧に変換された表示データに対応する階調電流Ipixを生成し、システムコントローラ160から供給されるデータ制御信号(出力イネ−ブル信号OE)に基づくタイミングで、各データラインDLを介して、該階調電流Ipixを各表示画素EMに一斉に出力する電圧電流変換・電流供給回路135と、を有して構成されている。   Specifically, as shown in FIG. 3, the data driver 130 sequentially outputs shift signals based on data control signals (shift clock signal CLK, sampling start signal STR) supplied from the system controller 160. Shift register circuit 131, data register circuit 132 for sequentially taking in display data D0 to Dm for one row supplied from display signal generation circuit 170 based on the input timing of the shift signal, and data control signal (data latch) Based on the signal STB), a data latch circuit 133 that holds display data D0 to Dm for one row fetched by the data register circuit 132, and gradation reference voltages V0 to V0 supplied from power supply means (not shown). Based on Vp, the held display data (drive gradation values) D0 to Dm A D / A converter (digital-analog converter) 134 for converting to a predetermined analog signal voltage (gradation voltage Vpix), and a gradation current Ipix corresponding to display data converted to the analog signal voltage; Voltage-current conversion that outputs the gradation current Ipix to each display pixel EM simultaneously through each data line DL at a timing based on a data control signal (output enable signal OE) supplied from the system controller 160. And a current supply circuit 135.

なお、データドライバ130に適用可能な電圧電流変換・電流供給回路135としては、例えば、図4に示すように、一方の入力端子(負入力(−))に、入力抵抗Rを介して逆極性の階調電圧(−Vpix)が入力され、他方の入力端子(正入力(+))に、入力抵抗Rを介して基準電圧(接地電位)が入力されるとともに、出力端子が帰還抵抗Rを介して入力端子(−)に接続されたオペアンプOP1と、オペアンプOP1の出力端子に出力抵抗Rを介して設けられた接点NAの電位が、一方の入力端子(+)に入力され、出力端子が他方の入力端子(−)に接続されるとともに、出力抵抗Rを介してオペアンプOP1の入力端子(+)に接続されたオペアンプOP2と、接点NAとデータラインDL間に接続され、出力イネ−ブル信号OEに基づいてオン/オフ動作するスイッチング手段SWと、を備えた回路構成を有している。   As the voltage-current conversion / current supply circuit 135 applicable to the data driver 130, for example, as shown in FIG. 4, one input terminal (negative input (−)) has a reverse polarity via an input resistor R. Grayscale voltage (−Vpix) is input, and the other input terminal (positive input (+)) is supplied with a reference voltage (ground potential) via the input resistor R, and the output terminal is connected to the feedback resistor R. The potential of the operational amplifier OP1 connected to the input terminal (−) and the contact NA provided to the output terminal of the operational amplifier OP1 via the output resistor R is input to one input terminal (+), and the output terminal An operational amplifier OP2 connected to the other input terminal (−) and connected to the input terminal (+) of the operational amplifier OP1 via the output resistor R, and connected between the contact NA and the data line DL, and an output enable. Signal OE It has a switching means SW to ON / OFF operation based on a circuit configuration with a.

そして、このような電圧電流変換・電流供給回路135が、各データラインDLごとに設けられた回路構成によれば、入力される負極性の階調電圧(−Vpix)に対して、−Ipix=(−Vpix)/Rからなる負極性の階調電流(−Ipix)が生成され、出力イネーブル信号OEに基づいて、各データラインDLへの当該階調電流Ipixの供給状態が制御される。なお、図4に示した回路構成においては、生成される階調電流Ipixが負極性となるので、当該電流をデータラインDL側からデータドライバ130側へ引き込む動作状態が制御される。   According to the circuit configuration in which such a voltage-current conversion / current supply circuit 135 is provided for each data line DL, −Ipix = with respect to the input negative gradation voltage (−Vpix). A negative gradation current (-Ipix) composed of (-Vpix) / R is generated, and the supply state of the gradation current Ipix to each data line DL is controlled based on the output enable signal OE. In the circuit configuration shown in FIG. 4, since the generated gradation current Ipix has a negative polarity, an operation state in which the current is drawn from the data line DL side to the data driver 130 side is controlled.

(プリチャージ回路140)
プリチャージ回路140は、プリチャージ制御信号PCGに基づいて、上記データドライバ130から各データラインDLに、表示データに基づく階調電流Ipixが供給されるタイミングに先立つ所定のタイミングで、全てのデータラインDLにプリチャージ電圧Vpcgを一斉に印加して、少なくとも各データラインDLに付加された寄生容量を、所定の充電状態に設定するように制御する。
(Precharge circuit 140)
Based on the precharge control signal PCG, the precharge circuit 140 is configured to apply all the data lines at a predetermined timing before the gray current Ipix based on the display data is supplied from the data driver 130 to each data line DL. A precharge voltage Vpcg is simultaneously applied to DL, and at least parasitic capacitance added to each data line DL is controlled to be set to a predetermined charging state.

プリチャージ回路140は、例えば、表示パネル110に配設された各データラインDLごとに、プリチャージ電圧Vpcgの電圧源(図示を省略)に一端側が接続され、プリチャージ制御信号PCGに基づいて、一斉にオン/オフ動作を行うことにより、プリチャージ電圧Vpcgの各データラインDLへの印加状態を制御する複数のスイッチング素子(スイッチング手段)が設けられた構成を適用することができ、該スイッチング素子として、具体的には、図2に示すように、電流路の一端にプリチャージ電圧Vpcgが共通に印加され、他端が各データラインDLに接続され、制御端子にプリチャージ制御信号PCGが共通に印加された薄膜トランジスタTRpcgを良好に適用することができる。   For example, the precharge circuit 140 has one end connected to a voltage source (not shown) of the precharge voltage Vpcg for each data line DL arranged in the display panel 110, and based on the precharge control signal PCG. It is possible to apply a configuration in which a plurality of switching elements (switching means) for controlling the application state of the precharge voltage Vpcg to each data line DL are provided by performing ON / OFF operations all at once. Specifically, as shown in FIG. 2, the precharge voltage Vpcg is commonly applied to one end of the current path, the other end is connected to each data line DL, and the precharge control signal PCG is common to the control terminal. The thin film transistor TRpcg applied to can be satisfactorily applied.

ここで、各データラインDLへのプリチャージ電圧Vpcgの印加を制御するプリチャージ制御信号PCGは、各表示画素EMへの表示データの書込動作前、より具体的には、走査ドライバ120により各走査ラインSLに走査信号Vselを印加して、各行の表示画素EMを選択状態に設定するタイミングに先立って、各データラインDLにプリチャージ電圧Vpcgを印加して寄生容量を充電するものであればよいので、走査信号Vselの印加タイミングに関連する(すなわち、各行の走査ラインSLに走査信号Vselを印加して順次選択状態に設定する動作に先立つタイミングで印加される)ことから、例えば、走査制御信号に基づいて走査ドライバ120により生成、出力するものであってもよいし、システムコントローラ160により生成して、直接プリチャージ回路140に出力するものであってもよい。なお、後述する具体構成例(図8参照)においては、走査ドライバ120により生成して出力する場合を示す。   Here, the precharge control signal PCG for controlling the application of the precharge voltage Vpcg to each data line DL is set by the scan driver 120 before the display data writing operation to each display pixel EM. If the scanning signal Vsel is applied to the scanning line SL and the display pixel EM of each row is set to the selected state, the precharge voltage Vpcg is applied to each data line DL to charge the parasitic capacitance. Since it is good, it is related to the application timing of the scanning signal Vsel (that is, applied at the timing prior to the operation of applying the scanning signal Vsel to the scanning line SL of each row and sequentially setting the selected state), for example, scanning control It may be generated and output by the scanning driver 120 based on the signal, or generated by the system controller 160 and directly output. It may be configured to output the pre-charge circuit 140. In a specific configuration example (see FIG. 8) described later, a case where the scan driver 120 generates and outputs is shown.

また、プリチャージ電圧Vpcgは、詳しくは後述するが、少なくとも、プリチャージ回路140により各データラインDLに付加された配線間容量を充電した後、各行の表示画素EMを選択状態に設定して表示データに基づく階調電流Ipixを書き込む際に、配線間容量に充電された電荷を、各表示画素EMに設けられた保持容量との間で分配することにより生じた電圧(後述する発光駆動用トランジスタのゲート電圧)に基づいて、各発光素子に供給される発光駆動電流が、当該発光素子を最低階調で発光動作させるときの電流値になるように設定する。   The precharge voltage Vpcg, which will be described in detail later, is displayed by setting the display pixels EM in each row to a selected state after at least charging the inter-wire capacitance added to each data line DL by the precharge circuit 140. When the gradation current Ipix based on the data is written, a voltage (a light emission driving transistor described later) generated by distributing the charge charged in the capacitance between the wirings to the holding capacitance provided in each display pixel EM Is set so that the light emission driving current supplied to each light emitting element becomes a current value when the light emitting element is caused to emit light at the lowest gradation.

さらに、該プリチャージ電圧Vpcgの各データラインDLへの印加タイミングは、各行の表示画素EMへの表示データの書込み(階調電流Ipixの供給)に先立つタイミングであればよく、例えば、後述するように、各行の表示画素EMへの書込み動作に先立つ唯一のタイミングで、各データラインDLに1回のみプリチャージ電圧Vpcgを印加して充電するものであってもよいし、各行の表示画素EMが選択状態に設定される直前のタイミングごとに、各データラインDLに毎回プリチャージ電圧Vpcgを印加して充電するものであってもよい。   Furthermore, the application timing of the precharge voltage Vpcg to each data line DL may be a timing prior to writing display data (supplying the gradation current Ipix) to the display pixels EM in each row. In addition, the precharge voltage Vpcg may be applied to each data line DL to be charged only once at a single timing prior to the write operation to the display pixels EM in each row. At each timing immediately before the selection state is set, the precharge voltage Vpcg may be applied to each data line DL to charge each data line DL.

(リセット回路150)
リセット回路150は、リセット制御信号RSTに基づいて、上記プリチャージ回路140から各データラインDLに、プリチャージ電圧Vpcgが印加されるタイミングに先立つ所定のタイミングで、各データラインDLを介して全ての表示画素EMにリセット電圧Vrstを一斉に印加して、各表示画素EMに設けられた保持容量に蓄積された電荷を放電するように制御する。
(Reset circuit 150)
Based on the reset control signal RST, the reset circuit 150 transmits all data via the data lines DL at a predetermined timing prior to the timing at which the precharge voltage Vpcg is applied from the precharge circuit 140 to the data lines DL. A reset voltage Vrst is applied to the display pixels EM all at once, and control is performed to discharge the charges accumulated in the storage capacitors provided in the display pixels EM.

リセット回路150は、例えば、表示パネル110に配設された各データラインDLごとに、リセット電圧Vrstの電圧源(図示を省略)に一端側が接続され、リセット制御信号RSTに基づいて、一斉にオン/オフ動作を行うことにより、リセット電圧Vrstの各データラインDLへの印加状態(すなわち、各表示画素EMに蓄積された電荷の放電状態)を制御する複数のスイッチング素子(スイッチング手段)が設けられた構成を適用することができ、該スイッチング素子として、具体的には、図2に示すように、電流路の一端にリセット電圧Vrstが共通に印加され、他端が各データラインDLに接続され、制御端子にリセット制御信号RSTが共通に印加された薄膜トランジスタTRrstを良好に適用することができる。   For example, the reset circuit 150 is connected at one end to a voltage source (not shown) of the reset voltage Vrst for each data line DL provided in the display panel 110, and is turned on all at once based on the reset control signal RST. A plurality of switching elements (switching means) are provided for controlling the application state of the reset voltage Vrst to each data line DL (that is, the discharge state of the charge accumulated in each display pixel EM) by performing the / off operation. As the switching element, specifically, as shown in FIG. 2, a reset voltage Vrst is commonly applied to one end of a current path, and the other end is connected to each data line DL. The thin film transistor TRrst in which the reset control signal RST is commonly applied to the control terminals can be favorably applied.

ここで、各データラインDLを介して各表示画素EMにリセット電圧Vrstを印加して蓄積電荷の放電を制御するリセット制御信号RSTは、各データラインDLに上記プリチャージ電圧Vpcgを印加するタイミングに先立って、各行の表示画素EMを全て選択状態に設定して、各データラインDLを介してリセット電圧Vrstを印加して、全ての表示画素EMの保持容量に蓄積された電荷を放電するものであればよいので、走査信号Vselの印加タイミングに関連する(すなわち、全ての行の走査ラインSLに一斉に走査信号Vselを印加して全ての表示画素EMを選択状態に設定するタイミングに同期して印加される)ことから、例えば、走査ドライバ120において走査制御信号に基づいて生成、出力するものであってもよいし、システムコントローラ160により生成して、直接リセット回路150に出力するものであってもよい。なお、後述する具体構成例(図8参照)においては、走査ドライバ120により生成して出力する場合を示す。   Here, the reset control signal RST for controlling the discharge of the accumulated charge by applying the reset voltage Vrst to each display pixel EM via each data line DL is at the timing of applying the precharge voltage Vpcg to each data line DL. Prior to this, all the display pixels EM in each row are set in a selected state, and a reset voltage Vrst is applied via each data line DL to discharge the charges accumulated in the storage capacitors of all the display pixels EM. Therefore, the timing is related to the application timing of the scanning signal Vsel (that is, in synchronization with the timing of applying the scanning signal Vsel to all the scanning lines SL all at once and setting all the display pixels EM to the selected state). For example, the scanning driver 120 may generate and output based on the scanning control signal, or it may be a system controller. Generated by over la 160, it may be configured to directly output to the reset circuit 150. In a specific configuration example (see FIG. 8) described later, a case where the scan driver 120 generates and outputs is shown.

また、リセット電圧Vrstは、詳しくは後述するが、少なくとも、各表示画素EMの保持容量に蓄積された電荷を良好に放電することができる程度に、相対的に低い電圧であればよく、例えば、各表示画素EMに設けられる発光素子(例えば、有機EL素子)のカソード端子側の電圧(例えば、接地電圧)に設定する。   The reset voltage Vrst may be a voltage that is relatively low so that at least the charge accumulated in the storage capacitor of each display pixel EM can be discharged satisfactorily. The voltage (for example, ground voltage) on the cathode terminal side of the light emitting element (for example, organic EL element) provided in each display pixel EM is set.

さらに、該リセット電圧Vpcgの各データラインDLへの印加タイミング(各表示画素の保持容量に蓄積された電荷の放電タイミング)は、各行の表示画素EMへの表示データの書込み(階調電流Ipixの供給)に先立つタイミングであって、さらに、上記プリチャージ電圧Vpcgの各データラインDLへの印加に先立つタイミングであればよく、例えば、後述するように、各データラインDLへのプリチャージ電圧Vpcgの印加動作に先立つ唯一のタイミングで、各表示画素EMの電荷を1回のみ放電するものであってもよいし、各行の表示画素EMが選択状態に設定される前のタイミングであって、プリチャージ電圧Vpcgが印加されるタイミングの直前に、各表示画素EMの電荷を毎回放電するものであってもよい。   Furthermore, the application timing of the reset voltage Vpcg to each data line DL (the discharge timing of the charge accumulated in the storage capacitor of each display pixel) is the writing of display data to the display pixel EM in each row (the gradation current Ipix). Supply timing) and may be any timing prior to the application of the precharge voltage Vpcg to each data line DL. For example, as described later, the precharge voltage Vpcg applied to each data line DL The charge of each display pixel EM may be discharged only once at the only timing prior to the application operation, or the timing before the display pixels EM of each row are set to the selected state, and the precharge The electric charge of each display pixel EM may be discharged every time immediately before the timing at which the voltage Vpcg is applied.

(システムコントローラ160)
システムコントローラ160は、少なくとも、上述した走査ドライバ120及びデータドライバ130に対して、動作状態を制御する走査制御信号及びデータ制御信号を出力することにより、各ドライバを所定のタイミングで動作させて走査信号Vsel及び階調電流Ipixを生成して表示パネル110に出力させ、表示信号生成回路170により生成された表示データを各表示画素EMに書き込んで発光動作させ、所定の画像情報を表示させる制御を行う。
(System controller 160)
The system controller 160 outputs a scanning control signal and a data control signal for controlling the operation state to at least the scanning driver 120 and the data driver 130 described above, thereby causing each driver to operate at a predetermined timing. Vsel and gradation current Ipix are generated and output to the display panel 110, and display data generated by the display signal generation circuit 170 is written to each display pixel EM to perform a light emission operation, thereby performing control to display predetermined image information. .

なお、プリチャージ回路140及びリセット回路150における動作制御は、上述したように、走査制御信号を走査ドライバ120に供給することにより、プリチャージ制御信号PCG及びリセット制御信号RSTを生成して、該プリチャージ回路140及びリセット回路150に対して出力することにより、各回路を所定のタイミングで動作させるものであってもよいし、上記システムコントローラ160により、プリチャージ制御信号PCG及びリセット制御信号RSTを生成して、プリチャージ回路140及びリセット回路150に対して直接出力することにより、各回路を所定のタイミングで動作させるものであってもよい。   As described above, the operation control in the precharge circuit 140 and the reset circuit 150 is performed by supplying the scan control signal to the scan driver 120 to generate the precharge control signal PCG and the reset control signal RST. By outputting to the charge circuit 140 and the reset circuit 150, each circuit may be operated at a predetermined timing. The system controller 160 generates the precharge control signal PCG and the reset control signal RST. Then, each circuit may be operated at a predetermined timing by outputting directly to the precharge circuit 140 and the reset circuit 150.

(表示信号生成回路170)
表示信号生成回路170は、例えば、表示装置100の外部から供給される映像信号から輝度階調信号成分を抽出し、表示パネル110の1行分ごとに表示データ(輝度階調データ)としてデータドライバ130に供給する。ここで、上記映像信号が、例えば、テレビ放送信号(コンポジット映像信号)のように、画像情報の表示タイミングを規定するタイミング信号成分を含む場合には、表示信号生成回路170は、上記輝度階調信号成分を抽出する機能のほか、タイミング信号成分を抽出してシステムコントローラ160に供給する機能を有するものであってもよい。この場合においては、上記システムコントローラ160は、表示信号生成回路170から供給されるタイミング信号に基づいて、走査ドライバ120やデータドライバ130に対して供給する走査制御信号及びデータ制御信号を生成する。
(Display signal generation circuit 170)
The display signal generation circuit 170 extracts, for example, a luminance gradation signal component from a video signal supplied from the outside of the display device 100, and a data driver as display data (luminance gradation data) for each row of the display panel 110. 130. Here, when the video signal includes a timing signal component that defines the display timing of image information, such as a television broadcast signal (composite video signal), for example, the display signal generation circuit 170 displays the luminance gradation. In addition to the function of extracting the signal component, it may have a function of extracting the timing signal component and supplying it to the system controller 160. In this case, the system controller 160 generates a scanning control signal and a data control signal to be supplied to the scanning driver 120 and the data driver 130 based on the timing signal supplied from the display signal generation circuit 170.

<表示画素の具体例>
次いで、上述した表示パネルに配列される表示画素の具体回路例について、図面を参照して説明する。
図5は、本実施形態に係る表示装置に適用可能な表示画素(発光駆動回路)の具体例を示す回路構成図である。
<Specific examples of display pixels>
Next, specific circuit examples of the display pixels arranged in the above-described display panel will be described with reference to the drawings.
FIG. 5 is a circuit configuration diagram showing a specific example of a display pixel (light emission drive circuit) applicable to the display device according to the present embodiment.

本実施例に係る表示画素EMは、図5に示すように、概略、上述した走査ドライバ120から印加される走査信号Vselに基づいて表示画素EMを選択状態に設定し、該選択状態においてデータドライバ130から供給される階調電流Ipixを取り込み、該階調電流Ipixに応じた発光駆動電流を発光素子に流す発光駆動回路DCと、発光駆動回路DCから供給される発光駆動電流に基づいて、所定の輝度階調で発光動作する有機EL素子OEL等の電流制御型の発光素子と、を有して構成されている。   As shown in FIG. 5, the display pixel EM according to the present embodiment sets the display pixel EM to a selected state based on the scanning signal Vsel applied from the scan driver 120 described above, and the data driver in the selected state. Based on the light emission drive circuit DC which takes in the gray scale current Ipix supplied from 130 and flows the light emission drive current corresponding to the gray scale current Ipix to the light emitting element, and the light emission drive current supplied from the light emission drive circuit DC And a current control type light emitting element such as an organic EL element OEL that emits light at a luminance gradation of 1.degree.

発光駆動回路DCは、具体的には、例えば、図5に示すように、ゲート端子が走査ラインSLに、ソース端子が電源ラインVL(電源電圧Vsc)に、ドレイン端子が接点N1に各々接続されたnチャネル型の薄膜トランジスタTr11と、ゲート端子が走査ラインSLに、ソース端子及びドレイン端子がデータラインDL及び接点N12に各々接続されたnチャネル型の薄膜トランジスタTr12と、ゲート端子が接点N11に、ソース端子及びドレイン端子が電源ラインVL及び接点N12に各々接続されたnチャネル型の薄膜トランジスタ(駆動電流制御手段、発光駆動用の能動素子)Tr13と、接点N11及び接点N12間に接続された保持容量Csと、を備えた構成を有し、有機EL素子OELのアノード端子が接点N12に、カソード端子が所定の低電位電源電圧Vcath(例えば、接地電圧Vgnd)に各々接続されている。ここで、保持容量Csは、薄膜トランジスタTr13のゲート−ソース間に形成される容量成分であってもよい。   Specifically, in the light emission drive circuit DC, for example, as shown in FIG. 5, the gate terminal is connected to the scanning line SL, the source terminal is connected to the power supply line VL (power supply voltage Vsc), and the drain terminal is connected to the contact N1. N channel type thin film transistor Tr11, n channel type thin film transistor Tr12 whose gate terminal is connected to scan line SL, source terminal and drain terminal connected to data line DL and contact N12, respectively, and gate terminal to contact N11, source An n-channel thin film transistor (driving current control means, active element for driving light emission) Tr13 having a terminal and a drain terminal connected to the power supply line VL and the contact N12, respectively, and a storage capacitor Cs connected between the contact N11 and the contact N12 And the anode terminal of the organic EL element OEL is connected to the contact N12. Mode pin is in a predetermined low potential supply voltage Vcath (e.g., a ground voltage Vgnd) are respectively connected to the. Here, the storage capacitor Cs may be a capacitance component formed between the gate and the source of the thin film transistor Tr13.

図6は、本実施例に係る発光駆動回路の動作状態を示す概念図であり、図7は、本実施例に係る発光駆動回路を適用した表示画素の基本動作を示すタイミングチャ−トである。また、図8は、本実施例に係る表示画素を適用した表示装置の一構成例を示す概略ブロック図である。   FIG. 6 is a conceptual diagram showing an operation state of the light emission drive circuit according to this embodiment, and FIG. 7 is a timing chart showing a basic operation of the display pixel to which the light emission drive circuit according to this embodiment is applied. . FIG. 8 is a schematic block diagram illustrating a configuration example of a display device to which the display pixel according to the present embodiment is applied.

上述したような構成を有する発光駆動回路DCにおける発光素子(有機EL素子OEL)の発光駆動制御は、例えば、図7に示すように、一走査期間Tscを1サイクルとして、該一走査期間Tsc内に、走査ラインSLに接続された表示画素EMを選択して表示データに対応する階調電流Ipixを書き込み、電圧成分として保持する書込動作期間(選択期間)Tseと、該書込動作期間Tseに書き込み、保持された電圧成分に基づいて、上記表示データに応じた発光駆動電流を有機EL素子OELに供給して、所定の輝度階調で発光動作させる発光動作期間(非選択期間)Tnseと、を包含するように設定することにより実行される(Tsc≧Tse+Tnse)。ここで、各行の表示画素EMが接続された各走査ラインSLごとに設定される書込動作期間Tseは、相互に時間的な重なりが生じないように設定される。   For example, as shown in FIG. 7, the light emission drive control of the light emitting element (organic EL element OEL) in the light emission drive circuit DC having the above-described configuration is performed within one scan period Tsc with one scan period Tsc as one cycle. In addition, the display pixel EM connected to the scanning line SL is selected, the gradation current Ipix corresponding to the display data is written, and the writing operation period (selection period) Tse for holding as a voltage component, and the writing operation period Tse A light emission operation period (non-selection period) Tnse for supplying light emission drive current corresponding to the display data to the organic EL element OEL based on the voltage component written and held in , Are set so as to include (Tsc ≧ Tse + Tnse). Here, the writing operation period Tse set for each scanning line SL to which the display pixel EM of each row is connected is set so that there is no time overlap.

なお、後述するように、本実施形態に係る表示装置の駆動制御方法においては、上記発光駆動回路DCの書込動作及び発光動作からなる一連の発光駆動動作に先立って、リセット動作やプリチャージ動作が実行されるため、書込動作期間Tseと発光動作期間Tnseの合計時間は、一走査期間Tscよりも短くなるように設定されている(Tsc>Tse+Tnse)。   As will be described later, in the display device drive control method according to the present embodiment, prior to a series of light emission drive operations including the write operation and the light emission operation of the light emission drive circuit DC, a reset operation and a precharge operation are performed. Therefore, the total time of the writing operation period Tse and the light emitting operation period Tnse is set to be shorter than one scanning period Tsc (Tsc> Tse + Tnse).

(書込動作期間)
すなわち、表示画素の書込動作期間Tseにおいては、図7に示すように、まず、走査ドライバ120から特定の走査ラインSLに対して、ハイレベルの走査信号Vselが印加されて当該行の表示画素EMが選択状態に設定されるとともに、当該行の表示画素EMの電源ラインVLに対して、ローレベルの電源電圧Vscが印加される。また、このタイミングに同期して、データドライバ130から当該行の表示データに対応する電流値を有する負極性の階調電流(−Ipix)が各データラインDLに供給される。
(Write operation period)
That is, in the display pixel writing operation period Tse, as shown in FIG. 7, first, the high-level scanning signal Vsel is applied from the scanning driver 120 to the specific scanning line SL to display the display pixel in the row. EM is set to the selected state, and a low-level power supply voltage Vsc is applied to the power supply line VL of the display pixel EM in the row. In synchronization with this timing, a negative gray-scale current (-Ipix) having a current value corresponding to the display data of the row is supplied from the data driver 130 to each data line DL.

これにより、発光駆動回路DCを構成する薄膜トランジスタTr11及びTr12がオン動作して、ローレベルの電源電圧Vscが接点N11(すなわち、薄膜トランジスタTr13のゲート端子及び保持容量Csの一端)に印加されるとともに、データラインDLを介して負極性の階調電流(−Ipix)を引き込む動作が行われることにより、ローレベルの電源電圧Vscよりも低電位の電圧レベルが接点N12(すなわち、薄膜トランジスタTr13のソース端子及び保持容量Csの他端)に印加される。   Thereby, the thin film transistors Tr11 and Tr12 constituting the light emission drive circuit DC are turned on, and the low-level power supply voltage Vsc is applied to the contact N11 (that is, the gate terminal of the thin film transistor Tr13 and one end of the storage capacitor Cs). By performing an operation of drawing a negative gradation current (−Ipix) through the data line DL, a voltage level lower than the low-level power supply voltage Vsc becomes the contact N12 (that is, the source terminal of the thin film transistor Tr13 and Applied to the other end of the holding capacitor Cs).

このように、接点N11及びN12間(薄膜トランジスタTr13のゲート−ソース間)に電位差が生じることにより、薄膜トランジスタTr13がオン動作して、図6(a)に示すように、電源ラインVLから薄膜トランジスタTr13、接点N12、薄膜トランジスタTr12、データラインDLを介して、データドライバ130に、階調電流Ipixの電流値に対応した書込電流Iaが流れる。   Thus, the potential difference is generated between the contacts N11 and N12 (between the gate and the source of the thin film transistor Tr13), so that the thin film transistor Tr13 is turned on, and as shown in FIG. 6A, the thin film transistor Tr13, A write current Ia corresponding to the current value of the gradation current Ipix flows through the data driver 130 via the contact N12, the thin film transistor Tr12, and the data line DL.

このとき、保持容量Csには、接点N11及びN12間(薄膜トランジスタのTr13のゲート−ソース間)に生じた電位差に対応する電荷が蓄積され、電圧成分として保持される(充電される)。また、電源ラインVLには、低電位電源電圧Vcath(すなわち、接地電圧Vgnd)以下の電圧レベルを有する電源電圧Vscが印加され、さらに、書込電流IaがデータラインDL方向に流れるように制御されていることから、有機EL素子OELのアノード端子(接点N12)に印加される電位はカソード端子の電位(低電位電源電圧Vcath)よりも低くなり、有機EL素子OELに逆バイアス電圧が印加されていることになるため、有機EL素子OELには発光駆動電流が流れず、発光動作は行われない。   At this time, charges corresponding to the potential difference generated between the contacts N11 and N12 (between the gate and the source of the thin film transistor Tr13) are stored in the storage capacitor Cs and held (charged) as a voltage component. A power supply voltage Vsc having a voltage level equal to or lower than the low potential power supply voltage Vcath (that is, the ground voltage Vgnd) is applied to the power supply line VL, and the write current Ia is controlled to flow in the direction of the data line DL. Therefore, the potential applied to the anode terminal (contact N12) of the organic EL element OEL is lower than the potential of the cathode terminal (low potential power supply voltage Vcath), and a reverse bias voltage is applied to the organic EL element OEL. Therefore, no light emission drive current flows through the organic EL element OEL, and no light emission operation is performed.

(発光動作期間)
次いで、書込動作期間Tse終了後の発光動作期間Tnseにおいては、図7に示すように、走査ドライバ120から特定の走査ラインSLに対して、ローレベルの走査信号Vselが印加されて当該行の表示画素EMが非選択状態に設定されるとともに、当該行の表示画素EMの電源ラインVLに対して、ハイレベルの電源電圧Vscが印加される。また、このタイミングに同期して、データドライバ130による階調電流Ipixの引き込み動作が停止される。
(Light emission operation period)
Next, in the light emission operation period Tnse after the end of the write operation period Tse, as shown in FIG. 7, a low level scan signal Vsel is applied to the specific scan line SL from the scan driver 120 to The display pixel EM is set to a non-selected state, and a high-level power supply voltage Vsc is applied to the power supply line VL of the display pixel EM in the row. In synchronization with this timing, the operation of drawing the gradation current Ipix by the data driver 130 is stopped.

これにより、発光駆動回路DCを構成する薄膜トランジスタTr11及びTr12がオフ動作して、接点N11(すなわち、薄膜トランジスタTr13のゲート端子及び保持容量Csの一端)への電源電圧Vscの印加が遮断されるとともに、接点N12(すなわち、薄膜トランジスタTr13のソース端子及び保持容量Csの他端)へのデータドライバ130による階調電流Ipixの引き込み動作に起因する電圧レベルの印加が遮断されるので、保持容量Csは、上述した書込動作期間において蓄積された電荷を保持する。   Thereby, the thin film transistors Tr11 and Tr12 constituting the light emission drive circuit DC are turned off, and the application of the power supply voltage Vsc to the contact N11 (that is, the gate terminal of the thin film transistor Tr13 and one end of the storage capacitor Cs) is cut off. Since the application of the voltage level due to the pull-in operation of the gradation current Ipix by the data driver 130 to the contact N12 (that is, the source terminal of the thin film transistor Tr13 and the other end of the storage capacitor Cs) is cut off, the storage capacitor Cs The charge accumulated during the writing operation period is held.

このように、保持容量Csが書込動作時の充電電圧を保持することにより、接点N11及びN12間(薄膜トランジスタのTr13のゲート−ソース間)の電位差が保持されることになり、薄膜トランジスタTr13はオン状態を維持する。また、電源ラインVLには、低電位電源電圧Vcathよりも高い電圧レベルを有する電源電圧Vscが印加されるので、有機EL素子OELのアノード端子(接点N2)に印加される電位はカソード端子の電位(接地電位)よりも高くなる。   Thus, the holding capacitor Cs holds the charging voltage during the writing operation, whereby the potential difference between the contacts N11 and N12 (between the gate and source of the thin film transistor Tr13) is held, and the thin film transistor Tr13 is turned on. Maintain state. Further, since the power supply voltage Vsc having a voltage level higher than the low potential power supply voltage Vcath is applied to the power supply line VL, the potential applied to the anode terminal (contact N2) of the organic EL element OEL is the potential of the cathode terminal. Higher than (ground potential).

したがって、図6(b)に示すように、電源ラインVLから薄膜トランジスタTr13、接点N12を介して、有機EL素子OELに順バイアス方向に所定の発光駆動電流Ibが流れ、有機EL素子OELが発光する。ここで、保持容量Csにより蓄積された電荷に基づく電位差(充電電圧)は、薄膜トランジスタTr13において階調電流Ipixに対応した書込電流Iaを流す場合の電位差に相当するので、有機EL素子OELに供給される発光駆動電流Ibは、上記書込電流Iaと同等の電流値を有することになる。これにより、書込動作期間Tse後の発光動作期間Tnseにおいては、書込動作期間Tseに書き込まれた表示データ(階調電流Ipix)に対応する電圧成分に基づいて、薄膜トランジスタTr13を介して、発光駆動電流Ibが継続的に供給されることになり、有機EL素子OELは表示データに対応する輝度階調で発光する動作を継続する。   Therefore, as shown in FIG. 6B, a predetermined light emission drive current Ib flows in the forward bias direction from the power supply line VL to the organic EL element OEL via the thin film transistor Tr13 and the contact N12, and the organic EL element OEL emits light. . Here, the potential difference (charging voltage) based on the charge accumulated by the storage capacitor Cs corresponds to the potential difference when the write current Ia corresponding to the gradation current Ipix is caused to flow in the thin film transistor Tr13, and is supplied to the organic EL element OEL. The light emission drive current Ib has a current value equivalent to the write current Ia. Thus, in the light emission operation period Tnse after the write operation period Tse, light emission is performed via the thin film transistor Tr13 based on the voltage component corresponding to the display data (gradation current Ipix) written in the write operation period Tse. The drive current Ib is continuously supplied, and the organic EL element OEL continues the operation of emitting light at the luminance gradation corresponding to the display data.

そして、上述した一連の動作を、表示パネル110を構成する全ての走査ラインSLについて順次繰り返し実行することにより、表示パネル1画面分の表示データが書き込まれて、所定の輝度階調で発光し、所望の画像情報が表示される。
ここで、本実施例に係る発光駆動回路DCに適用される薄膜トランジスタTr11〜Tr13については、特に限定するものではないが、薄膜トランジスタTr11〜Tr13を全てnチャネル型の薄膜トランジスタにより構成することにより、nチャネル型アモルファスシリコンTFTを良好に適用することができる。この場合、すでに確立されたアモルファスシリコン製造技術を適用して、動作特性の安定した発光駆動回路を比較的安価に製造することができる。
Then, by sequentially repeating the above-described series of operations for all the scanning lines SL constituting the display panel 110, display data for one screen of the display panel is written, light is emitted at a predetermined luminance gradation, Desired image information is displayed.
Here, the thin film transistors Tr11 to Tr13 applied to the light emission drive circuit DC according to the present embodiment are not particularly limited. However, by configuring all the thin film transistors Tr11 to Tr13 with n channel thin film transistors, an n channel can be obtained. The type amorphous silicon TFT can be satisfactorily applied. In this case, an already established amorphous silicon manufacturing technique can be applied to manufacture a light emission drive circuit with stable operating characteristics at a relatively low cost.

また、本実施例に係る発光駆動回路DCにおいて電源ラインVLに所定の電源電圧Vscを印加する構成としては、例えば、図8に示すように、図1に示した表示装置100Aの構成に加え、表示パネル110の各走査ラインSLに並行に配設された複数の電源ラインVLに接続された電源ドライバ180を備え、システムコントローラ160から供給される電源制御信号に基づいて、走査ドライバ120から出力される走査信号Vselに同期するタイミング(図7参照)で、電源ドライバ180から所定の電圧値を有する電源電圧Vscを、走査ドライバ120により走査信号Vselが印加される行(選択状態に設定される表示画素EM)の電源ラインVLに対して印加するようにした構成を良好に適用することができる。   In addition, as a configuration for applying a predetermined power supply voltage Vsc to the power supply line VL in the light emission drive circuit DC according to the present embodiment, for example, as shown in FIG. 8, in addition to the configuration of the display device 100A shown in FIG. A power supply driver 180 connected to a plurality of power supply lines VL arranged in parallel to each scan line SL of the display panel 110 is provided, and is output from the scan driver 120 based on a power supply control signal supplied from the system controller 160. At a timing synchronized with the scanning signal Vsel (see FIG. 7), a power supply voltage Vsc having a predetermined voltage value from the power supply driver 180 is applied to the row to which the scanning signal Vsel is applied by the scanning driver 120 (display set to a selected state). It is possible to satisfactorily apply the configuration in which the voltage is applied to the power line VL of the pixel EM).

なお、図8においては、上述したプリチャージ回路140に供給されるプリチャージ制御信号PCG、及び、リセット回路150に供給されるリセット制御信号RSTが走査ドライバ120において生成されて出力される構成を示した。また、リセット回路150において、各データラインDLごとに設けられた薄膜トランジスタ(スイッチング素子)TRrstに共通に印加されるリセット電圧Vrstが、上記有機EL素子OELのカソード端子に接続された低電位電源電圧Vcath(例えば、接地電圧Vgnd)に設定された構成を示した。   FIG. 8 shows a configuration in which the scan driver 120 generates and outputs the precharge control signal PCG supplied to the precharge circuit 140 and the reset control signal RST supplied to the reset circuit 150 described above. It was. In the reset circuit 150, a reset voltage Vrst applied in common to the thin film transistor (switching element) TRrst provided for each data line DL is a low potential power supply voltage Vcath connected to the cathode terminal of the organic EL element OEL. The configuration set to (for example, ground voltage Vgnd) is shown.

また、上述した表示画素EMにおいては、発光駆動回路DCとして3個の薄膜トランジスタを備え、データドライバDLにより負極性の階調電流(−Ipix)を生成して、表示画素EM(発光駆動回路DC)からデータラインDLを介してデータドライバ130方向に該階調電流Ipixを引き込む形態の電流印加方式に対応した回路構成を示したが、本発明はこの実施例に限定されるものではない。   Further, the display pixel EM described above includes three thin film transistors as the light emission drive circuit DC, generates a negative gradation current (−Ipix) by the data driver DL, and displays the display pixel EM (light emission drive circuit DC). Although the circuit configuration corresponding to the current application method of drawing the gradation current Ipix in the direction of the data driver 130 through the data line DL is shown, the present invention is not limited to this embodiment.

すなわち、少なくとも、電流印加方式に対応した発光駆動回路を備えた表示装置であって、発光素子への発光駆動電流の供給を制御する駆動電流制御手段(薄膜トランジスタTr11、Tr13に相当)を備え、該駆動電流制御手段により、表示データに応じた階調電流を(電圧成分として電荷保持手段に)保持した後、該階調電流に基づく発光駆動電流を供給して、発光素子を所定の輝度階調で発光動作させるものであれば、他の回路構成を有するものであればよく、例えば、4個の薄膜トランジスタを備えた回路構成を有するものであってもよい。さらには、データドライバ130により正極性の階調電流を生成して、データドライバ130からデータラインDLを介して表示画素(発光駆動回路)方向に該階調電流を流し込む形態に対応した回路構成を有するものであってもよい。   That is, at least a display device including a light emission drive circuit corresponding to a current application method, and provided with drive current control means (corresponding to the thin film transistors Tr11 and Tr13) for controlling the supply of the light emission drive current to the light emitting element, After the gradation current corresponding to the display data is held by the drive current control means (in the charge holding means as a voltage component), the light emission drive current based on the gradation current is supplied to make the light emitting element have a predetermined luminance gradation. As long as the light emitting operation is performed, any other circuit configuration may be used. For example, a circuit configuration including four thin film transistors may be used. Furthermore, a circuit configuration corresponding to a mode in which a positive gray scale current is generated by the data driver 130 and the gray scale current is supplied from the data driver 130 to the display pixel (light emission drive circuit) via the data line DL. You may have.

<表示装置の駆動制御方法>
次いで、本実施形態に係る表示装置における駆動制御方法について説明する。
図9は、本実施形態に係る表示装置の駆動制御方法の第1の例を示すタイミングチャ−トである。ここでは、図8に示した表示装置の構成を適宜参照しながら駆動制御動作について説明する。図10は、本実施形態に係る表示装置に適用される表示画素に付加される寄生容量と、当該表示画素の回路構成を簡略化した等価回路を示す概略回路図であり、図11は、本実施形態に係る表示装置の駆動制御動作に適用されるプリチャージ動作を説明するための概念図であり、図12は、本実施形態に係るプリチャージ動作における電荷の蓄積、分配状態を説明するための概念図である。また、図13は、本実施形態に係る表示装置の駆動制御動作における書込時間と書込率との関係を示すシミュレーション結果である。
<Display device drive control method>
Next, a drive control method in the display device according to the present embodiment will be described.
FIG. 9 is a timing chart showing a first example of the drive control method for the display device according to the present embodiment. Here, the drive control operation will be described with reference to the configuration of the display device shown in FIG. 8 as appropriate. FIG. 10 is a schematic circuit diagram showing a parasitic capacitance added to a display pixel applied to the display device according to the present embodiment and an equivalent circuit in which the circuit configuration of the display pixel is simplified. FIG. FIG. 12 is a conceptual diagram for explaining a precharge operation applied to the drive control operation of the display device according to the embodiment, and FIG. 12 is for explaining charge accumulation and distribution states in the precharge operation according to the embodiment. FIG. FIG. 13 is a simulation result showing the relationship between the writing time and the writing rate in the drive control operation of the display device according to the present embodiment.

上述したような構成を有する表示装置100Aにおける駆動制御方法は、例えば、図9に示すように、一走査期間Tscを1サイクルとして、該一走査期間Tsc内に、表示パネル110に配列された全ての表示画素EMを同時に選択状態に設定し、少なくとも各表示画素EMの保持容量Csに蓄積された(残留する)電荷を所定の電源電圧に放電して、全ての表示画素EMをリセット状態に設定するリセット動作期間Trstと、上記リセット動作期間Trst後に、全ての表示画素EMを同時に非選択状態に設定し、少なくとも表示パネル110に配設された全てのデータラインDLに付加された寄生容量を所定の充電状態に設定するプリチャージ動作期間Tpcgと、上述したような各行の表示画素EM(発光駆動回路DC)ごとに表示データを書き込み、所定の輝度階調で発光動作させる書込動作期間Tse及び発光動作期間Tnse(図7参照)からなる画像表示動作期間Tdisと、を含むように設定することにより実行される(Tsc≧Trst+Tpcg+Tdis)。ここで、リセット動作期間Trst、プリチャージ動作期間Tpcg、画像表示動作期間Tdisは、相互に時間的な重なりが生じないように設定される。   For example, as shown in FIG. 9, the drive control method in the display device 100A having the above-described configuration includes all one array arranged on the display panel 110 within one scan period Tsc with one scan period Tsc as one cycle. The display pixels EM are simultaneously set to the selected state, and at least the electric charge accumulated (remaining) in the storage capacitor Cs of each display pixel EM is discharged to a predetermined power supply voltage to set all the display pixels EM to the reset state. After the reset operation period Trst and the reset operation period Trst, all the display pixels EM are simultaneously set to the non-selected state, and at least the parasitic capacitance added to all the data lines DL provided in the display panel 110 is set to a predetermined value. Display data is written for each pre-charge operation period Tpcg set to the state of charge and display pixel EM (light emission drive circuit DC) in each row as described above. And an image display operation period Tdis consisting of a write operation period Tse and a light emission operation period Tnse (see FIG. 7) in which a light emission operation is performed at a predetermined luminance gradation is executed (Tsc ≧ Trst + Tpcg + Tdis). . Here, the reset operation period Trst, the precharge operation period Tpcg, and the image display operation period Tdis are set so as not to overlap each other in time.

(リセット動作期間)
すなわち、表示画素のリセット動作期間Trstにおいては、図9に示すように、まず、走査ドライバ120から表示パネル110に配設された全ての走査ラインSLに対して、ハイレベルの走査信号Vselが印加されて全ての表示画素EMが選択状態に設定されるとともに、走査ドライバ120からハイレベルのリセット制御信号RSTがリセット回路150に供給されてリセット状態に設定される。
(Reset operation period)
That is, in the display pixel reset operation period Trst, as shown in FIG. 9, first, the high-level scan signal Vsel is applied from the scan driver 120 to all the scan lines SL provided in the display panel 110. As a result, all the display pixels EM are set to the selected state, and the high level reset control signal RST is supplied from the scan driver 120 to the reset circuit 150 to be set to the reset state.

これにより、各表示画素EMを構成する発光駆動回路DC(図5参照)に設けられた薄膜トランジスタTr12がオン動作するとともに、リセット回路150に設けられた各薄膜トランジスタ(スイッチング素子)TRrstがオン動作することにより、発光駆動回路DCの保持容量Csの他端側(接点N12)が、薄膜トランジスタTr12、データラインDL及び薄膜トランジスタTRrstを介して低電位電源電圧Vcath(接地電圧Vgnd)に接続されて、上記保持容量Csに蓄積されていた電荷が低電位電源電圧Vcathに放電される。   Thereby, the thin film transistor Tr12 provided in the light emission drive circuit DC (see FIG. 5) constituting each display pixel EM is turned on, and the thin film transistor (switching element) TRrst provided in the reset circuit 150 is turned on. Thus, the other end side (contact N12) of the storage capacitor Cs of the light emission drive circuit DC is connected to the low potential power supply voltage Vcath (ground voltage Vgnd) via the thin film transistor Tr12, the data line DL, and the thin film transistor TRrst, and the storage capacitor The charge accumulated in Cs is discharged to the low potential power supply voltage Vcath.

(プリチャージ動作期間)
次いで、リセット動作期間Trst終了後のプリチャージ動作期間Tpcgにおいては、図9に示すように、走査ドライバ120から全ての走査ラインSLに対して、ローレベルの走査信号Vselが印加されて全ての表示画素EMが非選択状態に設定されて、データラインDLと表示画素EM(発光駆動回路DC)との接続が遮断されるとともに、走査ドライバ120からハイレベルのプリチャージ制御信号PCGがプリチャージ回路140に供給されてプリチャージ状態に設定される。また、このタイミングにおいては、走査ドライバ120からローレベルのリセット制御信号RSTがリセット回路150に供給されて、データラインDLと低電位電源電圧Vcathとの接続が遮断される。
(Precharge operation period)
Next, in the precharge operation period Tpcg after the end of the reset operation period Trst, as shown in FIG. 9, the scan driver 120 applies the low level scan signal Vsel to all the scan lines SL and displays all the displays. The pixel EM is set to a non-selected state, the connection between the data line DL and the display pixel EM (light emission drive circuit DC) is cut off, and a high-level precharge control signal PCG is output from the scan driver 120. Is set to the precharge state. At this timing, a low level reset control signal RST is supplied from the scan driver 120 to the reset circuit 150, and the connection between the data line DL and the low potential power supply voltage Vcath is cut off.

これにより、プリチャージ回路140に設けられた各薄膜トランジスタ(スイッチング素子)TRpcgがオン動作することにより、各薄膜トランジスタTRpcgを介して各データラインDLにプリチャージ電圧Vpcg(接地電圧Vgnd)が印加されて、各データラインDLに付加された寄生容量が、プリチャージ電圧Vpcgに基づく所定の電圧で充電される。   Thereby, each thin film transistor (switching element) TRpcg provided in the precharge circuit 140 is turned on, so that the precharge voltage Vpcg (ground voltage Vgnd) is applied to each data line DL via each thin film transistor TRpcg. The parasitic capacitance added to each data line DL is charged with a predetermined voltage based on the precharge voltage Vpcg.

具体的には、図10(a)に示すように、特定の表示画素EMに接続されたデータラインDLには、概略、当該データラインDLと走査ラインSL(すなわち、発光駆動回路DCの薄膜トランジスタTr12のゲート端子)との間に接続された配線間容量Cd-sと、発光駆動回路DCの薄膜トランジスタTr12を介して接続された保持容量Csが、寄生容量として付加されていると考えることができる。   Specifically, as shown in FIG. 10A, the data line DL connected to a specific display pixel EM roughly includes the data line DL and the scanning line SL (that is, the thin film transistor Tr12 of the light emission drive circuit DC). It can be considered that the inter-wiring capacitance Cd-s connected to the gate terminal) and the holding capacitance Cs connected via the thin film transistor Tr12 of the light emission driving circuit DC are added as parasitic capacitance.

そのため、当該回路を簡略化すると、図10(b)に示すように、データラインDLの信号入力端子TMin(例えば、表示パネル110とデータドライバ130、プリチャージ回路140との接続接点)と接地電圧Vgndとの間に、データラインDLの配線抵抗Rdl及び配線間容量Cd-sからなる直列回路と、TFTスイッチTrX(走査信号Vselに基づいて連動して動作する薄膜トランジスタTr11及びTr12に相当する)及び薄膜トランジスタTr13からなる直列回路とが並列に接続され、薄膜トランジスタTr13のゲート−ソース間に保持容量Csが接続された等価回路で表すことができる。   Therefore, when the circuit is simplified, as shown in FIG. 10B, the signal input terminal TMin of the data line DL (for example, a connection contact between the display panel 110, the data driver 130, and the precharge circuit 140) and the ground voltage. Between Vgnd, a series circuit composed of the wiring resistance Rdl of the data line DL and the inter-wiring capacitance Cd-s, the TFT switch TrX (corresponding to the thin film transistors Tr11 and Tr12 operating in conjunction with the scanning signal Vsel), and This can be represented by an equivalent circuit in which a series circuit composed of a thin film transistor Tr13 is connected in parallel and a storage capacitor Cs is connected between the gate and source of the thin film transistor Tr13.

このような等価回路によれば、上述したプリチャージ動作は、図11(a)に示すように、TFTスイッチTrXがオフ状態(表示画素EMが非選択状態)にあるので、信号入力端子TMinと接地電圧との間に、配線抵抗Rdlと配線間容量Cd-sが直列に接続された回路と等価の状態となり、信号入力端子TMinを介してプリチャージ回路140から各データラインDLに印加されるプリチャージ電圧Vpcgは、配線間容量Cd-sに電圧成分として保持される。ここで、プリチャージ動作に伴って配線間容量Cd-sの両端に生じる電位差(充電電圧)をV0と表す。なお、プリチャージ電圧Vpcgに基づく充電電圧V0の具体的な設定については、画像表示動作において詳しく説明する。   According to such an equivalent circuit, the precharge operation described above is performed as shown in FIG. 11A because the TFT switch TrX is in the off state (the display pixel EM is in the non-selected state). A state equivalent to a circuit in which the wiring resistance Rdl and the inter-wiring capacitance Cd-s are connected in series with the ground voltage is applied to each data line DL from the precharge circuit 140 via the signal input terminal TMin. The precharge voltage Vpcg is held as a voltage component in the inter-wiring capacitance Cd-s. Here, a potential difference (charging voltage) generated at both ends of the inter-wiring capacitance Cd-s in accordance with the precharge operation is represented as V0. The specific setting of the charging voltage V0 based on the precharge voltage Vpcg will be described in detail in the image display operation.

(画像表示動作期間)
次いで、プリチャージ動作期間Tpcg終了後の画像表示動作期間Tdisにおいては、図9、及び、上述した発光駆動回路DCの発光駆動制御方法(図7参照)に示したように、各行の表示画素EMを順次選択状態に設定し、このタイミングに同期して、表示データに対応する階調電流Ipixを各表示画素EMに供給することにより、各表示画素EM(発光駆動回路DC)に設けられた保持容量Csに階調電流Ipix(≒書込電流Ia)に基づく電圧成分を保持する(充電する)書込動作(書込動作期間Tse)と、該電圧成分に基づく発光駆動電流Ibを発光素子(有機EL素子OEL)に供給することにより、該発光素子を表示データに応じた輝度階調で発光動作させる発光動作(発光動作期間Tnse)と、が順次実行される。
(Image display operation period)
Next, in the image display operation period Tdis after the end of the precharge operation period Tpcg, as shown in FIG. 9 and the light emission drive control method (see FIG. 7) of the light emission drive circuit DC described above, the display pixels EM in each row. Are sequentially set to the selected state, and in synchronization with this timing, the gradation current Ipix corresponding to the display data is supplied to each display pixel EM, whereby the holding provided in each display pixel EM (light emission drive circuit DC). A write operation (writing operation period Tse) in which the voltage component based on the gradation current Ipix (≈write current Ia) is held (charged) in the capacitor Cs, and the light emission drive current Ib based on the voltage component is converted into a light emitting element ( By supplying to the organic EL element OEL), a light emitting operation (light emitting operation period Tnse) for causing the light emitting element to emit light at a luminance gradation corresponding to display data is sequentially executed.

ここで、表示データの書込動作においては、上述した等価回路によれば、図11(b)に示すように、TFTスイッチTrXがオン状態(表示画素EMが選択状態)にあるので、信号入力端子TMinと接地電圧との間に、配線抵抗Rdl及び配線間容量Cd-sからなる直列回路と、TFTスイッチTrX及び薄膜トランジスタTr13からなる直列回路が、並列に接続された回路と等価の状態となり、これにより、プリチャージ動作状態で配線間容量Cd-sに保持された電荷が、配線間容量Cd-sと保持容量Csとの間で分配されることになる。   Here, in the display data writing operation, according to the above-described equivalent circuit, the TFT switch TrX is in the ON state (the display pixel EM is in the selected state) as shown in FIG. Between the terminal TMin and the ground voltage, the series circuit composed of the wiring resistance Rdl and the inter-wiring capacitance Cd-s and the series circuit composed of the TFT switch TrX and the thin film transistor Tr13 are equivalent to a circuit connected in parallel. As a result, the charge held in the inter-wiring capacitor Cd-s in the precharge operation state is distributed between the inter-wiring capacitor Cd-s and the holding capacitor Cs.

この電荷の分配により、保持容量Csの両端と、配線間容量Cd-sの両端に生じる電位差VS0は、同等となり、次のように求めることができる。
すなわち、上述したプリチャージ動作状態における容量成分の接続状態は、図12(a)に示すように、TFTスイッチTrXがオフ状態にあるため、配線間容量Cd-sと保持容量Csが電気的に遮断された状態にある。ここで、配線間容量Cd-sには、上述したプリチャージ動作によりプリチャージ電圧Vpcgに基づく電圧V0が充電されている。そして、図12(b)に示すように、TFTスイッチTrXがオン動作すると(書込動作状態になると)、容量成分の接続状態は、配線間容量Cd-sと保持容量Csがループ状に接続された状態に移行する。ここで、配線間容量Cd-s及び保持容量Csの両端には、同等の電圧VS0が生じる。
By this charge distribution, the potential difference VS0 generated between both ends of the holding capacitor Cs and both ends of the inter-wiring capacitor Cd-s becomes equal, and can be obtained as follows.
That is, as shown in FIG. 12A, the connection state of the capacitance component in the above-described precharge operation state is that the TFT switch TrX is in the OFF state, so that the inter-wiring capacitance Cd-s and the holding capacitance Cs are electrically connected. It is in a blocked state. Here, the inter-wiring capacitance Cd-s is charged with the voltage V0 based on the precharge voltage Vpcg by the above-described precharge operation. Then, as shown in FIG. 12B, when the TFT switch TrX is turned on (when in the writing operation state), the connection state of the capacitance component is such that the inter-wiring capacitance Cd-s and the holding capacitance Cs are connected in a loop. The state is changed. Here, an equivalent voltage VS0 is generated at both ends of the inter-wiring capacitor Cd-s and the holding capacitor Cs.

これらのことから、図12(b)により、キルヒホッフの法則に基づいて次の(1)式が得られる。ここで、図11(b)に示した等価回路において、TFTスイッチTrXがオン動作した直後には、薄膜トランジスタTr13に発光駆動電流Ibが流れていない(オン動作していない)ものとする。また、(1)式中、Qd-s´は書込動作状態において配線間容量Cd-sに蓄積される電荷量であり、Qs´は同状態において保持容量Csに蓄積される電荷量である。
VS0=Qs´/Cs=Qd-s´/Cd-s ・・・(1)
From these facts, the following equation (1) is obtained based on Kirchhoff's law from FIG. Here, in the equivalent circuit shown in FIG. 11B, it is assumed that the light emission drive current Ib does not flow through the thin film transistor Tr13 (not on) immediately after the TFT switch TrX is turned on. In the equation (1), Qd-s ′ is the amount of charge accumulated in the inter-wire capacitance Cd-s in the write operation state, and Qs ′ is the amount of charge accumulated in the storage capacitor Cs in the same state. .
VS0 = Qs '/ Cs = Qd-s' / Cd-s (1)

一方、プリチャージ動作状態から書込動作状態(TFTスイッチTrXのオフ状態からオン状態)への移行において、配線間容量Cd-sと保持容量Csに蓄積された電荷量の合計は一定であり、また、プリチャージ動作状態においては、リセット動作により保持容量Csに蓄積された電荷がすべて放電されている(Qs=0)と考えることができることから、次の(2)式が得られる。ここで、Qd-sはプリチャージ動作状態において配線間容量Cd-sに蓄積される電荷量であり、Qsはプリチャージ動作状態において保持容量Csに蓄積される電荷量である。
Qd-s+Qs=Qd-s´+Qs´
Qd-s=Qd-s´+Qs´ ・・・(2)
On the other hand, in the transition from the precharge operation state to the write operation state (TFT switch TrX from the OFF state to the ON state), the total amount of charge accumulated in the inter-wire capacitance Cd-s and the storage capacitor Cs is constant. Further, in the precharge operation state, it can be considered that all charges accumulated in the storage capacitor Cs by the reset operation are discharged (Qs = 0), and therefore the following equation (2) is obtained. Here, Qd-s is the amount of charge accumulated in the inter-wire capacitance Cd-s in the precharge operation state, and Qs is the amount of charge accumulated in the storage capacitor Cs in the precharge operation state.
Qd-s + Qs = Qd-s '+ Qs'
Qd-s = Qd-s '+ Qs' (2)

さらに、プリチャージ動作状態においては、配線間容量Cd-sと保持容量Csとが電気的に遮断され、保持容量Csにはプリチャージ電圧Vpcgに基づく電圧成分が保持されないことから、次の(3)式が得られる。
V0=Qd-s/Cd-s ・・・(3)
Further, in the precharge operation state, the inter-wiring capacitor Cd-s and the holding capacitor Cs are electrically cut off, and the holding capacitor Cs does not hold the voltage component based on the precharge voltage Vpcg. ) Formula is obtained.
V0 = Qd-s / Cd-s (3)

これら(1)〜(3)式から、上述したプリチャージ動作において配線間容量Cd-sに充電される電圧V0を次のように求めることができ、(4)式が得られる。
V0=Qd-s/Cd-s=(Qd-s´+Qs´)/Cd-s
={Qd-s´+(Qd-s´Cs/Cd-s)}/Cd-s
=(1+Cs/Cd-s)Qd-s´/Cd-s
=(1+Cs/Cd-s)VS0 ・・・(4)
From these equations (1) to (3), the voltage V0 charged in the inter-wire capacitance Cd-s in the above-described precharge operation can be obtained as follows, and equation (4) is obtained.
V0 = Qd-s / Cd-s = (Qd-s '+ Qs') / Cd-s
= {Qd-s' + (Qd-s'Cs / Cd-s)} / Cd-s
= (1 + Cs / Cd-s) Qd-s' / Cd-s
= (1 + Cs / Cd-s) VS0 (4)

上記(4)式において、保持容量Csに充電される電圧VS0を、有機EL素子OELを最低輝度階調で発光動作させる際の電流値を有する発光駆動電流Ibを有機EL素子OELに供給する(すなわち、薄膜トランジスタTr13に流す)ために必要な電圧値(最低輝度電圧;薄膜トランジスタTr13のゲート−ソース間電圧)となるように設定することにより、プリチャージ動作において、各データラインDLの配線間容量Cd-sに充電する電圧V0、さらには、プリチャージ電圧Vpcgが規定される。   In the above equation (4), the voltage VS0 charged in the storage capacitor Cs is supplied to the organic EL element OEL as the light emission driving current Ib having a current value for causing the organic EL element OEL to emit light at the lowest luminance gradation ( That is, by setting the voltage value (minimum luminance voltage; voltage between the gate and source of the thin film transistor Tr13) necessary for flowing to the thin film transistor Tr13, the inter-wire capacitance Cd of each data line DL is set in the precharge operation. A voltage V0 to be charged to -s and a precharge voltage Vpcg are defined.

したがって、図11(c)に示すように、上記容量成分における蓄積電荷の分配の後に、書込動作に伴う階調電流IpixをデータラインDLを介して供給することにより、表示データに応じた電流値を有する書込電流Iaが薄膜トランジスタTr13に流れ、該書込電流Iaに応じた電圧成分Vαが、上記保持容量Csに予め充電された最低輝度電圧VS0に上乗せして充電される(VS0+Vα)ことになるので、書込動作の初期(階調電流Ipixの供給直後)において、データラインDLの配線間容量Cd-sや表示画素の保持容量Csを充電することなく、短い書込時間で、表示データに適切に対応した電圧成分を保持(充電)することができる。   Accordingly, as shown in FIG. 11C, after the distribution of the accumulated charge in the capacitance component, the gradation current Ipix accompanying the writing operation is supplied via the data line DL, so that the current corresponding to the display data is obtained. A write current Ia having a value flows through the thin film transistor Tr13, and a voltage component Vα corresponding to the write current Ia is charged by adding to the minimum luminance voltage VS0 charged in advance in the storage capacitor Cs (VS0 + Vα). Therefore, in the initial stage of the writing operation (immediately after the supply of the gradation current Ipix), the display can be performed in a short writing time without charging the inter-line capacitance Cd-s of the data line DL and the storage capacitor Cs of the display pixel. The voltage component corresponding to the data can be held (charged) appropriately.

これにより、図13に示すように、書込時間に対する書込率を大幅に改善して、表示データの書込不足を抑制することができ、適正な輝度階調で有機EL素子を発光動作させて表示画質の良好な表示装置を実現することができる。なお、図13において、実線SAは、本実施形態に係るリセット動作及びプリチャージ動作を実行した場合の書込時間に対する書込率の変化を示したシミュレーション結果であり、破線SPは、リセット動作及びプリチャージ動作を実行することなく、直接表示データを書き込んだ場合の書込時間に対する書込率の変化を示したシミュレーション結果である。   As a result, as shown in FIG. 13, the writing rate with respect to the writing time can be greatly improved, and insufficient writing of the display data can be suppressed, and the organic EL element is caused to emit light at an appropriate luminance gradation. Thus, a display device with good display image quality can be realized. In FIG. 13, a solid line SA is a simulation result showing a change in the writing rate with respect to a writing time when the reset operation and the precharge operation according to the present embodiment are executed, and a broken line SP indicates the reset operation and It is the simulation result which showed the change of the writing rate with respect to the writing time at the time of writing display data directly, without performing precharge operation | movement.

図14は、本実施形態に係る表示装置の駆動制御方法の第2の例を示すタイミングチャ−トである。
上述した本実施形態に係る駆動制御方法の第1の例においては、図9に示したように、各行の表示画素EMへの画像表示動作(書込動作、発光動作)に先立って、全表示画素EMに対するリセット動作と、全データラインDLに対するプリチャージ動作とを、各々一括して(一時に)実行する手法について示したが、駆動制御方法の第2の例においては、プリチャージ動作を各行ごとの表示データの書込動作の直前に、個別に実行する手法を適用する。
FIG. 14 is a timing chart showing a second example of the display device drive control method according to the present embodiment.
In the first example of the drive control method according to the present embodiment described above, as shown in FIG. 9, prior to the image display operation (writing operation, light emission operation) to the display pixels EM in each row, the entire display is performed. Although the method of executing the reset operation for the pixels EM and the precharge operation for all the data lines DL in a lump (at a time) has been described, in the second example of the drive control method, the precharge operation is performed for each row. A method of individually executing the display data immediately before each display data writing operation is applied.

具体的には、図14に示すように、まず、リセット動作期間Trstにおいて、表示パネル110に配列された全ての表示画素EMを同時に選択状態に設定し、少なくとも各表示画素EMの保持容量Csに蓄積された(残留する)電荷を所定の電源電圧に放電して、全ての表示画素EMを一括してリセット状態に設定し、次いで、全ての表示画素EMを同時に非選択状態に設定した状態で、全てのデータラインDLに付加された配線間容量Cd-sを所定の充電状態に設定するプリチャージ動作期間Tpcgと、表示データに応じた階調電流Ipix(書込電流Ia)を供給して対応する電圧成分を保持容量Csに充電する書込動作期間Tseと、を各行ごとに順次実行して、表示パネル1画面分の表示データを書き込み、書込動作期間Tse後の発光動作期間Tnseにおいて、各表示画素の発光素子(有機EL素子)を所定の輝度階調で発光させることにより画像情報として表示する。   Specifically, as shown in FIG. 14, first, in the reset operation period Trst, all the display pixels EM arranged in the display panel 110 are simultaneously set to a selected state, and at least the storage capacitor Cs of each display pixel EM is set. The accumulated (remaining) charge is discharged to a predetermined power supply voltage, all the display pixels EM are collectively set to the reset state, and then all the display pixels EM are simultaneously set to the non-selected state. A precharge operation period Tpcg for setting the inter-wiring capacitance Cd-s added to all the data lines DL to a predetermined charging state and a gradation current Ipix (write current Ia) corresponding to display data are supplied. The write operation period Tse for charging the corresponding voltage component to the storage capacitor Cs is sequentially executed for each row, the display data for one screen of the display panel is written, and the light emission operation period Tnse after the write operation period Tse. In FIG. 3, the light emitting element (organic EL element) of each display pixel emits light at a predetermined luminance gradation to display as image information.

このような駆動制御方法においては、各行の表示画素EMへの表示データ(階調電流Ipix)の書込動作の直前に、毎回プリチャージ動作を実行することにより、各データラインDLの配線間容量Cd-sに充電された、プリチャージ電圧Vpcgに基づく電圧V0の時間経過による低下を抑制することができるので、書込動作初期の配線間容量Cd-sと保持容量Csとの間の電荷の分配により保持容量Csに生じる電位差VS0を、所望の電圧(上述した第1の例では、発光駆動用の薄膜トランジスタTr13において、最低輝度階調の発光駆動電流を発光素子に供給するために必要なゲート−ソース間電圧;最低輝度電圧)に設定、保持することができ、上記電圧V0の低下による書込率のバラツキを抑制することができる。   In such a drive control method, the precharge operation is executed every time immediately before the display data (gradation current Ipix) is written to the display pixels EM in each row, whereby the inter-wire capacitance of each data line DL. Since it is possible to suppress a decrease in the voltage V0 charged to Cd-s due to the passage of time based on the precharge voltage Vpcg, the charge between the inter-wire capacitance Cd-s and the storage capacitor Cs at the initial stage of the write operation can be suppressed. The potential difference VS0 generated in the storage capacitor Cs by the distribution is changed to a desired voltage (in the first example, the gate necessary for supplying the light emission drive current of the lowest luminance gradation to the light emitting element in the light emission drive thin film transistor Tr13). −source voltage; minimum luminance voltage), and variation in writing rate due to a decrease in the voltage V0 can be suppressed.

なお、本実施形態においては、画像表示動作(書込動作及び発光動作)に先立って実行されるプリチャージ動作において、書込動作時に最低輝度電圧VS0が保持容量Csに充電されるように(すなわち、発光駆動用の薄膜トランジスタTr13のゲート−ソース間に印加されるように)、データラインDLに付加される配線間容量Cd-sに充電する電圧V0(すなわち、プリチャージ電圧Vpcg)を設定する場合について説明したが、本発明はこれに限定されるものではなく、例えば、書込動作時に保持容量Csに充電される電圧VS0が、中間輝度階調の発光駆動電流を発光素子に供給するために必要な薄膜トランジスタTr13のゲート−ソース間電圧(中間輝度電圧)に設定されるように電圧V0(すなわち、プリチャージ電圧Vpcg)を設定するものであってもよい。   In the present embodiment, in the precharge operation that is performed prior to the image display operation (write operation and light emission operation), the minimum luminance voltage VS0 is charged to the storage capacitor Cs during the write operation (that is, In the case of setting the voltage V0 (that is, the precharge voltage Vpcg) for charging the inter-wiring capacitance Cd-s added to the data line DL, so as to be applied between the gate and the source of the light emission driving thin film transistor Tr13. However, the present invention is not limited to this. For example, the voltage VS0 charged in the storage capacitor Cs during the write operation supplies the light-emitting element with a light-emission driving current of intermediate luminance gradation. The voltage V0 (that is, the precharge voltage Vpcg) is set so that the necessary gate-source voltage (intermediate luminance voltage) of the thin film transistor Tr13 is set. It may be a thing.

これによれば、書込動作時に保持容量Csに充電される電圧VS0を、最低輝度電圧から表示データに応じた所望の電圧(例えば、最高階調電圧)まで充電する場合に比較して、中間輝度電圧から該表示データに応じた所望の電圧(例えば、最低階調電圧や最高階調電圧)まで充電する方が、書込時間を短縮することができ、書込率を一層改善することができる。   According to this, compared with the case where the voltage VS0 charged in the storage capacitor Cs during the writing operation is charged from the lowest luminance voltage to a desired voltage (for example, the highest gradation voltage) according to the display data, it is intermediate. Charging from the luminance voltage to a desired voltage (for example, the lowest gradation voltage or the highest gradation voltage) according to the display data can shorten the writing time and further improve the writing rate. it can.

また、本実施形態においては、リセット動作とプリチャージ動作を実行した後、画像表示動作(書込動作及び発光動作)を実行する装置構成及び駆動制御方法を示したが、表示画素のリセット動作を行うことなく、表示画素を非選択状態に設定してプリチャージ動作のみを行うものであってもよい。この場合、図1、図2、図8に示したリセット回路150を省略して、後述する第2の実施形態と同等の構成(図15、図16参照)を適用することができ、表示装置の回路構成を小型化することができる。また、この場合の書込時間に対する書込率は、図13に示したような顕著な改善効果は得られないものの、プリチャージ動作を実行することなく、直接表示データを書き込んだ場合(図13中、破線SP)に比較して、大幅に改善する結果が得られる。   In the present embodiment, the device configuration and the drive control method for executing the image display operation (writing operation and light emission operation) after executing the reset operation and the precharge operation have been described. Instead, the display pixel may be set to a non-selected state and only the precharge operation may be performed. In this case, the reset circuit 150 shown in FIGS. 1, 2, and 8 can be omitted, and a configuration equivalent to a second embodiment described later (see FIGS. 15 and 16) can be applied. The circuit configuration can be reduced in size. Further, in this case, the writing rate with respect to the writing time cannot obtain the remarkable improvement effect as shown in FIG. 13, but the display data is directly written without executing the precharge operation (FIG. 13). Compared to the broken line SP), the result is greatly improved.

<第2の実施形態>
次に、本発明に係る表示装置及びその駆動制御方法の第2の実施形態について、図面を参照して説明する。
<表示装置>
図15は、本発明に係る表示装置の第2の実施形態を示す概略ブロック図であり、図16は、本実施形態に係る表示装置の要部構成を示す概略構成図である。ここで、上述した第1の実施形態(図1、図2、図8)と同等の構成については、同一又は同等の符号を付してその説明を簡略化又は省略する。
<Second Embodiment>
Next, a second embodiment of the display device and its drive control method according to the present invention will be described with reference to the drawings.
<Display device>
FIG. 15 is a schematic block diagram illustrating a second embodiment of the display device according to the present invention, and FIG. 16 is a schematic configuration diagram illustrating a main configuration of the display device according to the present embodiment. Here, about the structure equivalent to 1st Embodiment (FIG.1, FIG.2, FIG.8) mentioned above, the same or equivalent code | symbol is attached | subjected and the description is simplified or abbreviate | omitted.

図15に示すように、本実施形態に係る表示装置100Bは、概略、上述した第1の実施形態に示した構成において、リセット回路150を省略した構成を有している。
ここで、図16に示すように、表示パネル110に配列された表示画素EMは、上述した第1の実施形態に示した3個の薄膜トランジスタからなる発光駆動回路DCを備えた構成を適用することができるので、各行の表示画素EMに対して、走査信号Vselを印加する走査ドライバ120とともに、電源電圧Vscを印加する電源ドライバ180を備えた構成を有し、また、プリチャージ回路140に設けられた各スイッチング素子(薄膜トランジスタTRpcg)のオン、オフ動作を制御するプリチャージ制御信号PCGも、第1の実施形態に示した構成と同様に、走査ドライバ120により生成されて出力されるように構成されている。
As shown in FIG. 15, the display device 100 </ b> B according to the present embodiment has a configuration in which the reset circuit 150 is omitted from the configuration shown in the first embodiment.
Here, as shown in FIG. 16, the display pixel EM arranged in the display panel 110 is applied with a configuration including the light emission drive circuit DC including the three thin film transistors described in the first embodiment. Therefore, the display pixel EM of each row has a configuration including a scan driver 120 that applies the scan signal Vsel and a power supply driver 180 that applies the power supply voltage Vsc, and is provided in the precharge circuit 140. In addition, the precharge control signal PCG for controlling the on / off operation of each switching element (thin film transistor TRpcg) is also configured to be generated and output by the scan driver 120, as in the configuration shown in the first embodiment. ing.

また、本実施形態に適用される走査ドライバ120は、第1の実施形態(図2参照)と同様に、例えば、シフトレジスタ121と出力回路部122からなる構成を有し、特に、出力回路部122が、出力制御信号SOEに基づいて、走査信号Vselを各走査ラインSLに順次出力する機能(モード)と、全ての走査ラインSLに走査信号Vselを一斉に出力する機能(モード)と、を切り替え可能に構成されている。   Further, the scan driver 120 applied to the present embodiment has a configuration including a shift register 121 and an output circuit unit 122, for example, as in the first embodiment (see FIG. 2). 122 has a function (mode) for sequentially outputting the scanning signal Vsel to each scanning line SL based on the output control signal SOE and a function (mode) for simultaneously outputting the scanning signal Vsel to all the scanning lines SL. It is configured to be switchable.

ここで、後述するように、表示パネル110に配列された各行の表示画素EMに、階調電流Ipixを供給して表示データを順次書き込む動作(画像表示動作)においては、走査信号Vselを各走査ラインSLに順次出力するモードに設定され、表示パネル110に配列された全ての表示画素EMにプリチャージ電圧を印加して所定の充電状態に設定する動作(プリチャージ動作)においては、走査信号Vselを全ての走査ラインSLに一斉に出力するモードに設定される。   Here, as will be described later, in an operation (image display operation) in which display data is sequentially written by supplying the gradation current Ipix to the display pixels EM in each row arranged in the display panel 110, the scanning signal Vsel is used for each scanning. In an operation (precharge operation) which is set to a mode for sequentially outputting to the line SL and applies a precharge voltage to all the display pixels EM arranged in the display panel 110 to set a predetermined charge state (precharge operation). Is set to a mode for simultaneously outputting to all scanning lines SL.

<表示装置の駆動制御方法>
次いで、本実施形態に係る表示装置における駆動制御方法について説明する。
図17は、本実施形態に係る表示装置の駆動制御方法の第1の例を示すタイミングチャ−トである。ここでは、図16に示した表示装置の構成、及び、図10(b)に示した発光駆動回路(表示画素)の等価回路を適宜参照しながら駆動制御動作について説明する。図18は、本実施形態に係る表示装置の駆動制御動作に適用されるプリチャージ動作を説明するための概念図であり、図19は、本実施形態に係る表示装置の駆動制御動作における書込時間と書込率との関係を示すシミュレーション結果である。
<Display device drive control method>
Next, a drive control method in the display device according to the present embodiment will be described.
FIG. 17 is a timing chart showing a first example of the drive control method for the display device according to the present embodiment. Here, the drive control operation will be described with reference to the configuration of the display device shown in FIG. 16 and the equivalent circuit of the light emission drive circuit (display pixel) shown in FIG. FIG. 18 is a conceptual diagram for explaining a precharge operation applied to the drive control operation of the display device according to the present embodiment, and FIG. 19 is a write in the drive control operation of the display device according to the present embodiment. It is a simulation result which shows the relationship between time and a writing rate.

上述したような構成を有する表示装置100Bにおける駆動制御方法は、例えば、図17に示すように、一走査期間Tsc内に、表示パネル110に配列された全ての表示画素EMを同時に選択状態に設定し、少なくとも各表示画素EMに設けられた保持容量Csを所定の充電状態に設定するプリチャージ動作期間Tpcgと、上述したような各行の表示画素EM(発光駆動回路DC)ごとに表示データを書き込み、所定の輝度階調で発光動作させる書込動作期間Tse及び発光動作期間Tnse(図7参照)からなる画像表示動作期間Tdisと、を含むように設定することにより実行される(Tsc≧Tpcg+Tdis)。ここで、プリチャージ動作期間Tpcgと画像表示動作期間Tdisは、相互に時間的な重なりが生じないように設定される。   In the drive control method in the display device 100B having the above-described configuration, for example, as shown in FIG. 17, all the display pixels EM arranged in the display panel 110 are simultaneously set to a selected state within one scanning period Tsc. Then, at least the precharge operation period Tpcg for setting the storage capacitor Cs provided in each display pixel EM to a predetermined charge state and the display data are written for each display pixel EM (light emission drive circuit DC) in each row as described above. This is executed by setting so as to include an image display operation period Tdis consisting of a write operation period Tse and a light emission operation period Tnse (see FIG. 7) in which a light emission operation is performed at a predetermined luminance gradation (Tsc ≧ Tpcg + Tdis). . Here, the precharge operation period Tpcg and the image display operation period Tdis are set so as not to overlap each other in time.

(プリチャージ動作期間)
図17に示すように、プリチャージ動作期間Tpcgにおいては、まず、走査ドライバ120から表示パネル110に配設された全ての走査ラインSLに対して、ハイレベルの走査信号Vselが印加されて全ての表示画素EMが選択状態に設定されるとともに、走査ドライバ120からハイレベルのプリチャージ制御信号PCGがプリチャージ回路140に供給されてプリチャージ状態に設定される。
(Precharge operation period)
As shown in FIG. 17, in the precharge operation period Tpcg, first, the high-level scanning signal Vsel is applied to all the scanning lines SL provided in the display panel 110 from the scanning driver 120. The display pixel EM is set to the selected state, and a high-level precharge control signal PCG is supplied from the scan driver 120 to the precharge circuit 140 to set the precharge state.

これにより、各表示画素EMを構成する発光駆動回路DC(図5参照)に設けられた薄膜トランジスタTr12がオン動作するとともに、プリチャージ回路140に設けられた各薄膜トランジスタ(スイッチング素子)TRpcgがオン動作することにより、プリチャージ電圧Vpcgが各薄膜トランジスタTRpcg及び各データラインDLを介して、発光駆動回路DCの保持容量Csの他端側(接点N12)に印加されて、各データラインDLに付加された配線間容量Cd-s、及び、各表示画素EM(発光駆動回路DC)の保持容量Csに充電される。   Thereby, the thin film transistor Tr12 provided in the light emission drive circuit DC (see FIG. 5) constituting each display pixel EM is turned on, and each thin film transistor (switching element) TRpcg provided in the precharge circuit 140 is turned on. Accordingly, the precharge voltage Vpcg is applied to the other end side (contact N12) of the storage capacitor Cs of the light emission drive circuit DC via each thin film transistor TRpcg and each data line DL, and the wiring added to each data line DL. The inter-capacitance Cd-s and the storage capacitor Cs of each display pixel EM (light emission drive circuit DC) are charged.

具体的には、図10(b)に示した発光駆動回路DCの等価回路において、プリチャージ動作は、図18(a)に示すように、TFTスイッチTrX(薄膜トランジスタTr11及びTr12)がオン状態(表示画素EMが選択状態)にあるので、信号入力端子TMinと接地電圧との間に、配線抵抗Rdl及び配線間容量Cd-sからなる直列回路と、TFTスイッチTrX及び薄膜トランジスタTr13からなる直列回路とが並列に接続され、薄膜トランジスタTr13のゲート−ソース間に保持容量Csが接続された回路と等価の状態となり、なおかつ、TFTスイッチTrX及び薄膜トランジスタTr13を介して電流が流れていない状態(薄膜トランジスタTr13がオフ状態)に設定される。   Specifically, in the equivalent circuit of the light emission drive circuit DC shown in FIG. 10B, as shown in FIG. 18A, in the precharge operation, the TFT switch TrX (thin film transistors Tr11 and Tr12) is turned on ( Since the display pixel EM is in a selected state), between the signal input terminal TMin and the ground voltage, a series circuit composed of the wiring resistance Rdl and the inter-wiring capacitance Cd-s, and a series circuit composed of the TFT switch TrX and the thin film transistor Tr13 Are connected in parallel, and the circuit is equivalent to a circuit in which the storage capacitor Cs is connected between the gate and the source of the thin film transistor Tr13, and no current flows through the TFT switch TrX and the thin film transistor Tr13 (the thin film transistor Tr13 is turned off). Status).

すなわち、図18(a)に示すような等価回路において、信号入力端子TMinを介して各データラインDL及び各表示画素EMに印加されるプリチャージ電圧Vpcgは、配線抵抗Rdlと配線間容量Cd-sからなる直列回路、及び、保持容量Csに各々同等の電圧成分として保持される。ここで、プリチャージ動作に伴って配線抵抗Rdl及び配線間容量Cd-sからなる直列回路、又は、保持容量Csの両端に生じる電位差(薄膜トランジスタTr13のゲート−ソース間電圧に相当する)Vpcg´は、薄膜トランジスタTr13のしきい値電圧Vthよりも低く設定される(Vpcg´≦Vth)。   That is, in the equivalent circuit as shown in FIG. 18A, the precharge voltage Vpcg applied to each data line DL and each display pixel EM via the signal input terminal TMin is equal to the wiring resistance Rdl and the wiring capacitance Cd−. The same voltage component is held in the series circuit composed of s and the holding capacitor Cs. Here, a potential difference (corresponding to a gate-source voltage of the thin film transistor Tr13) Vpcg ′ generated at the both ends of the series circuit including the wiring resistance Rdl and the wiring capacitance Cd-s or the holding capacitance Cs in accordance with the precharge operation is The threshold voltage Vth of the thin film transistor Tr13 is set lower (Vpcg ′ ≦ Vth).

(画像表示動作期間)
次いで、プリチャージ動作期間Tpcg終了後の画像表示動作期間Tdisにおいては、図17、及び、上述した発光駆動回路DCの発光駆動制御方法(図7参照)に示したように、各行ごとに表示画素EMを順次選択状態に設定して、表示データに対応する階調電流Ipixを供給することにより、各表示画素EM(発光駆動回路DC)の保持容量Csに階調電流Ipix(≒書込電流Ia)に基づく電圧成分を保持する書込動作(書込動作期間Tse)と、該電圧成分に基づく発光駆動電流Ibを発光素子(有機EL素子OEL)に供給して、表示データに応じた輝度階調で発光動作させる発光動作(発光動作期間Tnse)と、を順次実行する。
(Image display operation period)
Next, in the image display operation period Tdis after the end of the precharge operation period Tpcg, as shown in FIG. 17 and the light emission drive control method (see FIG. 7) of the light emission drive circuit DC described above, display pixels are displayed for each row. By sequentially setting the EM to the selected state and supplying the gradation current Ipix corresponding to the display data, the gradation current Ipix (≈write current Ia) is supplied to the holding capacitor Cs of each display pixel EM (light emission drive circuit DC). ) Based on the writing operation (writing operation period Tse) and the light emission driving current Ib based on the voltage component is supplied to the light emitting element (organic EL element OEL), and the luminance scale corresponding to the display data is supplied. The light emission operation (light emission operation period Tnse) in which the light emission operation is performed at the key is sequentially executed.

ここで、表示データの書込動作においては、走査ドライバ120からハイレベルの走査信号Vselを各走査ラインSLに順次印加して、各行の表示画素EMを順次選択状態に設定し、階調電流IpixをデータラインDLを介して供給することにより、図18(b)に示すように、TFTスイッチTrXがオン動作して、表示データに応じた電流値を有する書込電流Iaが薄膜トランジスタTr13に流れるので、該書込電流Iaに応じた電圧成分Vαが、上記保持容量Csに予め充電された電圧Vpcg´に上乗せして充電されることになる(Vpcg´+Vα)。   Here, in the display data writing operation, the scanning driver 120 sequentially applies a high level scanning signal Vsel to each scanning line SL, sequentially sets the display pixels EM in each row to the selected state, and the gradation current Ipix. Is supplied via the data line DL, the TFT switch TrX is turned on as shown in FIG. 18B, and the write current Ia having a current value corresponding to the display data flows through the thin film transistor Tr13. Thus, the voltage component Vα corresponding to the write current Ia is charged on top of the voltage Vpcg ′ charged in advance in the storage capacitor Cs (Vpcg ′ + Vα).

したがって、プリチャージ動作により、発光駆動用の薄膜トランジスタTr13のしきい値電圧Vth以下の電圧Vpcg´を予め充電し、書込動作において、該電圧Vpcg´に上乗せするように表示データに基づく階調電流Ipix(≒書込電流Ia)に応じた電圧成分を充電することができるので、書込動作の初期(階調電流Ipixの供給直後)において、データラインDLの配線間容量Cd-sや表示画素の保持容量Csを充電することなく、短い書込時間で、表示データに適切に対応した電圧成分を保持することができる。   Therefore, a gradation current based on display data is preliminarily charged by a precharge operation so that a voltage Vpcg ′ lower than the threshold voltage Vth of the thin film transistor Tr13 for driving light emission is added and added to the voltage Vpcg ′ in a write operation. Since the voltage component corresponding to Ipix (≈write current Ia) can be charged, the inter-line capacitance Cd-s of the data line DL and the display pixel can be charged at the initial stage of the write operation (immediately after the gradation current Ipix is supplied). The voltage component corresponding to the display data can be held in a short writing time without charging the storage capacitor Cs.

これにより、図19に示すように、上述した第1の実施形態には及ばないものの、書込時間に対する書込率を改善して、表示データの書込不足を抑制することができ、適正な輝度階調で有機EL素子を発光動作させて表示画質の良好な表示装置を実現することができる。なお、図19において、実線SBは、本実施形態に係るプリチャージ動作を実行した場合の書込時間に対する書込率の変化を示したシミュレーション結果であり、破線SPは、プリチャージ動作を実行することなく、直接表示データを書き込んだ場合の書込時間に対する書込率の変化を示したシミュレーション結果である。   As a result, as shown in FIG. 19, although it does not reach the first embodiment described above, it is possible to improve the writing rate with respect to the writing time and to suppress insufficient writing of display data. A display device with good display image quality can be realized by causing the organic EL element to emit light with luminance gradation. In FIG. 19, the solid line SB is a simulation result showing the change in the writing rate with respect to the writing time when the precharge operation according to the present embodiment is executed, and the broken line SP executes the precharge operation. It is a simulation result which showed the change of the writing rate with respect to the writing time when not having written display data directly.

図20は、本実施形態に係る表示装置の駆動制御方法の第2の例を示すタイミングチャ−トである。
上述した本実施形態に係る駆動制御方法の第1の例においては、図17に示したように、各行の表示画素EMへの画像表示動作に先立って、全表示画素EMに対するプリチャージ動作を、一括して(一時に)実行する手法について示したが、駆動制御方法の第2の例においては、プリチャージ動作を各行ごとの表示データの書込動作の直前に、個別に実行する手法を適用する。
FIG. 20 is a timing chart showing a second example of the display device drive control method according to the present embodiment.
In the first example of the drive control method according to the present embodiment described above, as shown in FIG. 17, prior to the image display operation on the display pixels EM in each row, the precharge operation for all the display pixels EM is performed. In the second example of the drive control method, the method of executing the precharge operation individually immediately before the display data write operation for each row is applied. To do.

具体的には、図20に示すように、まず、各行の表示画素EMを選択状態に設定した状態で、全てのデータラインDLに付加された配線間容量Cd-s及び表示画素EMに設けられた保持容量Csを所定の充電状態に設定するプリチャージ動作期間Tpcgと、表示データに応じた階調電流Ipix(書込電流Ia)を供給して対応する電圧成分を保持容量Csに充電する書込動作期間Tseと、を各行ごとに順次実行して、表示パネル1画面分の表示データを書き込み、書込動作期間Tse後の発光動作期間Tnseにおいて、各表示画素EMの発光素子(有機EL素子OEL)を所定の輝度階調で発光させることにより画像情報として表示する。   Specifically, as shown in FIG. 20, first, the display pixels EM in each row are set in a selected state, and are provided in the inter-wire capacitances Cd-s and the display pixels EM added to all the data lines DL. A precharge operation period Tpcg for setting the storage capacitor Cs to a predetermined charge state, and a writing for supplying the corresponding voltage component to the storage capacitor Cs by supplying the gradation current Ipix (write current Ia) corresponding to the display data. The display operation period Tse is sequentially executed for each row, display data for one screen of the display panel is written, and in the light emission operation period Tnse after the write operation period Tse, the light emitting element (organic EL element) of each display pixel EM OEL) is displayed as image information by emitting light at a predetermined luminance gradation.

このような駆動制御方法においても、上述した第1の実施形態に示した駆動制御方法の第2の例と同様に、各行の表示画素EMへの表示データ(階調電流Ipix)の書込動作の直前に、毎回プリチャージ動作を実行することにより、各行の表示画素EMの保持容量Csに充電された、プリチャージ電圧Vpcgに基づく電圧Vpcg´の時間経過による低下を抑制することができるので、当該電圧Vpcg´を所望の電圧(上述した第1の例では、発光駆動用の薄膜トランジスタTr13のしきい値電圧Vth以下)に設定、保持することができ、上記電圧Vpcg´の低下による書込率のバラツキを抑制することができる。   In such a drive control method, as in the second example of the drive control method shown in the first embodiment described above, the display data (gradation current Ipix) writing operation to the display pixels EM in each row is performed. Since the precharge operation is executed every time immediately before the voltage Vpcg ′ charged based on the precharge voltage Vpcg charged in the storage capacitors Cs of the display pixels EM in each row can be suppressed. The voltage Vpcg ′ can be set and held at a desired voltage (in the first example described above, the threshold voltage Vth or less of the thin film transistor Tr13 for driving light emission), and the writing rate due to the decrease in the voltage Vpcg ′ Can be suppressed.

また、上述した第1の実施形態においては、プリチャージ動作において表示パネル110に配設された各データラインDLに付加された配線間容量Cd-sに充電する電圧V0として、上記(4)式に示したように、各表示画素EMにおいて最低輝度階調で発光動作させる際の発光駆動電流を供給するための電圧VS0に、データラインDLの配線間容量Cd-sと表示画素EM(発光駆動回路DC)の保持容量Csとの比(Cs/Cd-s)に関連する定数を乗算した関係(V0=(1+Cs/Cd-s)VS0)を有しているため、保持容量Csが配線間容量Cd-sに比較して大きく設定されている場合(Cs>>Cd-s)には、配線間容量Cd-sに充電する電圧V0(すなわち、プリチャージ電圧Vpcg)が非常に大きな電圧値となり、プリチャージ電圧Vpcgとして高い電圧の電源を用いることが必要となって、それにより消費電力が増加してしまう。   In the first embodiment described above, the voltage V0 for charging the inter-line capacitance Cd-s added to each data line DL arranged in the display panel 110 in the precharge operation is expressed by the above equation (4). As shown in FIG. 4, the voltage Vs0 for supplying the light emission driving current when the light emission operation is performed at the minimum luminance gradation in each display pixel EM, the inter-wire capacitance Cd-s of the data line DL and the display pixel EM (light emission drive). Circuit DC) has a relationship (V0 = (1 + Cs / Cd-s) VS0) multiplied by a constant related to the ratio (Cs / Cd-s) to the storage capacitor Cs of the circuit DC). When the capacitance is set larger than the capacitance Cd-s (Cs >> Cd-s), the voltage V0 (that is, the precharge voltage Vpcg) for charging the inter-wiring capacitance Cd-s is a very large voltage value. And precharge voltage Vpcg It becomes necessary to use a power supply of high voltage, whereby power consumption is increased.

これに対して、本実施形態においては、プリチャージ動作において表示画素EM(発光駆動回路DC)に設けられた保持容量Csに充電する電圧Vpcg´を、発光駆動用の薄膜トランジスタTr13のしきい値電圧Vth以下に設定する手法を適用しているので、該電圧Vpcg´(すなわち、プリチャージ電圧Vpcg)を比較的低い電圧値に設定して、表示装置を容易に実現することができるとともに、該表示装置の消費電力の増加を抑制することができる。   On the other hand, in the present embodiment, the voltage Vpcg ′ for charging the storage capacitor Cs provided in the display pixel EM (light emission drive circuit DC) in the precharge operation is used as the threshold voltage of the light emission drive thin film transistor Tr13. Since the method of setting to Vth or less is applied, the display device can be easily realized by setting the voltage Vpcg ′ (that is, the precharge voltage Vpcg) to a relatively low voltage value, and the display An increase in power consumption of the apparatus can be suppressed.

<第3の実施形態>
次に、本発明に係る表示装置及びその駆動制御方法の第3の実施形態について、図面を参照して説明する。
本実施形態に係る表示装置は、概略、上述した第1の実施形態(図1、図2、図8)と同一の構成を有している。ここで、各構成については、詳細な説明を省略する。
<Third Embodiment>
Next, a third embodiment of the display device and its drive control method according to the present invention will be described with reference to the drawings.
The display device according to the present embodiment generally has the same configuration as that of the first embodiment (FIGS. 1, 2, and 8) described above. Here, detailed description of each component is omitted.

図21は、本実施形態に係る表示装置の駆動制御方法の第1の例を示すタイミングチャ−トであり、図22は、本実施形態に係る表示装置の駆動制御方法の第2の例を示すタイミングチャ−トである。ここでは、図8に示した表示装置の構成、及び、図5に示した発光駆動回路(表示画素)を適宜参照しながら駆動制御動作について説明する。   FIG. 21 is a timing chart showing a first example of the display device drive control method according to the present embodiment, and FIG. 22 is a second example of the display device drive control method according to the present embodiment. This is a timing chart shown. Here, the drive control operation will be described with reference to the configuration of the display device shown in FIG. 8 and the light emission drive circuit (display pixel) shown in FIG.

上述した第1の実施形態に係る駆動制御方法においては、リセット動作後に実行するプリチャージ動作として、全表示画素EMを非選択状態に設定してプリチャージ電圧Vpcgを印加し、各データラインDLに付加された配線間容量Cd-sを所定の充電状態に設定する手法について示したが、本実施形態においては、リセット動作後に、全表示画素EMを選択状態に設定してプリチャージ電圧Vpcgを印加し、少なくとも各表示画素EMに設けられた保持容量Csを所定の充電状態に設定するプリチャージ動作を実行する手法を適用する。   In the drive control method according to the first embodiment described above, as a precharge operation executed after the reset operation, all the display pixels EM are set to a non-selected state and a precharge voltage Vpcg is applied to each data line DL. Although the method for setting the added inter-wire capacitance Cd-s to a predetermined charging state has been described, in this embodiment, after the reset operation, all the display pixels EM are set to the selected state and the precharge voltage Vpcg is applied. Then, a method of performing a precharge operation that sets at least a storage capacitor Cs provided in each display pixel EM to a predetermined charge state is applied.

本実施形態に係る駆動制御方法の第1の例は、具体的には、図21に示すように、まず、リセット動作期間Trstにおいて、表示パネル110に配列された全ての表示画素EMを同時に選択状態に設定した状態で、少なくとも各表示画素EMの保持容量Csに蓄積された(残留する)電荷を所定の電源電圧(低電位電源電圧Vcath)に放電して、全ての表示画素EMを一括してリセット状態に設定し、次いで、プリチャージ動作期間Tpcgにおいて、全ての表示画素EMを同時に選択状態に設定した状態で、各データラインDLに付加された配線間容量Cd-s、及び、全ての表示画素に設けられた保持容量Csを、プリチャージ電圧Vpcgに基づく所定の充電状態(例えば、発光駆動用の薄膜トランジスタTr13のしきい値電圧Vth以下の電圧Vpcg´を充電した状態)に設定した後、表示データに応じた階調電流Ipix(書込電流Ia)を供給して対応する電圧成分Vαを上記保持容量Csに充電する書込動作期間Tseと、各表示画素EMの発光素子(有機EL素子OEL)を表示データに応じた輝度階調で発光させる発光動作期間Tnseと、を各行ごとに順次実行して、表示パネル1画面分の表示データを画像情報として表示する。   Specifically, in the first example of the drive control method according to the present embodiment, as shown in FIG. 21, first, all the display pixels EM arranged in the display panel 110 are simultaneously selected in the reset operation period Trst. In the state set to the state, at least the electric charge accumulated (remaining) in the storage capacitor Cs of each display pixel EM is discharged to a predetermined power supply voltage (low potential power supply voltage Vcath), and all the display pixels EM are collectively collected. Then, in the precharge operation period Tpcg, in the state where all the display pixels EM are simultaneously set to the selected state, the interwiring capacitance Cd-s added to each data line DL, and all the The storage capacitor Cs provided in the display pixel is set in a predetermined charging state based on the precharge voltage Vpcg (for example, a voltage Vpcg ′ that is equal to or lower than the threshold voltage Vth of the thin film transistor Tr13 for driving light emission). A charging operation period Tse in which a gradation current Ipix (write current Ia) corresponding to display data is supplied to charge the corresponding voltage component Vα to the holding capacitor Cs, and each display The light emitting operation period Tnse for causing the light emitting element (organic EL element OEL) of the pixel EM to emit light at a luminance gradation corresponding to display data is sequentially executed for each row, and display data for one screen of the display panel is used as image information. indicate.

このような駆動制御方法においては、各行の表示画素EMにおける画像表示動作(書込動作、発光動作)に先立って、上述した第1の実施形態に示したリセット動作と同様に、全ての表示画素EMの保持容量Csに蓄積された電荷を放電した後、上述した第2の実施形態に示したプリチャージ動作と同様に、発光駆動用の薄膜トランジスタTr13のしきい値電圧Vth以下の電圧Vpcg´を当該保持容量Csに充電し、次いで、表示データに基づく階調電流Ipixに応じた電圧成分Vαを、保持容量Csに上乗せするように充電する手法を適用しているので、各表示画素EMの保持容量Csに残留する電荷に起因して、プリチャージ動作時に保持容量Csに保持される電圧値がばらつく現象を抑制して、書込動作時に表示データに対応した電圧成分を適切に充電することができる。   In such a drive control method, prior to the image display operation (write operation, light emission operation) in the display pixels EM of each row, all the display pixels are similar to the reset operation described in the first embodiment. After discharging the charge accumulated in the holding capacitor Cs of the EM, the voltage Vpcg ′ not more than the threshold voltage Vth of the thin film transistor Tr13 for driving light emission is applied as in the precharge operation described in the second embodiment. Since the storage capacitor Cs is charged and then charged such that the voltage component Vα corresponding to the gradation current Ipix based on the display data is added to the storage capacitor Cs, the storage capacitor Cs is held. The voltage component corresponding to the display data during the write operation is suppressed by suppressing the phenomenon that the voltage value held in the hold capacitor Cs varies during the precharge operation due to the charge remaining in the capacitor Cs. It can be properly charged.

したがって、書込動作の初期において、データラインDLの配線間容量Cd-sや表示画素EMの保持容量Csを充電することなく、短い書込時間で、表示データに適切に対応した電圧成分を保持して、書込率を改善することができるとともに、該電圧成分に基づいて、表示データに適切に対応した電流値を有する発光駆動電流を発光素子に供給して、所望の輝度階調で各表示画素(発光素子)を発光動作させることができ、表示画質の良好な表示装置を実現することができる。   Therefore, in the initial stage of the writing operation, the voltage component corresponding to the display data is held in a short writing time without charging the inter-wiring capacitance Cd-s of the data line DL and the holding capacitor Cs of the display pixel EM. Thus, the writing rate can be improved, and a light emission driving current having a current value appropriately corresponding to the display data is supplied to the light emitting element based on the voltage component, and each of the desired luminance gradations is provided. A display pixel (light-emitting element) can be operated to emit light, and a display device with favorable display image quality can be realized.

また、本実施形態に係る駆動制御方法の第2の例は、リセット動作及びプリチャージ動作を、各行ごとの表示データの書込動作の直前に、個別に実行する手法を適用する。
具体的には、図22に示すように、リセット動作期間Trstにおいて、表示画素EMを選択状態に設定し、少なくとも各表示画素EMの保持容量Csに蓄積された(残留する)電荷を所定の電源電圧(低電位電源電圧Vcath)に放電して、当該行の表示画素EMをリセット状態に設定し、次いで、プリチャージ動作期間Tpcgにおいて、当該行の表示画素EMを選択状態に設定した状態で、各データラインDLに付加された配線間容量Cd-s、及び、当該行の表示画素EMに設けられた保持容量Csをプリチャージ電圧Vpcgに基づく所定の充電状態(例えば、発光駆動用の薄膜トランジスタTr13のしきい値電圧Vth以下の電圧Vpcg′を充電した状態)に設定した後、書込動作期間Tseにおいて、表示データに応じた階調電流Ipix(書込電流Ia)を供給して対応する電圧成分Vαを当該行の表示画素EMの保持容量Csに充電する一連の動作を、各行ごとに、時間的な重なりが生じないように実行し、発光動作期間Tnseにおいて、各行の表示画素EMの発光素子(有機EL素子OEL)を表示データに応じた輝度階調で発光させて、表示パネル1画面分の表示データを画像情報として表示する。
In the second example of the drive control method according to the present embodiment, a method of individually executing the reset operation and the precharge operation immediately before the display data write operation for each row is applied.
Specifically, as shown in FIG. 22, in the reset operation period Trst, the display pixel EM is set to a selected state, and at least the electric charge accumulated (remaining) in the storage capacitor Cs of each display pixel EM is supplied to a predetermined power source. The display pixel EM of the row is set to a reset state by discharging to a voltage (low potential power supply voltage Vcath), and then the display pixel EM of the row is set to a selected state in the precharge operation period Tpcg. The inter-wiring capacitance Cd-s added to each data line DL and the holding capacitance Cs provided in the display pixel EM in the row are in a predetermined charging state (for example, a thin film transistor Tr13 for driving light emission) based on the precharge voltage Vpcg. In the write operation period Tse, the gray-scale current Ipix (write current Ia) corresponding to the display data is set in the write operation period Tse. A series of operations for supplying and charging the corresponding voltage component Vα to the storage capacitor Cs of the display pixel EM of the row is executed for each row so as not to overlap in time, and in the light emission operation period Tnse, each row The light emitting element (organic EL element OEL) of the display pixel EM is caused to emit light with a luminance gradation corresponding to the display data, and display data for one screen of the display panel is displayed as image information.

このような駆動制御方法によれば、各行の表示画素EMへの表示データ(階調電流Ipix)の書込動作の直前に、毎回、当該行の表示画素EMへのリセット動作及びプリチャージ動作が実行され、当該行の表示画素EMの保持容量Csに充電される、プリチャージ電圧Vpcgに基づく電圧Vpcg´のバラツキを抑制しつつ、当該電圧Vpcg´の時間経過による低下を抑制することができるので、短い書込時間で、表示データに適切に対応した電圧成分を保持して、書込率を改善することができるとともに、該電圧成分に基づいて、表示データに適切に対応した輝度階調で各表示画素(発光素子)を発光動作させることができ、表示画質の良好な表示装置を実現することができる。   According to such a drive control method, the reset operation and the precharge operation to the display pixel EM of the row are performed every time immediately before the writing operation of the display data (gradation current Ipix) to the display pixel EM of each row. Since it is possible to suppress the variation of the voltage Vpcg ′ based on the precharge voltage Vpcg, which is executed and charged in the storage capacitor Cs of the display pixel EM in the row, it is possible to suppress a decrease in the voltage Vpcg ′ over time. In a short writing time, the voltage component appropriately corresponding to the display data can be held to improve the writing rate, and the luminance gradation appropriately corresponding to the display data can be improved based on the voltage component. Each display pixel (light emitting element) can be operated to emit light, and a display device with good display image quality can be realized.

100A、100B 表示装置
110 表示パネル
120 走査ドライバ
130 データドライバ
140 プリチャージ回路
150 リセット回路
160 システムコントローラ
170 表示信号生成回路
180 電源ドライバ
EM 表示画素
DC 発光駆動回路
OEL 有機EL素子
100A, 100B Display device 110 Display panel 120 Scan driver 130 Data driver 140 Precharge circuit 150 Reset circuit 160 System controller 170 Display signal generation circuit 180 Power supply driver EM Display pixel DC Light emission drive circuit OEL Organic EL element

Claims (18)

表示パネルに互いに直交するように配設された複数の信号ライン及び複数の走査ラインの各交点近傍に配置された複数の表示画素に、前記各信号ラインを介して、表示データの輝度階調成分に基づく階調電流を供給して、前記表示画素に設けられた電流制御型の発光素子を、前記階調電流に基づく所定の輝度階調で発光動作させて、前記表示パネルに所望の画像情報を表示する表示装置において、
前記各表示画素は、前記階調電流に基づく電荷を電圧成分として保持する保持容量と、一端が前記発光素子の一端に接続され他端に電源電圧が印加される電流路と制御端子とを有し、前記電流路の一端又は他端の何れかと前記制御端子との間に前記保持容量が設けられて、前記保持容量に保持された電圧成分に基づく発光駆動電流を前記発光素子に供給して該発光素子を発光動作させる能動素子を有する駆動電流制御手段と、を備えた発光駆動回路を有し、
少なくとも、
前記各走査ラインに走査信号を印加して、前記各走査ラインに接続された前記各表示画素を選択状態に設定する走査駆動手段と、
前記表示データの輝度階調成分に基づく前記階調電流を生成して、前記各信号ラインを介して前記走査駆動手段により前記選択状態に設定された前記各表示画素に供給する信号駆動手段と、
前記各信号ラインにプリチャージ電圧を印加して、前記各信号ラインに付加される寄生容量を所定の充電状態に設定するプリチャージ手段と、
前記各表示画素の、前記能動素子の前記電流路の他端に前記電源電圧を供給する電源駆動手段と、
前記走査駆動手段により前記各表示画素を非選択状態に設定して前記プリチャージ手段により前記寄生容量を所定の充電状態に設定する際に、前記電源駆動手段を制御して、前記電源電圧を、前記発光素子を非発光状態に設定する第1の電源電圧に設定し、前記走査駆動手段により前記各表示画素を選択状態に設定して前記信号駆動手段により前記各表示画素に前記階調電流を供給し、前記各表示画素の前記保持容量に前記階調電流に基づく電荷を保持させる際に、前記電源駆動手段を制御して、前記電源電圧を前記第1の電源電圧に設定し、前記走査駆動手段により前記各表示画素を非選択状態に設定して前記発光素子を発光状態に設定する際には、前記電源駆動手段を制御して、前記電源電圧を、前記発光素子を発光状態に設定する、前記第1の電源電圧と異なる第2の電源電圧に設定して、前記各表示画素の前記保持容量に保持された前記電荷に基づいて前記発光素子を発光動作させるように制御する動作制御手段と、
を備えることを特徴とする表示装置。
Luminance gradation components of display data via a plurality of display pixels arranged near intersections of a plurality of signal lines and a plurality of scanning lines arranged orthogonal to each other on the display panel. The current control type light emitting element provided in the display pixel is caused to emit light at a predetermined luminance gradation based on the gradation current, and desired image information is supplied to the display panel. In a display device for displaying
Each display pixel has a storage capacitor for holding a charge based on the gradation current as a voltage component, a current path having one end connected to one end of the light emitting element and a power supply voltage applied to the other end, and a control terminal. The holding capacitor is provided between one end or the other end of the current path and the control terminal, and a light emission driving current based on a voltage component held in the holding capacitor is supplied to the light emitting element. A drive current control means having an active element for causing the light-emitting element to emit light, and a light-emitting drive circuit comprising:
at least,
Scanning drive means for applying a scanning signal to each scanning line and setting each display pixel connected to each scanning line to a selected state;
Signal driving means for generating the gradation current based on the luminance gradation component of the display data and supplying the gradation pixels to the display pixels set in the selected state by the scan driving means via the signal lines;
Precharge means for applying a precharge voltage to each signal line and setting a parasitic capacitance added to each signal line to a predetermined charge state;
Power supply driving means for supplying the power supply voltage to the other end of the current path of the active element of each display pixel;
When setting each display pixel to a non-selected state by the scanning driving unit and setting the parasitic capacitance to a predetermined charging state by the precharging unit, the power source driving unit is controlled to The first power supply voltage for setting the light emitting element to a non-light emitting state is set, the display pixels are set to a selected state by the scanning driving means, and the gradation current is applied to the display pixels by the signal driving means. When supplying and holding the electric charge based on the gradation current in the holding capacitor of each display pixel, the power supply driving unit is controlled to set the power supply voltage to the first power supply voltage, and to perform the scanning When the display unit is set to a non-selected state by the driving unit and the light emitting element is set to the light emitting state, the power source driving unit is controlled to set the power supply voltage and the light emitting element to the light emitting state. Before Is set to the first power supply voltage different from the second power supply voltage, and operation control means for controlling so as to emit light to the light emitting element based on said electric charge held in the storage capacitor of each display pixel,
A display device comprising:
前記寄生容量は、前記信号ラインと前記走査ライン間に形成される配線間容量を含むことを特徴とする請求項1記載の表示装置。   The display device according to claim 1, wherein the parasitic capacitance includes an inter-wiring capacitance formed between the signal line and the scanning line. 前記プリチャージ手段は、前記表示パネルに配設された全ての前記信号ラインに対して、前記プリチャージ電圧を一斉に印加するスイッチング手段を具備することを特徴とする請求項1又は2に記載の表示装置。   The said precharge means is equipped with the switching means which applies the said precharge voltage to all the said signal lines arrange | positioned at the said display panel simultaneously, The 1st or 2 characterized by the above-mentioned. Display device. 前記表示装置は、少なくとも前記表示画素に保持された前記電荷を放電して、前記表示画素をリセット状態に設定するリセット手段を備え、
前記動作制御手段は、前記リセット手段により前記表示画素に保持された前記電荷を放電する際には、前記走査駆動手段により前記表示画素を選択状態に設定するように制御することを特徴とする請求項1乃至3のいずれかに記載の表示装置。
The display device includes a reset unit that discharges at least the charge held in the display pixel and sets the display pixel to a reset state.
The operation control unit controls the display pixel to be set to a selected state by the scan driving unit when discharging the electric charge held in the display pixel by the reset unit. Item 4. The display device according to any one of Items 1 to 3.
前記リセット手段は、全ての前記信号ラインに対して、リセット電圧を一斉に印加して、前記保持容量に保持された電荷を放電するスイッチング手段を具備することを特徴とする請求項4記載の表示装置。   5. The display according to claim 4, wherein the reset unit includes a switching unit that applies a reset voltage to all the signal lines all at once and discharges the charge held in the storage capacitor. apparatus. 前記走査駆動手段は、前記走査ラインの各々に対して順次前記走査信号を印加して、前記表示パネルに配列された各行の前記表示画素を順次選択状態に設定する手段を具備することを特徴とする請求項1乃至5のいずれかに記載の表示装置。   The scan driving means includes means for sequentially applying the scan signal to each of the scan lines and sequentially setting the display pixels in each row arranged in the display panel to a selected state. The display device according to claim 1. 前記走査駆動手段は、全ての前記走査ラインに対して一斉に前記走査信号を印加して、前記表示パネルに配列された全ての前記表示画素を一括して選択状態に設定する手段を具備することを特徴とする請求項6記載の表示装置。   The scan driving means includes means for applying the scan signal to all the scan lines at once and setting all the display pixels arranged on the display panel to a selected state at a time. The display device according to claim 6. 前記走査駆動手段は、前記プリチャージ手段の動作状態を制御するプリチャージ制御信号を生成して出力することを特徴とする請求項1乃至7のいずれかに記載の表示装置。   The display device according to claim 1, wherein the scan driving unit generates and outputs a precharge control signal for controlling an operation state of the precharge unit. 前記走査駆動手段は、前記リセット手段の動作状態を制御するリセット制御信号を生成して出力することを特徴とする請求項4乃至8のいずれかに記載の表示装置。   The display device according to claim 4, wherein the scan driving unit generates and outputs a reset control signal for controlling an operation state of the reset unit. 前記発光素子は、有機エレクトロルミネッセント素子であることを特徴とする請求項1乃至9のいずれかに記載の表示装置。   The display device according to claim 1, wherein the light emitting element is an organic electroluminescent element. 表示パネルに互いに直交するように配設された複数の信号ライン及び複数の走査ラインの各交点近傍に配置された複数の表示画素に、前記各信号ラインを介して、表示データの輝度階調成分に基づく階調電流を供給して、前記表示画素に設けられた電流制御型の発光素子を、前記階調電流に基づく所定の輝度階調で発光動作させて、前記表示パネルに所望の画像情報を表示する表示装置の駆動制御方法において、
前記各表示画素は、前記階調電流に基づく電荷を電圧成分として保持する保持容量と、一端が前記発光素子の一端に接続され他端に電源電圧が印加される電流路と制御端子とを有し、前記電流路の一端又は他端の何れかと前記制御端子との間に前記保持容量が設けられて、前記保持容量に保持された電圧成分に基づく発光駆動電流を前記発光素子に供給して該発光素子を発光動作させる能動素子を有する駆動電流制御手段と、を備えた発光駆動回路を有し、
少なくとも、
前記各表示画素を非選択状態に設定して、前記各信号ラインにプリチャージ電圧を印加し、少なくとも前記各信号ラインに付加される寄生容量を所定の充電状態に設定するとともに、前記電源電圧を、前記発光素子を非発光状態に設定する第1の電源電圧に設定して、前記各表示画素の前記発光素子を非発光状態に設定するステップと、
前記各表示画素を選択状態に設定して、前記表示データの輝度階調成分に基づく前記階調電流を、前記信号ラインを介して、前記各表示画素に供給し、該表示画素の前記保持容量に前記階調電流に基づく電荷を保持させるとともに、前記電源電圧を前記第1の電源電圧に設定して、前記各表示画素の前記発光素子を非発光状態に設定するステップと、
前記各表示画素を非選択状態に設定し、前記電源電圧を、前記発光素子を発光状態に設定する、前記第1の電源電圧と異なる第2の電源電圧に設定して、前記各表示画素の前記保持容量に保持された前記電荷に基づいて前記発光素子を発光動作させるステップと、
を含むことを特徴とする表示装置の駆動制御方法。
Luminance gradation components of display data via a plurality of display pixels arranged near intersections of a plurality of signal lines and a plurality of scanning lines arranged orthogonal to each other on the display panel. The current control type light emitting element provided in the display pixel is caused to emit light at a predetermined luminance gradation based on the gradation current, and desired image information is supplied to the display panel. In the drive control method of the display device for displaying
Each display pixel has a storage capacitor for holding a charge based on the gradation current as a voltage component, a current path having one end connected to one end of the light emitting element and a power supply voltage applied to the other end, and a control terminal. The holding capacitor is provided between one end or the other end of the current path and the control terminal, and a light emission driving current based on a voltage component held in the holding capacitor is supplied to the light emitting element. A drive current control means having an active element for causing the light-emitting element to emit light, and a light-emitting drive circuit comprising:
at least,
Each display pixel is set to a non-selected state, a precharge voltage is applied to each signal line, at least a parasitic capacitance added to each signal line is set to a predetermined charge state, and the power supply voltage is set to Setting the light emitting element to a first power supply voltage that sets the light emitting element to a non-light emitting state, and setting the light emitting element of each display pixel to a non-light emitting state;
Each display pixel is set to a selected state, the gradation current based on the luminance gradation component of the display data is supplied to the display pixel via the signal line, and the storage capacitor of the display pixel is supplied. Holding the electric charge based on the gradation current, setting the power supply voltage to the first power supply voltage, and setting the light emitting element of each display pixel to a non-light emitting state;
Each display pixel is set to a non-selected state, the power supply voltage is set to a second power supply voltage different from the first power supply voltage that sets the light emitting element to a light emitting state, and Light emitting operation of the light emitting element based on the electric charge held in the holding capacitor;
A drive control method for a display device, comprising:
前記寄生容量を所定の充電状態に設定するステップは、前記階調電流を前記表示画素に供給するステップに先立つタイミングで、唯1回のみ実行することを特徴とする請求項11記載の表示装置の駆動制御方法。   12. The display device according to claim 11, wherein the step of setting the parasitic capacitance to a predetermined charging state is executed only once at a timing prior to the step of supplying the gradation current to the display pixel. Drive control method. 前記寄生3量を所定の充電状態に設定するステップは、前記階調電流を前記表示画素に供給するステップにおいて、前記階調電流を各行の前記表示画素に供給するタイミングごとに、毎回実行することを特徴とする請求項11記載の表示装置の駆動制御方法。   The step of setting the parasitic 3 quantity to a predetermined charging state is performed every time the grayscale current is supplied to the display pixels in each row in the step of supplying the grayscale current to the display pixels. The drive control method for a display device according to claim 11. 前記寄生容量を所定の充電状態に設定するステップは、前記表示画素を非選択状態に設定して実行することを特徴とする請求項11乃至13のいずれかに記載の表示装置の駆動制御方法。   The display device drive control method according to claim 11, wherein the step of setting the parasitic capacitance to a predetermined charging state is performed by setting the display pixel to a non-selected state. 前記寄生容量を所定の充電状態に設定するステップは、前記表示画素を選択状態に設定して実行することを特徴とする請求項11乃至13のいずれかに記載の表示装置の駆動制御方法。   The display device drive control method according to claim 11, wherein the step of setting the parasitic capacitance to a predetermined charging state is performed by setting the display pixel to a selected state. 前記表示装置の駆動制御方法は、前記表示画素を選択状態に設定して、前記信号ラインにリセット電圧を印加し、少なくとも前記表示画素に設けられた前記保持容量に保持された電荷を放電して、前記表示画素をリセット状態に設定するステップを含み、
前記寄生容量を所定の充電状態に設定するステップに先立つタイミングで、前記表示画素を前記リセット状態に設定するステップを実行することを特徴とする請求項11乃至15のいずれかに記載の表示装置の駆動制御方法。
In the display device drive control method, the display pixel is set in a selected state, a reset voltage is applied to the signal line, and at least the charge held in the storage capacitor provided in the display pixel is discharged. And setting the display pixel to a reset state,
The display device according to claim 11, wherein the step of setting the display pixel to the reset state is performed at a timing prior to the step of setting the parasitic capacitance to a predetermined charge state. Drive control method.
前記表示画素をリセット状態に設定するステップは、前記階調電流を前記表示画素に供給するステップに先立つタイミングで、唯1回のみ実行することを特徴とする請求項16記載の表示装置の駆動制御方法。   17. The drive control of a display device according to claim 16, wherein the step of setting the display pixel to a reset state is executed only once at a timing prior to the step of supplying the gradation current to the display pixel. Method. 前記表示画素をリセット状態に設定するステップは、前記階調電流を前記表示画素に供給するステップにおいて、前記階調電流を各行の前記表示画素に供給するタイミングごとに、毎回実行することを特徴とする請求項16記載の表示装置の駆動制御方法。   The step of setting the display pixel to a reset state is performed each time the gray scale current is supplied to the display pixel in each row in the step of supplying the gray scale current to the display pixel. The display device drive control method according to claim 16.
JP2009243090A 2009-10-22 2009-10-22 Display and drive control method thereof Pending JP2010015187A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2009243090A JP2010015187A (en) 2009-10-22 2009-10-22 Display and drive control method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009243090A JP2010015187A (en) 2009-10-22 2009-10-22 Display and drive control method thereof

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2004181764A Division JP2006003752A (en) 2004-06-18 2004-06-18 Display device and its driving control method

Publications (1)

Publication Number Publication Date
JP2010015187A true JP2010015187A (en) 2010-01-21

Family

ID=41701280

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009243090A Pending JP2010015187A (en) 2009-10-22 2009-10-22 Display and drive control method thereof

Country Status (1)

Country Link
JP (1) JP2010015187A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013076771A1 (en) * 2011-11-24 2013-05-30 パナソニック株式会社 Display device drive method

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003114645A (en) * 2001-08-02 2003-04-18 Seiko Epson Corp Driving of data line used to control unit circuit
JP2004012897A (en) * 2002-06-07 2004-01-15 Casio Comput Co Ltd Display device and method for controlling driving of display device
JP2004021219A (en) * 2002-06-20 2004-01-22 Casio Comput Co Ltd Display device and driving method for the same
JP2004151558A (en) * 2002-10-31 2004-05-27 Seiko Epson Corp Electronic device, method for driving electronic device and electronic equipment

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003114645A (en) * 2001-08-02 2003-04-18 Seiko Epson Corp Driving of data line used to control unit circuit
JP2004012897A (en) * 2002-06-07 2004-01-15 Casio Comput Co Ltd Display device and method for controlling driving of display device
JP2004021219A (en) * 2002-06-20 2004-01-22 Casio Comput Co Ltd Display device and driving method for the same
JP2004151558A (en) * 2002-10-31 2004-05-27 Seiko Epson Corp Electronic device, method for driving electronic device and electronic equipment

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013076771A1 (en) * 2011-11-24 2013-05-30 パナソニック株式会社 Display device drive method
CN103229227A (en) * 2011-11-24 2013-07-31 松下电器产业株式会社 Display device drive method
US8922541B2 (en) 2011-11-24 2014-12-30 Panasonic Corporation Method of driving display device
JPWO2013076771A1 (en) * 2011-11-24 2015-04-27 パナソニック株式会社 Driving method of display device
CN103229227B (en) * 2011-11-24 2016-02-10 株式会社日本有机雷特显示器 The driving method of display device

Similar Documents

Publication Publication Date Title
KR100639077B1 (en) Display device and driving control method thereof
JP3925435B2 (en) Light emission drive circuit, display device, and drive control method thereof
JP4798342B2 (en) Display drive device and drive control method thereof, and display device and drive control method thereof
US7907137B2 (en) Display drive apparatus, display apparatus and drive control method thereof
US7355571B2 (en) Display device and its driving method
JP5240534B2 (en) Display device and drive control method thereof
JP4852866B2 (en) Display device and drive control method thereof
US7944414B2 (en) Display drive apparatus in which display pixels in a plurality of specific rows are set in a selected state with periods at least overlapping each other, and gradation current is supplied to the display pixels during the selected state, and display apparatus
CN100433104C (en) Driving circuit, electro-optical device, method of driving the same, and electronic apparatus
EP2272059B1 (en) Display panel
CN101802900B (en) Display device and its manufacturing method
JP5467484B2 (en) Display drive device, drive control method thereof, and display device including the same
JP2004287349A (en) Display driving device and display device, and driving control method thereof
JP2006330138A (en) Display device and display driving method thereof
JP4743485B2 (en) Display device and display driving method thereof
KR100842488B1 (en) Display drive apparatus, display apparatus and drive control method thereof
JP2006171109A (en) Light-emitting drive circuit and drive control method for the same, and display apparatus and display drive method for the same
JP2006178028A (en) Emission driving circuit and driving control method for the same, and display apparatus and display driving method for the same
JP3915907B2 (en) Light emission drive circuit, display device, and drive control method thereof
JP2004341267A (en) Display drive device, display device and driving control method thereof
JP5182382B2 (en) Display device
JP2010015187A (en) Display and drive control method thereof
JP4517387B2 (en) Display drive device, display device, and drive control method thereof
JP2006177988A (en) Emission driving circuit and driving control method for the same, and display apparatus and display driving method for the same
JP5182383B2 (en) Display device

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20091022

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120221

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20120724