JP2009300729A - Plasma display device and method of driving plasma display panel - Google Patents

Plasma display device and method of driving plasma display panel Download PDF

Info

Publication number
JP2009300729A
JP2009300729A JP2008155018A JP2008155018A JP2009300729A JP 2009300729 A JP2009300729 A JP 2009300729A JP 2008155018 A JP2008155018 A JP 2008155018A JP 2008155018 A JP2008155018 A JP 2008155018A JP 2009300729 A JP2009300729 A JP 2009300729A
Authority
JP
Japan
Prior art keywords
gradation
value
apl
gradation value
subfield
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2008155018A
Other languages
Japanese (ja)
Inventor
Kazuhiro Yamada
和弘 山田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Original Assignee
Panasonic Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp filed Critical Panasonic Corp
Priority to JP2008155018A priority Critical patent/JP2009300729A/en
Publication of JP2009300729A publication Critical patent/JP2009300729A/en
Pending legal-status Critical Current

Links

Images

Landscapes

  • Transforming Electric Information Into Light Information (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To reduce power consumption while keeping excellent image display quality in a plasma display device. <P>SOLUTION: The plasma display device includes an image signal processing circuit 41, converting image signals into subfield data showing light emission/non-emission in each of subfields in discharge cells for emitting light from the discharge cells arranged in a plasma display panel with gray scale values matching the image signals. The image signal processing circuit 41 includes an APL detection part 52 detecting an average luminance level of the image signals, and a gray scale restriction part 55. Based on gray scale restriction rules set for each of the subfields and the average luminance level detected by the APL detection part 52, the gray scale restriction part selects a gray scale value, which satisfies all of the gray scale restriction rules set for the respective subfields, from a plurality of previously set gray scale values and sets the gray scale value as that for image formation. <P>COPYRIGHT: (C)2010,JPO&INPIT

Description

本発明は、壁掛けテレビや大型モニターに用いられるプラズマディスプレイ装置およびプラズマディスプレイパネルの駆動方法に関する。   The present invention relates to a plasma display device and a plasma display panel driving method used for a wall-mounted television or a large monitor.

プラズマディスプレイパネル(以下、「パネル」と略記する)として代表的な交流面放電型パネルは、対向配置された前面板と背面板との間に多数の放電セルが形成されている。前面板は、1対の走査電極と維持電極とからなる表示電極対が前面ガラス基板上に互いに平行に複数対形成され、それら表示電極対を覆うように誘電体層および保護層が形成されている。背面板は、背面ガラス基板上に複数の平行なデータ電極と、それらを覆うように誘電体層と、さらにその上にデータ電極と平行に複数の隔壁とがそれぞれ形成され、誘電体層の表面と隔壁の側面とに蛍光体層が形成されている。そして、表示電極対とデータ電極とが立体交差するように前面板と背面板とが対向配置されて密封され、内部の放電空間には、例えば分圧比で5%のキセノンを含む放電ガスが封入されている。ここで表示電極対とデータ電極とが対向する部分に放電セルが形成される。このような構成のパネルにおいて、各放電セル内でガス放電により紫外線を発生させ、この紫外線で赤色(R)、緑色(G)および青色(B)の各色の蛍光体を励起発光させてカラー表示を行っている。   A typical AC surface discharge type panel as a plasma display panel (hereinafter abbreviated as “panel”) has a large number of discharge cells formed between a front plate and a back plate arranged to face each other. In the front plate, a plurality of display electrode pairs each consisting of a pair of scan electrodes and sustain electrodes are formed in parallel with each other on the front glass substrate, and a dielectric layer and a protective layer are formed so as to cover the display electrode pairs. Yes. The back plate has a plurality of parallel data electrodes on the back glass substrate, a dielectric layer so as to cover them, and a plurality of barrier ribs in parallel with the data electrodes formed on the back glass substrate. A phosphor layer is formed on the side walls of the barrier ribs. Then, the front plate and the back plate are arranged opposite to each other so that the display electrode pair and the data electrode are three-dimensionally crossed and sealed, and a discharge gas containing, for example, 5% xenon in a partial pressure ratio is sealed in the internal discharge space. Has been. Here, a discharge cell is formed at a portion where the display electrode pair and the data electrode face each other. In the panel having such a configuration, ultraviolet rays are generated by gas discharge in each discharge cell, and the phosphors of red (R), green (G) and blue (B) colors are excited and emitted by the ultraviolet rays, thereby performing color display. It is carried out.

パネルを駆動する方法としては、サブフィールド法、すなわち、1フィールド期間を複数のサブフィールドに分割した上で、発光させるサブフィールドの組み合わせによって階調表示を行う方法が一般に用いられている。   As a method of driving the panel, a subfield method, that is, a method of performing gradation display by combining subfields to emit light after dividing one field period into a plurality of subfields is generally used.

各サブフィールドは、初期化期間、書込み期間および維持期間を有する。初期化期間では初期化放電を発生し、続く書込み動作に必要な壁電荷を各電極上に形成するとともに、書込み放電を安定して発生させるためのプライミング粒子(書込み放電を発生させるための励起粒子)を発生させる。   Each subfield has an initialization period, an address period, and a sustain period. During the initializing period, initializing discharge is generated, and wall charges necessary for the subsequent addressing operation are formed on each electrode, and priming particles (excited particles for generating addressing discharge) for stably generating the address discharge. ).

書込み期間では、走査電極に順次走査パルスを印加(以下、この動作を「走査」とも記す)するとともに、データ電極には表示すべき画像信号に対応した書込みパルスを印加する(以下、これらの動作を総称して「書込み」とも記す)。それにより、走査電極とデータ電極との間で選択的に書込み放電を発生させ、選択的に壁電荷を形成する。   In the address period, a scan pulse is sequentially applied to the scan electrodes (hereinafter, this operation is also referred to as “scan”), and an address pulse corresponding to an image signal to be displayed is applied to the data electrodes (hereinafter, these operations are performed). Are collectively referred to as “writing”). Thereby, an address discharge is selectively generated between the scan electrode and the data electrode, and a wall charge is selectively formed.

続く維持期間では、表示させるべき輝度に応じた所定の回数の維持パルスを走査電極と維持電極とからなる表示電極対に交互に印加する。それにより、書込み放電による壁電荷形成が行われた放電セルで選択的に放電を起こし、その放電セルを発光させる。これにより画像表示を行う。   In the subsequent sustain period, a predetermined number of sustain pulses corresponding to the luminance to be displayed are alternately applied to the display electrode pair composed of the scan electrode and the sustain electrode. Thereby, a discharge is selectively caused in the discharge cell in which the wall charge is formed by the address discharge, and the discharge cell is caused to emit light. Thereby, an image is displayed.

また、サブフィールド法の中でも、緩やかに変化する電圧波形を用いて初期化放電を行い、さらに維持放電を行った放電セルに対して選択的に初期化放電を行うことで、階調表示に関係しない発光を極力減らしコントラスト比を向上させた駆動方法が開示されている。   In addition, among the subfield methods, initializing discharge is performed using a slowly changing voltage waveform, and further, initializing discharge is selectively performed on discharge cells that have undergone sustain discharge. A driving method is disclosed in which the light emission that is not generated is reduced as much as possible to improve the contrast ratio.

具体的には、複数のサブフィールドのうち、1つのサブフィールドの初期化期間においては全ての放電セルに初期化放電を発生させる全セル初期化動作を行い、他のサブフィールドの初期化期間においては直前の維持期間で維持放電を行った放電セルにのみ初期化放電を発生させる選択初期化動作を行う。このように駆動することによって、画像の表示に関係のない発光に依存して変化する黒表示領域の輝度(以下、「黒輝度」と略記する)は全セル初期化動作における微弱発光だけとなり、コントラストの高い画像表示が可能となる(例えば、特許文献1参照)。   Specifically, among the plurality of subfields, in the initialization period of one subfield, an all-cell initializing operation for generating an initializing discharge in all discharge cells is performed, and in an initializing period of the other subfield. Performs a selective initializing operation in which initializing discharge is generated only in the discharge cells that have undergone sustain discharge in the immediately preceding sustain period. By driving in this way, the luminance of the black display area that changes depending on the light emission not related to the image display (hereinafter abbreviated as “black luminance”) is only weak light emission in the all-cell initialization operation, High-contrast image display is possible (see, for example, Patent Document 1).

一方、近年では、パネルの大画面化、高輝度化にともない、パネルにおける消費電力が増大する傾向にある。また、大画面化、高精細化されたパネルではパネル駆動時の負荷が増大するため放電が不安定になりやすい。放電を安定に発生させるためには、電極に印加する駆動電圧を上げればよいが、これは、消費電力をさらに増大させる一因となる。   On the other hand, in recent years, power consumption in a panel tends to increase with an increase in screen size and brightness. Further, in a panel with a large screen and high definition, the load at the time of driving the panel increases, so that the discharge tends to become unstable. In order to generate the discharge stably, the drive voltage applied to the electrode may be increased, but this contributes to further increasing the power consumption.

また、電極に印加する駆動電圧が駆動回路を構成する部品の定格値を超えると、回路が誤動作するおそれも生じる。例えば、データ電極駆動回路は、書込みパルス電圧をデータ電極に印加して放電セルで書込み放電を発生させる動作を行うが、書込み時の消費電力がデータ電極駆動回路を構成するICの定格値を超えるとそのICが誤動作し、書込み放電を発生させるべき放電セルで書込み放電が発生しない、あるいは書込み放電を発生させるべきでない放電セルで書込み放電が発生するといった書込み不良が発生するおそれがある。   In addition, when the drive voltage applied to the electrodes exceeds the rated value of the parts constituting the drive circuit, the circuit may malfunction. For example, the data electrode driving circuit performs an operation of applying an address pulse voltage to the data electrode to generate an address discharge in the discharge cell, but the power consumption at the time of writing exceeds the rated value of the IC constituting the data electrode driving circuit. The IC malfunctions, and there is a risk of address failure such that address discharge does not occur in the discharge cells that should generate address discharge, or address discharge occurs in discharge cells that should not generate address discharge.

そこで、書込み時の消費電力を抑えるために、画像を表示する際に用いる階調値(以下、「表示用階調」とも記す)の数を制限する技術が提案されている(例えば、特許文献2参照)。   Therefore, in order to suppress power consumption during writing, a technique for limiting the number of gradation values (hereinafter also referred to as “display gradations”) used when displaying an image has been proposed (for example, Patent Documents). 2).

また、書込み時の消費電力を抑えるために、表示すべき画像信号にもとづきデータ電極駆動回路の消費電力を予測して、その予測値が設定値以上になると表示用階調を制限する方法が開示されている(例えば、特許文献3参照)。
特開2000−242224号公報 特開2004−21166号公報 特開2000−66638号公報
Also disclosed is a method of predicting the power consumption of the data electrode driving circuit based on the image signal to be displayed and limiting the display gradation when the predicted value exceeds a set value in order to suppress the power consumption during writing. (For example, see Patent Document 3).
JP 2000-242224 A JP 2004-21166 A JP 2000-66638 A

近年、パネルの大画面化、高精細化にともない、プラズマディスプレイ装置における画像表示品質のさらなる向上が望まれている。   In recent years, further improvement in image display quality in a plasma display device has been desired with the increase in screen size and definition.

一方、上述した従来の技術においては、表示用階調が変化するときに、階調値数の変更が滑らかに行われず、階調値数が変化したときに生じる表示画像の変化が認識されることがあり、画像表示品質が劣化したように感じられることがあった。   On the other hand, in the conventional technique described above, when the display gradation changes, the change in the number of gradation values is not smoothly performed, and the change in the display image that occurs when the number of gradation values changes is recognized. In some cases, the image display quality seems to be deteriorated.

本発明は、これらの課題に鑑みなされたものであり、画像表示品質を良好に保ちつつ消費電力を削減することが可能なプラズマディスプレイ装置およびパネルの駆動方法を提供することを目的とする。   The present invention has been made in view of these problems, and an object of the present invention is to provide a plasma display device and a panel driving method capable of reducing power consumption while maintaining good image display quality.

本発明のプラズマディスプレイ装置は、初期化期間と書込み期間と維持期間とを有するサブフィールドを1フィールド内に複数設けるサブフィールド法により駆動され、データ電極を有するパネルと、書込み期間に書込みパルスを発生させデータ電極に印加してデータ電極を駆動するデータ電極駆動回路と、パネルが有する放電セルを画像信号に応じた階調値で発光させるために、画像信号を放電セルにおけるサブフィールド毎の発光・非発光を示すサブフィールドデータに変換する画像信号処理回路とを備え、画像信号処理回路は、画像信号の平均輝度レベルを検出するAPL検出部と、各サブフィールドのそれぞれに設定された階調制限ルールとAPL検出部において検出された平均輝度レベルとにもとづき、あらかじめ設定された複数の階調値の中から、各サブフィールドのそれぞれに設定された階調制限ルールの全てを満たす階調値を選択して画像表示用の階調値とする階調制限部とを有することを特徴とする。   The plasma display apparatus of the present invention is driven by a subfield method in which a plurality of subfields having an initialization period, an address period, and a sustain period are provided in one field, and generates a write pulse in a panel having a data electrode and an address period The data electrode driving circuit that drives the data electrode by applying the data electrode to the data electrode, and the light emission of each subfield in the discharge cell in order to cause the discharge cell of the panel to emit light with a gradation value corresponding to the image signal. An image signal processing circuit for converting into subfield data indicating non-light emission, the image signal processing circuit including an APL detection unit for detecting an average luminance level of the image signal, and a gradation limit set for each subfield. Based on the rule and the average luminance level detected by the APL detector, a plurality of preset values are set. A gradation limiting unit that selects a gradation value satisfying all of the gradation restriction rules set for each of the subfields from the gradation value and sets it as a gradation value for image display. And

これにより、平均輝度レベルにもとづく階調制限ルールにもとづき、画像表示に使用できる階調値の数を変更することができるので、画像表示に使用できる階調値の数が変化したときに表れる表示画像の変化を低減することができ、表示画像品質を良好に保ちつつデータ電極駆動回路における消費電力を削減することが可能となる。   As a result, the number of gradation values that can be used for image display can be changed based on the gradation restriction rule based on the average luminance level, so the display that appears when the number of gradation values that can be used for image display changes. Image changes can be reduced, and power consumption in the data electrode driving circuit can be reduced while maintaining good display image quality.

また、このプラズマディスプレイ装置において、階調制限ルールは、APL検出部において検出される平均輝度レベルに対する常時点灯開始階調値が設定されたものであって、階調制限部は、常時点灯開始階調値以上の階調値では所定のサブフィールドが点灯する階調値のみを選択することを特徴とする。これにより、画像表示に使用できる階調値の数を、検出された平均輝度レベルの変化に応じて緩やかに変更することができるようになるので、表示画像品質をより良好に保ちつつデータ電極駆動回路における消費電力を削減することが可能となる。   Further, in this plasma display device, the gradation limit rule is a constant lighting start gradation value with respect to the average luminance level detected by the APL detection unit, and the gradation limitation unit For the tone value equal to or higher than the tone value, only the tone value at which a predetermined subfield is lit is selected. As a result, the number of gradation values that can be used for image display can be changed gradually according to the detected change in the average luminance level, so that the data electrode drive is performed while maintaining the display image quality better. It is possible to reduce power consumption in the circuit.

また、このプラズマディスプレイ装置において、階調制限部は、APL検出部において検出された平均輝度レベルが所定の値のときに画像表示に使用できる階調値が最も制限され、APL検出部において検出された平均輝度レベルが所定の値からより大きい値に変化するにつれて、または所定の値からより小さい値に変化するにつれて、画像表示に使用できる階調値の制限が解かれるように設定された階調制限ルールにもとづき画像表示用の階調値を選択する構成であってもよい。これにより、画像表示に使用できる階調値の制限を、検出された平均輝度レベルの変化に応じて適切に変更することができるようになり、また、輝度の変化が比較的感じられやすい平均輝度レベルの低い画像において表示に使用できる階調値の数を比較的多くすることができるので、表示画像品質をより良好に保ちつつデータ電極駆動回路における消費電力を削減することが可能となる。   Further, in this plasma display device, the gradation limiting unit restricts the gradation value that can be used for image display when the average luminance level detected by the APL detection unit is a predetermined value, and is detected by the APL detection unit. As the average brightness level changes from a predetermined value to a larger value, or as the average luminance level changes from a predetermined value to a smaller value, the gradation that can be used for image display is limited. The configuration may be such that the gradation value for image display is selected based on the restriction rule. As a result, the limit of the gradation value that can be used for image display can be changed appropriately according to the detected change in the average luminance level, and the average luminance is relatively easy to feel the change in luminance. Since the number of gradation values that can be used for display in a low-level image can be made relatively large, it is possible to reduce power consumption in the data electrode driving circuit while maintaining a better display image quality.

また、このプラズマディスプレイ装置において、階調制限部は、APL検出部において検出された平均輝度レベルに対するヒステリシス特性を有する階調制限ルールにもとづき画像表示用の階調値を選択する構成であってもよい。これにより、表示用階調に頻繁な変動が発生するのを防止して動作の安定化を図ることができるようになるので、画像表示品質をより向上させることができる。   In the plasma display device, the gradation limiting unit may select a gradation value for image display based on a gradation limiting rule having a hysteresis characteristic with respect to the average luminance level detected by the APL detection unit. Good. As a result, frequent fluctuations in the display gradation can be prevented and the operation can be stabilized, so that the image display quality can be further improved.

また、本発明のパネルの駆動方法は、データ電極を有するパネルを、初期化期間と書込み期間と維持期間とを有するサブフィールドを1フィールド期間内に複数設けるとともに、書込み期間に書込みパルスを発生させデータ電極に印加してデータ電極を駆動するパネルの駆動方法であって、画像信号の平均輝度レベルを検出し、各サブフィールドのそれぞれに設定された階調制限ルールと平均輝度レベルとにもとづき、あらかじめ設定された複数の階調値の中から、各サブフィールドのそれぞれに設定された階調制限ルールの全てを満たす階調値を選択して画像表示用の階調値とするとともに、階調制限ルールは、平均輝度レベルに対する常時点灯開始階調値が設定されたものであって、常時点灯開始階調値以上の階調値では所定のサブフィールドが点灯する階調値のみを選択することを特徴とする。   In addition, the panel driving method of the present invention provides a panel having a data electrode in which a plurality of subfields having an initialization period, an address period, and a sustain period are provided in one field period, and an address pulse is generated in the address period. A panel driving method for driving a data electrode by applying it to a data electrode, detecting an average luminance level of an image signal, and based on a gradation restriction rule and an average luminance level set for each subfield, From among a plurality of preset gradation values, a gradation value that satisfies all of the gradation restriction rules set for each subfield is selected as a gradation value for image display. The restriction rule is one in which a constant lighting start gradation value with respect to the average luminance level is set. And selects only the gradation value field is turned on.

これにより、平均輝度レベルにもとづく階調制限ルールにもとづき、画像表示に使用できる階調値の数を変更することができ、また、画像表示に使用できる階調値の数を、検出された平均輝度レベルの変化に応じて緩やかに変更することができるようになるので、画像表示に使用できる階調値の数が変化したときに表れる表示画像の変化を低減することができ、表示画像品質を良好に保ちつつデータ電極駆動回路における消費電力を削減することが可能となる。   As a result, the number of gradation values that can be used for image display can be changed based on the gradation restriction rule based on the average luminance level, and the number of gradation values that can be used for image display can be changed. Since it can be changed gradually according to the change of the brightness level, the change of the display image that appears when the number of gradation values that can be used for image display changes can be reduced, and the display image quality can be reduced. It is possible to reduce power consumption in the data electrode driving circuit while maintaining good.

また、本発明のパネルの駆動方法において、階調制限ルールは、平均輝度レベルが所定の値のときに画像表示に使用できる階調値が最も制限され、平均輝度レベルが所定の値からより大きい値に変化するにつれて、または所定の値からより小さい値に変化するにつれて、画像表示に使用できる階調値の制限が解かれるように設定されたことを特徴とする。これにより、画像表示に使用できる階調値の制限を、検出された平均輝度レベルの変化に応じて適切に変更することができるようになり、また、輝度の変化が比較的感じられやすい平均輝度レベルの低い画像において表示に使用できる階調値の数を比較的多くすることができるので、表示画像品質をより良好に保ちつつデータ電極駆動回路における消費電力を削減することが可能となる。   In the panel driving method of the present invention, the gradation limit rule is that the gradation value that can be used for image display is most limited when the average luminance level is a predetermined value, and the average luminance level is larger than the predetermined value. It is characterized in that it is set so that the limitation of the gradation value that can be used for image display is solved as the value changes or as the value changes from a predetermined value to a smaller value. As a result, the limit of the gradation value that can be used for image display can be changed appropriately according to the detected change in the average luminance level, and the average luminance is relatively easy to feel the change in luminance. Since the number of gradation values that can be used for display in a low-level image can be made relatively large, it is possible to reduce power consumption in the data electrode driving circuit while maintaining a better display image quality.

また、本発明のパネルの駆動方法において、階調制限ルールは、平均輝度レベルに対するヒステリシス特性を有するように設定されてもよい。これにより、表示用階調に頻繁な変動が発生するのを防止して動作の安定化を図ることができ、画像表示品質をより向上させることができる。   In the panel driving method of the present invention, the gradation restriction rule may be set to have a hysteresis characteristic with respect to the average luminance level. As a result, frequent fluctuations in the display gradation can be prevented to stabilize the operation, and the image display quality can be further improved.

本発明によれば、大画面化、高精細化されたパネルにおいても、画像表示品質を良好に保ちつつ消費電力を削減することができるプラズマディスプレイ装置およびパネルの駆動方法を提供することが可能となる。   According to the present invention, it is possible to provide a plasma display device and a panel driving method capable of reducing power consumption while maintaining good image display quality even in a panel with a large screen and high definition. Become.

以下、本発明の実施の形態におけるプラズマディスプレイ装置について、図面を用いて説明する。   Hereinafter, a plasma display device according to an embodiment of the present invention will be described with reference to the drawings.

(実施の形態)
図1は、本発明の一実施の形態におけるパネル10の構造を示す分解斜視図である。ガラス製の前面板21上には、走査電極22と維持電極23とからなる表示電極対24が複数形成されている。そして走査電極22と維持電極23とを覆うように誘電体層25が形成され、その誘電体層25上に保護層26が形成されている。
(Embodiment)
FIG. 1 is an exploded perspective view showing the structure of panel 10 according to an embodiment of the present invention. A plurality of display electrode pairs 24 each including a scanning electrode 22 and a sustain electrode 23 are formed on a glass front plate 21. A dielectric layer 25 is formed so as to cover the scan electrode 22 and the sustain electrode 23, and a protective layer 26 is formed on the dielectric layer 25.

また、保護層26は、放電セルにおける放電開始電圧を下げるために、パネルの材料として使用実績があり、ネオン(Ne)およびキセノン(Xe)ガスを封入した場合に2次電子放出係数が大きく耐久性に優れたMgOを主成分とする材料から形成されている。   The protective layer 26 has been used as a panel material in order to lower the discharge start voltage in the discharge cell, and has a large secondary electron emission coefficient and durability when neon (Ne) and xenon (Xe) gas is sealed. It is formed from a material mainly composed of MgO having excellent properties.

背面板31上にはデータ電極32が複数形成され、データ電極32を覆うように誘電体層33が形成され、さらにその上に井桁状の隔壁34が形成されている。そして、隔壁34の側面および誘電体層33上には赤色(R)、緑色(G)および青色(B)の各色に発光する蛍光体層35が設けられている。   A plurality of data electrodes 32 are formed on the back plate 31, a dielectric layer 33 is formed so as to cover the data electrodes 32, and a grid-like partition wall 34 is formed thereon. A phosphor layer 35 that emits light of each color of red (R), green (G), and blue (B) is provided on the side surface of the partition wall 34 and on the dielectric layer 33.

これら前面板21と背面板31とは、微小な放電空間を挟んで表示電極対24とデータ電極32とが交差するように対向配置され、その外周部をガラスフリット等の封着材によって封着されている。そして、内部の放電空間には、ネオンとキセノンの混合ガスが放電ガスとして封入されている。なお、本実施の形態では、発光効率を向上させるためにキセノン分圧を約10%とした放電ガスを用いている。放電空間は隔壁34によって複数の区画に仕切られており、表示電極対24とデータ電極32とが交差する部分に放電セルが形成されている。そしてこれらの放電セルが放電、発光することにより画像が表示される。   The front plate 21 and the back plate 31 are arranged to face each other so that the display electrode pair 24 and the data electrode 32 intersect with each other with a minute discharge space interposed therebetween, and the outer periphery thereof is sealed with a sealing material such as glass frit. Has been. A mixed gas of neon and xenon is sealed as a discharge gas in the internal discharge space. In the present embodiment, a discharge gas having a xenon partial pressure of about 10% is used in order to improve luminous efficiency. The discharge space is partitioned into a plurality of sections by barrier ribs 34, and discharge cells are formed at portions where display electrode pairs 24 and data electrodes 32 intersect. These discharge cells discharge and emit light to display an image.

なお、パネル10の構造は上述したものに限られるわけではなく、例えばストライプ状の隔壁を備えたものであってもよい。また、放電ガスの混合比率も上述した数値に限られるわけではなく、その他の混合比率であってもよい。   Note that the structure of the panel 10 is not limited to the above-described structure, and for example, the panel 10 may include a stripe-shaped partition wall. Further, the mixing ratio of the discharge gas is not limited to the above-described numerical values, and may be other mixing ratios.

図2は、本発明の一実施の形態におけるパネル10の電極配列図である。パネル10には、行方向に長いn本の走査電極SC1〜走査電極SCn(図1の走査電極22)およびn本の維持電極SU1〜維持電極SUn(図1の維持電極23)が配列され、列方向に長いm本のデータ電極D1〜データ電極Dm(図1のデータ電極32)が配列されている。そして、1対の走査電極SCi(i=1〜n)および維持電極SUiと1つのデータ電極Dj(j=1〜m)とが交差した部分に放電セルが形成され、放電セルは放電空間内にm×n個形成されている。そして、m×n個の放電セルが形成された領域がパネル10の表示領域となる。   FIG. 2 is an electrode array diagram of panel 10 according to the embodiment of the present invention. The panel 10 includes n scan electrodes SC1 to SCn (scan electrodes 22 in FIG. 1) and n sustain electrodes SU1 to SUn (sustain electrodes 23 in FIG. 1) that are long in the row direction. M data electrodes D1 to Dm (data electrodes 32 in FIG. 1) that are long in the column direction are arranged. A discharge cell is formed at a portion where one pair of scan electrode SCi (i = 1 to n) and sustain electrode SUi intersects one data electrode Dj (j = 1 to m), and the discharge cell is in the discharge space. M × n are formed. A region where m × n discharge cells are formed becomes a display region of the panel 10.

次に、パネル10を駆動するための駆動電圧波形とその動作の概要について説明する。本実施の形態におけるプラズマディスプレイ装置は、サブフィールド法、すなわち1フィールド期間を複数のサブフィールドに分割し、サブフィールド毎に各放電セルの発光・非発光を制御することによって階調表示を行う。それぞれのサブフィールドは、初期化期間、書込み期間および維持期間を有する。   Next, a driving voltage waveform for driving the panel 10 and an outline of the operation will be described. The plasma display device according to the present embodiment performs gradation display by subfield method, that is, by dividing one field period into a plurality of subfields and controlling light emission / non-light emission of each discharge cell for each subfield. Each subfield has an initialization period, an address period, and a sustain period.

各サブフィールドにおいて、初期化期間では初期化放電を発生し、続く書込み放電に必要な壁電荷を各電極上に形成する。加えて、放電遅れを小さくし書込み放電を安定して発生させるためのプライミング粒子(放電のための起爆剤=励起粒子)を発生させるという働きを持つ。このときの初期化動作には、全ての放電セルで初期化放電を発生させる全セル初期化動作と、直前のサブフィールドで維持放電を行った放電セルだけで選択的に初期化放電を発生させる選択初期化動作とがある。   In each subfield, initializing discharge is generated in the initializing period, and wall charges necessary for subsequent address discharge are formed on each electrode. In addition, it has a function of generating priming particles (priming for discharge = excited particles) for reducing discharge delay and generating address discharge stably. The initializing operation at this time is an all-cell initializing operation in which initializing discharge is generated in all discharge cells, and an initializing discharge is selectively generated only in the discharge cells that have undergone sustain discharge in the immediately preceding subfield. There is a selective initialization operation.

書込み期間では、後に続く維持期間において発光させるべき放電セルで選択的に書込み放電を発生し壁電荷を形成する。そして維持期間では、輝度重みに比例した数の維持パルスを表示電極対24に交互に印加して、書込み放電を発生した放電セルで維持放電を発生させて発光させる。このときの比例定数を「輝度倍率」と呼ぶ。   In the address period, an address discharge is selectively generated in the discharge cells to emit light in the subsequent sustain period to form wall charges. In the sustain period, a number of sustain pulses proportional to the luminance weight are alternately applied to the display electrode pair 24 to generate a sustain discharge in the discharge cells that have generated the address discharge, thereby causing light emission. The proportionality constant at this time is called “luminance magnification”.

本実施の形態では、1フィールドを8つのサブフィールド(第1SF、第2SF、・・・、第8SF)で構成し、各サブフィールドはそれぞれ、例えば(1、2、4、8、16、30、57、108)の輝度重みを持つものとする。   In this embodiment, one field is composed of eight subfields (first SF, second SF,..., Eighth SF), and each subfield is, for example, (1, 2, 4, 8, 16, 30). , 57, 108).

そして、第1SFの初期化期間では全セル初期化動作を行い、第2SF〜第8SFの初期化期間では選択初期化動作を行うものとする。これにより、画像の表示に関係のない発光は第1SFにおける全セル初期化動作の放電にともなう発光のみとなり、維持放電を発生させない黒表示領域の輝度である黒輝度は全セル初期化動作における微弱発光だけとなって、コントラストの高い画像表示が可能となる。また、各サブフィールドの維持期間においては、それぞれのサブフィールドの輝度重みに所定の輝度倍率を乗じた数の維持パルスを表示電極対24のそれぞれに印加する。   Then, the all-cell initialization operation is performed in the initialization period of the first SF, and the selective initialization operation is performed in the initialization period of the second SF to the eighth SF. As a result, the light emission not related to the image display is only the light emission due to the discharge of the all-cell initialization operation in the first SF, and the black luminance that is the luminance of the black display area that does not generate the sustain discharge is weak in the all-cell initialization operation. Only the emission of light makes it possible to display an image with high contrast. In the sustain period of each subfield, the number of sustain pulses obtained by multiplying the luminance weight of each subfield by a predetermined luminance magnification is applied to each display electrode pair 24.

しかし、本実施の形態は、サブフィールド数や各サブフィールドの輝度重みが上記の値に限定されるものではなく、また、画像信号等にもとづいてサブフィールド構成を切換える構成であってもよい。   However, in the present embodiment, the number of subfields and the luminance weight of each subfield are not limited to the above values, and the subfield configuration may be switched based on an image signal or the like.

図3は、本発明の一実施の形態におけるパネル10の各電極に印加する駆動電圧波形図である。図3には、書込み期間において最初に走査を行う走査電極SC1、書込み期間において最後に走査を行う走査電極SCn(例えば、走査電極SC1080)、維持電極SU1〜維持電極SUn、およびデータ電極D1〜データ電極Dmの駆動波形を示す。   FIG. 3 is a drive voltage waveform diagram applied to each electrode of panel 10 in one embodiment of the present invention. FIG. 3 shows scan electrode SC1 that scans first in the address period, scan electrode SCn that scans last in the address period (for example, scan electrode SC1080), sustain electrode SU1 to sustain electrode SUn, and data electrode D1 to data. The drive waveform of the electrode Dm is shown.

また、図3には、2つのサブフィールドの駆動電圧波形、すなわち全セル初期化動作を行うサブフィールド(以下、「全セル初期化サブフィールド」と呼称する)の第1サブフィールド(第1SF)と、選択初期化動作を行うサブフィールド(以下、「選択初期化サブフィールド」と呼称する)の第2サブフィールド(第2SF)とを示す。なお、他のサブフィールドにおける駆動電圧波形は、維持期間における維持パルスの発生数が異なる以外は第2SFの駆動電圧波形とほぼ同様である。また、以下における走査電極SCi、維持電極SUi、データ電極Dkは、各電極の中からサブフィールドデータ(サブフィールド毎の発光・非発光を示すデータ)にもとづき選択された電極を表す。   FIG. 3 also shows drive voltage waveforms of two subfields, that is, a first subfield (first SF) of a subfield performing an all-cell initialization operation (hereinafter referred to as “all-cell initialization subfield”). And a second subfield (second SF) of a subfield (hereinafter referred to as “selective initialization subfield”) for performing a selective initialization operation. The drive voltage waveform in the other subfields is substantially the same as the drive voltage waveform of the second SF except that the number of sustain pulses generated in the sustain period is different. In addition, scan electrode SCi, sustain electrode SUi, and data electrode Dk in the following represent electrodes selected from each electrode based on subfield data (data indicating light emission / non-light emission for each subfield).

まず、全セル初期化サブフィールドである第1SFについて説明する。   First, the first SF, which is an all-cell initialization subfield, will be described.

第1SFの初期化期間前半部では、データ電極D1〜データ電極Dm、維持電極SU1〜維持電極SUnにそれぞれ0(V)を印加し、走査電極SC1〜走査電極SCnには、0(V)から放電開始電圧以下の電圧Vi1を印加し、さらに電圧Vi1から、維持電極SU1〜維持電極SUnに対して放電開始電圧を超える電圧Vi2に向かって緩やかに上昇する傾斜波形電圧(以下、「上りランプ波形」と呼称する)L1を印加する。   In the first half of the initializing period of the first SF, 0 (V) is applied to each of the data electrode D1 to the data electrode Dm, the sustain electrode SU1 to the sustain electrode SUn, and the scan electrode SC1 to the scan electrode SCn starts from 0 (V). A voltage Vi1 that is equal to or lower than the discharge start voltage is applied, and a ramp waveform voltage (hereinafter referred to as “up-ramp waveform”) that gradually rises from voltage Vi1 toward voltage Vi2 that exceeds the discharge start voltage with respect to sustain electrode SU1 through sustain electrode SUn. L1 is applied.

この上りランプ波形L1が上昇する間に、走査電極SC1〜走査電極SCnと維持電極SU1〜維持電極SUnとの間、および走査電極SC1〜走査電極SCnとデータ電極D1〜データ電極Dmとの間でそれぞれ微弱な初期化放電が持続して起こる。そして、走査電極SC1〜走査電極SCn上部に負の壁電圧が蓄積されるとともに、データ電極D1〜データ電極Dm上部および維持電極SU1〜維持電極SUn上部には正の壁電圧が蓄積される。この電極上部の壁電圧とは、電極を覆う誘電体層上、保護層上、蛍光体層上等に蓄積された壁電荷により生じる電圧を表す。   While the rising ramp waveform L1 rises, between scan electrode SC1 through scan electrode SCn and sustain electrode SU1 through sustain electrode SUn, and between scan electrode SC1 through scan electrode SCn and data electrode D1 through data electrode Dm. Each weak initializing discharge occurs continuously. Negative wall voltage is accumulated above scan electrode SC1 through scan electrode SCn, and positive wall voltage is accumulated above data electrode D1 through data electrode Dm and sustain electrode SU1 through sustain electrode SUn. The wall voltage above the electrode represents a voltage generated by wall charges accumulated on the dielectric layer covering the electrode, the protective layer, the phosphor layer, and the like.

初期化期間後半部では、維持電極SU1〜維持電極SUnには正の電圧Ve1を印加し、データ電極D1〜データ電極Dmには0(V)を印加し、走査電極SC1〜走査電極SCnには、維持電極SU1〜維持電極SUnに対して放電開始電圧以下となる電圧Vi3から放電開始電圧を超える負の電圧Vi4に向かって緩やかに下降する下り傾斜波形電圧(以下、「下りランプ波形」と呼称する)L2を印加する。   In the latter half of the initialization period, positive voltage Ve1 is applied to sustain electrode SU1 through sustain electrode SUn, 0 (V) is applied to data electrode D1 through data electrode Dm, and scan electrode SC1 through scan electrode SCn. Down-slope waveform voltage (hereinafter referred to as “down-ramp waveform”) that gradually falls from voltage Vi3 that is equal to or lower than the discharge start voltage to negative voltage Vi4 that exceeds the discharge start voltage with respect to sustain electrode SU1 through sustain electrode SUn. Apply L2.

この間に、走査電極SC1〜走査電極SCnと維持電極SU1〜維持電極SUnとの間、および走査電極SC1〜走査電極SCnとデータ電極D1〜データ電極Dmとの間でそれぞれ微弱な初期化放電が起こる。そして、走査電極SC1〜走査電極SCn上部の負の壁電圧および維持電極SU1〜維持電極SUn上部の正の壁電圧が弱められ、データ電極D1〜データ電極Dm上部の正の壁電圧は書込み動作に適した値に調整される。以上により、全ての放電セルに対して初期化放電を行う全セル初期化動作が終了する。   During this time, weak initialization discharges occur between scan electrode SC1 through scan electrode SCn and sustain electrode SU1 through sustain electrode SUn, and between scan electrode SC1 through scan electrode SCn and data electrode D1 through data electrode Dm, respectively. . Then, the negative wall voltage above scan electrode SC1 through scan electrode SCn and the positive wall voltage above sustain electrode SU1 through sustain electrode SUn are weakened, and the positive wall voltage above data electrode D1 through data electrode Dm is used for the write operation. It is adjusted to a suitable value. Thus, the all-cell initializing operation for performing the initializing discharge on all the discharge cells is completed.

続く書込み期間では、走査電極SC1〜走査電極SCnに対しては順次走査パルス電圧を印加し、データ電極D1〜データ電極Dmに対しては発光させるべき放電セルに対応するデータ電極Dk(k=1〜m)に正の書込みパルス電圧Vdを印加して、各放電セルに選択的に書込み放電を発生させる。このとき、本実施の形態では、後述するAPL検出部において検出される平均輝度レベル(Average Picture Level 以下、「APL」と略記する)にもとづき、表示用階調の階調数を変更している。この詳細については後述する。   In the subsequent address period, a scan pulse voltage is sequentially applied to scan electrode SC1 through scan electrode SCn, and data electrode Dk (k = 1) corresponding to a discharge cell to emit light is applied to data electrode D1 through data electrode Dm. To m), a positive address pulse voltage Vd is applied to selectively generate an address discharge in each discharge cell. At this time, in the present embodiment, the number of gradations for display is changed based on an average luminance level (hereinafter referred to as “APL”) that is detected by an APL detection unit described later. . Details of this will be described later.

書込み期間では、まず維持電極SU1〜維持電極SUnに電圧Ve2を、走査電極SC1〜走査電極SCnに電圧Vc(Vc=Va+Vscn)を印加する。   In the address period, first, voltage Ve2 is applied to sustain electrode SU1 through sustain electrode SUn, and voltage Vc (Vc = Va + Vscn) is applied to scan electrode SC1 through scan electrode SCn.

そして、1行目の走査電極SC1に負の走査パルス電圧Vaを印加するとともに、データ電極D1〜データ電極Dmのうち1行目に発光させるべき放電セルのデータ電極Dk(k=1〜m)に正の書込みパルス電圧Vdを印加する。このときデータ電極Dk上と走査電極SC1上との交差部の電圧差は、外部印加電圧の差(Vd−Va)にデータ電極Dk上の壁電圧と走査電極SC1上の壁電圧との差が加算されたものとなり放電開始電圧を超える。これにより、データ電極Dkと走査電極SC1との間に放電が発生する。また、維持電極SU1〜維持電極SUnに電圧Ve2を印加しているため、維持電極SU1上と走査電極SC1上との電圧差は、外部印加電圧の差である(Ve2−Va)に維持電極SU1上の壁電圧と走査電極SC1上の壁電圧との差が加算されたものとなる。このとき、電圧Ve2を、放電開始電圧をやや下回る程度の電圧値に設定することで、維持電極SU1と走査電極SC1との間を、放電には至らないが放電が発生しやすい状態にすることができる。これにより、データ電極Dkと走査電極SC1との間に発生する放電を引き金にして、データ電極Dkと交差する領域にある維持電極SU1と走査電極SC1との間に放電を発生させることができる。こうして、発光させるべき放電セルに書込み放電が起こり、走査電極SC1上に正の壁電圧が蓄積され、維持電極SU1上に負の壁電圧が蓄積され、データ電極Dk上にも負の壁電圧が蓄積される。   The negative scan pulse voltage Va is applied to the scan electrode SC1 in the first row, and the data electrode Dk (k = 1 to m) of the discharge cell that should emit light in the first row among the data electrodes D1 to Dm. A positive write pulse voltage Vd is applied to. At this time, the voltage difference at the intersection between the data electrode Dk and the scan electrode SC1 is the difference between the wall voltage on the data electrode Dk and the wall voltage on the scan electrode SC1 due to the difference in externally applied voltage (Vd−Va). It becomes the sum and exceeds the discharge start voltage. As a result, a discharge is generated between data electrode Dk and scan electrode SC1. Since voltage Ve2 is applied to sustain electrode SU1 through sustain electrode SUn, the voltage difference between sustain electrode SU1 and scan electrode SC1 is the difference between the externally applied voltages (Ve2-Va) and sustain electrode SU1. The difference between the upper wall voltage and the wall voltage on the scan electrode SC1 is added. At this time, by setting the voltage Ve2 to a voltage value that is slightly lower than the discharge start voltage, the sustain electrode SU1 and the scan electrode SC1 are not easily discharged but are likely to be discharged. Can do. Thereby, the discharge generated between data electrode Dk and scan electrode SC1 can be triggered to generate a discharge between sustain electrode SU1 and scan electrode SC1 in the region intersecting with data electrode Dk. Thus, an address discharge occurs in the discharge cell to emit light, a positive wall voltage is accumulated on scan electrode SC1, a negative wall voltage is accumulated on sustain electrode SU1, and a negative wall voltage is also accumulated on data electrode Dk. Accumulated.

このようにして、1行目に発光させるべき放電セルで書込み放電を起こして各電極上に壁電圧を蓄積する書込み動作が行われる。一方、書込みパルス電圧Vdを印加しなかったデータ電極D1〜データ電極Dmと走査電極SC1との交差部の電圧は放電開始電圧を超えないので、書込み放電は発生しない。以上の書込み動作をn行目の放電セルに至るまで順次行い、書込み期間が終了する。   In this manner, an address operation is performed in which an address discharge is caused in the discharge cells to be lit in the first row and wall voltage is accumulated on each electrode. On the other hand, the voltage at the intersection of data electrode D1 to data electrode Dm to which scan pulse SC1 is not applied with address pulse voltage Vd does not exceed the discharge start voltage, so that address discharge does not occur. The above address operation is sequentially performed until the discharge cell in the nth row, and the address period ends.

続く維持期間では、輝度重みに所定の輝度倍率を乗じた数の維持パルスを表示電極対24に交互に印加して、書込み放電を発生した放電セルで維持放電を発生させて発光させる。   In the subsequent sustain period, sustain pulses of the number obtained by multiplying the luminance weight by a predetermined luminance magnification are alternately applied to the display electrode pair 24 to generate a sustain discharge in the discharge cells that have generated the address discharge, thereby causing light emission.

この維持期間では、まず走査電極SC1〜走査電極SCnに正の維持パルス電圧Vsを印加するとともに維持電極SU1〜維持電極SUnにベース電位となる接地電位、すなわち0(V)を印加する。すると書込み放電を起こした放電セルでは、走査電極SCi上と維持電極SUi上との電圧差が維持パルス電圧Vsに走査電極SCi上の壁電圧と維持電極SUi上の壁電圧との差が加算されたものとなり放電開始電圧を超える。   In this sustain period, first, positive sustain pulse voltage Vs is applied to scan electrode SC1 through scan electrode SCn, and a ground potential serving as a base potential, that is, 0 (V) is applied to sustain electrode SU1 through sustain electrode SUn. Then, in the discharge cell in which the address discharge has occurred, the voltage difference between scan electrode SCi and sustain electrode SUi is the difference between the wall voltage on scan electrode SCi and the wall voltage on sustain electrode SUi. Exceeds the discharge start voltage.

そして、走査電極SCiと維持電極SUiとの間に維持放電が起こり、このとき発生した紫外線により蛍光体層35が発光する。そして走査電極SCi上に負の壁電圧が蓄積され、維持電極SUi上に正の壁電圧が蓄積される。さらにデータ電極Dk上にも正の壁電圧が蓄積される。書込み期間において書込み放電が起きなかった放電セルでは維持放電は発生せず、初期化期間の終了時における壁電圧が保たれる。   Then, a sustain discharge occurs between scan electrode SCi and sustain electrode SUi, and phosphor layer 35 emits light by the ultraviolet rays generated at this time. Then, a negative wall voltage is accumulated on scan electrode SCi, and a positive wall voltage is accumulated on sustain electrode SUi. Further, a positive wall voltage is accumulated on the data electrode Dk. In the discharge cells in which no address discharge has occurred during the address period, no sustain discharge occurs, and the wall voltage at the end of the initialization period is maintained.

続いて、走査電極SC1〜走査電極SCnにはベース電位となる0(V)を、維持電極SU1〜維持電極SUnには維持パルス電圧Vsをそれぞれ印加する。すると、維持放電を起こした放電セルでは、維持電極SUi上と走査電極SCi上との電圧差が放電開始電圧を超えるので再び維持電極SUiと走査電極SCiとの間に維持放電が起こり、維持電極SUi上に負の壁電圧が蓄積され走査電極SCi上に正の壁電圧が蓄積される。以降同様に、走査電極SC1〜走査電極SCnと維持電極SU1〜維持電極SUnとに輝度重みに輝度倍率を乗じた数の維持パルスを交互に印加し、表示電極対24の電極間に電位差を与えることにより、書込み期間において書込み放電を起こした放電セルで維持放電が継続して行われる。   Subsequently, 0 (V) as the base potential is applied to scan electrode SC1 through scan electrode SCn, and sustain pulse voltage Vs is applied to sustain electrode SU1 through sustain electrode SUn. Then, in the discharge cell in which the sustain discharge has occurred, the voltage difference between the sustain electrode SUi and the scan electrode SCi exceeds the discharge start voltage, so that the sustain discharge occurs again between the sustain electrode SUi and the scan electrode SCi. A negative wall voltage is accumulated on SUi, and a positive wall voltage is accumulated on scan electrode SCi. Thereafter, similarly, sustain pulses of the number obtained by multiplying the luminance weight by the luminance magnification are alternately applied to scan electrode SC1 through scan electrode SCn and sustain electrode SU1 through sustain electrode SUn, thereby giving a potential difference between the electrodes of display electrode pair 24. As a result, the sustain discharge is continuously performed in the discharge cells that have caused the address discharge in the address period.

そして、維持期間の最後には、維持電極SU1〜維持電極SUnを0(V)に戻した後、ベース電位となる0(V)から放電開始電圧を超える電圧Versに向かって上昇する傾斜波形電圧(以下、「消去ランプ波形」と呼称する)L3を走査電極SC1〜走査電極SCnに印加する。すると、維持放電を起こした放電セルの維持電極SUiと走査電極SCiとの間で微弱な放電(以下、「消去放電」と呼称する)が発生する。この消去放電で発生した荷電粒子は、維持電極SUiと走査電極SCiとの間の電圧差を緩和するように、維持電極SUi上および走査電極SCi上に壁電荷となって蓄積されていく。これにより、データ電極Dk上の正の壁電荷を残したまま、走査電極SCiおよび維持電極SUi上の壁電圧は、走査電極SCiに印加した電圧と放電開始電圧の差、すなわち(電圧Vers−放電開始電圧)の程度まで弱められる。   At the end of the sustain period, after the sustain electrode SU1 to the sustain electrode SUn are returned to 0 (V), the ramp waveform voltage increases from 0 (V), which is the base potential, toward the voltage Vers exceeding the discharge start voltage. L3 (hereinafter referred to as “erasing ramp waveform”) is applied to scan electrode SC1 through scan electrode SCn. Then, a weak discharge (hereinafter referred to as “erase discharge”) occurs between sustain electrode SUi and scan electrode SCi of the discharge cell in which the sustain discharge has occurred. The charged particles generated by the erasing discharge are accumulated as wall charges on the sustain electrode SUi and the scan electrode SCi so as to alleviate the voltage difference between the sustain electrode SUi and the scan electrode SCi. Thus, the wall voltage on the scan electrode SCi and the sustain electrode SUi remains the difference between the voltage applied to the scan electrode SCi and the discharge start voltage, that is, (voltage Vers−discharge) while leaving the positive wall charge on the data electrode Dk. It is weakened to the extent of the starting voltage.

その後、走査電極SC1〜走査電極SCnを0(V)に戻し、維持期間における維持動作が終了する。   Thereafter, scan electrode SC1 to scan electrode SCn are returned to 0 (V), and the sustain operation in the sustain period is completed.

第2SFの初期化期間では、第1SFにおける初期化期間の前半部を省略した駆動電圧波形を各電極に印加する。すなわち、維持電極SU1〜維持電極SUnに電圧Ve1を、データ電極D1〜データ電極Dmに0(V)をそれぞれ印加し、走査電極SC1〜走査電極SCnに放電開始電圧以下となる電圧(例えば、0(V))から負の電圧Vi4に向かって緩やかに下降する下りランプ波形L4を印加する。   In the initialization period of the second SF, a drive voltage waveform in which the first half of the initialization period of the first SF is omitted is applied to each electrode. That is, voltage Ve1 is applied to sustain electrode SU1 through sustain electrode SUn, and 0 (V) is applied to data electrode D1 through data electrode Dm, respectively, and voltage that is equal to or less than the discharge start voltage (for example, 0) is applied to scan electrode SC1 through scan electrode SCn. (V)) is applied to the ramp-down waveform L4 that gently falls toward the negative voltage Vi4.

これにより直前のサブフィールド(図3では、第1SF)の維持期間で維持放電を起こした放電セルでは微弱な初期化放電が発生し、走査電極SCi上部および維持電極SUi上部の壁電圧が弱められ、データ電極Dk(k=1〜m)上部の壁電圧も書込み動作に適した値に調整される。一方、前のサブフィールドで維持放電が起こらなかった放電セルについては放電することはなく、前のサブフィールドの初期化期間終了時における壁電荷の状態がそのまま保たれる。このように第2SFにおける初期化動作は、直前のサブフィールドの維持期間で維持動作を行った放電セルに対して初期化放電を行う選択初期化動作となる。   As a result, a weak initializing discharge is generated in the discharge cell that has caused the sustain discharge in the sustain period of the immediately preceding subfield (first SF in FIG. 3), and the wall voltage on the scan electrode SCi and the sustain electrode SUi is weakened. The wall voltage above the data electrode Dk (k = 1 to m) is also adjusted to a value suitable for the write operation. On the other hand, discharge cells in which no sustain discharge has occurred in the previous subfield are not discharged, and the wall charge state at the end of the initialization period of the previous subfield is maintained as it is. As described above, the initializing operation in the second SF is a selective initializing operation in which the initializing discharge is performed on the discharge cells in which the sustain operation has been performed in the sustain period of the immediately preceding subfield.

第2SFの書込み期間においては、走査電極SC1〜走査電極SCn、維持電極SU1〜維持電極SUnおよびデータ電極D1〜データ電極Dmに対して第1SFの書込み期間と同様の駆動波形を印加する。   In the address period of the second SF, a drive waveform similar to that in the address period of the first SF is applied to scan electrode SC1 through scan electrode SCn, sustain electrode SU1 through sustain electrode SUn, and data electrode D1 through data electrode Dm.

第2SFの維持期間においては、第1SFの維持期間と同様に、走査電極SC1〜走査電極SCnと維持電極SU1〜維持電極SUnとにあらかじめ定められた数の維持パルスを交互に印加する。これにより、書込み期間において書込み放電を発生させた放電セルで維持放電を発生させる。   In the sustain period of the second SF, similarly to the sustain period of the first SF, a predetermined number of sustain pulses are alternately applied to scan electrode SC1 through scan electrode SCn and sustain electrode SU1 through sustain electrode SUn. As a result, a sustain discharge is generated in the discharge cells that have generated the address discharge in the address period.

また、第3SF以降のサブフィールドでは、走査電極SC1〜走査電極SCn、維持電極SU1〜維持電極SUnおよびデータ電極D1〜データ電極Dmに対して、維持期間における維持パルスの発生数が異なる以外は第2SFと同様の駆動波形を印加する。   In the subfields after the third SF, scan electrodes SC1 to SCn, sustain electrodes SU1 to SUn, and data electrodes D1 to Dm are different from each other except that the number of sustain pulses generated in the sustain period is different. A drive waveform similar to 2SF is applied.

以上が、パネル10の各電極に印加する駆動電圧波形の概要である。   The above is the outline of the driving voltage waveform applied to each electrode of the panel 10.

次に、本実施の形態におけるプラズマディスプレイ装置の構成について説明する。図4は、本発明の一実施の形態におけるプラズマディスプレイ装置1の回路ブロック図である。プラズマディスプレイ装置1は、パネル10、画像信号処理回路41、データ電極駆動回路42、走査電極駆動回路43、維持電極駆動回路44、タイミング発生回路45、および各回路ブロックに必要な電源を供給する電源回路(図示せず)を備えている。   Next, the configuration of the plasma display device in the present embodiment will be described. FIG. 4 is a circuit block diagram of plasma display device 1 according to one embodiment of the present invention. The plasma display apparatus 1 includes a panel 10, an image signal processing circuit 41, a data electrode driving circuit 42, a scanning electrode driving circuit 43, a sustain electrode driving circuit 44, a timing generation circuit 45, and a power source that supplies power necessary for each circuit block. A circuit (not shown) is provided.

画像信号処理回路41は、入力された画像信号sigをサブフィールド毎の発光・非発光を示すサブフィールドデータに変換する。   The image signal processing circuit 41 converts the input image signal sig into subfield data indicating light emission / non-light emission for each subfield.

タイミング発生回路45は、水平同期信号Hおよび垂直同期信号Vにもとづき各回路ブロックの動作を制御する各種のタイミング信号を発生し、それぞれの回路ブロックへ供給する。   The timing generation circuit 45 generates various timing signals for controlling the operation of each circuit block based on the horizontal synchronization signal H and the vertical synchronization signal V, and supplies them to the respective circuit blocks.

走査電極駆動回路43は、初期化期間において走査電極SC1〜走査電極SCnに印加する初期化波形電圧を発生するための初期化波形発生回路(図示せず)、維持期間において走査電極SC1〜走査電極SCnに印加する維持パルスを発生するための維持パルス発生回路(図示せず)、複数の走査ICを備え書込み期間において走査電極SC1〜走査電極SCnに印加する走査パルスを発生するための走査パルス発生回路(図示せず)を有する。そして、タイミング発生回路45から出力されるタイミング信号にもとづいて各走査電極SC1〜走査電極SCnをそれぞれ駆動する。   Scan electrode drive circuit 43 includes an initialization waveform generation circuit (not shown) for generating an initialization waveform voltage to be applied to scan electrode SC1 through scan electrode SCn in the initialization period, and scan electrode SC1 through scan electrode in the sustain period. A sustain pulse generating circuit (not shown) for generating a sustain pulse to be applied to SCn, and a scan pulse for generating a scan pulse to be applied to scan electrode SC1 to scan electrode SCn in the address period, having a plurality of scan ICs A circuit (not shown). Then, based on the timing signal output from timing generation circuit 45, each of scan electrode SC1 through scan electrode SCn is driven.

データ電極駆動回路42は、データ電極D1〜データ電極Dmのそれぞれに書込みパルスを出力する複数のデータ電極駆動ICを有する。データ電極駆動ICは、内部に複数のスイッチング素子を備えており、それらのスイッチング素子の導通・遮断を切換えることで書込みパルスを発生させている。そして、データ電極駆動回路42は、書込み期間において、画像信号処理回路41から出力されるサブフィールドデータおよびタイミング発生回路45から出力されるタイミング信号にもとづき各データ電極D1〜データ電極Dmに書込みパルスを印加して、データ電極D1〜データ電極Dmを駆動する。   The data electrode drive circuit 42 includes a plurality of data electrode drive ICs that output an address pulse to each of the data electrodes D1 to Dm. The data electrode driving IC includes a plurality of switching elements therein, and generates an address pulse by switching between conduction and interruption of these switching elements. Then, the data electrode drive circuit 42 applies write pulses to the data electrodes D1 to Dm based on the subfield data output from the image signal processing circuit 41 and the timing signal output from the timing generation circuit 45 in the write period. This is applied to drive the data electrodes D1 to Dm.

維持電極駆動回路44は、維持パルス発生回路(図示せず)および電圧Ve1、電圧Ve2を発生するための回路(図示せず)を備え、タイミング信号にもとづいて維持電極SU1〜維持電極SUnを駆動する。   Sustain electrode drive circuit 44 includes a sustain pulse generation circuit (not shown) and a circuit (not shown) for generating voltage Ve1 and voltage Ve2, and drives sustain electrode SU1 through sustain electrode SUn based on a timing signal. To do.

図5は、本発明の一実施の形態における画像信号処理回路41の回路ブロック図である。なお、図5には、本実施の形態における表示用階調の制御に関係する回路ブロックを示し、それ以外の回路ブロックは省略している。   FIG. 5 is a circuit block diagram of the image signal processing circuit 41 according to the embodiment of the present invention. Note that FIG. 5 shows circuit blocks related to display gradation control in this embodiment, and other circuit blocks are omitted.

画像信号処理回路41は、階調変換部51と、APL検出部52と、記憶部53と、データ読み出し部54と、階調制限部55と、ルックアップテーブル56とを有する。   The image signal processing circuit 41 includes a gradation conversion unit 51, an APL detection unit 52, a storage unit 53, a data reading unit 54, a gradation restriction unit 55, and a lookup table 56.

APL検出部52は、画像信号のうちの輝度信号を1フィールド期間(または、1フレーム期間)にわたって累積加算するといった一般に知られた算出方法により、画像信号の平均的な明るさを示すAPLを検出する。検出したAPLは、例えば0%から100%までの数値に正規化して出力する構成としてもよい。   The APL detection unit 52 detects APL indicating the average brightness of the image signal by a generally known calculation method such that the luminance signal of the image signal is cumulatively added over one field period (or one frame period). To do. For example, the detected APL may be normalized to a numerical value from 0% to 100% and output.

記憶部53は、例えば、一般に用いられているFlash Memory等の、電源が切れても記憶内容が消えない不揮発性型の記憶装置で構成されている。そして、記憶部53には、プラズマディスプレイ装置1に用いられるサブフィールド構成において設定された最小階調値から最大階調値までの全階調値と、各階調値のそれぞれに設定されたコーディングデータとがまとめられたデータ群が記憶されている。なお、本実施の形態では、このように1つのサブフィールド構成において設定される全階調値(例えば、階調値「0」から階調値「255」までの256階調)のそれぞれに設定されたコーディングデータ(例えば、256個のコーディングデータ)が1つのデータ群としてまとめられたものを、以下、「コーディングテーブル」と記す。   The storage unit 53 is configured by a non-volatile storage device such as a commonly used flash memory that does not erase the stored contents even when the power is turned off. The storage unit 53 stores all gradation values from the minimum gradation value to the maximum gradation value set in the subfield configuration used in the plasma display device 1, and the coding data set for each gradation value. A data group in which and are collected is stored. In the present embodiment, all gradation values (for example, 256 gradations from gradation value “0” to gradation value “255”) set in one subfield configuration are set. A group of the coded data (for example, 256 pieces of coding data) collected as one data group is hereinafter referred to as a “coding table”.

なお、プラズマディスプレイ装置1が、1フィールド期間のサブフィールド数や各サブフィールドの輝度重み等が異なる複数のサブフィールド構成を有し、そのうちのいずれかのサブフィールド構成が、例えば画質設定等に応じて選択されるように構成されているときには、各サブフィールド構成のそれぞれに対応する複数のコーディングテーブルが、記憶部53に記憶されているものとする。   Note that the plasma display device 1 has a plurality of subfield configurations in which the number of subfields in one field period, the luminance weight of each subfield, and the like are different, and any one of the subfield configurations corresponds to, for example, image quality setting It is assumed that a plurality of coding tables corresponding to the respective subfield configurations are stored in the storage unit 53.

そして、記憶部53は、データ読み出し部54からの制御にもとづき、データ読み出し部54へ内部データを出力する。このとき、記憶部53は、コーディングテーブル単位でデータ出力を行うものとする。例えば、データ読み出し部54により上述の256個のコーディングデータからなるコーディングテーブルが選択されたときには、その256個のコーディングデータを1つのコーディングテーブルとして出力するものとする。   Then, the storage unit 53 outputs internal data to the data reading unit 54 based on the control from the data reading unit 54. At this time, the storage unit 53 outputs data in units of coding tables. For example, when the coding table composed of the 256 coding data is selected by the data reading unit 54, the 256 coding data is output as one coding table.

なお、本実施の形態では、記憶部53をFlash Memoryで構成する例を示すが、本発明は、何らこの構成に限定されるものではなく、記憶部53はどのような記憶装置で構成されてもかまわない。ただし、記憶部53は、プラズマディスプレイ装置1の電源がオフされたときに、記憶されたコーディングテーブルのデータがなくならないように、不揮発性型の記憶装置で構成される方が望ましい。   In the present embodiment, an example is shown in which the storage unit 53 is configured by flash memory. However, the present invention is not limited to this configuration, and the storage unit 53 is configured by any storage device. It doesn't matter. However, it is preferable that the storage unit 53 is configured by a nonvolatile storage device so that the stored coding table data is not lost when the power of the plasma display device 1 is turned off.

データ読み出し部54は、プラズマディスプレイ装置1において選択されているサブフィールド構成にもとづくコーディングテーブルを記憶部53から読み出し、後段の階調制限部55に出力する。   The data reading unit 54 reads a coding table based on the subfield configuration selected in the plasma display device 1 from the storage unit 53 and outputs the coding table to the subsequent gradation limiting unit 55.

階調制限部55は、APL検出部52において検出されたAPLにもとづき、データ読み出し部54から送られてくるコーディングテーブルの中から、複数の階調値を、画像表示に用いる表示用階調として選択する。そして、選択した表示用階調、および表示用階調の各階調値に対応するコーディングデータをルックアップテーブル56に書き込む。この表示用階調の詳細は、後述する。   Based on the APL detected by the APL detecting unit 52, the gradation limiting unit 55 uses a plurality of gradation values as display gradations used for image display from the coding table sent from the data reading unit 54. select. Then, the selected display gradation and the coding data corresponding to each gradation value of the display gradation are written into the lookup table 56. Details of the display gradation will be described later.

ルックアップテーブル56は、高速で書込み・読み出しが可能な半導体記憶素子で構成され、階調制限部55において選択された表示用階調およびコーディングデータを記憶する。   The look-up table 56 is composed of a semiconductor memory element capable of writing / reading at high speed, and stores the display gradation and coding data selected by the gradation limiter 55.

階調変換部51は、表示用階調としてルックアップテーブル56に書き込まれた複数の階調値および各階調値に対応するコーディングデータ(その階調値で放電セルを発光させるための各サブフィールドにおける点灯・非点灯を表すデータ)のうち、入力された画像信号の大きさに最も近い階調値を選択し、その階調値のコーディングデータを読み出す。階調変換部51は、このようにして読み出したコーディングデータをサブフィールドデータとして出力する。したがって、パネル10には、ルックアップテーブル56に記憶された表示用階調の中から選択された階調値により構成される画像が表示される。   The gradation converting unit 51 includes a plurality of gradation values written in the lookup table 56 as display gradations and coding data corresponding to each gradation value (each subfield for causing a discharge cell to emit light with the gradation value). The gradation value closest to the magnitude of the input image signal is selected from the data representing lighting / non-lighting in () and the coding data of the gradation value is read. The gradation converting unit 51 outputs the coding data read in this way as subfield data. Therefore, the panel 10 displays an image composed of gradation values selected from the display gradations stored in the lookup table 56.

ここで、本実施の形態では、サブフィールド毎に設定した階調制限ルールにもとづき、APL検出部52において検出されるAPLに応じて、コーディングテーブルの中から階調値を選択し、選択された階調値を表示用階調としてルックアップテーブル56に書込む構成としている。このようにしてルックアップテーブル56に書き込まれた階調値を用いて画像を表示することで、本実施の形態では、画像表示に用いる階調値を制限し、データ電極駆動回路42における消費電力を削減している。   Here, in the present embodiment, the gradation value is selected from the coding table according to the APL detected by the APL detection unit 52 based on the gradation restriction rule set for each subfield, and the selected value is selected. The gradation value is written in the lookup table 56 as a display gradation. By displaying the image using the gradation value written in the lookup table 56 in this way, in this embodiment, the gradation value used for image display is limited, and the power consumption in the data electrode driving circuit 42 is reduced. Have reduced.

これは、次のような理由による。なお、以下の説明において、「1」で示したサブフィールドは、書込みを行うサブフィールド、すなわち点灯サブフィールドであることを表し、「0」で示したサブフィールドは、書込みを行わないサブフィールド、すなわち非点灯サブフィールドであることを表すものとする。   This is due to the following reason. In the following description, a subfield indicated by “1” indicates a subfield for writing, that is, a lighting subfield, and a subfield indicated by “0” indicates a subfield for which writing is not performed. That is, it represents a non-lighting subfield.

データ電極駆動回路42における消費電力は、書込み放電を発生させる放電セル(以下、「点灯セル」と呼称する)と書込み放電を発生させない放電セル(以下、「非点灯セル」と呼称する)とが隣り合う数が多いほど増え、点灯セル同士または非点灯セル同士が隣り合う数が多いほど少なくなる。これは、データ電極駆動回路42に備えられたデータ電極駆動ICが、内部に有する複数のスイッチング素子を切換えて書込みパルスを発生させており、点灯セルと非点灯セルとが隣り合う数が多いほどスイッチング素子の切換え回数が増加し、逆に点灯セル同士または非点灯セル同士が隣り合う数が多いほど、スイッチング素子の切換え回数が減少するためである。   The power consumption in the data electrode driving circuit 42 is divided into a discharge cell that generates an address discharge (hereinafter referred to as “lighting cell”) and a discharge cell that does not generate an address discharge (hereinafter referred to as “non-lighting cell”). The number increases as the number of adjacent cells increases, and decreases as the number of adjacent lighting cells or non-lighting cells increases. This is because the data electrode driving IC provided in the data electrode driving circuit 42 switches a plurality of switching elements inside to generate an address pulse, and the more the number of lit cells and non-lit cells is adjacent, the more This is because the number of switching times of the switching elements increases, and conversely, the more the number of lighting cells or non-lighting cells adjacent to each other, the smaller the number of switching times of the switching elements.

したがって、APLの低い画像を表示したときには、非点灯セルの数が点灯セルの数よりも多くなって非点灯セル同士が隣り合う割合が増え、同様に、APLの高い画像を表示したときには点灯セルの数が非点灯セルの数よりも多くなって点灯セル同士が隣り合う割合が増えるため、いずれの場合もデータ電極駆動回路42における消費電力は比較的少なくなる。一方、APLが最小値と最大値との中間付近(例えば、APL50%程度)にある画像を表示したときには、非点灯セルの数と点灯セルの数との差が少なくなって点灯セルと非点灯セルとが隣り合う割合が増えるため、データ電極駆動回路42における消費電力は比較的多くなる。   Therefore, when an image with a low APL is displayed, the number of non-lighted cells is larger than the number of lighted cells, and the proportion of non-lighted cells adjacent to each other increases. Similarly, when an image with a high APL is displayed, Therefore, the power consumption in the data electrode driving circuit 42 is relatively small in any case. On the other hand, when an image in which the APL is near the middle between the minimum value and the maximum value (for example, about APL 50%) is displayed, the difference between the number of non-lighted cells and the number of lighted cells is reduced and the lighted cells are not lighted. Since the ratio of adjacent cells increases, the power consumption in the data electrode driving circuit 42 is relatively large.

一方、画像表示に用いる階調値を制限することで、点灯セルと非点灯セルとが隣り合う数を減少させることができる。具体的には、点灯サブフィールドと非点灯サブフィールドとが交互に並ぶようなサブフィールドデータ(例えば、第1SFから第8SFまでの各サブフィールドに「1、0、1、0、1、0、1、0」という発光状態が割り当てられるサブフィールドデータ等)の使用をできるだけ少なくし、点灯サブフィールドが連続するサブフィールドデータや非点灯サブフィールドが連続するサブフィールドデータ(例えば、第1SFから第8SFまでの各サブフィールドに「1、1、1、1、0、0、0、0」という発光状態が割り当てられるサブフィールドデータ等)をできるだけ多く使用することで、点灯セルと非点灯セルとが隣り合う可能性を低減することができる。   On the other hand, by limiting the gradation values used for image display, the number of adjacent lighted cells and non-lighted cells can be reduced. Specifically, subfield data in which lighting subfields and non-lighting subfields are alternately arranged (for example, “1, 0, 1, 0, 1, 0, Subfield data to which a light emission state of “1, 0” is assigned is reduced as much as possible, and subfield data in which the lighting subfield is continuous or subfield data in which the non-lighting subfield is continuous (for example, the first SF to the eighth SF). By using as much as possible subfield data to which the light emission state of “1, 1, 1, 1, 0, 0, 0, 0” is assigned to each subfield until The possibility of being adjacent can be reduced.

すなわち、APLが中程度(例えば、APL50%程度)の画像を表示するときには、点灯サブフィールドが連続するサブフィールドデータや非点灯サブフィールドが連続するサブフィールドデータの割合が多くなるように画像表示に使用できる階調値を制限し、APLが比較的低い画像やAPLが比較的高い画像を表示するときには上述した制限を解いて画像表示に使用できる階調値の数を多くすることで、画像表示品質を良好に保ちつつデータ電極駆動回路42における消費電力を削減することが可能となる。   That is, when displaying an image with a moderate APL (for example, about 50% APL), the image display is performed so that the ratio of the subfield data in which the lighting subfield is continuous and the subfield data in which the non-lighting subfield is continuous increases. By limiting the gradation values that can be used and displaying an image with a relatively low APL or an image with a relatively high APL, the number of gradation values that can be used for image display is increased by solving the above-described restrictions, thereby displaying an image. It is possible to reduce power consumption in the data electrode drive circuit 42 while maintaining good quality.

そこで、本実施の形態では、APLが所定の値、例えば最小値と最大値との中間の値(例えば、50%)のときに、画像表示に使用できる階調値が最も制限され、上述した所定の値からより大きい値に変化するにつれて、または上述した中間の値からより小さい値に変化するにつれて、画像表示に使用できる階調値の制限が解かれるように階調制限ルールを設定し、APLに応じて画像表示に用いる階調値を選択する構成とする。   Therefore, in the present embodiment, when the APL is a predetermined value, for example, an intermediate value between the minimum value and the maximum value (for example, 50%), the gradation value that can be used for image display is most limited. As the gradation value is changed from a predetermined value to a larger value, or as the intermediate value described above is changed to a smaller value, a gradation restriction rule is set so that the restriction on the gradation value that can be used for image display is solved, A gradation value used for image display is selected in accordance with APL.

次に、この階調制限ルールの詳細について説明する。なお、本実施の形態における階調制限ルールは、サブフィールド毎に設定されるものとする。また、1フィールドは8つのサブフィールド(第1SF、第2SF、・・・、第8SF)で構成され、各サブフィールドはそれぞれ(1、2、4、8、16、30、57、108)の輝度重みを持つものとして、以下の説明を行う。ただし、以下に説明する階調制限ルールは、上述したサブフィールド構成の下での一例に過ぎず、1フィールドを構成するサブフィールド数や各サブフィールドの輝度重みが異なる場合はそのサブフィールド構成に応じて最適に設定するものとする。   Next, details of the gradation restriction rule will be described. Note that the gradation restriction rule in the present embodiment is set for each subfield. One field is composed of eight subfields (first SF, second SF,..., Eighth SF), and each subfield has (1, 2, 4, 8, 16, 30, 57, 108). The following description will be given on the assumption of having a luminance weight. However, the gradation restriction rule described below is merely an example under the above-described subfield configuration, and when the number of subfields constituting one field and the luminance weight of each subfield are different, the subfield configuration is changed to that subfield configuration. It shall be set optimally accordingly.

図6は、本発明の一実施の形態における階調制限ルールの一例を示す概略図であり、本実施の形態における第1SFから第7SFまでの階調制限ルールをまとめて示した図である。   FIG. 6 is a schematic diagram showing an example of the gradation restriction rule in one embodiment of the present invention, and is a diagram collectively showing the gradation restriction rules from the first SF to the seventh SF in the present embodiment.

そして、図7は、本発明の一実施の形態における第1SFの階調制限ルールの一例を示す概略図であり、図6に示した階調制限ルールから第1SFに関する階調制限ルールを抜き出して示した図である。   FIG. 7 is a schematic diagram showing an example of the first SF gradation restriction rule according to the embodiment of the present invention. The gradation restriction rule relating to the first SF is extracted from the gradation restriction rule shown in FIG. FIG.

また、図8は、本発明の一実施の形態における第2SFの階調制限ルールの一例を示す概略図であり、図6に示した階調制限ルールから第2SFに関する階調制限ルールを抜き出して示した図である。   FIG. 8 is a schematic diagram showing an example of the second SF gradation restriction rule according to the embodiment of the present invention. The gradation restriction rule regarding the second SF is extracted from the gradation restriction rule shown in FIG. FIG.

また、図9は、本発明の一実施の形態における第3SFの階調制限ルールの一例を示す概略図であり、図6に示した階調制限ルールから第3SFに関する階調制限ルールを抜き出して示した図である。   FIG. 9 is a schematic diagram showing an example of the gradation restriction rule for the third SF according to the embodiment of the present invention. The gradation restriction rule for the third SF is extracted from the gradation restriction rule shown in FIG. FIG.

また、図10は、本発明の一実施の形態における第4SFの階調制限ルールの一例を示す概略図であり、図6に示した階調制限ルールから第4SFに関する階調制限ルールを抜き出して示した図である。   FIG. 10 is a schematic diagram showing an example of the gradation restriction rule for the fourth SF in one embodiment of the present invention. The gradation restriction rule for the fourth SF is extracted from the gradation restriction rule shown in FIG. FIG.

また、図11は、本発明の一実施の形態における第5SFの階調制限ルールの一例を示す概略図であり、図6に示した階調制限ルールから第5SFに関する階調制限ルールを抜き出して示した図である。   FIG. 11 is a schematic diagram showing an example of the fifth SF gradation restriction rule according to the embodiment of the present invention. The gradation restriction rule regarding the fifth SF is extracted from the gradation restriction rule shown in FIG. FIG.

また、図12は、本発明の一実施の形態における第6SFの階調制限ルールの一例を示す概略図であり、図6に示した階調制限ルールから第6SFに関する階調制限ルールを抜き出して示した図である。   FIG. 12 is a schematic diagram showing an example of the sixth SF gradation restriction rule according to the embodiment of the present invention. The gradation restriction rule regarding the sixth SF is extracted from the gradation restriction rule shown in FIG. FIG.

また、図13は、本発明の一実施の形態における第7SFの階調制限ルールの一例を示す概略図であり、図6に示した階調制限ルールから第7SFに関する階調制限ルールを抜き出して示した図である。   FIG. 13 is a schematic diagram showing an example of the gradation restriction rule for the seventh SF according to the embodiment of the present invention. The gradation restriction rule for the seventh SF is extracted from the gradation restriction rule shown in FIG. FIG.

なお、図6から図13において、横軸は、APL検出部52において検出されるAPLを、最大値を100%、最小値を0%として表したものである。また、縦軸は、常時点灯開始階調値を表す。この常時点灯開始階調値とは、常時点灯開始階調値として指定された階調値以上の階調では、所定のサブフィールド、すなわち、その階調制限ルールが設定されたサブフィールドが点灯する階調値のみを表示用階調の候補として選択する、ということを表す。例えば、第1SFにおいて常時点灯開始階調値が「24」であれば、階調値「24」未満では全ての階調値を表示用階調の候補として選択し、階調値「24」以上では第1SFが点灯サブフィールドとなる階調値のみを表示用階調の候補として選択する、ということを表す。また、例えば第2SFにおいて常時点灯開始階調値が「42」であれば、階調値「42」未満では全ての階調値を表示用階調の候補として選択し、階調値「42」以上では第2SFが点灯サブフィールドとなる階調値のみを表示用階調の候補として選択する、ということを表す。   6 to 13, the horizontal axis represents the APL detected by the APL detection unit 52 with the maximum value being 100% and the minimum value being 0%. The vertical axis represents the always-on start gradation value. The always-on start gradation value is a predetermined subfield, that is, a subfield in which the gradation restriction rule is set, in the gradation that is equal to or higher than the gradation value designated as the always-on start gradation value. This means that only the gradation value is selected as a display gradation candidate. For example, if the always-on start gradation value is “24” in the first SF, if the gradation value is less than “24”, all gradation values are selected as display gradation candidates, and the gradation value is “24” or more. In this case, only the gradation value for which the first SF is a lighting subfield is selected as a display gradation candidate. For example, if the always-on start gradation value is “42” in the second SF, all gradation values are selected as display gradation candidates below the gradation value “42”, and the gradation value “42” is selected. The above indicates that only the gradation value for which the second SF is a lighting subfield is selected as a display gradation candidate.

このように、本実施の形態では、第1SFから第7SFまでのそれぞれのサブフィールドに個別に階調制限ルールを設けている。そして、各サブフィールドのそれぞれにおいて表示用階調の候補となる階調値を選択し、全てのサブフィールドに共通する階調値、すなわち全てのサブフィールドの階調制限ルールを満たす階調値を表示用階調として選択するものとする。   As described above, in this embodiment, the gradation restriction rule is individually provided in each of the first SF to the seventh SF. Then, select a gradation value as a display gradation candidate in each of the subfields, and select a gradation value that is common to all the subfields, that is, a gradation value that satisfies the gradation restriction rules of all the subfields. It is assumed that the gradation is selected for display.

この、第1SFから第7SFにおける階調制限ルールの一例を具体的に説明する。   An example of the gradation restriction rule in the first SF to the seventh SF will be specifically described.

第1SFでは、例えば図7に示すように、APL検出部52において検出されるAPLが0%のときの常時点灯開始階調値を「24」とする。そして、APLが増加しているときには、APL10%から常時点灯開始階調値を徐々に下げ始め、APL32%で常時点灯開始階調値を「6」とする。また、APL76%から常時点灯開始階調値を徐々に上げ始め、APL98%で常時点灯開始階調値を再び「24」とする。APLが減少しているときには、APL90%から常時点灯開始階調値を徐々に下げ始め、APL68%で常時点灯開始階調値を「6」とする。また、APL24%から常時点灯開始階調値を徐々に上げ始め、APL2%で常時点灯開始階調値を再び「24」とする。   In the first SF, for example, as shown in FIG. 7, the always-on lighting start gradation value when the APL detected by the APL detection unit 52 is 0% is set to “24”. When the APL increases, the always-on start gradation value starts to gradually decrease from APL 10%, and the always-on start gradation value becomes “6” at APL 32%. In addition, the constant lighting start gradation value is gradually increased from APL 76%, and the constant lighting start gradation value is again set to “24” at APL 98%. When APL is decreasing, the constant lighting start gradation value starts gradually decreasing from APL 90%, and the constant lighting start gradation value is set to “6” at APL 68%. In addition, the constant lighting start gradation value is gradually increased from APL 24%, and the constant lighting start gradation value is again set to “24” at APL 2%.

また、第2SFでは、例えば図8に示すように、APLが0%のときの常時点灯開始階調値を「42」とする。そして、APLが増加しているときには、第1SFの階調制限ルールにおけるAPL10%よりも大きいAPL13%から常時点灯開始階調値を徐々に下げ始め、第1SFの階調制限ルールにおけるAPL32%よりも大きいAPL34%で常時点灯開始階調値を「13」とする。また、第1SFの階調制限ルールにおけるAPL76%よりも小さいAPL74%から常時点灯開始階調値を徐々に上げ始め、第1SFの階調制限ルールにおけるAPL98%よりも小さいAPL95%で常時点灯開始階調値を再び「42」とする。APLが減少しているときには、第1SFの階調制限ルールにおけるAPL90%よりも小さいAPL87%から常時点灯開始階調値を徐々に下げ始め、第1SFの階調制限ルールにおけるAPL68%よりも小さいAPL66%で常時点灯開始階調値を「13」とする。また、第1SFの階調制限ルールにおけるAPL24%よりも大きいAPL26%から常時点灯開始階調値を徐々に上げ始め、第1SFの階調制限ルールにおけるAPL2%よりも大きいAPL5%で常時点灯開始階調値を再び「42」とする。   In the second SF, for example, as shown in FIG. 8, the always-on start gradation value when APL is 0% is set to “42”. When the APL increases, the constant lighting start gradation value gradually starts to gradually decrease from APL 13%, which is larger than APL 10% in the first SF gradation restriction rule, and more than APL 32% in the first SF gradation restriction rule. The constant lighting start gradation value is set to “13” at a large APL of 34%. In addition, the constant lighting start gradation value is gradually increased from APL 74% smaller than APL 76% in the first SF gradation restriction rule, and the constant lighting start floor is set at APL 95% smaller than APL 98% in the first SF gradation restriction rule. The adjustment value is set to “42” again. When the APL is decreasing, the constant lighting start gradation value starts gradually gradually decreasing from APL 87% smaller than APL 90% in the first SF gradation restriction rule, and APL 66 smaller than APL 68% in the first SF gradation restriction rule. %, The always-on start gradation value is “13”. In addition, the constant lighting start gradation value starts to gradually increase from APL26% which is larger than APL24% in the first SF gradation restriction rule, and the constant lighting start floor at APL5% larger than APL2% in the first SF gradation restriction rule. The adjustment value is set to “42” again.

また、第3SFでは、例えば図9に示すように、APLが0%のときの常時点灯開始階調値を「72」とする。そして、APLが増加しているときには、第2SFの階調制限ルールにおけるAPL13%よりも大きいAPL18%から常時点灯開始階調値を徐々に下げ始め、第2SFの階調制限ルールにおけるAPL34%よりも大きいAPL38%で常時点灯開始階調値を「23」とする。また、第2SFの階調制限ルールにおけるAPL74%よりも小さいAPL71%から常時点灯開始階調値を徐々に上げ始め、第2SFの階調制限ルールにおけるAPL95%よりも小さいAPL91%で常時点灯開始階調値を再び「72」とする。APLが減少しているときには、第2SFの階調制限ルールにおけるAPL87%よりも小さいAPL82%から常時点灯開始階調値を徐々に下げ始め、第2SFの階調制限ルールにおけるAPL66%よりも小さいAPL62%で常時点灯開始階調値を「23」とする。また、第2SFの階調制限ルールにおけるAPL26%よりも大きいAPL29%から常時点灯開始階調値を徐々に上げ始め、第2SFの階調制限ルールにおけるAPL5%よりも大きいAPL9%で常時点灯開始階調値を再び「72」とする。   In the third SF, for example, as shown in FIG. 9, the always-on lighting start gradation value when the APL is 0% is set to “72”. When the APL is increasing, the lighting start gradation value gradually starts to gradually decrease from APL 18% which is larger than APL 13% in the second SF gradation restriction rule, and more than APL 34% in the second SF gradation restriction rule. The constant lighting start gradation value is set to “23” with a large APL of 38%. In addition, the constant lighting start gradation value starts to gradually increase from APL 71% smaller than APL 74% in the second SF gradation restriction rule, and the constant lighting start floor at APL 91% smaller than APL 95% in the second SF gradation restriction rule. The adjustment value is set to “72” again. When the APL is decreasing, the lighting start gradation value gradually starts to gradually decrease from APL 82% smaller than APL 87% in the second SF gradation restriction rule, and APL 62 smaller than APL 66% in the second SF gradation restriction rule. %, The always-on start gradation value is “23”. In addition, the constant lighting start gradation value starts to gradually increase from APL 29% which is larger than APL 26% in the second SF gradation restriction rule, and the constant lighting start floor at APL 9% larger than APL 5% in the second SF gradation restriction rule. The adjustment value is set to “72” again.

また、第4SFでは、例えば図10に示すように、APLが0%のときの常時点灯開始階調値を「116」とする。そして、APLが増加しているときには、第3SFの階調制限ルールにおけるAPL18%よりも大きいAPL21%から常時点灯開始階調値を徐々に下げ始め、第3SFの階調制限ルールにおけるAPL38%よりも大きいAPL40%で常時点灯開始階調値を「41」とする。また、第3SFの階調制限ルールにおけるAPL71%よりも小さいAPL68%から常時点灯開始階調値を徐々に上げ始め、第3SFの階調制限ルールにおけるAPL91%よりも小さいAPL87%で常時点灯開始階調値を再び「116」とする。APLが減少しているときには、第3SFの階調制限ルールにおけるAPL82%よりも小さいAPL79%から常時点灯開始階調値を徐々に下げ始め、第3SFの階調制限ルールにおけるAPL62%よりも小さいAPL60%で常時点灯開始階調値を「41」とする。また、第3SFの階調制限ルールにおけるAPL29%よりも大きいAPL32%から常時点灯開始階調値を徐々に上げ始め、第3SFの階調制限ルールにおけるAPL9%よりも大きいAPL13%で常時点灯開始階調値を再び「116」とする。   In the fourth SF, for example, as shown in FIG. 10, the always-on lighting start gradation value when the APL is 0% is set to “116”. When the APL increases, the always-on start gradation value starts gradually decreasing from APL 21%, which is larger than APL 18% in the third SF gradation restriction rule, and more than APL 38% in the third SF gradation restriction rule. The constant lighting start gradation value is set to “41” with a large APL of 40%. Also, the constant lighting start gradation value starts to gradually increase from APL 68% smaller than APL 71% in the third SF gradation restriction rule, and the constant lighting start floor at APL 87% smaller than APL 91% in the third SF gradation restriction rule. The adjustment value is set to “116” again. When the APL is decreasing, the steady lighting start gradation value starts gradually decreasing from APL 79% smaller than APL 82% in the third SF gradation restriction rule, and APL 60 smaller than APL 62% in the third SF gradation restriction rule. %, The always-on start gradation value is “41”. In addition, the constant lighting start gradation value is gradually increased from APL 32% which is larger than APL 29% in the third SF gradation restriction rule, and the constant lighting start floor is set at APL 13% larger than APL 9% in the third SF gradation restriction rule. The adjustment value is set to “116” again.

また、第5SFでは、例えば図11に示すように、APLが0%のときの常時点灯開始階調値を「176」とする。そして、APLが増加しているときには、第4SFの階調制限ルールにおけるAPL21%よりも大きいAPL23%から常時点灯開始階調値を徐々に下げ始め、第4SFの階調制限ルールにおけるAPL40%よりも大きいAPL41%で常時点灯開始階調値を「71」とする。また、第4SFの階調制限ルールにおけるAPL68%よりも小さいAPL65%から常時点灯開始階調値を徐々に上げ始め、第4SFの階調制限ルールにおけるAPL87%よりも小さいAPL83%で常時点灯開始階調値を再び「176」とする。APLが減少しているときには、第4SFの階調制限ルールにおけるAPL79%よりも小さいAPL77%から常時点灯開始階調値を徐々に下げ始め、第4SFの階調制限ルールにおけるAPL60%よりも小さいAPL59%で常時点灯開始階調値を「71」とする。また、第4SFの階調制限ルールにおけるAPL32%よりも大きいAPL35%から常時点灯開始階調値を徐々に上げ始め、第4SFの階調制限ルールにおけるAPL13%よりも大きいAPL17%で常時点灯開始階調値を再び「176」とする。   In the fifth SF, for example, as shown in FIG. 11, the always-on lighting start gradation value when APL is 0% is set to “176”. When APL increases, the always-on lighting start gradation value gradually starts to decrease gradually from APL 23%, which is larger than APL 21% in the fourth SF gradation restriction rule, and more than APL 40% in the fourth SF gradation restriction rule. The constant lighting start gradation value is set to “71” at a large APL of 41%. In addition, the constant lighting start gradation value starts to gradually increase from APL 65% smaller than APL 68% in the fourth SF gradation restriction rule, and the constant lighting start floor at APL 83% smaller than APL 87% in the fourth SF gradation restriction rule. The adjustment value is set to “176” again. When the APL is decreasing, the constant lighting start gradation value gradually starts to gradually decrease from APL 77% smaller than APL 79% in the fourth SF gradation restriction rule, and APL 59 smaller than APL 60% in the fourth SF gradation restriction rule. %, The always-on start gradation value is “71”. In addition, the constant lighting start gradation value is gradually increased from APL 35% which is larger than APL 32% in the fourth SF gradation restriction rule, and the constant lighting start floor is set at APL 17% which is larger than APL 13% in the fourth SF gradation restriction rule. The adjustment value is set to “176” again.

また、第6SFでは、例えば図12に示すように、APLが0%のときの常時点灯開始階調値を「255」とする。そして、APLが増加しているときには、第5SFの階調制限ルールにおけるAPL23%よりも大きいAPL27%から常時点灯開始階調値を徐々に下げ始め、第5SFの階調制限ルールにおけるAPL41%よりも大きいAPL46%で常時点灯開始階調値を「115」とする。また、第5SFの階調制限ルールにおけるAPL65%よりも小さいAPL63%から常時点灯開始階調値を徐々に上げ始め、第5SFの階調制限ルールにおけるAPL83%よりも小さいAPL82%で常時点灯開始階調値を再び「255」とする。APLが減少しているときには、第5SFの階調制限ルールにおけるAPL77%よりも小さいAPL73%から常時点灯開始階調値を徐々に下げ始め、第5SFの階調制限ルールにおけるAPL59%よりも小さいAPL54%で常時点灯開始階調値を「115」とする。また、第5SFの階調制限ルールにおけるAPL35%よりも大きいAPL37%から常時点灯開始階調値を徐々に上げ始め、第5SFの階調制限ルールにおけるAPL17%よりも大きいAPL18%で常時点灯開始階調値を再び「255」とする。   In the sixth SF, for example, as shown in FIG. 12, the always-on start gradation value when APL is 0% is set to “255”. When the APL is increasing, the always-on lighting start gradation value starts gradually decreasing from APL27% which is larger than APL23% in the fifth SF gradation restriction rule, and is more than APL41% in the fifth SF gradation restriction rule. The constant lighting start gradation value is set to “115” with a large APL of 46%. In addition, the constant lighting start gradation value starts to gradually increase from APL 63% smaller than APL 65% in the fifth SF gradation restriction rule, and the constant lighting start floor at APL 82% smaller than APL 83% in the fifth SF gradation restriction rule. The adjustment value is again set to “255”. When the APL is decreasing, the constant lighting start gradation value gradually starts to gradually decrease from APL 73% smaller than APL 77% in the fifth SF gradation restriction rule, and APL 54 smaller than APL 59% in the fifth SF gradation restriction rule. %, The always-on start gradation value is “115”. Also, the constant lighting start gradation value starts to gradually increase from APL 37% which is larger than APL 35% in the fifth SF gradation restriction rule, and the constant lighting start floor at APL 18% larger than APL 17% in the fifth SF gradation restriction rule. The adjustment value is again set to “255”.

また、第7SFでは、例えば図13に示すように、APLが0%のときの常時点灯開始階調値を「255」とする。そして、APLが増加しているときには、第6SFの階調制限ルールにおけるAPL27%よりも大きいAPL30%から常時点灯開始階調値を徐々に下げ始め、第6SFの階調制限ルールにおけるAPL46%よりも大きいAPL48%で常時点灯開始階調値を「175」とする。また、第6SFの階調制限ルールにおけるAPL63%よりも小さいAPL60%から常時点灯開始階調値を徐々に上げ始め、第6SFの階調制限ルールにおけるAPL82%よりも小さいAPL78%で常時点灯開始階調値を再び「255」とする。APLが減少しているときには、第6SFの階調制限ルールにおけるAPL73%よりも小さいAPL70%から常時点灯開始階調値を徐々に下げ始め、第6SFの階調制限ルールにおけるAPL54%よりも小さいAPL52%で常時点灯開始階調値を「175」とする。また、第6SFの階調制限ルールにおけるAPL37%よりも大きいAPL40%から常時点灯開始階調値を徐々に上げ始め、第6SFの階調制限ルールにおけるAPL18%よりも大きいAPL22%で常時点灯開始階調値を再び「255」とする。   Further, in the seventh SF, for example, as shown in FIG. 13, the always-on lighting start gradation value when APL is 0% is set to “255”. When the APL increases, the constant lighting start gradation value gradually starts to gradually decrease from APL 30%, which is larger than APL 27% in the sixth SF gradation restriction rule, and more than APL 46% in the sixth SF gradation restriction rule. The constant lighting start gradation value is set to “175” with a large APL of 48%. The constant lighting start gradation value is gradually increased from APL 60% smaller than APL 63% in the sixth SF gradation restriction rule, and the constant lighting start floor is set at APL 78% smaller than APL 82% in the sixth SF gradation restriction rule. The adjustment value is again set to “255”. When the APL is decreasing, the constant lighting start gradation value starts gradually gradually decreasing from APL 70% smaller than APL 73% in the sixth SF gradation restriction rule, and APL 52 smaller than APL 54% in the sixth SF gradation restriction rule. %, The always-on start gradation value is “175”. Also, the constant lighting start gradation value is gradually increased from APL 40% which is larger than APL 37% in the sixth SF gradation restriction rule, and the constant lighting start floor is set at APL 22% which is larger than APL 18% in the sixth SF gradation restriction rule. The adjustment value is again set to “255”.

そして、本実施の形態では、第1SFから第7SFのそれぞれにおいて、各階調制限ルールにもとづく表示用階調の候補を選択し、全てのサブフィールドの表示用階調の候補に共通して含まれる階調値のみを表示用階調とする。すなわち、全てのサブフィールドの階調制限ルールを満たす階調値を表示用階調とする。   In this embodiment, in each of the first SF to the seventh SF, a display gradation candidate based on each gradation restriction rule is selected and included in the display gradation candidates in all subfields. Only the gradation value is used as the display gradation. That is, a gradation value satisfying the gradation restriction rule of all subfields is set as a display gradation.

なお、本実施の形態において最も輝度重みの大きい第8SFは所定の階調値(例えば、階調値「119」)以上で常時点灯となるので、ここでは、階調制限ルールを設けていない。すなわち、第8SFに関しては、全ての階調値を表示用階調の候補として扱うものとする。   In the present embodiment, since the eighth SF having the largest luminance weight is always lit at a predetermined gradation value (for example, gradation value “119”) or more, no gradation restriction rule is provided here. That is, regarding the eighth SF, all gradation values are handled as display gradation candidates.

この階調制限ルールにもとづきAPLに応じて表示用階調を選択するときの動作についてさらに詳細に説明する。   The operation when selecting a display gradation in accordance with the APL based on this gradation restriction rule will be described in more detail.

図14は、本発明の一実施の形態におけるコーディングテーブルの一例を示した図である。なお、ここでは、階調値「0」から階調値「50」までのコーディングデータを示し、階調値「51」以上のコーディングデータは省略しているが、階調値「51」以上においても、各階調値にそれぞれ同様のコーディングデータが設定されているものとする。   FIG. 14 is a diagram showing an example of the coding table according to the embodiment of the present invention. Here, the coding data from the gradation value “0” to the gradation value “50” is shown, and the coding data above the gradation value “51” is omitted, but at the gradation value “51” or more. Also, it is assumed that the same coding data is set for each gradation value.

この、図14に示すようなコーディングテーブルが、記憶部53からデータ読み出し部54に読み出される。   The coding table as shown in FIG. 14 is read from the storage unit 53 to the data reading unit 54.

次に、階調制限部55では、APL検出部52において検出されたAPLにもとづき表示用階調を選択する。ここでは、まず、APL1%のときを例にして、表示用階調がどのように選択されるかを説明する。なお、図6から図13には、APL1%をAで示している。   Next, the gradation limiting unit 55 selects a display gradation based on the APL detected by the APL detection unit 52. Here, first, how the display gradation is selected will be described by taking APL 1% as an example. In FIGS. 6 to 13, APL 1% is indicated by A.

上述した本実施の形態における階調制限ルールでは、APLが1%のときの常時点灯開始階調値は、図6から図13に示すように、第1SFから第7SFまで、順に「24」、「42」、「72」、「116」、「176」、「255」、「255」となる。   In the gradation limiting rule in the present embodiment described above, the always-on start gradation value when the APL is 1% is “24” in order from the first SF to the seventh SF, as shown in FIGS. “42”, “72”, “116”, “176”, “255”, “255”.

したがって、第1SFにおいては、常時点灯開始階調値は「24」なので、階調値「24」未満では全ての階調値が、階調値「24」以上では第1SFが点灯サブフィールドとなる階調値が、それぞれ表示用階調の候補となる。例えば、図14に示すように、階調値「24」、階調値「26」、階調値「28」、階調値「30」、・・・は、第1SFが「0」、すなわち非点灯サブフィールドとなるので、表示用階調としては選択されない。また、階調値「25」、階調値「27」、階調値「29」、階調値「31」、・・・は、第1SFが「1」、すなわち点灯サブフィールドとなるので、表示用階調の候補となる。このようにして、第1SFにおける表示用階調の候補が選択される。   Therefore, in the first SF, the always-on lighting start gradation value is “24”, so that all gradation values are below the gradation value “24”, and the first SF is the lighting subfield above the gradation value “24”. The gradation values are candidates for display gradation. For example, as shown in FIG. 14, the gradation value “24”, the gradation value “26”, the gradation value “28”, the gradation value “30”,... Since it is a non-lighting subfield, it is not selected as a display gradation. In addition, the gradation value “25”, gradation value “27”, gradation value “29”, gradation value “31”,... Candidate for display gradation. In this manner, display gradation candidates in the first SF are selected.

また、第2SFにおいては、常時点灯開始階調値は「42」なので、階調値「42」未満では全ての階調値が、階調値「42」以上では第2SFが点灯サブフィールドとなる階調値が、それぞれ表示用階調の候補となる。例えば、図14に示すように、階調値「42」、階調値「43」、階調値「46」、階調値「47」、・・・は、第2SFが「0」、すなわち非点灯サブフィールドとなるので、表示用階調としては選択されない。また、階調値「44」、階調値「45」、階調値「48」、階調値「49」、・・・は、第2SFが「1」、すなわち点灯サブフィールドとなるので、表示用階調の候補となる。このようにして、第2SFにおける表示用階調の候補を選択する。   In the second SF, the always-on lighting start gradation value is “42”, so that all gradation values are below the gradation value “42”, and the second SF is the lighting subfield above the gradation value “42”. The gradation values are candidates for display gradation. For example, as shown in FIG. 14, the gradation value “42”, the gradation value “43”, the gradation value “46”, the gradation value “47”,... Since it is a non-lighting subfield, it is not selected as a display gradation. In addition, the gradation value “44”, gradation value “45”, gradation value “48”, gradation value “49”,... Candidate for display gradation. In this manner, display gradation candidates in the second SF are selected.

このようにして、階調制限部55において、各サブフィールドのそれぞれにおける表示用階調の候補が選択され、全てのサブフィールドにおいて共通に選択された階調値が、最終的な表示用階調として選択される。このようにして選択された表示用階調の一例を図15に示す。   In this manner, the gradation limiting unit 55 selects display gradation candidates in each of the subfields, and the gradation value selected in common in all the subfields is used as the final display gradation. Selected as. An example of the display gradation selected in this way is shown in FIG.

図15は、本発明の一実施の形態における表示用階調と各階調値におけるコーディングデータの一例を示した図である。なお、図15に示す表示用階調は、APLが1%のときに、図14に示したコーディングテーブルの中から、上述した階調制限ルールにもとづき選択された階調値および各階調値のコーディングデータを示したものであり、上述した階調制限ルールにおいては、画像表示に使用できる階調値の数が最も多い表示用階調を示したものである。   FIG. 15 is a diagram showing an example of the display gradation and the coding data at each gradation value in the embodiment of the present invention. Note that the display gradation shown in FIG. 15 is the gradation value selected from the coding table shown in FIG. 14 based on the above-described gradation restriction rule and the gradation value when the APL is 1%. The coding data is shown, and the gradation restriction rule described above indicates the display gradation having the largest number of gradation values that can be used for image display.

上述した本実施の形態における階調制限ルールでは、APLが1%のときの、第1SFから第7SFまでの常時点灯開始階調値は、順に「24」、「42」、「72」、「116」、「176」、「255」、「255」である。したがって、図15に示す表示用階調では、階調値「24」以上では第1SFが常時点灯となり、階調値「42」以上では第2SFが常時点灯となり、階調値「72」以上では第3SFが常時点灯となり、階調値「116」以上では第4SFが常時点灯となり、階調値「176」以上では第5SFが常時点灯となる。   In the gradation limitation rule in the present embodiment described above, the always-on start gradation values from the first SF to the seventh SF when the APL is 1% are “24”, “42”, “72”, “ 116 ”,“ 176 ”,“ 255 ”, and“ 255 ”. Therefore, in the display gradation shown in FIG. 15, the first SF is always lit when the gradation value is “24” or more, the second SF is always lit when the gradation value is “42” or more, and the gradation value is “72” or more. The third SF is always lit, the fourth SF is always lit when the gradation value is “116” or more, and the fifth SF is always lit when the gradation value is “176” or more.

次に、APL50%のときの表示用階調を説明する。図16は、本発明の一実施の形態における表示用階調と各階調値におけるコーディングデータの一例を示した図である。なお、図16に示す表示用階調は、APLが50%のときに、図14に示したコーディングテーブルの中から、上述した階調制限ルールにもとづき選択された階調値および各階調値のコーディングデータを示したものであり、上述した階調制限ルールにおいては、画像表示に使用することができる階調値が最も制限されたときの表示用階調を示したものである。なお、図6から図13には、APL50%をCで示している。   Next, display gradation when APL is 50% will be described. FIG. 16 is a diagram showing an example of the display gradation and the coding data at each gradation value in the embodiment of the present invention. Note that the display gradation shown in FIG. 16 is the gradation value selected from the coding table shown in FIG. 14 based on the gradation restriction rule described above and the gradation value when the APL is 50%. The coding data is shown, and the gradation limit rule described above indicates the display gradation when the gradation value that can be used for image display is most limited. In FIGS. 6 to 13, APL 50% is indicated by C.

上述した本実施の形態における階調制限ルールでは、APLが50%のときの第1SFから第7SFまでの常時点灯開始階調値は、順に「6」、「13」、「23」、「41」、「71」、「115」、「175」である。したがって、図16に示す表示用階調では、階調値「6」以上では第1SFが常時点灯となり、階調値「13」以上では第2SFが常時点灯となり、階調値「23」以上では第3SFが常時点灯となり、階調値「41」以上では第4SFが常時点灯となり、階調値「71」以上では第5SFが常時点灯となり、階調値「115」以上では第6SFが常時点灯となる。なお、第7SFは階調値「175」以上で常時点灯となるが、図14に示したコーディングテーブルにはそのルールを満たすコーディングデータの階調値がないため、図16では、最大階調値が「169」となっている。   In the gradation limitation rule in the present embodiment described above, the always-on start gradation values from the first SF to the seventh SF when the APL is 50% are “6”, “13”, “23”, “41” in order. ”,“ 71 ”,“ 115 ”, and“ 175 ”. Therefore, in the display gradation shown in FIG. 16, the first SF is always lit when the gradation value is “6” or more, the second SF is always lit when the gradation value is “13” or more, and the gradation value is “23” or more. The third SF is always lit, the fourth SF is always lit when the gradation value is “41” or more, the fifth SF is always lit when the gradation value is “71” or more, and the sixth SF is always lit when the gradation value is “115” or more. It becomes. Note that the seventh SF is always lit when the gradation value is “175” or more, but the coding table shown in FIG. 14 does not have the gradation value of the coding data that satisfies the rule. Is “169”.

このように、画像表示に用いる階調値を制限することで、表示画像において点灯サブフィールドが連続する割合を増加させることができる。例えば、画像表示に用いる階調値の制限が比較的緩い図15に示したコーディングテーブルと比較して、図16に示した表示用階調では、点灯サブフィールドが連続する階調値の割合を増加させることができる。これにより、パネル10に画像を表示するときに点灯セル同士または非点灯セル同士が隣り合う数を、画像表示に用いる階調値の制限が緩いときと比較して、増加させることができる。すなわち、点灯セルと非点灯セルとが隣り合う数を減少させることができるので、データ電極駆動回路42における消費電力を低減させることが可能となる。   Thus, by limiting the gradation values used for image display, it is possible to increase the rate at which the lighting subfields are continuous in the display image. For example, in comparison with the coding table shown in FIG. 15 where the gradation value used for image display is relatively loose, the display gradation shown in FIG. Can be increased. Thereby, when displaying an image on the panel 10, the number of adjacent lit cells or non-lit cells can be increased as compared with a case where the limit of gradation values used for image display is loose. That is, since the number of adjacent lighting cells and non-lighting cells can be reduced, the power consumption in the data electrode drive circuit 42 can be reduced.

一方、図15に示した表示用階調においては、図16に示した表示用階調と比較して、画像表示に用いる階調値の制限が解かれ、より多くの階調値を画像表示に用いることができる。このように、画像表示に用いる階調値の制限が解かれることで、図15に示した表示用階調においては、図16に示した表示用階調と比較して、点灯サブフィールドが連続する割合は減少する。しかし、データ電極駆動回路42における消費電力が比較的少ないので問題とはならない。   On the other hand, in the display gradation shown in FIG. 15, compared to the display gradation shown in FIG. 16, the restriction on the gradation value used for image display is released, and more gradation values are displayed. Can be used. As described above, the limitation on the gradation value used for image display is lifted, so that the display gradation shown in FIG. 15 has a continuous lighting subfield compared to the display gradation shown in FIG. The rate of doing decreases. However, since the power consumption in the data electrode driving circuit 42 is relatively small, there is no problem.

また、人間の視覚はAPLの低い画像ほど輝度の変化を感じやすい。そのため、APLの低い画像ではできるだけ画像表示に用いる階調値の数が多い方が望ましい。そして、本実施の形態では、APLの低い画像において、画像表示に使用できる階調値の数を多くすることができるので、画像表示品質を良好に保つことができる。   In addition, human vision tends to perceive a change in luminance as the image has a lower APL. Therefore, it is desirable that the number of gradation values used for image display is as large as possible in an image with a low APL. In this embodiment, since the number of gradation values that can be used for image display can be increased in an image with a low APL, the image display quality can be kept good.

なお、図15には、上述したコーディングテーブルおよび階調制限ルールにおいて、画像表示に使用することができる階調値の数が最も多い場合を、図16には、画像表示に使用することができる階調値の数が最も少ない場合を示したが、これらの間においては、例えば図6から図13にBで示すように、検出されるAPLに応じて、画像表示に使用することができる階調値の数が変化する。   15 shows the case where the number of gradation values that can be used for image display is the largest in the above-described coding table and gradation restriction rule, and FIG. 16 shows that it can be used for image display. Although the case where the number of gradation values is the smallest is shown, for example, as shown by B in FIGS. 6 to 13, floors that can be used for image display according to the detected APL. The number of key values changes.

画像表示に用いられる階調値の数が変化したときに生じる表示画像の変化は、階調値の数の変化が大きいほど認識されやすく、画像表示品質がより劣化したように感じられる。   The change in the display image that occurs when the number of gradation values used for image display changes is more easily recognized as the change in the number of gradation values increases, and the image display quality seems to be further deteriorated.

しかし、本実施の形態においては、例えば、図6から図13に示したような階調制限ルールを設け、APLにもとづき決定される全てのサブフィールドの階調制限ルールを満たす階調値を表示用階調としているので、表示用階調として用いる階調値の数を、APLの変化に応じて緩やかに変化させることができる。したがって、表示用階調として用いる階調値の数が変化したときに発生する表示画像の変化を低減することができ、表示画像の変化を認識されにくくして、画像表示品質を良好に保つ効果をより高めることができる。   However, in the present embodiment, for example, gradation restriction rules as shown in FIGS. 6 to 13 are provided, and gradation values satisfying the gradation restriction rules of all subfields determined based on APL are displayed. Therefore, the number of gradation values used as the display gradation can be changed gently according to the change in APL. Therefore, it is possible to reduce the change in the display image that occurs when the number of gradation values used as the display gradation changes, making it difficult for the change in the display image to be recognized, and maintaining the image display quality at a good level. Can be further enhanced.

以上示したように、本実施の形態によれば、APLと常時点灯開始階調値とを関係付けした階調制限ルールをサブフィールド毎に設定するとともに、データ電極駆動回路42における消費電力が比較的多いAPLが中程度の画像を表示するときには、データ電極駆動回路42における消費電力が比較的少ないAPLの低い画像およびAPLの高い画像を表示するときよりも画像表示用の階調値として選択される階調値が制限されるように各階調制限ルールを設定し、検出したAPLにもとづき表示用階調を選択する構成とすることで、画像表示品質を良好に保ちつつデータ電極駆動回路42における消費電力を削減することが可能となる。   As described above, according to the present embodiment, the gradation restriction rule that associates the APL and the always-on start gradation value is set for each subfield, and the power consumption in the data electrode driving circuit 42 is compared. When a moderately large APL is displayed as an intermediate image, the data electrode drive circuit 42 is selected as a gradation value for image display, compared with the case where an image with a relatively low APL and a high APL are displayed. In the data electrode driving circuit 42, the gradation limit rule is set so that the gradation value to be limited is set, and the gradation for display is selected based on the detected APL. It becomes possible to reduce power consumption.

なお、本実施の形態では、各階調制限ルールのそれぞれに、上述したようなヒステリシス特性を持たせているが、本発明は必ずしもこの構成に限定されるものではない。しかし、階調制限ルールにヒステリシス特性を持たせることで、表示用階調に頻繁な変動が発生するのを防止して動作の安定化を図ることができ、画像表示品質をより向上させることができるので、望ましい。   In the present embodiment, each gradation limiting rule has the hysteresis characteristics as described above, but the present invention is not necessarily limited to this configuration. However, by providing hysteresis characteristics to the gradation limit rule, it is possible to prevent frequent fluctuations in the display gradation and stabilize the operation, thereby further improving the image display quality. It is desirable because it can.

なお、本実施の形態では、表示に用いる階調値を制限するため、画像信号の階調値の数(例えば、256階調)よりも、表示に用いる階調値の数の方が少なくなる。しかし、これは、画像信号の階調値と表示用に選択された階調値との間に差があるときに、その差を周囲の画素に拡散させることで表示される階調値を画像信号の階調値に近づけるといった、一般に知られた誤差拡散処理や、あるいはディザ処理を行うことで補うことができる。   In the present embodiment, since the gradation value used for display is limited, the number of gradation values used for display is smaller than the number of gradation values of the image signal (for example, 256 gradations). . However, when there is a difference between the gradation value of the image signal and the gradation value selected for display, the gradation value displayed by diffusing the difference to surrounding pixels is displayed in the image. This can be compensated by performing generally known error diffusion processing or dither processing such as approaching the tone value of the signal.

なお、本実施の形態では、APLの高い画像を表示するときに画像表示に用いる階調値の制限が解かれる構成を説明したが、人間の視覚はAPLの高い画像では輝度の変化を比較的感じにくいため、APLが高いときにはAPLが中程度のときと同様に階調値を制限したままとする構成としてもかまわない。   In the present embodiment, a configuration has been described in which the limitation of the gradation value used for image display is resolved when displaying an image with a high APL. However, human vision is relatively sensitive to changes in luminance in an image with a high APL. Since it is difficult to feel, the gradation value may be limited when the APL is high as in the case where the APL is medium.

なお、本発明における実施の形態は、走査電極SC1〜走査電極SCnを第1の走査電極群と第2の走査電極群とに分割し、書込み期間を、第1の走査電極群に属する走査電極のそれぞれに走査パルスを印加する第1の書込み期間と、第2の走査電極群に属する走査電極のそれぞれに走査パルスを印加する第2の書込み期間とで構成する、いわゆる2相駆動によるパネルの駆動方法にも適用させることができ、上述と同様の効果を得ることができる。   In the embodiment of the present invention, scan electrode SC1 to scan electrode SCn are divided into a first scan electrode group and a second scan electrode group, and an address period is a scan electrode belonging to the first scan electrode group. Of a panel by so-called two-phase driving, which includes a first address period in which a scan pulse is applied to each of the first and second address periods in which a scan pulse is applied to each of the scan electrodes belonging to the second scan electrode group. The present invention can also be applied to a driving method, and the same effect as described above can be obtained.

なお、本発明における実施の形態は、走査電極と走査電極とが隣り合い、維持電極と維持電極とが隣り合う電極構造、すなわち前面板21に設けられる電極の配列が、「・・・走査電極、走査電極、維持電極、維持電極、走査電極、走査電極、・・・」となる電極構造のパネルにおいても、有効である。   In the embodiment of the present invention, the scan electrode and the scan electrode are adjacent to each other, and the sustain electrode and the sustain electrode are adjacent to each other. , Scan electrode, sustain electrode, sustain electrode, scan electrode, scan electrode,...

なお、本発明の実施の形態において示した階調制限ルールは単に一例を挙げたものに過ぎず、階調制限ルールを説明する際に挙げた具体的な各数値も単なる一例に過ぎない。これらの具体的な各数値は、50インチ、表示電極対数1080対のパネルの特性にもとづき設定したものであって、実施の形態における一例を示したものに過ぎない。本発明はこれらの数値やサブフィールド構成に何ら限定されるものではなく、パネルの特性やプラズマディスプレイ装置の仕様等に合わせて最適に設定することが望ましい。また、これらの各数値は、上述した効果を得られる範囲でのばらつきを許容するものとする。   Note that the gradation limit rule shown in the embodiment of the present invention is merely an example, and specific numerical values given when explaining the gradation limit rule are merely examples. Each of these specific numerical values is set based on the characteristics of a panel of 50 inches and 1080 pairs of display electrodes, and is merely an example in the embodiment. The present invention is not limited to these numerical values and subfield configurations, and is desirably set optimally according to the characteristics of the panel, the specifications of the plasma display device, and the like. Each of these numerical values is allowed to vary within a range where the above-described effect can be obtained.

なお、本発明の実施の形態では、消去ランプ波形電圧を走査電極SC1〜走査電極SCnに印加する構成を説明したが、消去ランプ波形電圧を維持電極SU1〜維持電極SUnに印加する構成とすることもできる。あるいは、消去ランプ波形電圧ではなく、いわゆる細幅消去パルスにより消去放電を発生させる構成としてもよい。   In the embodiment of the present invention, the configuration in which the erase ramp waveform voltage is applied to scan electrode SC1 through scan electrode SCn has been described. However, the erase ramp waveform voltage is applied to sustain electrode SU1 through sustain electrode SUn. You can also. Alternatively, an erasing discharge may be generated not by an erasing ramp waveform voltage but by a so-called narrow erasing pulse.

本発明は、大画面化、高精細化されたパネルにおいても、画像表示品質を良好に保ちつつ消費電力を削減することができるので、プラズマディスプレイ装置およびパネルの駆動方法として有用である。   The present invention is useful as a method for driving a plasma display device and a panel because power consumption can be reduced while maintaining good image display quality even in a panel with a large screen and high definition.

本発明の一実施の形態におけるパネルの構造を示す分解斜視図The disassembled perspective view which shows the structure of the panel in one embodiment of this invention. 同パネルの電極配列図Electrode arrangement of the panel 同パネルの各電極に印加する駆動電圧波形図Drive voltage waveform diagram applied to each electrode of the panel 本発明の一実施の形態におけるプラズマディスプレイ装置の回路ブロック図The circuit block diagram of the plasma display apparatus in one embodiment of the present invention 本発明の一実施の形態における画像信号処理回路の回路ブロック図1 is a circuit block diagram of an image signal processing circuit according to an embodiment of the present invention. 本発明の一実施の形態における階調制限ルールの一例を示す概略図Schematic which shows an example of the gradation limitation rule in one embodiment of this invention 本発明の一実施の形態における第1SFの階調制限ルールの一例を示す概略図Schematic which shows an example of the gradation restriction | limiting rule of 1st SF in one embodiment of this invention. 本発明の一実施の形態における第2SFの階調制限ルールの一例を示す概略図Schematic which shows an example of the gradation restriction | limiting rule of 2nd SF in one embodiment of this invention. 本発明の一実施の形態における第3SFの階調制限ルールの一例を示す概略図Schematic which shows an example of the gradation restriction | limiting rule of 3rd SF in one embodiment of this invention. 本発明の一実施の形態における第4SFの階調制限ルールの一例を示す概略図Schematic which shows an example of the gradation restriction | limiting rule of 4th SF in one embodiment of this invention. 本発明の一実施の形態における第5SFの階調制限ルールの一例を示す概略図Schematic which shows an example of the gradation restriction | limiting rule of 5th SF in one embodiment of this invention. 本発明の一実施の形態における第6SFの階調制限ルールの一例を示す概略図Schematic which shows an example of the gradation restriction | limiting rule of 6th SF in one embodiment of this invention. 本発明の一実施の形態における第7SFの階調制限ルールの一例を示す概略図Schematic which shows an example of the gradation restriction | limiting rule of 7th SF in one embodiment of this invention. 本発明の一実施の形態におけるコーディングテーブルの一例を示した図The figure which showed an example of the coding table in one embodiment of this invention 本発明の一実施の形態における表示用階調と各階調値におけるコーディングデータの一例を示した図The figure which showed an example of the coding data in the gradation for display in each embodiment of this invention, and each gradation value 本発明の一実施の形態における表示用階調と各階調値におけるコーディングデータの一例を示した図The figure which showed an example of the coding data in the gradation for display in each embodiment of this invention, and each gradation value

符号の説明Explanation of symbols

1 プラズマディスプレイ装置
10 パネル
21 (ガラス製の)前面板
22 走査電極
23 維持電極
24 表示電極対
25,33 誘電体層
26 保護層
31 背面板
32 データ電極
34 隔壁
35 蛍光体層
41 画像信号処理回路
42 データ電極駆動回路
43 走査電極駆動回路
44 維持電極駆動回路
45 タイミング発生回路
51 階調変換部
52 APL検出部
53 記憶部
54 データ読み出し部
55 階調制限部
56 ルックアップテーブル
DESCRIPTION OF SYMBOLS 1 Plasma display apparatus 10 Panel 21 Front plate (made of glass) 22 Scan electrode 23 Sustain electrode 24 Display electrode pair 25, 33 Dielectric layer 26 Protective layer 31 Back plate 32 Data electrode 34 Partition 35 Phosphor layer 41 Image signal processing circuit 42 data electrode drive circuit 43 scan electrode drive circuit 44 sustain electrode drive circuit 45 timing generation circuit 51 gradation conversion unit 52 APL detection unit 53 storage unit 54 data readout unit 55 gradation limit unit 56 lookup table

Claims (7)

初期化期間と書込み期間と維持期間とを有するサブフィールドを1フィールド内に複数設けるサブフィールド法により駆動され、データ電極を有するプラズマディスプレイパネルと、
前記書込み期間に書込みパルスを発生させ前記データ電極に印加して前記データ電極を駆動するデータ電極駆動回路と、
前記プラズマディスプレイパネルが有する放電セルを画像信号に応じた階調値で発光させるために、画像信号を前記放電セルにおけるサブフィールド毎の発光・非発光を示すサブフィールドデータに変換する画像信号処理回路とを備え、
前記画像信号処理回路は、
画像信号の平均輝度レベルを検出するAPL検出部と、
各サブフィールドのそれぞれに設定された階調制限ルールと前記APL検出部において検出された平均輝度レベルとにもとづき、あらかじめ設定された複数の階調値の中から、各サブフィールドのそれぞれに設定された前記階調制限ルールの全てを満たす階調値を選択して画像表示用の階調値とする階調制限部とを有することを特徴とするプラズマディスプレイ装置。
A plasma display panel having a data electrode driven by a subfield method in which a plurality of subfields having an initialization period, an address period, and a sustain period are provided in one field;
A data electrode driving circuit that generates an address pulse during the address period and applies the data pulse to the data electrode to drive the data electrode;
An image signal processing circuit for converting an image signal into subfield data indicating light emission / non-light emission for each subfield in the discharge cell in order to cause the discharge cell of the plasma display panel to emit light with a gradation value corresponding to the image signal. And
The image signal processing circuit includes:
An APL detector for detecting an average luminance level of the image signal;
Based on the gradation restriction rule set for each subfield and the average luminance level detected by the APL detector, each subfield is set from among a plurality of preset gradation values. And a gradation limiting unit that selects a gradation value satisfying all of the gradation restriction rules and sets the gradation value for image display.
前記階調制限ルールは、前記APL検出部において検出される平均輝度レベルに対する常時点灯開始階調値が設定されたものであって、前記階調制限部は、前記常時点灯開始階調値以上の階調値では所定のサブフィールドが点灯する階調値のみを選択することを特徴とする請求項1に記載のプラズマディスプレイ装置。 In the gradation restriction rule, a constant lighting start gradation value for the average luminance level detected by the APL detection unit is set, and the gradation restriction unit is equal to or greater than the constant lighting start gradation value. The plasma display apparatus according to claim 1, wherein only a gradation value at which a predetermined subfield is lit is selected as the gradation value. 前記階調制限部は、前記APL検出部において検出された平均輝度レベルが所定の値のときに画像表示に使用できる階調値が最も制限され、前記APL検出部において検出された平均輝度レベルが前記所定の値からより大きい値に変化するにつれて、または前記所定の値からより小さい値に変化するにつれて、画像表示に使用できる階調値の制限が解かれるように設定された階調制限ルールにもとづき画像表示用の階調値を選択することを特徴とする請求項2に記載のプラズマディスプレイ装置。 The gradation limiting unit has the most limited gradation value that can be used for image display when the average luminance level detected by the APL detection unit is a predetermined value, and the average luminance level detected by the APL detection unit is The gradation restriction rule is set so that the restriction on the gradation value that can be used for image display is released as the predetermined value is changed to a larger value or as the predetermined value is changed to a smaller value. 3. The plasma display device according to claim 2, wherein a gradation value for image display is selected based on the original. 前記階調制限部は、前記APL検出部において検出された平均輝度レベルに対するヒステリシス特性を有する前記階調制限ルールにもとづき画像表示用の階調値を選択することを特徴とする請求項2に記載のプラズマディスプレイ装置。 3. The gradation limiting unit selects a gradation value for image display based on the gradation limiting rule having a hysteresis characteristic with respect to the average luminance level detected by the APL detection unit. Plasma display device. データ電極を有するプラズマディスプレイパネルを、
初期化期間と書込み期間と維持期間とを有するサブフィールドを1フィールド期間内に複数設けるとともに、前記書込み期間に書込みパルスを発生させ前記データ電極に印加して前記データ電極を駆動するプラズマディスプレイパネルの駆動方法であって、
画像信号の平均輝度レベルを検出し、
各サブフィールドのそれぞれに設定された階調制限ルールと前記平均輝度レベルとにもとづき、あらかじめ設定された複数の階調値の中から、各サブフィールドのそれぞれに設定された前記階調制限ルールの全てを満たす階調値を選択して画像表示用の階調値とするとともに、
前記階調制限ルールは、前記平均輝度レベルに対する常時点灯開始階調値が設定されたものであって、前記常時点灯開始階調値以上の階調値では所定のサブフィールドが点灯する階調値のみを選択することを特徴とするプラズマディスプレイパネルの駆動方法。
A plasma display panel having data electrodes;
A plasma display panel in which a plurality of subfields having an initialization period, an address period, and a sustain period are provided in one field period, and an address pulse is generated in the address period and applied to the data electrode to drive the data electrode. A driving method comprising:
Detect the average luminance level of the image signal,
Based on the gradation restriction rule set for each subfield and the average luminance level, the gradation restriction rule set for each subfield is selected from a plurality of gradation values set in advance. Select a gradation value that satisfies all of the values and use it as a gradation value for image display.
In the gradation restriction rule, a constant lighting start gradation value for the average luminance level is set, and a gradation value at which a predetermined subfield is lit at a gradation value equal to or higher than the constant lighting start gradation value. A method for driving a plasma display panel, wherein only the method is selected.
前記階調制限ルールは、前記平均輝度レベルが所定の値のときに画像表示に使用できる階調値が最も制限され、前記平均輝度レベルが前記所定の値からより大きい値に変化するにつれて、または前記所定の値からより小さい値に変化するにつれて、画像表示に使用できる階調値の制限が解かれるように設定されたことを特徴とする請求項5に記載のプラズマディスプレイパネルの駆動方法。 The gradation limit rule is such that a gradation value that can be used for image display is most limited when the average luminance level is a predetermined value, and the average luminance level changes from the predetermined value to a larger value, or 6. The method of driving a plasma display panel according to claim 5, wherein the limit of gradation values that can be used for image display is resolved as the predetermined value is changed to a smaller value. 前記階調制限ルールは、前記平均輝度レベルに対するヒステリシス特性を有することを特徴とする請求項5に記載のプラズマディスプレイパネルの駆動方法。 6. The driving method of the plasma display panel according to claim 5, wherein the gradation restriction rule has a hysteresis characteristic with respect to the average luminance level.
JP2008155018A 2008-06-13 2008-06-13 Plasma display device and method of driving plasma display panel Pending JP2009300729A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2008155018A JP2009300729A (en) 2008-06-13 2008-06-13 Plasma display device and method of driving plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2008155018A JP2009300729A (en) 2008-06-13 2008-06-13 Plasma display device and method of driving plasma display panel

Publications (1)

Publication Number Publication Date
JP2009300729A true JP2009300729A (en) 2009-12-24

Family

ID=41547697

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2008155018A Pending JP2009300729A (en) 2008-06-13 2008-06-13 Plasma display device and method of driving plasma display panel

Country Status (1)

Country Link
JP (1) JP2009300729A (en)

Similar Documents

Publication Publication Date Title
JP4613956B2 (en) Plasma display panel driving method and plasma display device
KR100793483B1 (en) Plasma display panel driving method
JP2006285281A (en) Method for expressing gray scale in plasma display panel
JP2008203906A (en) Method for expressing gray scale in plasma display panel
JP2005025224A (en) Method and apparatus for driving plasma display panel
JPWO2008018527A1 (en) Plasma display apparatus and driving method of plasma display panel
JP2007041251A (en) Method for driving plasma display panel
JP5234192B2 (en) Plasma display apparatus and driving method of plasma display panel
JP2011149969A (en) Plasma display device and method of driving plasma display panel
WO2009139151A1 (en) Plasma display device and drive method of plasma display panel
JP5170322B2 (en) Plasma display apparatus and driving method of plasma display panel
JP2011081335A (en) Method for driving plasma display panel and plasma display device
WO2010146827A1 (en) Driving method for plasma display panel, and plasma display device
WO2011007563A1 (en) Plasma display device and drive method for a plasma display panel
JP5024482B2 (en) Plasma display panel driving method and plasma display device
JP2009192647A (en) Plasma display device and method of driving the same
JP2009300729A (en) Plasma display device and method of driving plasma display panel
WO2011096220A1 (en) Plasma display device and method for driving a plasma display panel
JP2009192648A (en) Plasma display device and method of driving the same
WO2012090451A1 (en) Driving method for plasma display panel, and plasma display device
JP2009186807A (en) Plasma display device and driving method for plasma display panel
JP2010197905A (en) Method for driving plasma display panel
JP2009300644A (en) Plasma display device and method of driving plasma display device
JP2010266652A (en) Method of driving plasma display panel, and plasma display device
WO2011089890A1 (en) Method for driving plasma display device