JP2009296507A - Optical signal analyzing apparatus - Google Patents

Optical signal analyzing apparatus Download PDF

Info

Publication number
JP2009296507A
JP2009296507A JP2008150363A JP2008150363A JP2009296507A JP 2009296507 A JP2009296507 A JP 2009296507A JP 2008150363 A JP2008150363 A JP 2008150363A JP 2008150363 A JP2008150363 A JP 2008150363A JP 2009296507 A JP2009296507 A JP 2009296507A
Authority
JP
Japan
Prior art keywords
unit
correction
optical signal
data
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2008150363A
Other languages
Japanese (ja)
Other versions
JP5146118B2 (en
Inventor
Hideo Shida
秀夫 志田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yokogawa Electric Corp
Original Assignee
Yokogawa Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yokogawa Electric Corp filed Critical Yokogawa Electric Corp
Priority to JP2008150363A priority Critical patent/JP5146118B2/en
Publication of JP2009296507A publication Critical patent/JP2009296507A/en
Application granted granted Critical
Publication of JP5146118B2 publication Critical patent/JP5146118B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Optical Communication System (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide an optical signal analyzing apparatus capable of performing synchronizing detection, in a short time, and with accuracy. <P>SOLUTION: The optical signal analyzing apparatus 1 includes: a transponder 10 which demodulates modulated data L1 outputted from a DUT 60 and outputs demodulation data D1; a demodulation correction section 20a which corrects the demodulation data D1 and outputs asynchronous frame data D2; a frame synchronizing section 30a for detecting a synchronizing state of the asynchronous frame data D2 and establishes synchronism; and a measuring section 40. In addition, the optical signal analyzing apparatus includes: a demodulation correction section 20b which corrects the demodulation data D1 and outputs asynchronous frame data D3 separately from the demodulation correction section 20a; a frame synchronization detecting section 30b which detects a synchronizing state of the asynchronous frame data D3; and a correction control section 50 for controlling contents of correction, to the demodulation data D1, performed by the demodulation correction sections 20a, 20b, on the basis of detecting signals S1, S2 from the frame synchronizing section 30a and the frame synchronization detecting section 30b. <P>COPYRIGHT: (C)2010,JPO&INPIT

Description

本発明は、所定の変調方式を用いて変調された光信号の解析を行う光信号解析装置に関する。   The present invention relates to an optical signal analysis apparatus that analyzes an optical signal modulated using a predetermined modulation method.

近年、従来の電話網の信頼性・安定性を確保しつつ、IP(Internet Protocol)ネットワークの柔軟性・経済性を備えた次世代の情報通信ネットワーク(NGN:Next Generation Network)の実現に向けた研究・開発が盛んに行われている。この次世代の情報通信ネットワークの基盤となる光通信ネットワークでは、差動4相位相偏移変調(DQPSK:Differential Quadrature Phase Shift Keying)等の位相偏移変調方式を用いて変調された光信号(変調データ)を送受信することで、最大伝送速度が例えば40Gbps(bit per second)である長距離大容量通信が実現される。光信号解析装置は、上記の光通信ネットワークに設けられるトランスポンダや終端装置等の機器から出力される変調データを解析するために用いられる。   In recent years, the next generation information communication network (NGN: Next Generation Network) that has the flexibility and economy of IP (Internet Protocol) networks while ensuring the reliability and stability of conventional telephone networks Research and development are actively conducted. In an optical communication network that forms the basis of this next-generation information communication network, an optical signal (modulation) modulated using a phase shift keying method such as differential quadrature phase shift keying (DQPSK). By transmitting / receiving (data), long-distance large-capacity communication with a maximum transmission rate of, for example, 40 Gbps (bit per second) is realized. The optical signal analyzer is used to analyze modulation data output from devices such as a transponder and a termination device provided in the optical communication network.

図5は、従来の光信号解析装置の要部構成を示すブロック図である。図5に示す通り、従来の光信号解析装置100は、トランスポンダ110、復調補正部120、フレーム同期部130、測定部140、及び補正制御部150を備えており、トランスポンダや終端装置等の被試験デバイス(以下、DUT(Device Under Test)という)200から出力される変調データL100の解析を行う。尚、DUT200は、送信すべきデータをフレーム形式のデータに変換してからDQPSK方式の変調を行ったデータを変調データL100として出力する。   FIG. 5 is a block diagram showing a main configuration of a conventional optical signal analyzing apparatus. As shown in FIG. 5, the conventional optical signal analyzing apparatus 100 includes a transponder 110, a demodulation correction unit 120, a frame synchronization unit 130, a measurement unit 140, and a correction control unit 150. The modulation data L100 output from the device (hereinafter referred to as DUT (Device Under Test)) 200 is analyzed. Note that the DUT 200 converts the data to be transmitted into frame format data, and then outputs the data subjected to DQPSK modulation as modulation data L100.

トランスポンダ110は、位相干渉計(図示省略)を備えており、DUT200から出力される変調データL100の復調を行って復調データD100を出力する。復調補正部120は、スワップ回路121、奇数ビット反転回路122、及び偶数ビット反転回路123を備えており、トランスポンダ110から出力される復調データD100に対して所定のビット操作を行うことによって復調データD100を補正した非同期フレームデータD101を出力する。具体的に、スワップ回路121は、DQPSK方式の変調が行われた変調データL100の4つの位相にそれぞれ割り当てられた2ビットのデータを交換(スワップ)し、奇数ビット反転回路122はその2ビットのデータの奇数ビットを反転し、偶数ビット反転回路123はその2ビットのデータの偶数ビットを反転する。   Transponder 110 includes a phase interferometer (not shown), demodulates modulated data L100 output from DUT 200, and outputs demodulated data D100. The demodulation correction unit 120 includes a swap circuit 121, an odd bit inversion circuit 122, and an even bit inversion circuit 123, and performs demodulated data D100 by performing predetermined bit operations on the demodulated data D100 output from the transponder 110. Asynchronous frame data D101 is output. Specifically, the swap circuit 121 exchanges (swaps) 2-bit data respectively assigned to the four phases of the modulated data L100 subjected to DQPSK modulation, and the odd-bit inversion circuit 122 replaces the 2-bit data. The odd bits of the data are inverted, and the even bit inversion circuit 123 inverts the even bits of the 2-bit data.

フレーム同期部130は、復調補正部120から出力される非同期フレームデータD101のフレーム同期をとって同期フレームデータD102を測定部140に出力する。また、フレーム同期部130は、非同期フレームデータD1のフレーム同期外れ(OOF:Out Of Frame)が生じているか否かを検出し、フレーム同期外れが生じている状態(OOF状態)又はフレーム同期がとれた状態(IF(In Frame)状態)を示す検出信号S100を出力する。   The frame synchronization unit 130 synchronizes the asynchronous frame data D101 output from the demodulation correction unit 120 and outputs the synchronized frame data D102 to the measurement unit 140. In addition, the frame synchronization unit 130 detects whether or not the frame synchronization loss (OOF: Out Of Frame) of the asynchronous frame data D1 occurs, and the frame synchronization loss state (OOF state) or frame synchronization is achieved. A detection signal S100 indicating the state (IF (In Frame) state) is output.

測定部140は、フレーム同期部130からの同期フレームデータD102及び検出信号S100を入力としており、フレーム同期外れの状態(OOF状態)が継続される時間の測定や、フレーム内におけるアラームやエラーの検出を行う。補正制御部150は、フレーム同期部130からの検出信号S100に基づいて、復調補正部120で行われるビット操作の組み合わせを制御する制御信号C101〜C103を出力する。   The measurement unit 140 receives the synchronization frame data D102 and the detection signal S100 from the frame synchronization unit 130, measures the time during which the out-of-frame state (OOF state) continues, and detects an alarm or error in the frame. I do. The correction control unit 150 outputs control signals C101 to C103 that control combinations of bit operations performed by the demodulation correction unit 120 based on the detection signal S100 from the frame synchronization unit 130.

上記構成において、DUT200から出力された変調データL100は、光信号解析装置100のトランスポンダ110に入力されて復調され、トランスポンダ110からは復調信号D100が出力される。この復調信号D100は、復調補正部120に入力されて所定のビット操作がなされた後に非同期フレームデータD101として出力される。非同期フレームデータD101はフレーム同期部130に入力されてフレーム同期をとる処理が行われる。   In the above configuration, the modulation data L100 output from the DUT 200 is input to the transponder 110 of the optical signal analyzing apparatus 100 and demodulated, and the demodulated signal D100 is output from the transponder 110. The demodulated signal D100 is input to the demodulation correction unit 120 and subjected to a predetermined bit operation, and then output as asynchronous frame data D101. Asynchronous frame data D101 is input to the frame synchronization unit 130 to perform processing for frame synchronization.

ここで、仮にフレーム同期がとれたとすると、フレーム同期部130から測定部140に同期フレームデータD102が出力されるとともに、フレーム同期部130から測定部140及び補正制御部150にIF状態を示す検出信号S100が出力される。そして、これら同期フレームデータD102及び検出信号S100に基づいて、測定部140においてフレーム内におけるアラームやエラーの検出等が行われる。   If the frame synchronization is established, the synchronization frame data D102 is output from the frame synchronization unit 130 to the measurement unit 140, and the detection signal indicating the IF state is output from the frame synchronization unit 130 to the measurement unit 140 and the correction control unit 150. S100 is output. Based on the synchronization frame data D102 and the detection signal S100, the measurement unit 140 detects an alarm or an error in the frame.

これに対し、フレーム同期がとれない場合には、フレーム同期部130から測定部140及び補正制御部150にOOF状態を示す検出信号S100が出力される。このOOF状態を示す検出信号S100が一定時間継続して出力されると、補正制御部150によって復調補正部120で行われるビット操作の組み合わせを変更する制御が行われる。尚、変更後においてもOOF状態を示す検出信号S100が一定時間継続された場合には、再度組み合わせを変更する制御が行われる。   On the other hand, when the frame synchronization cannot be established, the detection signal S100 indicating the OOF state is output from the frame synchronization unit 130 to the measurement unit 140 and the correction control unit 150. When the detection signal S100 indicating the OOF state is continuously output for a predetermined time, the correction control unit 150 performs control to change the combination of bit operations performed in the demodulation correction unit 120. Even after the change, when the detection signal S100 indicating the OOF state is continued for a certain period of time, control for changing the combination is performed again.

尚、従来の光信号解析装置の詳細については、例えば、以下の特許文献1を参照されたい。
特開2006−270909号公報
For details of the conventional optical signal analyzing apparatus, see, for example, Patent Document 1 below.
JP 2006-270909 A

ところで、図5に示す光信号解析装置100において、フレーム同期部130からOOF状態を示す検出信号S100が出力されるのは、(1)光ファイバの抜き差し等により変調データL100が遮断された場合、又は(2)フレーム同期部130でOOF状態になるような(例えば、AIS(Alarm Indication Signal:警報表示信号)等の)パターン(以下、OOFパターンという)が変調データL100としてDUT200から出力された場合等が挙げられる。   By the way, in the optical signal analyzing apparatus 100 shown in FIG. 5, the detection signal S100 indicating the OOF state is output from the frame synchronization unit 130 when (1) the modulation data L100 is interrupted by insertion / extraction of the optical fiber, etc. Or (2) a pattern (hereinafter referred to as an OOF pattern) such as an AIS (Alarm Indication Signal) that is in an OOF state in the frame synchronization unit 130 is output from the DUT 200 as modulation data L100 Etc.

しかしながら、光信号解析装置100ではOOF状態を示す検出信号S100が得られたときに、上記(1),(2)の何れが原因であるかを切り分けることができない。このため、従来の光信号解析装置100では、OOF状態を示す検出信号S100が得られたときには、その原因に拘わらず復調補正部120におけるビット操作の組み合わせを変える制御が不用意に行われるため、フレーム同期がとれた状態(IF状態)になるまでに時間がかかり、しかもその間はフレームの解析を正確に行うことができないという問題があった。   However, when the detection signal S100 indicating the OOF state is obtained, the optical signal analysis apparatus 100 cannot determine which of the above (1) and (2) is the cause. Therefore, in the conventional optical signal analyzing apparatus 100, when the detection signal S100 indicating the OOF state is obtained, control for changing the combination of bit operations in the demodulation correction unit 120 is performed carelessly regardless of the cause. There is a problem that it takes time until the frame synchronization is achieved (IF state), and the frame cannot be accurately analyzed during that time.

図6は、従来の光信号解析装置において、IF状態になるまでに時間を要する理由を説明するための図である。いま、図6に示す通り、時刻t101〜t102間において、上記の(2)に示す原因によってDUT200からOOFパターンが変調データL100として出力された場合の光信号解析装置100の動作について考える。尚、時刻t101よりも前の時点、又は時刻t102よりも後の時点においては、フレーム同期部130でIF状態になり得るフレームパターン(以下、IFパターンという)が変調データL100としてDUT200から出力されるものとする。   FIG. 6 is a diagram for explaining the reason why it takes time to reach the IF state in the conventional optical signal analyzing apparatus. Now, as shown in FIG. 6, the operation of the optical signal analyzing apparatus 100 when the OOF pattern is output as the modulation data L100 from the DUT 200 due to the cause shown in (2) between times t101 and t102 will be considered. At a time point before time t101 or a time point after time t102, a frame pattern (hereinafter referred to as an IF pattern) that can be in the IF state by the frame synchronization unit 130 is output from the DUT 200 as modulation data L100. Shall.

また、制御信号C101〜C103は、前述した通り、スワップ回路121における2ビットのデータの交換(スワップ)を行うか否か、奇数ビット反転回路122における奇数ビットの反転を行うか否か、偶数ビット反転回路123における偶数ビットの反転を行うか否かをそれぞれ制御するものである。このため、復調補正部120で行われるビット操作の組み合わせは、2=8通り(図6に示す組み合わせCB1〜CB8)である。尚、以下の説明では、制御信号C101〜C103の組み合わせが「CB1」に設定されているときにIF状態になるものとする。 Further, as described above, the control signals C101 to C103 indicate whether or not to exchange (swap) 2-bit data in the swap circuit 121, whether to invert odd bits in the odd bit inversion circuit 122, even bits Each of the inversion circuits 123 controls whether to invert even bits. Therefore, there are 2 3 = 8 combinations of bit operations performed in the demodulation correction unit 120 (combinations CB1 to CB8 shown in FIG. 6). In the following description, the IF state is assumed when the combination of the control signals C101 to C103 is set to “CB1”.

時刻t101よりも前の時点では、IFパターンが変調信号L100として出力されており、制御信号C101〜C103の組み合わせが「CB1」に設定されている。よって、フレーム同期部130からはIF状態を示す検出信号S100が出力される。次に、時刻t101になると、DUT200からOOFパターンが変調信号L100として出力される。すると、フレーム同期部130からはOOF状態を示す検出信号S100が出力される。このOOF状態を示す検出信号S100が一定時間T100の間継続されると、補正制御部150によって制御信号C101〜C103の組み合わせが「CB2」に変更される。   At a time before time t101, the IF pattern is output as the modulation signal L100, and the combination of the control signals C101 to C103 is set to “CB1”. Therefore, the frame synchronization unit 130 outputs the detection signal S100 indicating the IF state. Next, at time t101, the OUT pattern is output from the DUT 200 as the modulation signal L100. Then, the frame synchronization unit 130 outputs a detection signal S100 indicating the OOF state. When the detection signal S100 indicating the OOF state is continued for a certain time T100, the correction control unit 150 changes the combination of the control signals C101 to C103 to “CB2”.

制御信号C101〜C103の組み合わせを「CB2」に変更した後も、OOF状態を示す検出信号S100が一定時間T100の間継続されると、補正制御部150によって制御信号C101〜C103の組み合わせが「CB3」に変更される。以下、同様に、OOF状態を示す検出信号が一定時間T100継続される度に、制御信号C101〜C103の組み合わせが順次変更される。   Even after the combination of the control signals C101 to C103 is changed to “CB2”, when the detection signal S100 indicating the OOF state is continued for a certain time T100, the correction control unit 150 changes the combination of the control signals C101 to C103 to “CB3”. Is changed. Similarly, the combination of the control signals C101 to C103 is sequentially changed each time the detection signal indicating the OOF state is continued for a certain time T100.

次いで、時刻t102になるとDUT200からIFパターンが変調信号L100として出力されるが、制御信号C101〜C103の組み合わせが「CB4」であるためIF状態にはならず、フレーム同期部130からはOOF状態を示す検出信号S100の出力が継続される。ここで、図6に示す通り、制御信号C101〜C103の組み合わせが「CB5」〜「CB8」の順で順次変更されてもIF状態になることがなく、フレーム同期部130からはOOF状態を示す検出信号S100の出力が継続される。そして、時刻t103で制御信号C101〜C103の組み合わせが「CB1」に変更されると、フレーム同期部130からはIF状態を示す検出信号S100が出力される。   Next, at time t102, the IF pattern is output from the DUT 200 as the modulation signal L100. However, since the combination of the control signals C101 to C103 is “CB4”, the IF state does not occur, and the frame synchronization unit 130 changes the OOF state. The output of the detection signal S100 shown is continued. Here, as shown in FIG. 6, even if the combination of the control signals C101 to C103 is sequentially changed in the order of “CB5” to “CB8”, the IF state does not occur, and the frame synchronization unit 130 indicates the OOF state. The output of the detection signal S100 is continued. Then, when the combination of the control signals C101 to C103 is changed to “CB1” at time t103, the frame synchronization unit 130 outputs the detection signal S100 indicating the IF state.

このように、復調補正部120で行われるビット操作の組み合わせを不用意に変更してしまうと、DUT200からIFパターンの出力が再開されても、その再開された時刻t102から制御信号C101〜C103の組み合わせが「CB1」に設定される時刻t103までの期間T101はOOF状態が継続されるため、IF状態になるまでに時間がかかる。しかも、この間はフレームの解析を正確に行うことができない。   Thus, if the combination of bit operations performed in the demodulation correction unit 120 is inadvertently changed, even if the output of the IF pattern is resumed from the DUT 200, the control signals C101 to C103 are resumed from the resumed time t102. Since the OOF state is continued during the period T101 until the time t103 when the combination is set to “CB1”, it takes time to reach the IF state. In addition, the frame cannot be accurately analyzed during this period.

本発明は上記事情に鑑みてなされたものであり、短時間で且つ正確に同期検出を行うことができる光信号解析装置を提供することを目的とする。   The present invention has been made in view of the above circumstances, and an object of the present invention is to provide an optical signal analyzing apparatus capable of accurately detecting synchronization in a short time.

上記課題を解決するために、本発明の光信号解析装置は、所定の変調方式を用いて変調された光信号(L1、L2)を復調する復調部(10)と、当該復調部から出力される復調データ(D1)の補正を行う第1補正部(20a)と、当該第1補正部で補正された復調データ(D2、D11)の同期状態を検出する第1検出部(30a、71a、72a)と、当該第1検出部から出力される信号を用いて所定の測定を行う測定部(40、80)とを備える光信号解析装置(1、2)において、前記第1補正部とは別個に、前記復調部から出力される前記復調データの補正を行う第2補正部(20b)と、前記第2補正部で補正された復調データ(D3、D12)の同期状態を検出する第2検出部(30b、71b、72b)と、前記第1,第2検出部の検出結果(S1、S2)に基づいて、前記第1,第2補正部で行われる前記復調データに対する補正内容の制御を行う制御部(50)とを備えることを特徴としている。
この発明によると、所定の変調方式を用いて変調された光信号が復調部で復調され、復調部から出力された復調データが第1,第2補正部でそれぞれ別個に補正され、その後に補正された復調データの同期状態が第1,第2検出部でそれぞれ検出され、これらの検出結果に基づいて第1,第2補正部で行われる復調データに対する補正内容の制御が制御部によって行われる。
また、本発明の光信号解析装置は、前記制御部が、前記第1検出部によって非同期状態が検出された場合に、前記第2補正部で行われる前記復調データに対する補正内容を変更する制御を行うことを特徴としている。
また、本発明の光信号解析装置は、前記制御部が、前記第1検出部による前記非同期状態の検出が一定時間継続される毎に、前記第2補正部で行われる前記復調データに対する補正内容を変更する制御を行うことを特徴としている。
また、本発明の光信号解析装置は、前記制御部が、前記第1検出部によって非同期状態が検出された後に、前記第2検出部によって同期状態が検出された場合には、前記第2補正部で行われる補正内容を前記第1補正部に適用する制御を行うことを特徴としている。
また、本発明の光信号解析装置は、前記制御部が、前記第1検出部によって非同期状態が検出された後に、前記第第1検出部によって同期状態が検出された場合には、前記第1補正部で行われる補正内容を前記第2補正部に適用する制御を行うことを特徴としている。
更に、本発明の光信号解析装置は、前記光信号が、差動4相位相偏移変調方式を用いて変調された光信号であることを特徴としている。
In order to solve the above-described problems, an optical signal analysis device of the present invention demodulates an optical signal (L1, L2) modulated using a predetermined modulation method, and is output from the demodulation unit. The first correction unit (20a) for correcting the demodulated data (D1) and the first detection unit (30a, 71a, 71a) for detecting the synchronization state of the demodulated data (D2, D11) corrected by the first correction unit. 72a) and an optical signal analyzer (1, 2) including a measurement unit (40, 80) that performs a predetermined measurement using a signal output from the first detection unit. Separately, a second correction unit (20b) for correcting the demodulated data output from the demodulation unit and a second state for detecting the synchronization state of the demodulated data (D3, D12) corrected by the second correction unit A detector (30b, 71b, 72b) and the first and first Based on the detection result of the detection unit (S1, S2), the first, is characterized in that a control unit for controlling the correction contents (50) with respect to the demodulated data performed by the second correcting unit.
According to this invention, an optical signal modulated using a predetermined modulation method is demodulated by the demodulator, and the demodulated data output from the demodulator is corrected separately by the first and second correctors, and then corrected. The synchronization state of the demodulated data thus detected is detected by the first and second detectors, and the control unit controls the correction contents for the demodulated data performed by the first and second correctors based on the detection results. .
In the optical signal analysis device of the present invention, the control unit performs control to change the correction content for the demodulated data performed by the second correction unit when the asynchronous state is detected by the first detection unit. It is characterized by doing.
In the optical signal analyzing apparatus according to the present invention, the control unit corrects the demodulated data performed by the second correction unit every time the detection of the asynchronous state by the first detection unit is continued for a predetermined time. It is characterized by performing control to change the.
In the optical signal analysis device of the present invention, when the control unit detects the asynchronous state by the second detection unit after the asynchronous state is detected by the first detection unit, the second correction is performed. It is characterized by carrying out control to apply the correction content performed in the unit to the first correction unit.
In the optical signal analysis device according to the present invention, when the control unit detects the asynchronous state by the first detection unit after the asynchronous state is detected by the first detection unit, the first detection unit Control is performed to apply correction contents performed by the correction unit to the second correction unit.
Furthermore, the optical signal analysis device of the present invention is characterized in that the optical signal is an optical signal modulated using a differential four-phase phase shift keying method.

本発明によれば、所定の変調方式を用いて変調された光信号を復調部で復調し、復調部から出力された復調データを第1,第2補正部でそれぞれ別個に補正し、その後に補正された復調データの同期状態を第1,第2検出部でそれぞれ検出し、これらの検出結果に基づいて第1,第2補正部で行われる復調データに対する補正内容の制御を行っている。かかる制御により、測定部で用いられる信号(第1検出部から出力される信号)の内容が第1補正部で不用意に変更されることがないため、短時間で且つ正確に同期検出を行うことができるという効果がある。   According to the present invention, an optical signal modulated using a predetermined modulation method is demodulated by the demodulator, the demodulated data output from the demodulator is separately corrected by the first and second correctors, and then The first and second detectors detect the synchronization state of the corrected demodulated data, and the correction contents for the demodulated data performed by the first and second correctors are controlled based on the detection results. By such control, the content of the signal used by the measurement unit (the signal output from the first detection unit) is not inadvertently changed by the first correction unit, so that synchronous detection is performed accurately in a short time. There is an effect that can be.

以下、図面を参照して本発明の実施形態による光信号解析装置について詳細に説明する。   Hereinafter, an optical signal analyzer according to an embodiment of the present invention will be described in detail with reference to the drawings.

〔第1実施形態〕
図1は、本発明の第1実施形態による光信号解析装置の要部構成を示すブロック図である。図1に示す通り、本実施形態の光信号解析装置1は、トランスポンダ10(復調部)、復調補正部20a(第1補正部)、復調補正部20b(第2補正部)、フレーム同期部30a(第1検出部)、フレーム同期検出部30b(第2検出部)、測定部40、及び補正制御部50(制御部)を備えており、トランスポンダや終端装置等のDUT60から出力される変調データL1(光信号)の解析を行う。
[First Embodiment]
FIG. 1 is a block diagram showing a main configuration of the optical signal analyzing apparatus according to the first embodiment of the present invention. As shown in FIG. 1, the optical signal analyzing apparatus 1 of the present embodiment includes a transponder 10 (demodulation unit), a demodulation correction unit 20a (first correction unit), a demodulation correction unit 20b (second correction unit), and a frame synchronization unit 30a. (First detection unit), a frame synchronization detection unit 30b (second detection unit), a measurement unit 40, and a correction control unit 50 (control unit), and modulated data output from a DUT 60 such as a transponder or a termination device L1 (optical signal) is analyzed.

尚、光信号解析装置1は、DUT60に与える試験信号(試験用のフレーム)を送信する送信機能と、DUT60から出力される変調データL1を受信して解析する受信機能とを備えるが、図1においては受信機能に係る構成のみを図示している。また、DUT60は、送信すべきデータをフレーム形式のデータに変換してから差動4相位相偏移変調方式(DQPSK方式)の変調を行ったデータを変調データL1として出力するものであるとする。   The optical signal analyzing apparatus 1 includes a transmission function for transmitting a test signal (test frame) to be given to the DUT 60 and a reception function for receiving and analyzing the modulation data L1 output from the DUT 60. FIG. Only the configuration related to the receiving function is shown. Also, the DUT 60 outputs data that has been subjected to differential quadrature phase shift keying (DQPSK) modulation after converting the data to be transmitted into frame format data, as modulation data L1. .

トランスポンダ10は、DUT60から出力される変調データL1の復調を行って復調データD1を出力する。復調補正部20aは、スワップ回路21a、奇数ビット反転回路22a、及び偶数ビット反転回路23aを備えており、トランスポンダ10から出力される復調データD1に対して所定のビット操作を行うことによって復調データD1を補正した非同期フレームデータD2を出力する。具体的に、スワップ回路21aは、DQPSK方式の変調が行われた変調データL1の4つの位相にそれぞれ割り当てられた2ビットのデータを交換(スワップ)し、奇数ビット反転回路22aはその2ビットのデータの奇数ビットを反転し、偶数ビット反転回路23aはその2ビットのデータの偶数ビットを反転する。この復調補正部20aは、トランスポンダ10での復調誤りを補正するために設けられる。   The transponder 10 demodulates the modulated data L1 output from the DUT 60 and outputs demodulated data D1. The demodulation correction unit 20a includes a swap circuit 21a, an odd bit inversion circuit 22a, and an even bit inversion circuit 23a, and performs demodulated data D1 by performing predetermined bit operations on the demodulated data D1 output from the transponder 10. Asynchronous frame data D2 is output. Specifically, the swap circuit 21a exchanges (swaps) 2-bit data respectively assigned to the four phases of the modulated data L1 subjected to DQPSK modulation, and the odd-bit inversion circuit 22a The odd bits of the data are inverted, and the even bit inversion circuit 23a inverts the even bits of the 2-bit data. The demodulation correction unit 20a is provided to correct a demodulation error in the transponder 10.

フレーム同期部30aは、復調補正部20aから出力される非同期フレームデータD2のフレーム同期をとって同期フレームデータD4を測定部40に出力する。また、フレーム同期部30aは、非同期フレームデータD2のフレーム同期外れ(OOF)が生じているか否かを検出し、フレーム同期外れが生じている状態(OOF状態)又はフレーム同期がとれた状態(IF状態)を示す検出信号S1を出力する。測定部40は、フレーム同期部30aからの同期フレームデータD4及び検出信号S1を入力としており、フレーム同期外れの状態(OOF状態)が継続される時間の測定や、フレーム内におけるアラームやエラーの検出を行う。   The frame synchronization unit 30a takes the frame synchronization of the asynchronous frame data D2 output from the demodulation correction unit 20a and outputs the synchronous frame data D4 to the measurement unit 40. Further, the frame synchronization unit 30a detects whether or not the frame synchronization loss (OOF) of the asynchronous frame data D2 has occurred, and the frame synchronization loss has occurred (OOF state) or the frame synchronization has been lost (IF State) is output. The measurement unit 40 receives the synchronization frame data D4 and the detection signal S1 from the frame synchronization unit 30a, measures the time during which the out-of-frame state (OOF state) continues, and detects an alarm or error in the frame. I do.

復調補正部20bは、復調補正部20aと同様に、トランスポンダ10での復調誤りを補正するために設けられるものであるが、復調補正部20aとは別個に、トランスポンダ10から出力される復調データD1に対して所定のビット操作を行うことによって復調データD1を補正した非同期フレームデータD3を出力する。この復調補正部20bは、復調補正部20aと同様に、DQPSK方式の変調が行われた変調データL1の4つの位相にそれぞれ割り当てられた2ビットのデータを交換(スワップ)するスワップ回路21b、その2ビットのデータの奇数ビットを反転する奇数ビット反転回路22b、及びその2ビットのデータの偶数ビットを反転する偶数ビット反転回路23aを備える。   Similar to the demodulation correction unit 20a, the demodulation correction unit 20b is provided to correct a demodulation error in the transponder 10, but separately from the demodulation correction unit 20a, the demodulation data D1 output from the transponder 10 is provided. Asynchronous frame data D3 in which demodulated data D1 is corrected is output by performing a predetermined bit operation on. Similar to the demodulation correction unit 20a, the demodulation correction unit 20b includes a swap circuit 21b for exchanging (swapping) 2-bit data respectively assigned to the four phases of the modulation data L1 that has been modulated by the DQPSK method. An odd bit inversion circuit 22b that inverts odd bits of 2-bit data and an even-bit inversion circuit 23a that inverts even bits of the 2-bit data are provided.

フレーム同期検出部30bは、非同期フレームデータD3のフレーム同期外れ(OOF)が生じているか否かを検出し、フレーム同期外れが生じている状態(OOF状態)又はフレーム同期がとれた状態(IF状態)を示す検出信号S2を出力する。補正制御部50は、フレーム同期部30aからの検出信号S1及びフレーム同期検出部30bからの検出信号S2に基づいて、復調補正部20aで行われるビット操作の組み合わせを制御する制御信号C11〜C13を出力するとともに、復調補正部20bで行われるビット操作の組み合わせを制御する制御信号C21〜C23を出力する。   The frame synchronization detection unit 30b detects whether or not the frame synchronization loss (OOF) has occurred in the asynchronous frame data D3, and the frame synchronization loss has occurred (OOF state) or the frame synchronization has been lost (IF state). ) Is output. Based on the detection signal S1 from the frame synchronization unit 30a and the detection signal S2 from the frame synchronization detection unit 30b, the correction control unit 50 receives control signals C11 to C13 that control combinations of bit operations performed in the demodulation correction unit 20a. In addition to outputting, control signals C21 to C23 for controlling combinations of bit operations performed in the demodulation correction unit 20b are output.

ここで、制御信号C11〜C13は、復調補正部20aに設けられたスワップ回路21aにおける2ビットのデータの交換(スワップ)を行うか否か、奇数ビット反転回路22aにおける奇数ビットの反転を行うか否か、偶数ビット反転回路23aにおける偶数ビットの反転を行うか否かをそれぞれ制御するものである。また、制御信号C21〜C23は、復調補正部20bに設けられたスワップ回路21bにおける2ビットのデータの交換(スワップ)を行うか否か、奇数ビット反転回路22bにおける奇数ビットの反転を行うか否か、偶数ビット反転回路23bにおける偶数ビットの反転を行うか否かをそれぞれ制御するものである。このため、復調補正部20a,20bで行われるビット操作の組み合わせは、それぞれ2=8通りである。 Here, whether the control signals C11 to C13 are to exchange (swap) 2-bit data in the swap circuit 21a provided in the demodulation correction unit 20a, or to invert odd bits in the odd-bit inversion circuit 22a. And whether to invert even bits in the even bit inversion circuit 23a. Further, the control signals C21 to C23 are used to exchange (swap) 2-bit data in the swap circuit 21b provided in the demodulation correction unit 20b, or to invert odd bits in the odd-bit inversion circuit 22b. Or whether or not to invert even bits in the even bit inversion circuit 23b. For this reason, there are 2 3 = 8 combinations of bit operations performed in the demodulation correction units 20a and 20b, respectively.

具体的に、補正制御部50は、フレーム同期部30aからOOF状態を示す検出信号S1が出力された場合には、制御信号C21〜C23の少なくとも1つを出力して復調補正部20bで行われるビット操作の組み合わせを変更する制御を行う。また、かかる制御を行った後に、フレーム同期部30aからOOF状態を示す検出信号S1の出力が一定時間継続される毎に、制御信号C21〜C23の少なくとも1つを出力して復調補正部20bで行われるビット操作の組み合わせを変更する制御を行う。   Specifically, when the detection signal S1 indicating the OOF state is output from the frame synchronization unit 30a, the correction control unit 50 outputs at least one of the control signals C21 to C23 and is performed by the demodulation correction unit 20b. Control to change the combination of bit operations. In addition, after such control is performed, every time output of the detection signal S1 indicating the OOF state from the frame synchronization unit 30a is continued for a predetermined time, at least one of the control signals C21 to C23 is output and the demodulation correction unit 20b Control to change the combination of bit operations to be performed.

更に、補正制御部50は、フレーム同期部30aからOOF状態を示す検出信号S1が出力された後に、フレーム同期検出部30bからIF状態を示す検出信号S2が出力された場合には、復調補正部20bで行われるビット操作の内容を復調補正部20aに適用する制御を行う。逆に、フレーム同期部30aからOOF状態を示す検出信号S1が出力された後に、フレーム同期検出部30aからIF状態を示す検出信号S1が出力された場合には、復調補正部20aで行われるビット操作の内容を復調補正部20bに適用する制御を行う。   Further, when the detection signal S1 indicating the OOF state is output from the frame synchronization unit 30a and the detection signal S2 indicating the IF state is output from the frame synchronization detection unit 30b, the correction control unit 50 outputs a demodulation correction unit. Control is performed to apply the contents of the bit operation performed at 20b to the demodulation correction unit 20a. On the other hand, when the detection signal S1 indicating the OOF state is output from the frame synchronization unit 30a and then the detection signal S1 indicating the IF state is output from the frame synchronization detection unit 30a, the bits performed in the demodulation correction unit 20a Control to apply the contents of the operation to the demodulation correction unit 20b is performed.

次に、上記構成における光信号解析装置1の動作について説明する。DUT60から出力された変調データL1は、光信号解析装置1のトランスポンダ10に入力されて復調され、トランスポンダ10からは復調信号D1が出力される。この復調信号D1は、復調補正部20a,20bにそれぞれ入力されて所定のビット操作がなされる。復調補正部20aでビット操作された復調信号D1は非同期フレームデータD2として出力され、復調補正部20bでビット操作された復調信号D1は非同期フレームデータD3として出力される。   Next, the operation of the optical signal analyzing apparatus 1 having the above configuration will be described. The modulated data L1 output from the DUT 60 is input to the transponder 10 of the optical signal analyzer 1 and demodulated, and the demodulated signal D1 is output from the transponder 10. The demodulated signal D1 is input to the demodulation correction units 20a and 20b, respectively, and a predetermined bit operation is performed. The demodulated signal D1 bit-operated by the demodulation correction unit 20a is output as asynchronous frame data D2, and the demodulated signal D1 bit-operated by the demodulation correction unit 20b is output as asynchronous frame data D3.

復調補正部20aから出力された非同期フレームデータD2はフレーム同期部30aに入力されてフレーム同期外れ(OOF)が生じているか否かが検出されるとともにフレーム同期をとる処理が行われる。そして、復調補正部20aから出力される同期フレームデータD4及び検出信号S1が測定部40に入力され、フレーム同期外れの状態(OOF状態)が継続される時間の測定や、フレーム内におけるアラームやエラーの検出が行われる。一方、復調補正部20bから出力された非同期フレームデータD3はフレーム同期検出部30bに入力され、フレーム同期外れ(OOF)が生じているか否かが検出される。   Asynchronous frame data D2 output from the demodulation correction unit 20a is input to the frame synchronization unit 30a to detect whether or not frame out-of-frame (OOF) has occurred and to perform processing for frame synchronization. Then, the synchronization frame data D4 and the detection signal S1 output from the demodulation correction unit 20a are input to the measurement unit 40 to measure the time during which the out-of-frame synchronization state (OOF state) continues, alarms and errors in the frame Is detected. On the other hand, the asynchronous frame data D3 output from the demodulation correction unit 20b is input to the frame synchronization detection unit 30b, and it is detected whether or not frame synchronization loss (OOF) has occurred.

図2は、本発明の第1実施形態による光信号解析装置1が備える補正制御部50の動作を示すフローチャートである。まず、補正性制御部50は、フレーム同期部30aからOOF状態を示す検出信号S1が出力されたか否かを判断する(ステップS11)。この判断結果が「NO」である場合にはステップS11の判断を繰り返す。他方、ステップS11の判断結果が「YES」になると、補正制御部50はフレーム同期部30aから出力される検出信号S1及びフレーム同期検出部30bから出力される検出信号S2を参照しつつステップS12〜S15に示す一連の処理と、ステップS16,17に示す一連の処理とを並行して行う。   FIG. 2 is a flowchart showing the operation of the correction control unit 50 provided in the optical signal analyzing apparatus 1 according to the first embodiment of the present invention. First, the correction control unit 50 determines whether or not the detection signal S1 indicating the OOF state is output from the frame synchronization unit 30a (step S11). If the determination result is “NO”, the determination in step S11 is repeated. On the other hand, when the determination result in step S11 is “YES”, the correction control unit 50 refers to the detection signal S1 output from the frame synchronization unit 30a and the detection signal S2 output from the frame synchronization detection unit 30b, while referring to steps S12 to S12. A series of processes shown in S15 and a series of processes shown in steps S16 and S17 are performed in parallel.

ステップS12〜S15に示す一連の処理では、まず補正制御部50によってOOF状態を示す検出信号S1が出力されてから一定時間経過したか否かが判断される(ステップS12)。ここで、ステップS12における一定時間は、フレーム同期検出部30bでフレーム同期外れ(OOF)が生じているか否かを検出するのに要する時間等を考慮して設定される。   In the series of processes shown in steps S12 to S15, it is first determined whether or not a fixed time has elapsed since the correction control unit 50 outputs the detection signal S1 indicating the OOF state (step S12). Here, the fixed time in step S12 is set in consideration of the time required to detect whether or not frame synchronization loss (OOF) has occurred in the frame synchronization detection unit 30b.

ステップS12における判断結果が「NO」である場合にはステップS12の判断を繰り返す。他方、ステップS12の判断結果が「YES」になると、補正制御部50は制御信号C21〜C23の少なくとも1つを出力して復調補正部20bで行われるビット操作の組み合わせを変更する制御を行う(ステップS13)。例えば、復調補正部20bにおいて、スワップ回路21bによる2ビットのデータの交換(スワップ)のみが行われていた場合には、制御信号C22を出力して、スワップ回路21bによる2ビットのデータの交換(スワップ)と奇数ビット判定回路22bによる奇数ビットの反転とが行われるように制御する。   If the determination result in step S12 is “NO”, the determination in step S12 is repeated. On the other hand, when the determination result in step S12 is “YES”, the correction control unit 50 performs control to output at least one of the control signals C21 to C23 and change the combination of bit operations performed in the demodulation correction unit 20b ( Step S13). For example, when only 2-bit data exchange (swap) is performed by the swap circuit 21b in the demodulation correction unit 20b, the control signal C22 is output, and 2-bit data exchange (swap) by the swap circuit 21b ( Swap) and odd bit inversion by the odd bit determination circuit 22b are controlled.

以上の制御が終了してから所定時間が経過すると、補正制御部50によって、フレーム同期検出部30bからIF状態を示す検出信号S2が出力されたか否かが判断される(ステップS14)。ここで、ステップS13の終了後に所定の時間が経過してから上記の判断を行うのは、フレーム同期検出部30bでの同期検出に要する時間を考慮したためである。上記の所定時間は、例えば15フレーム分の非同期フレームデータD3がフレーム検出部30bに入力されるのに要する時間に設定される。   When a predetermined time elapses after the above control ends, the correction control unit 50 determines whether or not the detection signal S2 indicating the IF state is output from the frame synchronization detection unit 30b (step S14). Here, the reason why the above determination is made after a predetermined time has elapsed after the end of step S13 is that the time required for the synchronization detection in the frame synchronization detection unit 30b is taken into consideration. For example, the predetermined time is set to a time required for the asynchronous frame data D3 for 15 frames to be input to the frame detection unit 30b.

ステップS14の判断結果が「NO」である場合にはステップS12に戻り、その時点(処理がステップS14からステップS12に戻った時点)から一定時間が経過したか否かが判断される。他方、フレーム同期検出部30bからIF状態を示す検出信号S2が出力されると、ステップS14の判断結果は「YES」になり、補正制御部50によって復調補正部20bで行われるビット操作の内容を復調補正部20aに適用する制御が行われる(ステップS15)。   If the determination result in step S14 is “NO”, the process returns to step S12, and it is determined whether or not a certain time has elapsed since that time (the time when the process returns from step S14 to step S12). On the other hand, when the detection signal S2 indicating the IF state is output from the frame synchronization detection unit 30b, the determination result in step S14 is “YES”, and the content of the bit operation performed in the demodulation correction unit 20b by the correction control unit 50 is displayed. Control applied to the demodulation correction unit 20a is performed (step S15).

具体的には、補正制御部50から復調補正部20aに出力されている制御信号C11〜C13を、補正制御部50から復調補正部20bに出力されている制御信号C21〜C23と同じにする。例えば、補正制御部50から復調補正部20bに対して2つの制御信号C21,C22が出力されている場合には、補正制御部50から復調補正部20aに対しても2つの制御信号C11,C12を出力する。これにより、復調補正部20bで行われるビット操作の内容が復調補正部20aに適用される。以上の処理が終了すると、ステップS12〜S15に示す一連の処理が終了する。   Specifically, the control signals C11 to C13 output from the correction control unit 50 to the demodulation correction unit 20a are the same as the control signals C21 to C23 output from the correction control unit 50 to the demodulation correction unit 20b. For example, when two control signals C21 and C22 are output from the correction control unit 50 to the demodulation correction unit 20b, the two control signals C11 and C12 are also output from the correction control unit 50 to the demodulation correction unit 20a. Is output. Thereby, the contents of the bit operation performed in the demodulation correction unit 20b are applied to the demodulation correction unit 20a. When the above process ends, a series of processes shown in steps S12 to S15 ends.

これに対し、ステップS16,S17の一連の処理では、まず補正制御部50によって、フレーム同期部30aからIF状態を示す検出信号S1が出力されたか否かが判断される(ステップS16)。この判断結果が「NO」である場合にはステップS16の判断が繰り返される。他方、フレーム同期部30aからIF状態を示す検出信号S1が出力されると、ステップS16の判断結果は「YES」になり、補正制御部50によって復調補正部20aで行われるビット操作の内容を復調補正部20bに適用する制御が行われる(ステップS17)。   On the other hand, in the series of processes of steps S16 and S17, first, the correction control unit 50 determines whether or not the detection signal S1 indicating the IF state is output from the frame synchronization unit 30a (step S16). If the determination result is “NO”, the determination in step S16 is repeated. On the other hand, when the detection signal S1 indicating the IF state is output from the frame synchronization unit 30a, the determination result in step S16 is “YES”, and the correction control unit 50 demodulates the contents of the bit operation performed in the demodulation correction unit 20a. Control applied to the correction unit 20b is performed (step S17).

具体的には、補正制御部50から復調補正部20bに出力されている制御信号C21〜C23を、補正制御部50から復調補正部20aに出力されている制御信号C11〜C13と同じにする。例えば、補正制御部50から復調補正部20aに対して2つの制御信号C11,C13が出力されている場合には、補正制御部50から復調補正部20bに対しても2つの制御信号C21,C23を出力する。これにより、復調補正部20aで行われるビット操作の内容が復調補正部20bに適用される。以上の処理が終了すると、ステップS12〜S15に示す一連の処理が終了する。   Specifically, the control signals C21 to C23 output from the correction control unit 50 to the demodulation correction unit 20b are made the same as the control signals C11 to C13 output from the correction control unit 50 to the demodulation correction unit 20a. For example, when two control signals C11 and C13 are output from the correction control unit 50 to the demodulation correction unit 20a, the two control signals C21 and C23 are also output from the correction control unit 50 to the demodulation correction unit 20b. Is output. Thereby, the contents of the bit operation performed in the demodulation correction unit 20a are applied to the demodulation correction unit 20b. When the above process ends, a series of processes shown in steps S12 to S15 ends.

以上説明したステップS15の処理によって復調補正部20aに適用されるビット操作の内容は、フレーム同期検出部30bでIF状態の検出信号S2が得られるときに復調補正部20bで行われたビット操作である。このため、ステップS15の処理が行われることで、その後フレーム同期検出部30aからもIF状態の検出信号S1が出力されることになる。また、ステップS17の処理によって復調補正部20bに適用されるビット操作の内容は、フレーム同期部30aでIF状態の検出信号S1が得られるときに復調補正部20aで行われたビット操作である。このため、ステップS17の処理が行われることで、その後フレーム同期検出部30bからもIF状態の検出信号S2が出力されることになる。   The contents of the bit operation applied to the demodulation correction unit 20a by the processing of step S15 described above are the bit operations performed by the demodulation correction unit 20b when the detection signal S2 in the IF state is obtained by the frame synchronization detection unit 30b. is there. For this reason, when the process of step S15 is performed, the detection signal S1 in the IF state is also output from the frame synchronization detection unit 30a thereafter. The contents of the bit operation applied to the demodulation correction unit 20b by the process of step S17 are the bit operations performed by the demodulation correction unit 20a when the IF synchronization detection signal S1 is obtained by the frame synchronization unit 30a. For this reason, when the process of step S17 is performed, the detection signal S2 in the IF state is also output from the frame synchronization detection unit 30b thereafter.

以上説明したステップS12〜S15に示す一連の処理と、ステップS16,S17に示す一連の処理とは並行して行われる訳であるが、ステップS15及びステップS17に示す処理の何れか一方が行われると図2に示す処理は終了する。尚、光信号解析装置1の動作中は、補正制御部50によって図2に示す処理が繰り返される。   The series of processes shown in steps S12 to S15 described above and the series of processes shown in steps S16 and S17 are performed in parallel, but one of the processes shown in steps S15 and S17 is performed. And the process shown in FIG. During the operation of the optical signal analyzing apparatus 1, the process shown in FIG.

図3は、DUT60からOOFパターンが変調データL1として出力された場合の光信号解析装置1の動作を説明するための図である。図3に示す通り、時刻t1〜t2においてDUT60からOOFパターンが変調データL1として出力されるとする。尚、時刻t1よりも前の時点、又は時刻t2よりも後の時点においては、フレーム同期部30a又はフレーム同期検出部30bでIF状態になり得るフレームパターン(IFパターン)が変調データL1としてDUT60から出力されるものとする。尚、以下の説明では、制御信号C11〜C13の組み合わせが「CB1」に設定されているときにフレーム同期部30aがIF状態になり、制御信号C21〜C23の組み合わせが「CB1」に設定されているときにフレーム同期検出部30bがIF状態になるものとする。   FIG. 3 is a diagram for explaining the operation of the optical signal analysis apparatus 1 when an OOF pattern is output from the DUT 60 as the modulation data L1. As shown in FIG. 3, it is assumed that an OOF pattern is output as modulation data L1 from the DUT 60 at times t1 to t2. At a time point before time t1 or a time point after time t2, a frame pattern (IF pattern) that can be in the IF state by the frame synchronization unit 30a or the frame synchronization detection unit 30b is the modulation data L1 from the DUT 60. Shall be output. In the following description, when the combination of the control signals C11 to C13 is set to “CB1”, the frame synchronization unit 30a is in the IF state, and the combination of the control signals C21 to C23 is set to “CB1”. Assume that the frame synchronization detection unit 30b is in the IF state when the

時刻t1よりも前の時点では、IFパターンが変調信号L1として出力されており、制御信号C11〜C13の組み合わせ及び制御信号C21〜C23の組み合わせが共に「CB1」に設定されている。このため、フレーム同期部30a及びフレーム同期検出部30bからはIF状態を示す検出信号S1,S2がそれぞれ出力される。次に、時刻t1になると、DUT60からOOFパターンが変調信号L1として出力される。すると、フレーム同期部30a及びフレーム同期検出部30bからはOOF状態を示す検出信号S1,S2がそれぞれ出力され、図2を用いて説明した制御が補正制御部50で行われる。   At a time before time t1, the IF pattern is output as the modulation signal L1, and the combination of the control signals C11 to C13 and the combination of the control signals C21 to C23 are both set to “CB1”. For this reason, detection signals S1 and S2 indicating the IF state are output from the frame synchronization unit 30a and the frame synchronization detection unit 30b, respectively. Next, at time t1, the OUT pattern is output from the DUT 60 as the modulation signal L1. Then, detection signals S1 and S2 indicating the OOF state are output from the frame synchronization unit 30a and the frame synchronization detection unit 30b, respectively, and the control described with reference to FIG.

つまり、OOF状態を示す検出信号S1が一定時間T1の間継続される毎に、補正制御部50によって制御信号C21〜C23の組み合わせが変更され、IF状態を示す検出信号S2が出力されたか否かが判断される(ステップS12〜S14)。また、これと並行して、IF状態を示す検出信号S2が出力されたか否かが判断される(ステップS16)。以上の処理が行われると、図3に示す例では、制御信号C21〜C23の組み合わせが「CB1」,「CB2」,「CB3」,「CB4」の順で変更される。   That is, every time the detection signal S1 indicating the OOF state is continued for a certain time T1, whether or not the combination of the control signals C21 to C23 is changed by the correction control unit 50 and the detection signal S2 indicating the IF state is output. Is determined (steps S12 to S14). In parallel with this, it is determined whether or not the detection signal S2 indicating the IF state is output (step S16). When the above processing is performed, in the example shown in FIG. 3, the combination of the control signals C21 to C23 is changed in the order of “CB1”, “CB2”, “CB3”, and “CB4”.

次いで、時刻t2でDUT60からIFパターンが変調信号L1として出力されると、復調補正部20bに対する制御信号C21〜C23の組み合わせは「CB4」であるためフレーム同期検出部30bからはIF状態の検出信号S2は出力されない。しかしながら、復調補正部20aに対する制御信号C11〜C13の組み合わせは、時刻t1以前から変更されずに「CB1」のままであるため、フレーム同期検出部30aからはIF状態の検出信号S1が出力される。すると、補正制御部50の制御によって、復調補正部20aで行われるビット操作の内容が復調補正部20bに適用される(時刻t3)。これにより、フレーム同期検出部30bからもIF状態の検出信号S2が出力されることになる。   Next, when the IF pattern is output from the DUT 60 as the modulation signal L1 at time t2, the combination of the control signals C21 to C23 with respect to the demodulation correction unit 20b is “CB4”, and therefore the detection signal of the IF state is output from the frame synchronization detection unit 30b. S2 is not output. However, since the combination of the control signals C11 to C13 with respect to the demodulation correction unit 20a remains “CB1” without being changed from before the time t1, the detection signal S1 in the IF state is output from the frame synchronization detection unit 30a. . Then, under the control of the correction control unit 50, the contents of the bit operation performed in the demodulation correction unit 20a are applied to the demodulation correction unit 20b (time t3). As a result, the detection signal S2 in the IF state is also output from the frame synchronization detection unit 30b.

以上の通り、本実施形態では、フレーム同期部30aからOOF状態の検出信号S1が出力された場合に、復調補正部20aで行われるビット操作の内容を変更することなく復調補正部20bで行われるビット操作の内容を変更している。そして、その後にフレーム同期部30aからIF状態の検出信号S1が出力された場合には復調補正部20aのビット操作の内容を復調補正部20bに適用する一方で、フレーム同期検出部30bからIF状態の検出信号S2が出力された場合には復調補正部20bのビット操作の内容を復調補正部20aに適用する制御を行っている。かかる制御により、復調補正部20aで行われる復調データD1の補正内容が不用意に変更されることがないため、短時間で且つ正確に同期検出を行うことができる。   As described above, in the present embodiment, when the detection signal S1 in the OOF state is output from the frame synchronization unit 30a, it is performed by the demodulation correction unit 20b without changing the content of the bit operation performed by the demodulation correction unit 20a. The contents of the bit operation have been changed. Then, when the IF state detection signal S1 is output from the frame synchronization unit 30a, the contents of the bit operation of the demodulation correction unit 20a are applied to the demodulation correction unit 20b, while the IF state detection signal S1 is output from the frame synchronization detection unit 30b. When the detection signal S2 is output, control is performed to apply the bit operation content of the demodulation correction unit 20b to the demodulation correction unit 20a. By such control, the correction content of the demodulated data D1 performed by the demodulation correction unit 20a is not inadvertently changed, so that synchronization detection can be performed accurately in a short time.

〔第2実施形態〕
図4は、本発明の第2実施形態による光信号解析装置の要部構成を示すブロック図である。図4に示す通り、本実施形態の光信号解析装置2は、図1に示すフレーム同期部30a、フレーム同期検出部30b、及び測定部80に代えて、エラー検出部71a及び同期外れ検出部72a(第1検出部)、エラー検出部71b及び同期外れ検出部72b(第2検出部)、並びに測定部80を備えており、トランスポンダや終端装置等のDUT61から出力される変調データL2(光信号)の解析を行う。
[Second Embodiment]
FIG. 4 is a block diagram showing a main configuration of the optical signal analyzing apparatus according to the second embodiment of the present invention. As shown in FIG. 4, the optical signal analyzing apparatus 2 of the present embodiment replaces the frame synchronization unit 30a, the frame synchronization detection unit 30b, and the measurement unit 80 shown in FIG. 1 with an error detection unit 71a and a loss of synchronization detection unit 72a. (First detection unit), an error detection unit 71b, an out-of-synchronization detection unit 72b (second detection unit), and a measurement unit 80. The modulated data L2 (optical signal) output from the DUT 61 such as a transponder or a termination device ).

ここで、前述した第1実施形態の光信号解析装置1は、フレーム形式のデータであってDQPSK方式の変調が行われた変調データL1の解析を行う装置であった。これに対し、本実施形態の光信号解析装置2は、PRBS(PseudoRandom Binary bit Sequence:擬似乱数バイナリビットシーケンス)等のノンフレーム形式のビット列からなるデータであってDQPSK方式の変調が行われた変調データL2の解析を行う装置である。   Here, the optical signal analyzing apparatus 1 according to the first embodiment described above is an apparatus that analyzes the modulation data L1 that is frame format data and is modulated in the DQPSK format. On the other hand, the optical signal analyzing apparatus 2 according to the present embodiment is data that is a non-frame format bit string such as PRBS (PseudoRandom Binary bit Sequence) and is modulated by DQPSK modulation. This is an apparatus for analyzing the data L2.

また、図1に示す光信号解析装置1が備える復調補正部20a,20bからは非同期フレームデータD2,D3がそれぞれ出力されていたが、本実施形態では、変調データL2がノンフレーム形式のデータであるため、復調補正部20a,20bからはノンフレームデータD11,D12がそれぞれ出力される。エラー検出部71a,71bは、復調補正部20a,20bから出力されるノンフレームデータD11,D12のエラーレートをそれぞれ検出し、その検出結果を示すエラーレート信号E1,E2を同期外れ検出部72a,72bにそれぞれ出力する。尚、エラー検出部71aは、復調補正部20aから出力されるノンフレームデータD11を測定部80に出力する。   Asynchronous frame data D2 and D3 are respectively output from the demodulation correction units 20a and 20b included in the optical signal analysis apparatus 1 shown in FIG. 1, but in this embodiment, the modulation data L2 is non-frame data. Therefore, the non-frame data D11 and D12 are output from the demodulation correction units 20a and 20b, respectively. The error detection units 71a and 71b detect error rates of the non-frame data D11 and D12 output from the demodulation correction units 20a and 20b, respectively, and detect error rate signals E1 and E2 indicating the detection results as out-of-synchronization detection units 72a and 72a. 72b, respectively. The error detection unit 71a outputs the non-frame data D11 output from the demodulation correction unit 20a to the measurement unit 80.

同期外れ検出部72a,72bは、エラー検出部71a,71bから出力されるエラーレート信号E1,E2で示されるエラーレートと予め設定された閾値とを比較することにより同期外れ(syncloss)が生じているか否かを検出する。具体的には、エラーレート信号E1,E2で示されるエラーレートが予め設定された閾値を越えている場合に、同期外れの検出を行う。同期外れ検出部72a,72bの検出結果は、検出信号S1,S2として補正制御部50に入力される。測定部80は、エラー検出部71aからのエラーレート信号E1及びノンフレームデータ、並びに同期外れ検出部72aからの検出信号S1を入力としており、同期外れが継続される時間の測定や、フレーム内におけるアラームやエラーの検出を行う。   The out-of-synchronization detection units 72a and 72b are out of synchronization by comparing the error rate indicated by the error rate signals E1 and E2 output from the error detection units 71a and 71b with a preset threshold value. Detect whether or not. Specifically, the out-of-synchronization is detected when the error rate indicated by the error rate signals E1 and E2 exceeds a preset threshold value. The detection results of the out-of-sync detection units 72a and 72b are input to the correction control unit 50 as detection signals S1 and S2. The measurement unit 80 receives the error rate signal E1 and the non-frame data from the error detection unit 71a and the detection signal S1 from the out-of-sync detection unit 72a, and measures the time during which the out-of-synchronization continues, Detect alarms and errors.

以上の構成の光信号解析装置2においても、図2に示すフローチャートの処理と同様の処理が補正制御部50で行われる。つまり、同期外れ検出部72aから同期外れを示す検出信号S1が出力された場合に、復調補正部20aで行われるビット操作の内容を変更することなく復調補正部20bで行われるビット操作の内容を変更している。そして、その後に同期外れ検出部72aから同期がとれた旨を示す検出信号S1が出力された場合には復調補正部20aのビット操作の内容を復調補正部20bに適用する一方で、同期外れ検出部72bから同期がとれた旨を示す検出信号S2が出力された場合には復調補正部20bのビット操作の内容を復調補正部20aに適用する制御が行われる。かかる制御により、復調補正部20aで行われる復調データD1の補正内容が不用意に変更されることがないため、短時間で且つ正確に同期検出を行うことができる。   Also in the optical signal analyzing apparatus 2 configured as described above, the correction control unit 50 performs the same processing as the processing in the flowchart shown in FIG. That is, when the detection signal S1 indicating out-of-synchronization is output from the out-of-synchronization detection unit 72a, the content of the bit operation performed in the demodulation correction unit 20b without changing the content of the bit operation performed in the demodulation correction unit 20a. It has changed. Then, when the detection signal S1 indicating that synchronization is lost is output from the synchronization loss detection unit 72a, the contents of the bit operation of the demodulation correction unit 20a are applied to the demodulation correction unit 20b, while the synchronization loss detection is performed. When the detection signal S2 indicating that synchronization is obtained is output from the unit 72b, control is performed to apply the contents of the bit operation of the demodulation correction unit 20b to the demodulation correction unit 20a. By such control, the correction content of the demodulated data D1 performed by the demodulation correction unit 20a is not inadvertently changed, so that synchronization detection can be performed accurately in a short time.

以上、本発明の実施形態による光信号解析装置について説明したが、本発明は上記実施形態に制限されることなく、本発明の範囲内で自由に変更が可能である。例えば、上記実施形態では、DQPSK方式の変調がなされた変調データL1,L2を解析する場合を例に挙げて説明したが、本発明は、DQPSK方式で変調された変調データ以外にも、8値や16値といった多値の変調がなされた変調データを解析する場合にも適用が可能である。   The optical signal analyzing apparatus according to the embodiment of the present invention has been described above. However, the present invention is not limited to the above embodiment, and can be freely changed within the scope of the present invention. For example, in the above-described embodiment, the case where the modulated data L1 and L2 modulated by the DQPSK method is analyzed has been described as an example. However, the present invention is not limited to the modulated data modulated by the DQPSK method, The present invention can also be applied to the case of analyzing modulation data that has been subjected to multi-level modulation such as 16 or 16 values.

本発明の第1実施形態による光信号解析装置の要部構成を示すブロック図である。It is a block diagram which shows the principal part structure of the optical signal analyzer by 1st Embodiment of this invention. 本発明の第1実施形態による光信号解析装置1が備える補正制御部50の動作を示すフローチャートである。It is a flowchart which shows operation | movement of the correction control part 50 with which the optical signal analysis apparatus 1 by 1st Embodiment of this invention is provided. DUT60からOOFパターンが変調データL1として出力された場合の光信号解析装置1の動作を説明するための図である。It is a figure for demonstrating operation | movement of the optical signal analyzer 1 when an OOF pattern is output as modulation data L1 from DUT60. 本発明の第2実施形態による光信号解析装置の要部構成を示すブロック図である。It is a block diagram which shows the principal part structure of the optical signal analyzer by 2nd Embodiment of this invention. 従来の光信号解析装置の要部構成を示すブロック図である。It is a block diagram which shows the principal part structure of the conventional optical signal analyzer. 従来の光信号解析装置において、IF状態になるまでに時間を要する理由を説明するための図である。It is a figure for demonstrating the reason which requires time until it will be in an IF state in the conventional optical signal analyzer.

符号の説明Explanation of symbols

1,2 光信号解析装置
10 トランスポンダ
20a,20b 復調補正部
30a フレーム同期部
30b フレーム同期検出部
40 測定部
50 補正制御部
71a,71b エラー検出部
72a,72b 同期外れ検出部
80 測定部
D1 復調データ
D2,D3 非同期フレームデータ
D11,D12 ノンフレームデータ
L1,L2 変調データ
S1,S2 検出信号
DESCRIPTION OF SYMBOLS 1, 2 Optical signal analyzer 10 Transponder 20a, 20b Demodulation correction part 30a Frame synchronization part 30b Frame synchronization detection part 40 Measurement part 50 Correction control part 71a, 71b Error detection part 72a, 72b Out-of-synchronization detection part 80 Measurement part D1 Demodulated data D2, D3 Asynchronous frame data D11, D12 Non-frame data L1, L2 Modulation data S1, S2 Detection signal

Claims (6)

所定の変調方式を用いて変調された光信号を復調する復調部と、当該復調部から出力される復調データの補正を行う第1補正部と、当該第1補正部で補正された復調データの同期状態を検出する第1検出部と、当該第1検出部から出力される信号を用いて所定の測定を行う測定部とを備える光信号解析装置において、
前記第1補正部とは別個に、前記復調部から出力される前記復調データの補正を行う第2補正部と、
前記第2補正部で補正された復調データの同期状態を検出する第2検出部と、
前記第1,第2検出部の検出結果に基づいて、前記第1,第2補正部で行われる前記復調データに対する補正内容の制御を行う制御部と
を備えることを特徴とする光信号解析装置。
A demodulator that demodulates an optical signal modulated using a predetermined modulation method, a first corrector that corrects demodulated data output from the demodulator, and a demodulated data corrected by the first corrector In an optical signal analyzer comprising a first detection unit that detects a synchronization state and a measurement unit that performs a predetermined measurement using a signal output from the first detection unit,
Separately from the first correction unit, a second correction unit that corrects the demodulated data output from the demodulation unit;
A second detection unit for detecting a synchronization state of the demodulated data corrected by the second correction unit;
An optical signal analyzing apparatus comprising: a control unit that controls correction contents of the demodulated data performed by the first and second correction units based on detection results of the first and second detection units. .
前記制御部は、前記第1検出部によって非同期状態が検出された場合に、前記第2補正部で行われる前記復調データに対する補正内容を変更する制御を行うことを特徴とする請求項1記載の光信号解析装置。   2. The control unit according to claim 1, wherein when the asynchronous state is detected by the first detection unit, the control unit performs control to change a correction content for the demodulated data performed by the second correction unit. Optical signal analyzer. 前記制御部は、前記第1検出部による前記非同期状態の検出が一定時間継続される毎に、前記第2補正部で行われる前記復調データに対する補正内容を変更する制御を行うことを特徴とする請求項2記載の光信号解析装置。   The control unit performs control to change the correction content for the demodulated data performed by the second correction unit every time the detection of the asynchronous state by the first detection unit is continued for a predetermined time. The optical signal analyzing apparatus according to claim 2. 前記制御部は、前記第1検出部によって非同期状態が検出された後に、前記第2検出部によって同期状態が検出された場合には、前記第2補正部で行われる補正内容を前記第1補正部に適用する制御を行うことを特徴とする請求項2又は請求項3記載の光信号解析装置。   If the asynchronous state is detected by the second detection unit after the asynchronous state is detected by the first detection unit, the control unit performs the first correction on the content of correction performed by the second correction unit. 4. The optical signal analyzing apparatus according to claim 2, wherein control applied to the unit is performed. 前記制御部は、前記第1検出部によって非同期状態が検出された後に、前記第第1検出部によって同期状態が検出された場合には、前記第1補正部で行われる補正内容を前記第2補正部に適用する制御を行うことを特徴とする請求項2又は請求項3記載の光信号解析装置。   When the first detection unit detects the synchronization state after the first detection unit detects the asynchronous state, the control unit changes the correction content performed by the first correction unit to the second correction unit. 4. The optical signal analyzing apparatus according to claim 2, wherein control applied to the correction unit is performed. 前記光信号は、差動4相位相偏移変調方式を用いて変調された光信号であることを特徴とする請求項1から請求項5の何れか一項に記載の光信号解析装置。   The optical signal analyzing apparatus according to any one of claims 1 to 5, wherein the optical signal is an optical signal modulated using a differential four-phase phase shift keying method.
JP2008150363A 2008-06-09 2008-06-09 Optical signal analyzer Active JP5146118B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2008150363A JP5146118B2 (en) 2008-06-09 2008-06-09 Optical signal analyzer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2008150363A JP5146118B2 (en) 2008-06-09 2008-06-09 Optical signal analyzer

Publications (2)

Publication Number Publication Date
JP2009296507A true JP2009296507A (en) 2009-12-17
JP5146118B2 JP5146118B2 (en) 2013-02-20

Family

ID=41544224

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2008150363A Active JP5146118B2 (en) 2008-06-09 2008-06-09 Optical signal analyzer

Country Status (1)

Country Link
JP (1) JP5146118B2 (en)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007166119A (en) * 2005-12-12 2007-06-28 Mitsubishi Electric Corp Optical receiver equipment

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007166119A (en) * 2005-12-12 2007-06-28 Mitsubishi Electric Corp Optical receiver equipment

Also Published As

Publication number Publication date
JP5146118B2 (en) 2013-02-20

Similar Documents

Publication Publication Date Title
JP5352679B2 (en) Method for correcting the effect of cycle slip in an optical communication system and coherent receiver
US10608743B2 (en) Transmission characteristic compensation apparatus, transmission characteristic compensation method, and communication apparatus
US7676162B2 (en) Phase monitor used in optical receiver
TW201440462A (en) Digital radio transmissions
JPWO2012157570A1 (en) Wireless transmission apparatus and wireless transmission method
US20210266205A1 (en) Modulating signal level transitions to increase data throughput over communication channels
WO2015123970A1 (en) Frequency offset estimation method and device and frame synchronization subsystem
TW201336275A (en) Demodulation device, demodulation method, and program
JP5146118B2 (en) Optical signal analyzer
CN106130546B (en) A kind of method for detecting phases and device
KR20070010324A (en) Method of time synchronization and frequency synchronization in wireless receiving device
US20240048235A1 (en) Messaging channel in a coherent optical DSP frame
US10999659B2 (en) Optical network device and method for monitoring transmission line
JP5116567B2 (en) Optical receiver
JP2011188062A (en) Sending apparatus, receiving apparatus, and transmission system
JP2008278137A (en) Frame synchronizing circuit
JP4653053B2 (en) Frame synchronization method and apparatus
US11552722B2 (en) Precision time protocol using a coherent optical DSP frame
JP2008278136A (en) Frame synchronizing circuit
KR20180106573A (en) Phase Detection Apparatus Compensating Phase Error
KR101933516B1 (en) Phase Detection Method Using Decision Feedback
WO2014134777A1 (en) Cycle slip detection method and correction method of digital signals and related apparatus
JP5308193B2 (en) Serial communication method
JP5523201B2 (en) Deskew device and deskew processing method
JP2021175005A (en) System, circuit and method for frame synchronization

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20110311

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20120702

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120710

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120808

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20121030

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20121112

R150 Certificate of patent or registration of utility model

Ref document number: 5146118

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20151207

Year of fee payment: 3