JP2009289665A - Lighting apparatus and luminaire - Google Patents

Lighting apparatus and luminaire Download PDF

Info

Publication number
JP2009289665A
JP2009289665A JP2008142789A JP2008142789A JP2009289665A JP 2009289665 A JP2009289665 A JP 2009289665A JP 2008142789 A JP2008142789 A JP 2008142789A JP 2008142789 A JP2008142789 A JP 2008142789A JP 2009289665 A JP2009289665 A JP 2009289665A
Authority
JP
Japan
Prior art keywords
lamp
lighting
lamps
dimming
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2008142789A
Other languages
Japanese (ja)
Inventor
Masahiko Kamata
征彦 鎌田
Hajime Osaki
肇 大崎
Noriyuki Kitamura
紀之 北村
Naoko Iwai
直子 岩井
Toru Ishikita
徹 石北
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Lighting and Technology Corp
Original Assignee
Toshiba Lighting and Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Lighting and Technology Corp filed Critical Toshiba Lighting and Technology Corp
Priority to JP2008142789A priority Critical patent/JP2009289665A/en
Publication of JP2009289665A publication Critical patent/JP2009289665A/en
Pending legal-status Critical Current

Links

Images

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B20/00Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps

Landscapes

  • Circuit Arrangements For Discharge Lamps (AREA)
  • Discharge-Lamp Control Circuits And Pulse- Feed Circuits (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a lighting apparatus in which fine dimming control is possible without making the configuration complicate. <P>SOLUTION: The lighting apparatus includes as follows. A bypass capacitor C9 which bypasses at least part of a high frequency current is connected in parallel only to a fluorescent lamp 14 in fluorescent lamps 13 and 14 linked in series. The fluorescent lamp 14 is made to be switched off by the bypass capacitor C9 in the light control state of 10% or less of all light lighting. Fine dimming control becomes possible without making the configuration complicate, for example without preparing an inverter circuit which carries out lighting control of each of two or more fluorescent lamps. <P>COPYRIGHT: (C)2010,JPO&INPIT

Description

本発明は、外部からの調光信号に応じてインバータ回路の動作周波数を制御する調光制御手段を有する点灯装置およびこれを備えた照明器具に関する。   The present invention relates to a lighting device having a dimming control means for controlling an operating frequency of an inverter circuit according to a dimming signal from the outside, and a lighting fixture including the lighting device.

従来、例えば出力が異なる複数の放電ランプを連続調光する点灯装置が知られている。このような点灯装置は、それぞれの放電ランプに対応した複数のインバータ回路を備え、これらインバータ回路の動作周波数をそれぞれ制御することで放電ランプを個別に調光点灯する。この調光の際に、例えば高光束領域では主として高出力側の放電ランプを調光制御し、低光束領域では主として低出力側の放電ランプを調光制御することにより、視覚的にきめ細かな調光効果を達成している(例えば、特許文献1参照。)。
特開2003−45694号公報(第3−4頁、図1)
2. Description of the Related Art Conventionally, for example, lighting devices that continuously dimm a plurality of discharge lamps having different outputs are known. Such a lighting device is provided with a plurality of inverter circuits corresponding to the respective discharge lamps, and the discharge lamps are individually dimmed and controlled by controlling the operating frequencies of these inverter circuits. In this dimming, for example, dimming control is mainly performed on the high output discharge lamp in the high luminous flux region, and dimming control is mainly performed on the low output side discharge lamp in the low luminous flux region. The light effect is achieved (for example, refer to Patent Document 1).
Japanese Patent Laying-Open No. 2003-45694 (page 3-4, FIG. 1)

しかしながら、上述の点灯装置では、複数のインバータ回路を備えるため、回路規模が大きくなるだけでなく、制御回路なども複雑になるという問題点を有している。   However, since the above-described lighting device includes a plurality of inverter circuits, there is a problem that not only the circuit scale increases but also the control circuit and the like become complicated.

本発明は、このような点に鑑みなされたもので、構成を複雑化させることなくきめ細かい調光制御が可能な点灯装置およびこれを備えた照明器具を提供することを目的とする。   The present invention has been made in view of these points, and an object of the present invention is to provide a lighting device capable of fine dimming control without complicating the configuration and a lighting fixture including the lighting device.

請求項1記載の点灯装置は、直列に接続された複数のランプを一括して点灯可能なインバータ回路と;共振用インダクタおよび共振用コンデンサを備え、インバータ回路とランプとの間に接続される共振回路と;外部からの調光信号に応じてインバータ回路の動作周波数を制御する調光制御手段と;いずれかのランプを除く残りの他のランプの少なくともいずれかと並列に接続されて高周波電流の少なくとも一部をバイパスし、全光点灯時の10%以下の所定の調光点灯状態では並列に接続されたランプを消灯させるバイパス用コンデンサと;を具備しているものである。   The lighting device according to claim 1, comprising: an inverter circuit capable of collectively lighting a plurality of lamps connected in series; and a resonance inductor and a resonance capacitor which are connected between the inverter circuit and the lamp. A dimming control means for controlling the operating frequency of the inverter circuit in response to an external dimming signal; and at least one of the high-frequency currents connected in parallel with at least one of the other lamps other than one of the lamps And a bypass capacitor for turning off the lamps connected in parallel in a predetermined dimming lighting state of 10% or less when all the lights are on.

ランプは、例えば蛍光ランプなどの低圧水銀放電灯が好適であるが、これに限定されるものではない。   The lamp is preferably a low-pressure mercury discharge lamp such as a fluorescent lamp, but is not limited thereto.

インバータ回路は、例えば対をなすスイッチング素子を備えたハーフブリッジ型などのものが用いられるが、これに限定されるものではない。   As the inverter circuit, for example, a half bridge type including a pair of switching elements is used, but the inverter circuit is not limited thereto.

共振回路は、インバータ回路から入力される高周波電圧の周波数に応じて、ランプに供給する電力を可変できる。   The resonance circuit can vary the power supplied to the lamp in accordance with the frequency of the high-frequency voltage input from the inverter circuit.

調光制御手段は、例えばインバータ回路の動作周波数を高周波電圧の周波数より低い、または高い周波数で間欠的にオン、オフするPWM変化方式などを採用することができる。   The dimming control means can employ, for example, a PWM change method in which the operating frequency of the inverter circuit is intermittently turned on and off at a frequency lower than or higher than the frequency of the high frequency voltage.

全光点灯時とは、全てのランプを定格点灯したときをいう。   When all lights are on, it means when all lamps are rated.

バイパス用コンデンサは、例えば浮遊容量相当の小容量のバイパス用コンデンサが用いられる。   As the bypass capacitor, for example, a bypass capacitor having a small capacitance corresponding to the stray capacitance is used.

請求項2記載の照明器具は、複数のランプが取り付けられる器具本体と;ランプを点灯制御する請求項1記載の点灯装置と;を具備しているものである。   The lighting fixture according to claim 2 comprises: a fixture main body to which a plurality of lamps are attached; and a lighting device according to claim 1 that controls lighting of the lamps.

照明器具は、屋外照明用、室内照明用、一般照明用、表示用などのいずれでもよいし、その形状もどのようなものでもよい。また、点灯装置は、器具本体と一体または別体のいずれでもよい。   The lighting fixture may be any one of outdoor lighting, indoor lighting, general lighting, display, and the like, and may have any shape. Further, the lighting device may be integrated with or separated from the instrument body.

請求項3記載の照明器具は、請求項2記載の照明器具において、器具本体に装着されランプを覆うセードを具備し、ランプは、それぞれ互いに大きさおよび定格電力が異なる環形に形成されて同心状に配置され、点灯装置のバイパス用コンデンサは、最も定格電力および大きさが大きいランプと並列に接続されているものである。   The lighting fixture according to claim 3 is a lighting fixture according to claim 2, and includes a shade attached to the fixture body and covering the lamp, and the lamps are concentrically formed in ring shapes having different sizes and rated powers. The bypass capacitor of the lighting device is connected in parallel with the lamp having the largest rated power and size.

請求項1記載の点灯装置によれば、直列に接続された複数のランプのうち、いずれかのランプを除く残りの他のランプの少なくともいずれかと並列に、高周波電流の少なくとも一部をバイパスするバイパス用コンデンサを接続し、このバイパス用コンデンサにより、全光点灯時の10%以下の所定の調光点灯状態ではこのバイパス用コンデンサを並列に接続したランプを消灯させることで、例えば複数のランプのそれぞれを点灯制御するインバータ回路などを設けるなど構成を複雑化させることなく、きめ細かい調光制御が可能になる。   According to the lighting device of claim 1, among the plurality of lamps connected in series, the bypass bypasses at least a part of the high-frequency current in parallel with at least one of the other lamps other than one of the lamps. For example, each of a plurality of lamps can be connected by turning off the lamp connected in parallel with the bypass capacitor in a predetermined dimming lighting state of 10% or less when all the lights are lit. Fine dimming control is possible without complicating the configuration such as by providing an inverter circuit for controlling the lighting of the lamp.

請求項2記載の照明器具によれば、請求項1記載の点灯装置を備えることで、その効果を奏することができる。   According to the lighting fixture of Claim 2, the effect can be show | played by providing the lighting device of Claim 1.

請求項3記載の照明器具によれば、請求項2記載の照明器具の効果に加えて、互いに大きさおよび定格電力が異なる環形に形成されて同心状に配置されたランプのうち、最も定格電力および大きさが大きいランプに対してバイパス用コンデンサを並列に接続することで、直列接続したランプの一方のみを消灯させる制御が可能になるとともに、外側のランプを消灯させて内側のランプを点灯させることで全体の明るさを低下させつつ意匠性を向上できる。   According to the luminaire described in claim 3, in addition to the effect of the luminaire described in claim 2, among the lamps that are concentrically arranged and are formed in ring shapes having different sizes and rated power, the rated power is the most. By connecting a bypass capacitor to a large lamp in parallel, it is possible to control to turn off only one of the lamps connected in series, and turn off the outer lamp and turn on the inner lamp. Thus, the design can be improved while reducing the overall brightness.

以下、本発明の一実施の形態を図面を参照して説明する。   Hereinafter, an embodiment of the present invention will be described with reference to the drawings.

図1は放電灯点灯装置の回路図、図2は放電灯点灯装置を備えた照明器具を示す斜視図、図3は放電灯点灯装置の調光時の光出力変化を示すグラフ、図4は放電灯点灯装置の電源部の動作を示すタイミングチャートである。   FIG. 1 is a circuit diagram of a discharge lamp lighting device, FIG. 2 is a perspective view showing a lighting fixture equipped with the discharge lamp lighting device, FIG. 3 is a graph showing a light output change during dimming of the discharge lamp lighting device, and FIG. It is a timing chart which shows operation | movement of the power supply part of a discharge lamp lighting device.

図2において、11は照明器具を示し、この照明器具11は、器具本体12に円環状のランプとしての蛍光ランプ13,14が同心状に配設され、これら蛍光ランプ13,14を覆うように乳白色のセード15が器具本体12に装着されている。   In FIG. 2, reference numeral 11 denotes a lighting fixture. In this lighting fixture 11, fluorescent lamps 13 and 14 as annular lamps are concentrically disposed on the fixture body 12 so as to cover the fluorescent lamps 13 and 14. A milky white shade 15 is attached to the instrument body 12.

本実施の形態において、一方の蛍光ランプ13は、他方の蛍光ランプ14よりも径寸法が小さく、そのため、定格電力が小さく設定されている。また、他方の蛍光ランプ14は、低電位側、すなわちグランド電位側に接続されている。さらに、これら蛍光ランプ13,14は、略同一面上に配置され、照明器具11を薄型としている。   In the present embodiment, one of the fluorescent lamps 13 has a smaller diameter than the other fluorescent lamp 14, and therefore the rated power is set to be small. The other fluorescent lamp 14 is connected to the low potential side, that is, the ground potential side. Furthermore, the fluorescent lamps 13 and 14 are arranged on substantially the same plane, and the lighting fixture 11 is made thin.

そして、器具本体12に搭載される点灯装置42は、図1に示すように、商用交流電源eを整流平滑する電源部51にインバータ回路52が接続され、このインバータ回路52の出力端には、共振回路53を介して蛍光ランプ13,14のフィラメントFL1a,FL2aが接続されている。また、インバータ回路52と共振回路53との接続部には、蛍光ランプ13,14のフィラメントFL1a,FL1b,FL2a,FL2bの予熱回路55が接続されている。すなわち、蛍光ランプ13,14は互いに直列に接続されている。さらに、電源部51、インバータ回路52および予熱回路55には、調光制御手段としてのディジタル信号処理装置56(以下、DSP56という)が接続されている。また、このDSP56に対して、調光信号DIMを外部から入力する調光信号部57が接続されている。そして、商用交流電源e、電源部51、インバータ回路52、共振回路53、予熱回路55、DSP56および調光信号部57などにより作動回路としての点灯回路58が構成されているとともに、この点灯回路58と蛍光ランプ13,14とが接続されることにより、主回路59が構成されている。   As shown in FIG. 1, the lighting device 42 mounted on the appliance main body 12 has an inverter circuit 52 connected to a power supply unit 51 that rectifies and smoothes a commercial AC power supply e, and an output terminal of the inverter circuit 52 includes: The filaments FL1a and FL2a of the fluorescent lamps 13 and 14 are connected via the resonance circuit 53. Further, the preheating circuit 55 of the filaments FL1a, FL1b, FL2a, and FL2b of the fluorescent lamps 13 and 14 is connected to a connection portion between the inverter circuit 52 and the resonance circuit 53. That is, the fluorescent lamps 13 and 14 are connected in series with each other. Further, a digital signal processing device 56 (hereinafter referred to as a DSP 56) as a dimming control means is connected to the power supply unit 51, the inverter circuit 52, and the preheating circuit 55. A dimming signal unit 57 for inputting a dimming signal DIM from the outside is connected to the DSP 56. The commercial AC power source e, the power source 51, the inverter circuit 52, the resonance circuit 53, the preheating circuit 55, the DSP 56, the dimming signal unit 57, and the like constitute a lighting circuit 58 as an operating circuit. And the fluorescent lamps 13 and 14 are connected to form a main circuit 59.

電源部51は、入力電流I0と入力電圧V0との位相を合わせる、いわゆる臨界モードの力率改善(PFC)機能を備えた昇圧チョッパ電源であり、商用交流電源eに全波整流部としての全波整流素子REC1が接続され、この全波整流素子REC1の出力側には、昇圧チョッパ回路60が接続されている。この昇圧チョッパ回路60は、全波整流素子REC1の出力側に、インバータ回路52との間に昇圧用のトランスであるチョッパチョークL1と逆阻止用のダイオードD1との直列回路が接続されているとともに、チョッパチョークL1とダイオードD1のアノードとの接続点にスイッチング素子としての第1スイッチング素子、すなわちチョッピング用スイッチング素子である電界効果トランジスタ(FET)Q1が並列に接続されて、かつ、ダイオードD1のカソードとインバータ回路52との接続点に、平滑用のコンデンサである電解コンデンサC1が並列に接続されている。   The power supply unit 51 is a step-up chopper power supply having a so-called critical mode power factor correction (PFC) function that matches the phase of the input current I0 and the input voltage V0. A wave rectifier element REC1 is connected, and a boost chopper circuit 60 is connected to the output side of the full wave rectifier element REC1. In the boost chopper circuit 60, a series circuit of a chopper choke L1 that is a boosting transformer and a reverse blocking diode D1 is connected to the output side of the full-wave rectifying element REC1 and the inverter circuit 52. A first switching element as a switching element, that is, a field effect transistor (FET) Q1, which is a chopping switching element, is connected in parallel to the connection point between the chopper choke L1 and the anode of the diode D1, and the cathode of the diode D1 The electrolytic capacitor C1, which is a smoothing capacitor, is connected in parallel to the connection point between the inverter circuit 52 and the inverter circuit 52.

チョッパチョークL1は、一次巻線L1aと二次巻線L1bとを有し、一次巻線L1aが全波整流素子REC1の出力側とダイオードD1のアノードとの間に接続されているとともに、二次巻線L1bの一端側がグランド電位側に接続され、他端側が検出用の抵抗R1を介して制御信号生成部としての順序回路であるフリップフロップ61のセット端子に接続されている。したがって、フリップフロップ61のセット端子には、チョッパチョークL1の二次巻線L1bからチョーク電流Iにより抵抗R1に生じるチョーク電圧Vが入力されている。   The chopper choke L1 has a primary winding L1a and a secondary winding L1b, and the primary winding L1a is connected between the output side of the full-wave rectifying element REC1 and the anode of the diode D1, and the secondary winding L1a One end side of the winding L1b is connected to the ground potential side, and the other end side is connected to a set terminal of a flip-flop 61, which is a sequential circuit as a control signal generation unit, via a detection resistor R1. Therefore, the choke voltage V generated in the resistor R1 by the choke current I is input to the set terminal of the flip-flop 61 from the secondary winding L1b of the chopper choke L1.

電界効果トランジスタQ1は、ドレイン端子がチョッパチョークL1とダイオードD1のアノードとの接続点に接続されているとともに、ソース端子が抵抗R2を介してグランド電位側に接続され、かつ、制御端子であるゲート端子がフリップフロップ61の出力端子に接続されている。   The field effect transistor Q1 has a drain terminal connected to the connection point between the chopper choke L1 and the anode of the diode D1, a source terminal connected to the ground potential side via the resistor R2, and a gate serving as a control terminal The terminal is connected to the output terminal of the flip-flop 61.

ここで、フリップフロップ61は、いわゆるRS型のものであり、オペアンプとしての比較器すなわちコンパレータであるアナログコンパレータ63の出力端子がリセット端子に接続されている。このアナログコンパレータ63は、一方の入力端子が電界効果トランジスタQ1のドレイン端子と抵抗R2との接続点に接続されて電界効果トランジスタQ1のスイッチング電流IQにより抵抗R2にて生じる電圧VQが入力されるとともに、他方の入力端子が抵抗R3を介してDSP56に接続され、この抵抗R3との接続点がコンデンサC2を介してグランド電位側に接続されている。   Here, the flip-flop 61 is a so-called RS type, and an output terminal of an analog comparator 63 which is a comparator as an operational amplifier, that is, a comparator, is connected to a reset terminal. In this analog comparator 63, one input terminal is connected to the connection point between the drain terminal of the field effect transistor Q1 and the resistor R2, and the voltage VQ generated in the resistor R2 by the switching current IQ of the field effect transistor Q1 is input. The other input terminal is connected to the DSP 56 via a resistor R3, and the connection point with the resistor R3 is connected to the ground potential side via a capacitor C2.

そして、これらフリップフロップ61およびアナログコンパレータ63などにより、チョーク電流Iのゼロ電流位相と、スイッチング電流IQとに基づいて昇圧チョッパ回路60の動作を制御するスイッチングパルス生成回路としての昇圧チョッパ回路制御手段であるチョッピング制御部64が構成されている。   Then, with the flip-flop 61 and the analog comparator 63, etc., boost chopper circuit control means as a switching pulse generation circuit that controls the operation of the boost chopper circuit 60 based on the zero current phase of the choke current I and the switching current IQ. A certain chopping control unit 64 is configured.

また、インバータ回路52は、電源部51に対して、第2スイッチング素子としてのインバータ用のスイッチング素子である電界効果トランジスタQ2,Q3が直列に接続された、いわゆるハーフブリッジ型のものである。   The inverter circuit 52 is a so-called half-bridge type in which field effect transistors Q2 and Q3, which are switching elements for inverters as second switching elements, are connected in series to the power supply unit 51.

電界効果トランジスタQ2,Q3は、制御端子であるゲート端子が制御手段としてのハイサイドドライバ65を介してDSP56に接続されており、このハイサイドドライバ65から供給される信号によってオンオフが制御される。   The gate terminals of the field effect transistors Q2 and Q3 are connected to the DSP 56 via a high side driver 65 as control means, and on / off is controlled by a signal supplied from the high side driver 65.

ハイサイドドライバ65は、DSP56から供給される調光用のPWM信号Pに応じて、数十kHz〜200kHz程度の動作周波数、本実施の形態では例えば50kHz以上で電界効果トランジスタQ2,Q3を交互にオンオフする(スイッチング駆動する)ことで、電界効果トランジスタQ3のドレイン−ソース間に所定の高周波交流を発生させるものである。   The high-side driver 65 alternately switches the field effect transistors Q2 and Q3 at an operating frequency of about several tens of kHz to 200 kHz, for example, 50 kHz or more in the present embodiment, in accordance with the dimming PWM signal P supplied from the DSP 56. By turning on / off (switching driving), a predetermined high-frequency alternating current is generated between the drain and source of the field effect transistor Q3.

共振回路53は、電界効果トランジスタQ3の両端間に、直流成分を遮断するコンデンサC3と共振用インダクタL2とを直列に介して共振用コンデンサC4が並列に接続されている。   In the resonance circuit 53, a resonance capacitor C4 is connected in parallel between both ends of the field effect transistor Q3 via a capacitor C3 that cuts off a DC component and a resonance inductor L2 in series.

予熱回路55は、予熱用トランスL3、コンデンサC5、予熱用スイッチング素子としての電界効果トランジスタQ4および電流検出用の抵抗R4の直列回路を備え、コンデンサC5と電界効果トランジスタQ4との接続点と電界効果トランジスタQ2のソース端子との間に、ダイオードD2が接続されている。   The preheating circuit 55 includes a series circuit of a preheating transformer L3, a capacitor C5, a field effect transistor Q4 as a preheating switching element and a resistor R4 for current detection, and a connection point between the capacitor C5 and the field effect transistor Q4 and a field effect. A diode D2 is connected between the source terminal of the transistor Q2.

予熱用トランスL3は、一次巻線L3aと、第1二次巻線L3b、第2二次巻線L3cおよび第3二次巻線L3dとが対向配置されており、一次巻線L3aは、電界効果トランジスタQ2,Q3の接続点と共振用コンデンサC4との間に接続され、第1二次巻線L3bは、コンデンサC6を介して一方の蛍光ランプ13のフィラメントFL1aに接続され、第2二次巻線L3cは、コンデンサC7を介して一方の蛍光ランプ13のフィラメントFL1bおよび他方の蛍光ランプ14のフィラメントFL2bに接続され、第3二次巻線L3dは、コンデンサC8を介して他方の蛍光ランプ14のフィラメントFL2aに接続されている。   In the preheating transformer L3, the primary winding L3a, the first secondary winding L3b, the second secondary winding L3c, and the third secondary winding L3d are arranged to face each other, and the primary winding L3a The first secondary winding L3b is connected to the filament FL1a of one of the fluorescent lamps 13 via the capacitor C6, and is connected between the connection point of the effect transistors Q2 and Q3 and the resonance capacitor C4. The winding L3c is connected to the filament FL1b of one fluorescent lamp 13 and the filament FL2b of the other fluorescent lamp 14 via a capacitor C7, and the third secondary winding L3d is connected to the other fluorescent lamp 14 via a capacitor C8. Connected to the filament FL2a.

ここで、一方の蛍光ランプ13のフィラメントFL1bと他方の蛍光ランプ14のフィラメントFL2bとは、互いに一端側が電気的に接続され、他端側間に第2二次巻線L3cとコンデンサC8との直列回路が電気的に接続されている。また、一方の蛍光ランプ13のフィラメントFL1bと他方の蛍光ランプ14のフィラメントFL2bとの一端側は、バイパス用コンデンサC9を介してグランド電位側に電気的に接続されている。   Here, the filament FL1b of one fluorescent lamp 13 and the filament FL2b of the other fluorescent lamp 14 are electrically connected to each other at one end side, and a second secondary winding L3c and a capacitor C8 are connected in series between the other end side. The circuit is electrically connected. In addition, one end side of the filament FL1b of one fluorescent lamp 13 and the filament FL2b of the other fluorescent lamp 14 is electrically connected to the ground potential side via a bypass capacitor C9.

バイパス用コンデンサC9は、浮遊容量相当の容量、例えば220pF程度の容量を有しており、他方の蛍光ランプ14に流れようとする電流の一部をバイパスする機能を有している。このため、他方の蛍光ランプ14は、調光信号部57から出力された調光信号DIMによる調光段階が深くなると、他方の蛍光ランプ14に流れる電流に対してバイパス用コンデンサC9にバイパスされる電流の割合が相対的に増加することで、蛍光ランプ13,14の全光点灯時の10%以下に設定されたときに、消灯するように設定されている。なお、このバイパス用コンデンサC9は、物理的にコンデンサを接続して形成してもよく、他方の蛍光ランプ14のフィラメントFL2a,FL2b間に形成される浮遊容量であってもよい。   The bypass capacitor C9 has a capacitance equivalent to the stray capacitance, for example, a capacitance of about 220 pF, and has a function of bypassing a part of the current to flow to the other fluorescent lamp 14. For this reason, the other fluorescent lamp 14 is bypassed to the bypass capacitor C9 with respect to the current flowing through the other fluorescent lamp 14 when the dimming step by the dimming signal DIM output from the dimming signal unit 57 becomes deeper. When the ratio of the current is relatively increased, the fluorescent lamps 13 and 14 are set to be turned off when set to 10% or less of the total light lighting. The bypass capacitor C9 may be formed by physically connecting a capacitor, or may be a stray capacitance formed between the filaments FL2a and FL2b of the other fluorescent lamp 14.

電界効果トランジスタQ4は、制御端子であるゲート端子がDSP56に接続され、このDSP56から供給される予熱用PWM信号によりスイッチング制御される。   In the field effect transistor Q4, a gate terminal as a control terminal is connected to the DSP 56, and switching control is performed by a preheating PWM signal supplied from the DSP 56.

そして、DSP56は、ディジタル信号処理を行う、いわゆるマイコンなどのMPU(演算素子)であり、アナログコンパレータ63の入力端子と接続される基準波形設定部としての参照電圧設定部である電圧設定部71、予熱回路55の電界効果トランジスタQ4のスイッチングを制御するための予熱回路制御部72、放電電流すなわちランプ電流ILおよび放電電圧すなわちランプ電圧VLの少なくともいずれか一方を検出することで点灯回路58および蛍光ランプ13,14の動作状態(主回路59の動作状態)を検出する状態検出手段の機能を有する状態検出部73、および、電界効果トランジスタQ2,Q3の動作制御用のPWM信号Pを生成する信号生成手段としてのインバータ回路制御部である制御信号生成部74などを内部に一体に備えているとともに、図示しない記憶手段としてのROM、RAM、インターフェースであるI/Oポートなどをそれぞれ備えている。   The DSP 56 is an MPU (arithmetic element) such as a so-called microcomputer that performs digital signal processing, and a voltage setting unit 71 that is a reference voltage setting unit as a reference waveform setting unit connected to an input terminal of the analog comparator 63. Preheating circuit controller 72 for controlling switching of field effect transistor Q4 of preheating circuit 55, lighting circuit 58 and fluorescent lamp by detecting at least one of discharge current, ie, lamp current IL, and discharge voltage, ie, lamp voltage VL A state detection unit 73 having a function of state detection means for detecting the operation states of 13 and 14 (the operation state of the main circuit 59), and signal generation for generating a PWM signal P for controlling the operation of the field effect transistors Q2 and Q3 A control signal generation unit 74, which is an inverter circuit control unit as a unit, is integrally provided inside, and a storage unit (not shown) ROM of Te, and each comprise RAM, and I / O ports are interfaces.

なお、DSP56が電圧設定部71、予熱回路制御部72、および、制御信号生成部74などを一体に備えるとは、これらがDSP56においてソフトウェア処理部分を共有していることをいう。   The DSP 56 integrally including the voltage setting unit 71, the preheating circuit control unit 72, the control signal generation unit 74, and the like means that the DSP 56 shares a software processing part.

電圧設定部71は、電源部51の入力電圧V0および出力電圧V1の少なくともいずれか一方を検出する電源電圧検出手段の機能を有するソフトウェア部であり、この検出した電圧V0,V1の少なくともいずれか一方に基づいて、アナログコンパレータ63の比較のための基準電圧であってPWM信号である参照電圧VTHを設定する。   The voltage setting unit 71 is a software unit having a function of power supply voltage detection means for detecting at least one of the input voltage V0 and the output voltage V1 of the power supply unit 51, and at least one of the detected voltages V0 and V1 Based on the reference voltage VTH, a reference voltage VTH which is a reference voltage for comparison of the analog comparator 63 and is a PWM signal is set.

具体的に、本実施の形態において、参照電圧VTHは、アナログコンパレータ63に入力される電圧VQと参照電圧VTHとの大小によってオフされるように、基準波形SWとなる整流された電源電圧波形によって、出力電圧V1が所望の目標値に近付くようにフィードバック制御するための制御信号すなわちPWM制御信号である電界効果トランジスタQ1のスイッチングパルスSPを生成するように設定される。なお、基準波形SWは、例えば電源部51からの出力電圧V1(出力電流I1)および電源電圧の少なくともいずれか一方に対応して可変させることが可能である。   Specifically, in the present embodiment, the reference voltage VTH is generated by a rectified power supply voltage waveform that becomes the reference waveform SW so as to be turned off depending on the magnitude of the voltage VQ input to the analog comparator 63 and the reference voltage VTH. The switching pulse SP of the field effect transistor Q1, which is a control signal for feedback control, that is, a PWM control signal, is set so that the output voltage V1 approaches a desired target value. The reference waveform SW can be varied corresponding to at least one of the output voltage V1 (output current I1) from the power supply unit 51 and the power supply voltage, for example.

換言すれば、点灯装置42は、電源部51のPFC制御用のスイッチングのための参照電圧VTHをDSP56により生成し、電界効果トランジスタQ1をスイッチングするためのスイッチングパルスSPを、フリップフロップ61やアナログコンパレータ63などのハードウェアにより構成したチョッピング制御部64により生成している。   In other words, the lighting device 42 generates the reference voltage VTH for switching for PFC control of the power supply unit 51 by the DSP 56, and generates the switching pulse SP for switching the field effect transistor Q1 by using the flip-flop 61 or the analog comparator. It is generated by a chopping control unit 64 configured by hardware such as 63.

予熱回路制御部72は、予熱回路55の予熱電流IPを検出する予熱電流検出手段の機能を有するソフトウェア部であり、予熱回路55の予熱電流IPを監視しつつ、状態検出部73で検出したランプ電流ILおよびランプ電圧VLの少なくともいずれか一方の変化に追従するように最適予熱条件すなわち目標値を設定し、予熱電流IPが目標値に近付くように、予熱回路55の電界効果トランジスタQ4のゲート端子に供給する予熱用PWM信号PPを生成する。   The preheating circuit control unit 72 is a software unit having a function of preheating current detection means for detecting the preheating current IP of the preheating circuit 55, and monitors the preheating current IP of the preheating circuit 55 while detecting the lamp detected by the state detection unit 73. The gate terminal of the field effect transistor Q4 of the preheating circuit 55 is set so that the optimum preheating condition, that is, the target value is set so as to follow the change of at least one of the current IL and the lamp voltage VL, and the preheating current IP approaches the target value. PWM signal PP for preheating to be supplied to is generated.

状態検出部73は、アナログ信号であるランプ電流ILおよびランプ電圧VLの少なくともいずれか一方を、これらランプ電流ILやランプ電圧VLに対応したディジタルの周波数データに変換する演算手段であるA/D変換器の機能を有しており、A/D変換したランプ電流ILおよびランプ電圧VLの少なくともいずれか一方を予熱回路制御部72あるいは制御信号生成部74などに出力するものである。この状態検出部73でのランプ電流IL、あるいはランプ電圧VLの検出のタイミングは、例えば電源電圧波形、あるいは共振用コンデンサC4の両端電圧など、主回路59中の少なくともいずれかのアナログ信号、あるいは、この状態検出部73で検出したランプ電流ILやランプ電圧VLなどに基づいて演算されたディジタル信号である所定の周波数データによって、ランプ電流ILやランプ電圧VLのピーク位相に同期したタイミングに決定される。本実施の形態では、例えば状態検出部73がA/D変換器の機能を有しているので、ランプ電流ILやランプ電圧VLなどに基づいて演算されたディジタル信号である所定の周波数データに基づいてランプ電流ILあるいはランプ電圧VLの検出のタイミングが決定される。   The state detection unit 73 is an A / D converter that is an arithmetic unit that converts at least one of the lamp current IL and the lamp voltage VL, which are analog signals, into digital frequency data corresponding to the lamp current IL and the lamp voltage VL. And outputs at least one of the A / D converted lamp current IL and lamp voltage VL to the preheating circuit controller 72 or the control signal generator 74. The detection timing of the lamp current IL or the lamp voltage VL in this state detection unit 73 is, for example, at least one analog signal in the main circuit 59 such as a power supply voltage waveform or a voltage across the resonance capacitor C4, or The timing is synchronized with the peak phase of the lamp current IL or the lamp voltage VL based on predetermined frequency data which is a digital signal calculated based on the lamp current IL or the lamp voltage VL detected by the state detector 73. . In the present embodiment, for example, since the state detection unit 73 has a function of an A / D converter, it is based on predetermined frequency data that is a digital signal calculated based on the lamp current IL, the lamp voltage VL, and the like. Thus, the detection timing of the lamp current IL or the lamp voltage VL is determined.

ROMには、DSP56の各部、例えば電圧設定部71、予熱回路制御部72および制御信号生成部74などにより実行される各種プログラムが予め格納されている。   The ROM stores in advance various programs to be executed by each unit of the DSP 56, for example, the voltage setting unit 71, the preheating circuit control unit 72, the control signal generation unit 74, and the like.

RAMには、状態検出部73などにより検出した各種ディジタル値がそれぞれに割り当てられた領域に記憶される。   In the RAM, various digital values detected by the state detection unit 73 and the like are stored in areas assigned to them.

調光信号部57は、例えば100Hz程度のPWM調光信号を出力する信号出力部75と、この信号出力部75から出力されたPWM調光信号を整流してDSP56へと入力させる整流手段としての全波整流素子REC2とを備えている。   The dimming signal unit 57 is a signal output unit 75 that outputs a PWM dimming signal of about 100 Hz, for example, and a rectifying unit that rectifies the PWM dimming signal output from the signal output unit 75 and inputs the rectified signal to the DSP 56. And a full-wave rectifying element REC2.

制御信号生成部74は、状態検出部73により検出した蛍光ランプ13,14の点灯状態、すなわちランプ電流ILおよびランプ電圧VLの少なくともいずれか一方、あるいは、調光信号部57から出力された調光信号DIMに基づいて、所定の周波数を有するPWM信号Pを生成するソフトウェア部である。なお、この制御信号生成部74により生成されたPWM信号Pでの調光特性は、図3に示すように、蛍光ランプ13の光出力をA1、蛍光ランプ14の光出力をA2、蛍光ランプ13,14の光出力A1,A2の和を光出力Aとする。   The control signal generation unit 74 is a lighting state of the fluorescent lamps 13 and 14 detected by the state detection unit 73, that is, at least one of the lamp current IL and the lamp voltage VL, or the dimming output from the dimming signal unit 57 A software unit that generates a PWM signal P having a predetermined frequency based on the signal DIM. As shown in FIG. 3, the dimming characteristics of the PWM signal P generated by the control signal generator 74 are as follows: the light output of the fluorescent lamp 13 is A1, the light output of the fluorescent lamp 14 is A2, and the fluorescent lamp 13 , 14 is defined as the light output A.

次に、上記一実施の形態の動作を説明する。   Next, the operation of the above embodiment will be described.

点灯装置42は、電源部51において、フリップフロップ61の動作によってスイッチングパルスSPを生成して電界効果トランジスタQ1をスイッチング動作させ、入力電圧V0と入力電流I0との位相を合わせて力率を改善する。   In the power supply unit 51, the lighting device 42 generates the switching pulse SP by the operation of the flip-flop 61 to switch the field effect transistor Q1, and improves the power factor by matching the phases of the input voltage V0 and the input current I0. .

具体的に、図1および図4に示すように、図示しない起動用回路などにより電界効果トランジスタQ1がオンされると、チョッパチョークL1(ダイオードD1)に直線的に増加する電流が流れることで、このチョッパチョークL1の二次巻線L1bにチョーク電流Iが流れ、チョッパチョークL1に電磁的エネルギが蓄積される。同時に、電界効果トランジスタQ1のオンによるスイッチング電流IQによって抵抗R2により生じる電圧VQ(≧参照電圧VTH)がアナログコンパレータ63に入力されると、アナログコンパレータ63からフリップフロップ61のリセット端子にリセット電圧VR(=電圧VQ)が入力され、このフリップフロップ61の出力端子からオフのスイッチングパルスSPが電界効果トランジスタQ1のゲート端子に供給されてこの電界効果トランジスタQ1がオフされることで、チョッパチョークL1に蓄積された電磁的エネルギが放出され、チョッパチョークL1(ダイオードD1)に直線的に減少する電流が流れる。   Specifically, as shown in FIGS. 1 and 4, when the field effect transistor Q1 is turned on by a starting circuit (not shown) or the like, a linearly increasing current flows through the chopper choke L1 (diode D1). A choke current I flows through the secondary winding L1b of the chopper choke L1, and electromagnetic energy is accumulated in the chopper choke L1. At the same time, when the voltage VQ (≧ reference voltage VTH) generated by the resistor R2 due to the switching current IQ when the field effect transistor Q1 is turned on is input to the analog comparator 63, the reset voltage VR ( = Voltage VQ) is input, and the switching pulse SP that is off from the output terminal of the flip-flop 61 is supplied to the gate terminal of the field effect transistor Q1 and the field effect transistor Q1 is turned off, so that it accumulates in the chopper choke L1. The released electromagnetic energy is released, and a linearly decreasing current flows through the chopper choke L1 (diode D1).

この動作の繰り返しにより、入力電圧V0の波形すなわち全波整流されたサイン波形である基準波形SWを包絡線として出力電流I1が形成される。   By repeating this operation, the output current I1 is formed using the waveform of the input voltage V0, that is, the reference waveform SW, which is a sine waveform subjected to full-wave rectification, as an envelope.

電源部51により生成された出力電圧V1は、インバータ回路52の電界効果トランジスタQ2,Q3を、例えば50kHzなどの所定の周波数および所定のオンデューティでオンオフ動作させることで、高周波交流電圧に変換される。   The output voltage V1 generated by the power supply unit 51 is converted into a high-frequency AC voltage by operating the field effect transistors Q2 and Q3 of the inverter circuit 52 at a predetermined frequency such as 50 kHz and a predetermined on-duty, for example. .

この高周波交流電圧により、共振回路53が共振して共振電流が流れ、予熱回路制御部72で生成された所定の周波数の予熱用PWM信号PPにより電界効果トランジスタQ4がスイッチング動作された予熱回路55の予熱用トランスL3の各二次巻線L3b,L3c,L3dにそれぞれ予熱電流IPが流れて、蛍光ランプ13,14のフィラメントFL1a,FL1b,FL2a,FL2bを予熱する。   By this high frequency AC voltage, the resonance circuit 53 resonates and a resonance current flows, and the field effect transistor Q4 is switched by the preheating PWM signal PP having a predetermined frequency generated by the preheating circuit control unit 72. A preheating current IP flows through the secondary windings L3b, L3c, and L3d of the preheating transformer L3 to preheat the filaments FL1a, FL1b, FL2a, and FL2b of the fluorescent lamps 13 and 14, respectively.

そして、フィラメントFL1a,FL1b,FL2a,FL2bの予熱によりフィラメントFL1a,FL1b間およびフィラメントFL2a,FL2b間に所定の始動電圧が印加されて蛍光ランプ13,14が点灯(始動)し、これら蛍光ランプ13,14が定常点灯される。   Then, by preheating the filaments FL1a, FL1b, FL2a, FL2b, a predetermined starting voltage is applied between the filaments FL1a, FL1b and between the filaments FL2a, FL2b, and the fluorescent lamps 13, 14 are turned on (started). 14 is lit steady.

このように点灯した蛍光ランプ13,14を調光する場合には、点灯装置42のハイサイドドライバ65にDSP56の制御信号生成部74からPWM信号Pを入力してインバータ回路52を駆動する駆動周波数を可変する。インバータ回路52の駆動周波数を増加、あるいは減少させることで、インバータ回路52からの高周波電力が抑制、あるいは増加されて、ランプ電流ILが抑制、あるいは増加され、蛍光ランプ13,14が調光される。   When dimming the fluorescent lamps 13 and 14 thus lit, the drive frequency for driving the inverter circuit 52 by inputting the PWM signal P from the control signal generation unit 74 of the DSP 56 to the high side driver 65 of the lighting device 42. Is variable. By increasing or decreasing the drive frequency of the inverter circuit 52, the high frequency power from the inverter circuit 52 is suppressed or increased, the lamp current IL is suppressed or increased, and the fluorescent lamps 13 and 14 are dimmed. .

このインバータ回路52の動作周波数、すなわちPWM信号Pの周波数は、制御信号生成部74において、状態検出部73により検出したランプ電流ILおよびランプ電圧VLの少なくともいずれか一方、あるいは、調光信号部57から出力された調光信号DIMに基づいて設定される。   The operating frequency of the inverter circuit 52, that is, the frequency of the PWM signal P is determined by the control signal generator 74 at least one of the lamp current IL and the lamp voltage VL detected by the state detector 73, or the dimming signal unit 57. Is set based on the dimming signal DIM output from the.

図1および図3に示すように、調光信号部57から出力された調光信号DIMにより調光度が全光点灯時の10%以下の状態に設定されると、バイパス用コンデンサC9によりランプ電流ILの一部がバイパスされることで、他方の蛍光ランプ14が消灯し(光出力A2)、一方の蛍光ランプ13のみが点灯する。   As shown in FIG. 1 and FIG. 3, when the dimming degree is set to 10% or less by the dimming signal DIM output from the dimming signal unit 57, the lamp current is set by the bypass capacitor C9. By bypassing a part of IL, the other fluorescent lamp 14 is turned off (light output A2), and only one fluorescent lamp 13 is turned on.

したがって、全光点灯時の10%以下の調光状態では、インバータ回路52およびDSP56などは一方の蛍光ランプ13のみを調光制御する。   Therefore, in the dimming state of 10% or less when all the lights are on, the inverter circuit 52 and the DSP 56 perform dimming control on only one of the fluorescent lamps 13.

なお、予熱回路55では、状態検出部73で検出したランプ電流IL、ランプ電圧VL、ランプ電力、あるいは周囲の温度変化などに追従するように予熱回路制御部72により設定された目標値に予熱電流IPが近付くように生成した予熱用PWM信号PPによって電界効果トランジスタQ4がスイッチング動作されることで、蛍光ランプ13,14の種類や製造過程でのばらつきなどによって変化する点灯中の予熱量を最適化する。   In the preheating circuit 55, the preheating current is set to the target value set by the preheating circuit control unit 72 so as to follow the lamp current IL, the lamp voltage VL, the lamp power, or the ambient temperature change detected by the state detection unit 73. The field effect transistor Q4 is switched by the preheating PWM signal PP generated so that the IP approaches, thereby optimizing the preheating amount during lighting that varies depending on the types of fluorescent lamps 13 and 14 and variations in the manufacturing process. To do.

以上のように、直列に接続された蛍光ランプ13,14のうち、蛍光ランプ14のみに対して、高周波電流の一部をバイパスするバイパス用コンデンサC9を並列に接続し、このバイパス用コンデンサC9により、全光点灯時の10%以下の所定の調光状態では蛍光ランプ14を消灯させることで、光出力が小さい場合には一方の蛍光ランプ13のみを調光制御できるので、例えば蛍光ランプ13,14のそれぞれを点灯制御するインバータ回路などを設けるなど、構成を複雑化させることなく、きめ細かい調光制御が可能になる。   As described above, of the fluorescent lamps 13 and 14 connected in series, only the fluorescent lamp 14 is connected in parallel with the bypass capacitor C9 that bypasses a part of the high-frequency current. In a predetermined dimming state of 10% or less when all the lights are turned on, the fluorescent lamp 14 is turned off so that only one of the fluorescent lamps 13 can be dimmed when the light output is small. Fine dimming control can be achieved without complicating the configuration, such as by providing an inverter circuit that controls the lighting of each of 14.

また、本実施の形態では、蛍光ランプ13,14のうち最も定格電力が大きくかつ最も大きい、すなわち最も外側に配置された他方の蛍光ランプ14にバイパス用コンデンサC9を並列に接続する。一般に、同一平面上に配置された蛍光ランプ13,14は、外側が明るい場合よりも内側が明るいほうが、より暗く見えるため、全光点灯時の10%以下の所定の調光状態では、蛍光ランプ13,14のうち最も定格電力が大きくかつ最も大きい、すなわち最も外側に配置された他方の蛍光ランプ14を消灯することにより、直列接続した蛍光ランプ13,14でも一灯すなわち他方の蛍光ランプ14のみを消灯させる制御が可能であるとともに、照明器具11の全体の明るさを低下させ、これら蛍光ランプ13,14がセード15により覆われていることにより、蛍光ランプ13,14がともに点灯する面発光状態から、照明器具11の中央部に位置する一方の蛍光ランプ13のみが点灯する点発光状態へと推移させることができ、意匠性が向上する。   In the present embodiment, the bypass capacitor C9 is connected in parallel to the other fluorescent lamp 14 having the largest and highest rated power among the fluorescent lamps 13 and 14, that is, the outermost fluorescent lamp 14 disposed on the outermost side. Generally, the fluorescent lamps 13 and 14 arranged on the same plane appear darker when the inner side is brighter than when the outer side is brighter. Therefore, in a predetermined dimming state of 10% or less when all the lights are lit, the fluorescent lamp 13 and 14 have the highest rated power and the largest, that is, the other fluorescent lamp 14 arranged on the outermost side is extinguished, so that only one lamp, that is, the other fluorescent lamp 14 is connected in series. It is possible to control to turn off the lamp, reduce the overall brightness of the luminaire 11, and the fluorescent lamps 13 and 14 are covered by the shade 15, so that both the fluorescent lamps 13 and 14 are turned on. From the state, it is possible to make a transition to a point light emission state in which only one fluorescent lamp 13 located in the central portion of the luminaire 11 is turned on, and the design is improved.

なお、上記一実施の形態において、ランプは、蛍光ランプなどの放電ランプだけでなく、LEDなどでもよい。   In the above embodiment, the lamp may be an LED as well as a discharge lamp such as a fluorescent lamp.

また、ランプは、3つ以上にしてもよい。この場合には、少なくとも1つのランプを除く残りのランプのうち、少なくとも1つに対してバイパス用コンデンサC9と同様のバイパス用コンデンサを並列に接続したり、バイパス用コンデンサの容量を異ならせたりすれば、全光点灯時の10%以下の所定の調光状態での各ランプの点灯状態および消灯状態をバイパス用コンデンサの容量によってそれぞれ設定でき、上記一実施の形態と同様の動作を得ることができる。すなわち、全光点灯時の10%以下の調光状態では、バイパス用コンデンサが並列に接続されたランプのうち少なくとも1つが消灯するように制御し、バイパス用コンデンサが並列に接続された他のランプは、調光状態がさらに低下したときに順次消灯するようにしてもよい。例えば、ランプの定格電力が大きいほど並列に接続するバイパス用コンデンサの容量を大きく設定すると、全光点灯時の10%以下の調光状態としたとき、定格電力が大きいランプから順次消灯させることができ、上記一実施の形態と同様の作用効果を奏することができる。   Three or more lamps may be provided. In this case, a bypass capacitor similar to the bypass capacitor C9 may be connected in parallel to at least one of the remaining lamps other than at least one lamp, or the capacity of the bypass capacitor may be varied. For example, the lighting state and the extinguishing state of each lamp in a predetermined dimming state of 10% or less when all the lights are lit can be set by the capacitance of the bypass capacitor, and the same operation as in the above embodiment can be obtained. it can. That is, in the dimming state of 10% or less when all the lights are on, at least one of the lamps connected in parallel with the bypass capacitor is controlled to be turned off, and other lamps connected with the bypass capacitor in parallel May be sequentially turned off when the dimming state further decreases. For example, if the capacity of the bypass capacitor connected in parallel is set to be larger as the rated power of the lamp is larger, when the dimming state is 10% or less than when all the lights are lit, the lamps with higher rated power can be turned off sequentially. It is possible to achieve the same effects as those of the above-described embodiment.

さらに、定格電力が小さいランプ、すなわち内側に配置されたランプに対して上記バイパス用コンデンサC9と同様のコンデンサを並列に接続してもよい。この場合には、全光点灯時の10%以下の所定の調光状態としたとき、内側のランプから消灯するので、調光下限付近の低照度領域においても面発光を維持できる。   Further, a capacitor similar to the bypass capacitor C9 may be connected in parallel to a lamp having a small rated power, that is, a lamp disposed inside. In this case, when a predetermined dimming state of 10% or less of when all the lights are turned on is turned off from the inner lamp, surface emission can be maintained even in a low illuminance region near the dimming lower limit.

そして、電源部51、共振回路53および予熱回路55などのそれぞれの構成、および、これらの制御などは、上記構成および制御に限定されるものではない。   The configurations of the power supply unit 51, the resonance circuit 53, the preheating circuit 55, and the like, and the control thereof are not limited to the above configuration and control.

本発明の一実施の形態を示す放電灯点灯装置の回路図である。It is a circuit diagram of a discharge lamp lighting device showing an embodiment of the present invention. 同上放電灯点灯装置を備えた照明器具を示す斜視図である。It is a perspective view which shows the lighting fixture provided with the discharge lamp lighting device same as the above. 同上放電灯点灯装置の調光時の光出力変化を示すグラフである。It is a graph which shows the light output change at the time of light control of a discharge lamp lighting device same as the above. 同上放電灯点灯装置の電源部の動作を示すタイミングチャートである。It is a timing chart which shows operation | movement of the power supply part of a discharge lamp lighting device same as the above.

符号の説明Explanation of symbols

11 照明器具
12 器具本体
13,14 ランプとしての蛍光ランプ
15 セード
42 点灯装置
52 インバータ回路
53 共振回路
56 調光制御手段としてのディジタル信号処理装置
C4 共振用コンデンサ
C9 バイパス用コンデンサ
L2 共振用インダクタ
11 Lighting equipment
12 Instrument body
13,14 Fluorescent lamp as lamp
15 Sade
42 Lighting device
52 Inverter circuit
53 Resonant circuit
56 Digital signal processor as dimming control means
C4 Resonant capacitor
C9 Bypass capacitor
L2 Resonant inductor

Claims (3)

直列に接続された複数のランプを一括して点灯可能なインバータ回路と;
共振用インダクタおよび共振用コンデンサを備え、インバータ回路とランプとの間に接続される共振回路と;
外部からの調光信号に応じてインバータ回路の動作周波数を制御する調光制御手段と;
いずれかのランプを除く残りの他のランプの少なくともいずれかと並列に接続されて高周波電流の少なくとも一部をバイパスし、全光点灯時の10%以下の所定の調光点灯状態では並列に接続されたランプを消灯させるバイパス用コンデンサと;
を具備していることを特徴とする点灯装置。
An inverter circuit capable of collectively lighting a plurality of lamps connected in series;
A resonant circuit comprising a resonant inductor and a resonant capacitor and connected between the inverter circuit and the lamp;
Dimming control means for controlling the operating frequency of the inverter circuit according to a dimming signal from the outside;
Connected in parallel with at least one of the remaining other lamps except for one of the lamps, bypassing at least a part of the high-frequency current, and connected in parallel in a predetermined dimming lighting state of 10% or less of full light lighting Bypass capacitor to turn off the lamp;
The lighting device characterized by comprising.
複数のランプが取り付けられる器具本体と;
ランプを点灯制御する請求項1記載の点灯装置と;
を具備していることを特徴とする照明器具。
An instrument body to which a plurality of lamps can be attached;
The lighting device according to claim 1, which controls lighting of the lamp;
The lighting fixture characterized by comprising.
器具本体に装着されランプを覆うセードを具備し、
ランプは、それぞれ互いに大きさおよび定格電力が異なる環形に形成されて同心状に配置され、
点灯装置のバイパス用コンデンサは、最も定格電力および大きさが大きいランプと並列に接続されている
ことを特徴とする請求項2記載の照明器具。
It has a shade that is attached to the body of the instrument and covers the lamp,
The lamps are concentrically arranged in a ring shape with different sizes and rated power from each other,
The lighting fixture according to claim 2, wherein the bypass capacitor of the lighting device is connected in parallel with a lamp having the largest rated power and size.
JP2008142789A 2008-05-30 2008-05-30 Lighting apparatus and luminaire Pending JP2009289665A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2008142789A JP2009289665A (en) 2008-05-30 2008-05-30 Lighting apparatus and luminaire

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2008142789A JP2009289665A (en) 2008-05-30 2008-05-30 Lighting apparatus and luminaire

Publications (1)

Publication Number Publication Date
JP2009289665A true JP2009289665A (en) 2009-12-10

Family

ID=41458675

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2008142789A Pending JP2009289665A (en) 2008-05-30 2008-05-30 Lighting apparatus and luminaire

Country Status (1)

Country Link
JP (1) JP2009289665A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101348000B1 (en) * 2012-05-08 2014-01-09 주식회사 포스코엘이디 Lighting apparatus with light-emitting semiconductor device and method of driving the same

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4757238A (en) * 1986-11-05 1988-07-12 Thin-Lite Corporation Low voltage fluorescent lighting system
JPH08273880A (en) * 1995-03-29 1996-10-18 Toshiba Lighting & Technol Corp Discharge lamp lighting device and lighting system
JPH09213486A (en) * 1996-02-06 1997-08-15 Harumi Suzuki Lighting device of electric discharge tube
JP2001110583A (en) * 1999-10-06 2001-04-20 Toshiba Lighting & Technology Corp Discharge lamp lightening apparatus and illuminating apparatus
JP2003036993A (en) * 2001-07-25 2003-02-07 Toshiba Lighting & Technology Corp Discharge lamp lighting device and light-controlled illumination system
JP2003045694A (en) * 2001-07-26 2003-02-14 Matsushita Electric Works Ltd Discharge lamp lighting device
JP2004259564A (en) * 2003-02-25 2004-09-16 Matsushita Electric Works Ltd Lighting control system
JP2007207478A (en) * 2006-01-31 2007-08-16 Toshiba Lighting & Technology Corp Discharge lamp lighting device and luminaire

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4757238A (en) * 1986-11-05 1988-07-12 Thin-Lite Corporation Low voltage fluorescent lighting system
JPH08273880A (en) * 1995-03-29 1996-10-18 Toshiba Lighting & Technol Corp Discharge lamp lighting device and lighting system
JPH09213486A (en) * 1996-02-06 1997-08-15 Harumi Suzuki Lighting device of electric discharge tube
JP2001110583A (en) * 1999-10-06 2001-04-20 Toshiba Lighting & Technology Corp Discharge lamp lightening apparatus and illuminating apparatus
JP2003036993A (en) * 2001-07-25 2003-02-07 Toshiba Lighting & Technology Corp Discharge lamp lighting device and light-controlled illumination system
JP2003045694A (en) * 2001-07-26 2003-02-14 Matsushita Electric Works Ltd Discharge lamp lighting device
JP2004259564A (en) * 2003-02-25 2004-09-16 Matsushita Electric Works Ltd Lighting control system
JP2007207478A (en) * 2006-01-31 2007-08-16 Toshiba Lighting & Technology Corp Discharge lamp lighting device and luminaire

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101348000B1 (en) * 2012-05-08 2014-01-09 주식회사 포스코엘이디 Lighting apparatus with light-emitting semiconductor device and method of driving the same

Similar Documents

Publication Publication Date Title
US9295115B2 (en) Lighting apparatus and illuminating fixture with the same
US8344628B2 (en) Dimming electronic ballast with lamp end of life detection
JP3795863B2 (en) Single-stage PFC + ballast control circuit / general-purpose power converter
JP2002231471A (en) Led lighting device and lighting system
US8531124B2 (en) High pressure discharge lamp lighting device and illumination instrument
CN101652012B (en) High pressure discharge lamp lighting device and luminaire
JP2011034847A (en) Power supply device and lighting fixture
JP2014078529A (en) Power control
JP6145980B2 (en) Lighting device
JP5152501B2 (en) Load control device and electrical equipment
US20090108769A1 (en) Lighting device and illumination apparatus
JP5196146B2 (en) Lighting device and lighting apparatus
JP5300501B2 (en) Lighting device and lighting apparatus
JP2009140766A (en) Discharge lamp lighting device
JP5163892B2 (en) Discharge lamp lighting device
JP2009289664A (en) Lighting device for discharge lamp, and illumination apparatus
JP2009289665A (en) Lighting apparatus and luminaire
US20050062439A1 (en) Dimming control techniques using self-excited gate circuits
JP2003332085A (en) Power source device for inorganic electroluminescence
JP2009289555A (en) Discharge lamp lighting device, and luminaire
JP2010097807A (en) Lighting apparatus
JP7241312B2 (en) Lighting systems, lighting control systems and luminaires
JP2005285483A (en) Electrodeless discharge lamp power supply device
JP7133787B2 (en) Lighting systems, lighting control systems and luminaires
JP5045921B2 (en) Discharge lamp lighting device and lighting fixture

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20110304

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20120706

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120711

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20121121