JP2009118077A - Receiver and its control method - Google Patents

Receiver and its control method Download PDF

Info

Publication number
JP2009118077A
JP2009118077A JP2007287588A JP2007287588A JP2009118077A JP 2009118077 A JP2009118077 A JP 2009118077A JP 2007287588 A JP2007287588 A JP 2007287588A JP 2007287588 A JP2007287588 A JP 2007287588A JP 2009118077 A JP2009118077 A JP 2009118077A
Authority
JP
Japan
Prior art keywords
antenna
circuit
current
active antenna
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2007287588A
Other languages
Japanese (ja)
Inventor
Yasuhiro Yoshioka
庸裕 吉岡
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Faurecia Clarion Electronics Co Ltd
Original Assignee
Clarion Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Clarion Co Ltd filed Critical Clarion Co Ltd
Priority to JP2007287588A priority Critical patent/JP2009118077A/en
Publication of JP2009118077A publication Critical patent/JP2009118077A/en
Pending legal-status Critical Current

Links

Images

Landscapes

  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide a receiver capable of reducing the influence on an active antenna, and surely detecting the connection state of the active antenna. <P>SOLUTION: The receiver 20 connected to an active antenna 10 comprises a current mirror circuit, equipped with a reference-side transistor (transistor 60) and an output-side transistor (transistor 61); a power feed circuit (antenna power feed circuit 23) for feeding power to the active antenna via the output terminal of the reference-side transistor; a current-detecting circuit (resistor 62) for detecting the current fed to the active antenna through the power feed circuit by a current through the output terminal of the output side transistor, and a state-determining circuit (comparator 57 and resistors 54-56) for determining the connection of the active antenna to the receiver, by the current detected by the current-detecting circuit. <P>COPYRIGHT: (C)2009,JPO&INPIT

Description

本発明は、受信装置および受信装置の制御方法に関する。   The present invention relates to a receiving apparatus and a receiving apparatus control method.

特許文献1には、アンテナエレメントと増幅回路とが一体化されたアクティブアンテナに関する技術が開示されている。このような技術によれば、受信感度を高めるとともに、ノイズレベルを下げることができる。   Patent Document 1 discloses a technique related to an active antenna in which an antenna element and an amplifier circuit are integrated. According to such a technique, it is possible to increase the reception sensitivity and reduce the noise level.

図4は、アクティブアンテナが接続される受信装置の構成を示す。この図に示すように、アクティブアンテナ10は、アンテナエレメント11とローノイズアンプ12を有する。また、受信装置20は、アンテナ状態検出回路21、信号処理回路22、アンテナ給電回路23、および、電源回路24を有している。なお、アクティブアンテナ10と受信装置20は同軸ケーブル30によって接続される。   FIG. 4 shows a configuration of a receiving apparatus to which an active antenna is connected. As shown in this figure, the active antenna 10 includes an antenna element 11 and a low noise amplifier 12. The receiving device 20 includes an antenna state detection circuit 21, a signal processing circuit 22, an antenna power supply circuit 23, and a power supply circuit 24. The active antenna 10 and the receiving device 20 are connected by a coaxial cable 30.

ここで、アンテナエレメント11は、図示せぬ送信装置から送信された電波を捕捉し、ローノイズアンプ12に供給する。ローノイズアンプ12は、受信装置20から供給される直流電力を電源として動作し、アンテナエレメント11によって捕捉された受信信号を所定のゲインで増幅し、RF信号として同軸ケーブル30を介して受信装置20に供給する。   Here, the antenna element 11 captures radio waves transmitted from a transmission device (not shown) and supplies the radio waves to the low noise amplifier 12. The low noise amplifier 12 operates using the DC power supplied from the receiving device 20 as a power source, amplifies the received signal captured by the antenna element 11 with a predetermined gain, and passes the coaxial signal 30 to the receiving device 20 as an RF signal. Supply.

アンテナ状態検出回路21は、アクティブアンテナ10に対してアンテナ給電回路23からの直流電力を供給するとともに、アクティブアンテナ10の接続状態を検出し、検出結果を検出信号DETとして信号処理回路22に供給する。また、アンテナ状態検出回路21は、アクティブアンテナ10から供給されるRF信号を信号処理回路22に供給する。   The antenna state detection circuit 21 supplies DC power from the antenna power supply circuit 23 to the active antenna 10, detects the connection state of the active antenna 10, and supplies the detection result to the signal processing circuit 22 as a detection signal DET. . The antenna state detection circuit 21 supplies the RF signal supplied from the active antenna 10 to the signal processing circuit 22.

信号処理回路22は、アンテナ状態検出回路21から供給される検出信号DETに基づいて、アクティブアンテナ10の接続状態を判断するとともに、アンテナ状態検出回路21から供給されるRF信号に対する信号処理を行う。   The signal processing circuit 22 determines the connection state of the active antenna 10 based on the detection signal DET supplied from the antenna state detection circuit 21 and performs signal processing on the RF signal supplied from the antenna state detection circuit 21.

アンテナ給電回路23は、電源回路24から供給される直流電力に基づいて、アクティブアンテナ10に給電する直流電力を生成し、アンテナ状態検出回路21に供給する。電源回路24は、信号処理回路22およびアンテナ給電回路23に対して直流電力を供給する。   The antenna power supply circuit 23 generates DC power to be supplied to the active antenna 10 based on the DC power supplied from the power supply circuit 24 and supplies the DC power to the antenna state detection circuit 21. The power supply circuit 24 supplies DC power to the signal processing circuit 22 and the antenna power supply circuit 23.

図5は、アンテナ状態検出回路21の構成を示す図である。この図に示すように、アンテナ状態検出回路21は、コンデンサ50,51、コイル52、抵抗53〜56、および、コンパレータ57によって構成される。コンデンサ50は、直流カット用のコンデンサであり、信号処理回路22に対して直流電圧が印加されることを防止する。コンデンサ51は、デカップリングコンデンサである。コイル52は、高周波信号がコンパレータ57およびアンテナ給電回路23に流入しないようにする。抵抗53は、アンテナ給電回路23からアクティブアンテナ10に供給される電流を検出するための抵抗である。抵抗54〜56は、コンパレータに供給する基準電圧VH,VLを生成するための抵抗である。コンパレータ57は、抵抗53に生じる電圧VDと、抵抗54〜56に生じる基準電圧VH,VLを比較し、比較結果に応じて2ビットの信号である検出信号DETを出力する。   FIG. 5 is a diagram illustrating a configuration of the antenna state detection circuit 21. As shown in this figure, the antenna state detection circuit 21 includes capacitors 50 and 51, a coil 52, resistors 53 to 56, and a comparator 57. The capacitor 50 is a DC cut capacitor and prevents a DC voltage from being applied to the signal processing circuit 22. The capacitor 51 is a decoupling capacitor. The coil 52 prevents high frequency signals from flowing into the comparator 57 and the antenna power supply circuit 23. The resistor 53 is a resistor for detecting a current supplied from the antenna power supply circuit 23 to the active antenna 10. The resistors 54 to 56 are resistors for generating reference voltages VH and VL supplied to the comparator. The comparator 57 compares the voltage VD generated in the resistor 53 with the reference voltages VH and VL generated in the resistors 54 to 56, and outputs a detection signal DET which is a 2-bit signal according to the comparison result.

図6(A)は、抵抗53に生じる電圧VDと、抵抗54〜56に生じる基準電圧VH,VLと、コンパレータ57の出力信号である検出信号DETとの関係を示す図である。この図に示すように、VDがVL<VD<VHの範囲にある場合には、適正アンテナ電流範囲と判定され、検出信号DETのB0,B1がそれぞれ「1」、「0」とされる。また、VDがVD≦VLの範囲にある場合には、アンテナ電流過大であってアンテナ・ショート状態と判断され、検出信号DETのB0,B1がそれぞれ「0」、「0」とされる。また、VDがVH≦VDの範囲内にある場合には、アンテナ電流過小であって、アンテナ・オープン状態と判断され、検出信号DETのB0,B1がそれぞれ「1」、「1」とされる。信号処理回路22では、アンテナ状態検出回路21から供給される検出信号DETのB0,B1のビットを参照することにより、アクティブアンテナ10の接続状態を知ることができる。
特開平8−88508号公報
6A is a diagram showing the relationship between the voltage VD generated in the resistor 53, the reference voltages VH and VL generated in the resistors 54 to 56, and the detection signal DET that is an output signal of the comparator 57. As shown in this figure, when VD is in the range of VL <VD <VH, it is determined as an appropriate antenna current range, and B0 and B1 of the detection signal DET are set to “1” and “0”, respectively. When VD is in the range of VD ≦ VL, it is determined that the antenna current is excessive and the antenna is short-circuited, and B0 and B1 of the detection signal DET are set to “0” and “0”, respectively. When VD is in the range of VH ≦ VD, it is determined that the antenna current is excessive and the antenna is open, and B0 and B1 of the detection signal DET are set to “1” and “1”, respectively. . The signal processing circuit 22 can know the connection state of the active antenna 10 by referring to the bits B0 and B1 of the detection signal DET supplied from the antenna state detection circuit 21.
JP-A-8-88508

ところで、図4,5に示す受信装置20では、ノイズ等の影響を排除してアンテナ接続状態を安定して検出するためには、アンテナ接続正常と判定する範囲(VL〜VHの範囲)を広く設定することが望ましい。そのためには、抵抗53の値を大きく設定する必要があるが、抵抗53の値を大きくすると、抵抗53において電圧降下が生じ、アクティブアンテナ10のローノイズアンプ12に供給される電源電圧がその分だけ低下してしまう。具体的には、抵抗53の抵抗値が10Ωであり、正常なアンテナ電流Iの範囲が20mA〜50mAであり、アンテナ給電回路23からの供給電圧を5Vとする。この場合、基準電圧VH,VLはそれぞれ4.8Vおよび4.5Vとなり、アンテナ接続正常と判断する範囲は0.3V(=VH−VL)となる。   By the way, in the receiving apparatus 20 shown in FIGS. 4 and 5, in order to eliminate the influence of noise and the like and stably detect the antenna connection state, the range (VL to VH) for determining that the antenna connection is normal is wide. It is desirable to set. For this purpose, it is necessary to set a large value for the resistor 53. However, if the value of the resistor 53 is increased, a voltage drop occurs in the resistor 53, and the power supply voltage supplied to the low noise amplifier 12 of the active antenna 10 is correspondingly increased. It will decline. Specifically, the resistance value of the resistor 53 is 10Ω, the normal antenna current I is in the range of 20 mA to 50 mA, and the supply voltage from the antenna feeding circuit 23 is 5V. In this case, the reference voltages VH and VL are 4.8 V and 4.5 V, respectively, and the range for determining that the antenna connection is normal is 0.3 V (= VH−VL).

そこで、アンテナ接続正常とする電圧範囲を2倍の0.6Vとするためには、抵抗53の抵抗値を2倍の20Ωとする必要がある。しかしながら、抵抗値を増加した場合、抵抗53における電圧降下は、正常なアンテナ電流Iの範囲が20mA〜50mAとすると、0.4〜1.0Vとなる。この場合、ローノイズアンプ12に供給される電源電圧は4.0V〜4.6Vとなるため、ローノイズアンプ12の電源電圧が4Vである場合には、十分な電源電圧のマージンを得られなくなるという問題点がある。   Therefore, in order to double the voltage range for normal antenna connection to 0.6 V, the resistance value of the resistor 53 needs to be doubled to 20Ω. However, when the resistance value is increased, the voltage drop in the resistor 53 is 0.4 to 1.0 V when the normal antenna current I is in the range of 20 mA to 50 mA. In this case, since the power supply voltage supplied to the low noise amplifier 12 is 4.0V to 4.6V, when the power supply voltage of the low noise amplifier 12 is 4V, a sufficient power supply voltage margin cannot be obtained. There is a point.

本発明の課題は、アクティブアンテナに与える影響を少なくしつつ、アクティブアンテナの接続状態を確実に検出することが可能な受信装置および制御方法を提供することにある。   An object of the present invention is to provide a receiving apparatus and a control method capable of reliably detecting a connection state of an active antenna while reducing an influence on the active antenna.

上記課題を解決するため、本発明の受信装置は、アクティブアンテナが接続される受信装置であって、参照側トランジスタおよび出力側トランジスタを有するカレントミラー回路と、前記アクティブアンテナに対して前記参照側トランジスタの出力端子を介して電源電力を給電する給電回路と、前記給電回路から前記アクティブアンテナに給電される電流を前記出力側トランジスタの出力端子に流れる電流に基づいて検出する検出回路と、前記検出回路によって検出された電流に基づいて、前記アクティブアンテナの自機への接続状態を判定する判定回路と、を有することを特徴とする。
上記構成によれば、アクティブアンテナに対して参照側トランジスタの出力端子を介して給電回路から電源電力が給電され、参照側トランジスタとカレントミラー回路を構成する出力側トランジスタの出力端子に流れる電流に基づいてアクティブアンテナに給電される電流を検出回路が検出し、検出回路によって検出された電流に基づいてアクティブアンテナの自機への接続状態が判定手段によって判定される。このため、電流検出の際の電圧降下を少なくすることができるため、アクティブアンテナに与える影響を少なくしつつ、アクティブアンテナの接続状態を確実に検出することが可能となる。
In order to solve the above problems, a receiving device of the present invention is a receiving device to which an active antenna is connected, and includes a current mirror circuit having a reference side transistor and an output side transistor, and the reference side transistor with respect to the active antenna. A detection circuit that detects a current supplied from the power supply circuit to the active antenna based on a current flowing through the output terminal of the output-side transistor, and the detection circuit And a determination circuit for determining a connection state of the active antenna to the own device based on the current detected by.
According to the above configuration, the power supply power is supplied from the power supply circuit to the active antenna via the output terminal of the reference side transistor, and based on the current flowing through the output terminal of the output side transistor constituting the reference side transistor and the current mirror circuit. Then, the detection circuit detects the current supplied to the active antenna, and the determination means determines the connection state of the active antenna to the own device based on the current detected by the detection circuit. For this reason, since the voltage drop at the time of current detection can be reduced, it is possible to reliably detect the connection state of the active antenna while reducing the influence on the active antenna.

また、上記構成の受信装置において、前記判定回路は、前記検出回路によって検出された電流が所定の範囲内に属している場合には前記アクティブアンテナが正常に接続されていると判定し、前記所定の範囲より大きい場合には前記アクティブアンテナが短絡状態であると判定し、前記所定の範囲より小さい場合には前記アクティブアンテナが開放状態であると判定することを特徴とする。
上記構成によれば、検出回路によって検出された電流が所定の範囲に属するか否かでアクティブアンテナの接続状態が判定回路によって判定される。このため、アクティブアンテナに流れる電流にばらつきがある場合であっても、接続状態を確実に判定することができる。
Further, in the receiving device having the above configuration, the determination circuit determines that the active antenna is normally connected when the current detected by the detection circuit is within a predetermined range, and the predetermined circuit It is determined that the active antenna is in a short-circuited state if it is larger than the predetermined range, and it is determined that the active antenna is in an open state if it is smaller than the predetermined range.
According to the above configuration, the connection state of the active antenna is determined by the determination circuit based on whether or not the current detected by the detection circuit belongs to the predetermined range. For this reason, even if there is variation in the current flowing through the active antenna, the connection state can be reliably determined.

また、上記構成の受信装置において、前記判定回路は、コンパレータを有し、前記コンパレータは、前記検出回路によって検出された電流に対応する電圧と、前記所定の範囲に対応する基準電圧とを比較し、前記アクティブアンテナの接続状態に対応する信号を出力することを特徴とする。
上記構成によれば、所定の範囲に対応する基準電圧と、検出回路によって検出された電流に対応する電圧とをコンパレータが比較し、接続状態に対応する信号を出力する。このため、コンパレータから出力された信号を参照することにより、アクティブアンテナの接続状態を簡易に判定することができる。
Further, in the receiving device having the above configuration, the determination circuit includes a comparator, and the comparator compares a voltage corresponding to the current detected by the detection circuit with a reference voltage corresponding to the predetermined range. A signal corresponding to a connection state of the active antenna is output.
According to the above configuration, the comparator compares the reference voltage corresponding to the predetermined range with the voltage corresponding to the current detected by the detection circuit, and outputs a signal corresponding to the connection state. For this reason, the connection state of the active antenna can be easily determined by referring to the signal output from the comparator.

また、上記構成の受信装置において、前記判定回路は、A/D変換回路を有し、前記A/D変換回路は、前記検出回路によって検出された電流に対応する電圧と、前記所定の範囲に対応する基準電圧とを比較し、前記アクティブアンテナの接続状態に対応する信号を出力することを特徴とする。
上記構成によれば、所定の範囲に対応する基準電圧と、検出回路によって検出された電流に対応する電圧とをA/D変換回路が比較し、接続状態に対応する信号を出力する。このため、A/D変換回路から出力された信号を参照することにより、アクティブアンテナの接続状態を簡易に判定することができる。
In the receiving device having the above-described configuration, the determination circuit includes an A / D conversion circuit, and the A / D conversion circuit has a voltage corresponding to the current detected by the detection circuit and the predetermined range. The signal is compared with a corresponding reference voltage, and a signal corresponding to the connection state of the active antenna is output.
According to the above configuration, the A / D conversion circuit compares the reference voltage corresponding to the predetermined range with the voltage corresponding to the current detected by the detection circuit, and outputs a signal corresponding to the connection state. For this reason, the connection state of the active antenna can be easily determined by referring to the signal output from the A / D conversion circuit.

また、本発明の受信装置の制御方法は、アクティブアンテナが接続される受信装置の制御方法であって、前記アクティブアンテナに対して参照側トランジスタの出力端子を介して電源電力を給電し、前記給電回路から前記アクティブアンテナに給電される電流を、前記参照側トランジスタとともにカレントミラー回路を構成する出力側トランジスタの出力端子に流れる電流に基づいて検出し、検出された電流に基づいて、前記アクティブアンテナの自機への接続状態を判定することを特徴とする。
上記構成によれば、アクティブアンテナに対して参照側トランジスタの出力端子を介して電源電力が給電され、参照側トランジスタとカレントミラー回路を構成する出力側トランジスタの出力端子に流れる電流に基づいてアクティブアンテナに給電される電流が検出され、検出された電流に基づいてアクティブアンテナの自機への接続状態が判定される。このため、電流検出の際の電圧降下を少なくすることができるため、アクティブアンテナに与える影響を少なくしつつ、アクティブアンテナの接続状態を確実に検出することが可能となる。
Also, the control method for a receiving device of the present invention is a control method for a receiving device to which an active antenna is connected, wherein power is supplied to the active antenna via an output terminal of a reference-side transistor, and the power supply A current fed from the circuit to the active antenna is detected based on a current flowing through an output terminal of an output side transistor that constitutes a current mirror circuit together with the reference side transistor, and the current of the active antenna is detected based on the detected current. It is characterized by determining a connection state to the own device.
According to the above configuration, power is supplied to the active antenna through the output terminal of the reference-side transistor, and the active antenna is based on the current flowing through the output terminal of the output-side transistor that forms the current mirror circuit with the reference-side transistor. A current fed to the antenna is detected, and a connection state of the active antenna to the own device is determined based on the detected current. For this reason, since the voltage drop at the time of current detection can be reduced, it is possible to reliably detect the connection state of the active antenna while reducing the influence on the active antenna.

本発明によれば、アンテナ給電電圧の低下を抑えてアンテナ接続状態を示すアンテナ電流検出精度を向上(ノイズによる誤動作防止等)させる。   According to the present invention, the antenna current detection accuracy indicating the antenna connection state is improved by suppressing a decrease in the antenna feeding voltage (preventing malfunction due to noise, etc.).

(A)実施の形態の構成
以下、図面を参照して本発明の実施の形態を説明する。
図1は本発明の実施の形態の受信装置を有する受信システムの構成例を示す図である。この図に示すように受信システムは、アクティブアンテナ10および受信装置20を主な構成要素とする。ここで、アクティブアンテナ10は、アンテナエレメント11とローノイズアンプ12を有する。また、受信装置20は、アンテナ状態検出回路41、信号処理回路22、アンテナ給電回路23(請求項中「給電回路」に対応)、および、電源回路24を有している。なお、アクティブアンテナ10と受信装置20は同軸ケーブル30によって接続される。
(A) Configuration of Embodiment Hereinafter, an embodiment of the present invention will be described with reference to the drawings.
FIG. 1 is a diagram showing a configuration example of a receiving system having a receiving apparatus according to an embodiment of the present invention. As shown in this figure, the receiving system includes an active antenna 10 and a receiving device 20 as main components. Here, the active antenna 10 includes an antenna element 11 and a low noise amplifier 12. The receiving device 20 includes an antenna state detection circuit 41, a signal processing circuit 22, an antenna power supply circuit 23 (corresponding to “power supply circuit” in the claims), and a power supply circuit 24. The active antenna 10 and the receiving device 20 are connected by a coaxial cable 30.

ここで、アンテナエレメント11は、例えば、図示せぬGPS(Global Positioning System)衛星から送信される電波を捕捉し、ローノイズアンプ12に供給する。ローノイズアンプ12は、受信装置20から供給される直流電力を電源として動作し、アンテナエレメント11によって捕捉された受信信号を所定のゲインで増幅し、RF(Radio Frequency)信号として同軸ケーブル30を介して受信装置20に供給する。   Here, the antenna element 11 captures a radio wave transmitted from a GPS (Global Positioning System) satellite (not shown) and supplies it to the low noise amplifier 12, for example. The low noise amplifier 12 operates using the DC power supplied from the receiving device 20 as a power source, amplifies the received signal captured by the antenna element 11 with a predetermined gain, and passes through the coaxial cable 30 as an RF (Radio Frequency) signal. The signal is supplied to the receiving device 20.

アンテナ状態検出回路41は、アクティブアンテナ10に対してアンテナ給電回路23からの直流電力を同軸ケーブル30を介して供給するとともに、アクティブアンテナ10の接続状態を検出し、検出結果を検出信号DETとして信号処理回路22に供給する。また、アンテナ状態検出回路41は、アクティブアンテナ10から供給されるRF信号を抽出して信号処理回路22に供給する。   The antenna state detection circuit 41 supplies DC power from the antenna power supply circuit 23 to the active antenna 10 through the coaxial cable 30, detects the connection state of the active antenna 10, and outputs the detection result as a detection signal DET. This is supplied to the processing circuit 22. The antenna state detection circuit 41 extracts the RF signal supplied from the active antenna 10 and supplies it to the signal processing circuit 22.

信号処理回路22は、アンテナ状態検出回路41から供給される検出信号DETに基づいて、アクティブアンテナ10の接続状態を判断するとともに、アンテナ状態検出回路41から供給されるRF信号に対する信号処理を行う。なお、アクティブアンテナ10が接続されていない場合や、短絡状態である場合には、信号処理回路22は、図示せぬヒューマンインタフェース(HIF)に対して所定の情報を表示し、アクティブアンテナ10が正常でないことをユーザに通知することができる。   The signal processing circuit 22 determines the connection state of the active antenna 10 based on the detection signal DET supplied from the antenna state detection circuit 41 and performs signal processing on the RF signal supplied from the antenna state detection circuit 41. When the active antenna 10 is not connected or in a short circuit state, the signal processing circuit 22 displays predetermined information on a human interface (HIF) (not shown), and the active antenna 10 is normal. It is possible to notify the user that it is not.

アンテナ給電回路23は、電源回路24から供給される直流電力に基づいて、アクティブアンテナ10に給電する直流電力を生成し、アンテナ状態検出回路41に供給する。電源回路24は、信号処理回路22およびアンテナ給電回路23に対して直流電力を供給する。   The antenna power supply circuit 23 generates DC power to be supplied to the active antenna 10 based on the DC power supplied from the power supply circuit 24 and supplies the DC power to the antenna state detection circuit 41. The power supply circuit 24 supplies DC power to the signal processing circuit 22 and the antenna power supply circuit 23.

図2は、アンテナ状態検出回路41の構成例を示す図である。この図に示すように、アンテナ状態検出回路41は、コンデンサ50,51、コイル52、抵抗54〜56(請求項中「判定回路」に対応)、抵抗62(請求項中「検出回路」に対応)、コンパレータ57(請求項中「判定回路」に対応)、トランジスタ60(請求項中「参照側トランジスタ」に対応)およびトランジスタ61(請求項中「出力側トランジスタ」に対応)を有している。   FIG. 2 is a diagram illustrating a configuration example of the antenna state detection circuit 41. As shown in this figure, the antenna state detection circuit 41 corresponds to capacitors 50 and 51, a coil 52, resistors 54 to 56 (corresponding to “determination circuit” in the claims), and resistor 62 (corresponding to “detection circuit” in the claims). ), A comparator 57 (corresponding to “judgment circuit” in the claims), a transistor 60 (corresponding to “reference transistor” in the claims), and a transistor 61 (corresponding to “output transistor” in the claims). .

ここで、コンデンサ50は、一方の端子が信号処理回路22に接続され、他方の端子がコイル52の一方の端子と接続されている。また、コンデンサ50の他方の端子は、同軸ケーブル30を介してローノイズアンプ12に接続されている。なお、コンデンサ50は、直流カット用のコンデンサであり、信号処理回路22に対してコイル52から出力される直流電圧が印加されることを防止する。   Here, the capacitor 50 has one terminal connected to the signal processing circuit 22 and the other terminal connected to one terminal of the coil 52. The other terminal of the capacitor 50 is connected to the low noise amplifier 12 via the coaxial cable 30. The capacitor 50 is a DC cut capacitor and prevents the DC voltage output from the coil 52 from being applied to the signal processing circuit 22.

コンデンサ51は、一方の端子がコイル52の他方の端子とトランジスタ60のコレクタ端子に接続され、他方の端子が接地されている。なお、コンデンサ51は、デカップリングコンデンサであり、電源雑音や、それに伴う放射電磁雑音を抑える機能を有する。コイル52は、一方の端子がコンデンサ50の他方の端子とローノイズアンプ12に接続され、他方の端子がコンデンサ51の一方の端子とトランジスタ60のコレクタに接続されている。なお、コイル52は、高周波信号であるRF信号がコンパレータ57およびアンテナ給電回路23に流入しないように遮断または減衰する。   The capacitor 51 has one terminal connected to the other terminal of the coil 52 and the collector terminal of the transistor 60, and the other terminal grounded. The capacitor 51 is a decoupling capacitor and has a function of suppressing power supply noise and accompanying radiated electromagnetic noise. The coil 52 has one terminal connected to the other terminal of the capacitor 50 and the low noise amplifier 12, and the other terminal connected to one terminal of the capacitor 51 and the collector of the transistor 60. The coil 52 blocks or attenuates the RF signal, which is a high-frequency signal, so that it does not flow into the comparator 57 and the antenna power supply circuit 23.

トランジスタ60,61は、PNP型バイポーラトランジスタであり、カレントミラー回路を構成している。すなわち、トランジスタ60のエミッタ端子(請求項中「出力端子」に対応)は、アンテナ給電回路23に接続され、ベース端子はトランジスタ61のベース端子とトランジスタ60のコレクタ端子に接続されている。トランジスタ60のコレクタ端子(請求項中「出力端子」に対応)は、コンデンサ51の一方の端子と、コイル52の他方の端子に接続されている。   The transistors 60 and 61 are PNP-type bipolar transistors and constitute a current mirror circuit. That is, the emitter terminal (corresponding to “output terminal” in the claims) of the transistor 60 is connected to the antenna feeding circuit 23, and the base terminal is connected to the base terminal of the transistor 61 and the collector terminal of the transistor 60. The collector terminal (corresponding to “output terminal” in the claims) of the transistor 60 is connected to one terminal of the capacitor 51 and the other terminal of the coil 52.

トランジスタ61のエミッタ端子(請求項中「出力端子」に対応)は、アンテナ給電回路23とトランジスタ60のエミッタ端子に接続され、ベース端子はトランジスタ60のベース端子とトランジスタ60のコレクタ端子に接続されている。トランジスタ61のコレクタ端子(請求項中「出力端子」に対応)は、コンパレータ57の入力端子と、抵抗62の一方の端子に接続されている。   The emitter terminal (corresponding to “output terminal” in the claims) of the transistor 61 is connected to the antenna feeding circuit 23 and the emitter terminal of the transistor 60, and the base terminal is connected to the base terminal of the transistor 60 and the collector terminal of the transistor 60. Yes. The collector terminal (corresponding to “output terminal” in the claims) of the transistor 61 is connected to the input terminal of the comparator 57 and one terminal of the resistor 62.

抵抗62は、一方の端子がトランジスタ61のコレクタ端子とコンパレータ57の入力端子に接続され、他方の端子が接地されている。なお、抵抗62には、カレントミラー回路を構成するトランジスタ61の出力端子であるエミッタ・コレクタ間に流れる電流Idが流入し、その抵抗値に応じた電圧が現れる。コンパレータ57は、抵抗62に生じた電圧と、抵抗54〜56に生じる基準電圧を比較し、検出信号DETを出力する。   The resistor 62 has one terminal connected to the collector terminal of the transistor 61 and the input terminal of the comparator 57, and the other terminal grounded. A current Id flowing between the emitter and collector, which is the output terminal of the transistor 61 constituting the current mirror circuit, flows into the resistor 62, and a voltage corresponding to the resistance value appears. The comparator 57 compares the voltage generated in the resistor 62 with the reference voltage generated in the resistors 54 to 56, and outputs a detection signal DET.

抵抗54〜56は、直列に接続され、抵抗54の一方の端子に対してアンテナ給電回路23の直流電圧が印加され、抵抗56の一方の端子が接地されている。抵抗54の他方の端子と抵抗55の一方の端子の接続部には基準電圧VHdが現れ、この基準電圧VHdがコンパレータ57の一方の基準電圧入力端子に入力される。また、抵抗55の他方の端子と抵抗56の他方の端子の接続部には基準電圧VLd(<VHd)が現れ、この基準電圧VLdがコンパレータ57の他方の基準電圧入力端子に入力される。   The resistors 54 to 56 are connected in series, and a DC voltage of the antenna feeding circuit 23 is applied to one terminal of the resistor 54, and one terminal of the resistor 56 is grounded. A reference voltage VHd appears at the connection between the other terminal of the resistor 54 and one terminal of the resistor 55, and this reference voltage VHd is input to one reference voltage input terminal of the comparator 57. Further, a reference voltage VLd (<VHd) appears at a connection portion between the other terminal of the resistor 55 and the other terminal of the resistor 56, and this reference voltage VLd is input to the other reference voltage input terminal of the comparator 57.

コンパレータ57は、抵抗62に現れた電圧VDdを入力端子から入力し、この電圧VDdと基準電圧VHdおよびVLdを比較し、これらの比較結果に基づいて2ビットの検出信号DETを生成して出力する。   The comparator 57 inputs the voltage VDd appearing at the resistor 62 from the input terminal, compares the voltage VDd with the reference voltages VHd and VLd, generates a 2-bit detection signal DET based on the comparison result, and outputs it. .

図6(B)は、抵抗62に生じる電圧VDdと、抵抗54〜56に生じる基準電圧VHd,VLdと、コンパレータ57の出力信号である検出信号DETとの関係を示す図である。この図に示すように、VDdがVLd<VDd<VHdの範囲にある場合には、適正アンテナ電流範囲と判断され、検出信号DETのB0,B1がそれぞれ「1」、「0」とされる。また、VDdがVDd≦VLdの範囲にある場合には、アンテナ電流過小であって、アンテナ・オープン状態と判断され、検出信号DETのB0,B1がそれぞれ「0」、「0」とされる。また、VDdがVHd≦VDdの範囲にある場合には、アンテナ電流過大であって、アンテナ・ショート状態と判定され、検出信号DETのB0,B1がそれぞれ「1」、「1」とされる。信号処理回路22では、アンテナ状態検出回路41から供給される検出信号DETのB0,B1のビットを参照することにより、アクティブアンテナ10の接続状態を知ることができる。   FIG. 6B is a diagram showing the relationship between the voltage VDd generated in the resistor 62, the reference voltages VHd and VLd generated in the resistors 54 to 56, and the detection signal DET that is an output signal of the comparator 57. As shown in this figure, when VDd is in the range of VLd <VDd <VHd, it is determined as an appropriate antenna current range, and B0 and B1 of the detection signal DET are set to “1” and “0”, respectively. When VDd is in the range of VDd ≦ VLd, it is determined that the antenna current is excessive and the antenna is open, and B0 and B1 of the detection signal DET are set to “0” and “0”, respectively. When VDd is in the range of VHd ≦ VDd, it is determined that the antenna current is excessive and the antenna is short-circuited, and B0 and B1 of the detection signal DET are set to “1” and “1”, respectively. In the signal processing circuit 22, the connection state of the active antenna 10 can be known by referring to the bits B 0 and B 1 of the detection signal DET supplied from the antenna state detection circuit 41.

(B)実施の形態の動作
つぎに、本発明の実施の形態の動作について説明する。受信装置20の電源が投入されると、電源回路24が動作を開始し、信号処理回路22およびアンテナ給電回路23に対して直流電力を供給する。この結果、信号処理回路22およびアンテナ給電回路23は動作を開始する。なお、電源回路24の電力は、図示せぬヒューマンインタフェースとしての表示装置にも供給されるので、表示装置が動作可能な状態となる。
(B) Operation of Embodiment Next, the operation of the embodiment of the present invention will be described. When the power of the receiving device 20 is turned on, the power supply circuit 24 starts to operate and supplies DC power to the signal processing circuit 22 and the antenna power supply circuit 23. As a result, the signal processing circuit 22 and the antenna feeding circuit 23 start to operate. The power of the power supply circuit 24 is also supplied to a display device as a human interface (not shown), so that the display device can be operated.

アンテナ給電回路23は、電源回路24から供給された直流電圧を、昇圧または降圧することにより、アンテナ状態検出回路41に供給する直流電圧(例えば、5V)を得る。アンテナ給電回路23によって生成された直流電圧は、図2に示すアンテナ状態検出回路21の各部へ供給される。その結果、抵抗54〜56は、アンテナ給電回路23から供給された直流電圧をそれぞれの抵抗値に応じて分圧し、基準電圧VHd,VLdを生成してコンパレータ57の一方の基準電圧入力端子および他方の基準電力入力端子にそれぞれ入力する。   The antenna power supply circuit 23 obtains a DC voltage (for example, 5V) to be supplied to the antenna state detection circuit 41 by boosting or stepping down the DC voltage supplied from the power supply circuit 24. The DC voltage generated by the antenna feeding circuit 23 is supplied to each part of the antenna state detection circuit 21 shown in FIG. As a result, the resistors 54 to 56 divide the DC voltage supplied from the antenna power supply circuit 23 according to the respective resistance values, generate reference voltages VHd and VLd, and generate one reference voltage input terminal of the comparator 57 and the other. Are input to the reference power input terminals.

また、アンテナ給電回路23から供給された直流電圧は、トランジスタ60,61のエミッタ端子に印加される。トランジスタ60のコレクタ端子は、コイル52および同軸ケーブル30を介してローノイズアンプ12に接続されているので、エミッタ端子に直流電圧が印加されるとローノイズアンプ12に対してアンテナ電流Iが流入し、ローノイズアンプ12は動作状態となる。   Further, the DC voltage supplied from the antenna power supply circuit 23 is applied to the emitter terminals of the transistors 60 and 61. Since the collector terminal of the transistor 60 is connected to the low noise amplifier 12 via the coil 52 and the coaxial cable 30, when a DC voltage is applied to the emitter terminal, the antenna current I flows into the low noise amplifier 12, and low noise. The amplifier 12 is in an operating state.

このとき、トランジスタ60とトランジスタ61は、カレントミラー回路を構成しているので、トランジスタ60のエミッタ・コレクタ間に流れるアンテナ電流Iとほぼ等しい値を有する電流Idがトランジスタ61のエミッタ・コレクタ間にも流れる。この電流Idは、抵抗62に流入し、抵抗62の一方の端子には電流Idと抵抗62の抵抗値に応じた電圧VDdが生じる。このようにして生じた電圧VDdはコンパレータ57の入力端子に入力される。   At this time, since the transistor 60 and the transistor 61 constitute a current mirror circuit, a current Id having a value almost equal to the antenna current I flowing between the emitter and collector of the transistor 60 is also generated between the emitter and collector of the transistor 61. Flowing. This current Id flows into the resistor 62, and a voltage VDd corresponding to the current Id and the resistance value of the resistor 62 is generated at one terminal of the resistor 62. The voltage VDd generated in this way is input to the input terminal of the comparator 57.

コンパレータ57は、入力端子に入力された電圧VDdと、一方の基準電圧入力端子に入力された基準電圧VHdと、他方の基準電圧入力端子に入力された基準電圧VLdとを比較し、図6(B)に示すように、VDdがVLd<VDd<VHdの範囲にある場合には、検出信号DETのB0,B1をそれぞれ「1」、「0」に設定する。また、VDdがVDd≦VLdの範囲にある場合には、検出信号DETのB0,B1をそれぞれ「0」、「0」に設定する。また、VDdがVHd≦VDdの範囲にある場合には、検出信号DETのB0,B1をそれぞれ「1」、「1」に設定する。   The comparator 57 compares the voltage VDd input to the input terminal, the reference voltage VHd input to one reference voltage input terminal, and the reference voltage VLd input to the other reference voltage input terminal. As shown in B), when VDd is in the range of VLd <VDd <VHd, B0 and B1 of the detection signal DET are set to “1” and “0”, respectively. When VDd is in the range of VDd ≦ VLd, B0 and B1 of the detection signal DET are set to “0” and “0”, respectively. When VDd is in the range of VHd ≦ VDd, B0 and B1 of the detection signal DET are set to “1” and “1”, respectively.

信号処理回路22では、アンテナ状態検出回路41から供給された検出信号DETの2つのビットB0,B1を参照することにより、アクティブアンテナ10の接続状態を判断することができる。例えば、検出信号DETのB0,B1がそれぞれ「1」、「0」である場合には、適正アンテナ電流範囲であって、アンテナが正常に接続されている状態と判断する。また、検出信号DETのB0,B1がそれぞれ「0」、「0」である場合には、アンテナ電流過小であって、アンテナ・オープン状態であると判断する。また、検出信号DETのB0,B1がそれぞれ「1」、「1」である場合には、アンテナ電流過大であって、アンテナ・ショート状態であると判断する。なお、信号処理回路22による判断結果は、図示せぬヒューマンインタフェースとしての表示部に表示することにより、ユーザはアクティブアンテナ10の接続状態を知ることができる。また、アクティブアンテナ10の接続状態が正常でない場合には、信号処理回路22は、電源回路24またはアンテナ給電回路23の動作を停止することにより、電源回路24およびアンテナ給電回路23が損傷することを防止できる。   The signal processing circuit 22 can determine the connection state of the active antenna 10 by referring to the two bits B0 and B1 of the detection signal DET supplied from the antenna state detection circuit 41. For example, when B0 and B1 of the detection signal DET are “1” and “0”, respectively, it is determined that the antenna is in the proper antenna current range and the antenna is normally connected. Further, when B0 and B1 of the detection signal DET are “0” and “0”, respectively, it is determined that the antenna current is too small and the antenna is open. When B0 and B1 of the detection signal DET are “1” and “1”, respectively, it is determined that the antenna current is excessive and the antenna is short-circuited. The determination result by the signal processing circuit 22 is displayed on a display unit as a human interface (not shown) so that the user can know the connection state of the active antenna 10. In addition, when the connection state of the active antenna 10 is not normal, the signal processing circuit 22 stops the operation of the power supply circuit 24 or the antenna power supply circuit 23, thereby damaging the power supply circuit 24 and the antenna power supply circuit 23. Can be prevented.

そして、信号処理回路22は、アクティブアンテナ10の接続状態が正常であると判断した場合には、アンテナエレメント11によって捕捉されてローノイズアンプ12によって増幅され、同軸ケーブル30およびアンテナ状態検出回路41を介して供給されたRF信号に対して所定の信号処理を施す。これにより、RF信号に含まれている情報を取得することができる。   When the signal processing circuit 22 determines that the connection state of the active antenna 10 is normal, the signal processing circuit 22 is captured by the antenna element 11 and amplified by the low noise amplifier 12, and the signal processing circuit 22 passes through the coaxial cable 30 and the antenna state detection circuit 41. Predetermined signal processing is performed on the supplied RF signal. Thereby, the information contained in the RF signal can be acquired.

ところで、本実施の形態では、図4,5に示す従来例と比較すると、ローノイズアンプ12に与える影響を少なくしつつ、アンテナ電流Iを正確に検出することができる。すなわち、アンテナ給電回路23からローノイズアンプ12に流れる電流はトランジスタ60を経由する。しかしながら、トランジスタ60はベース端子とコレクタ端子が接続されてダイオード接続状態となっている。このため、トランジスタ60のエミッタ端子とコレクタ端子間の電圧降下は、アンテナ電流Iの値に拘わらず、0.6〜0.7Vの範囲となる。このため、アンテナ電流Iの正常な範囲が20mA〜50mAの範囲にばらついている場合であっても、トランジスタ60のエミッタ端子とコレクタ端子間の電圧降下はほぼ一定(0.6V〜0.7V)であることから、アンテナ電流Iの値によってローノイズアンプ12に供給される電源電圧が変動することがない。   Incidentally, in the present embodiment, the antenna current I can be accurately detected while reducing the influence on the low noise amplifier 12 as compared with the conventional example shown in FIGS. That is, the current flowing from the antenna power supply circuit 23 to the low noise amplifier 12 passes through the transistor 60. However, the transistor 60 is in a diode-connected state with the base terminal and the collector terminal connected. For this reason, the voltage drop between the emitter terminal and the collector terminal of the transistor 60 is in the range of 0.6 to 0.7 V regardless of the value of the antenna current I. For this reason, even if the normal range of the antenna current I varies within the range of 20 mA to 50 mA, the voltage drop between the emitter terminal and the collector terminal of the transistor 60 is substantially constant (0.6 V to 0.7 V). Therefore, the power supply voltage supplied to the low noise amplifier 12 does not vary depending on the value of the antenna current I.

また、トランジスタ60に流れるアンテナ電流Iの値は、トランジスタ61のコレクタ端子から流出する電流Idが抵抗62に生じる電圧VDdによって検出されるが、アンテナ電流Iの値は、抵抗62の値とは無関係である。このことから、所望の抵抗値を有する抵抗62を用いることができるため、検出精度を向上させることができる。より詳細には、例えば、抵抗62として抵抗値が50Ωのものを用いる場合、アンテナ電流Iが前述のように20mA〜50mAの範囲であるとすると、基準電圧VLd,VHdは、それぞれ1.0V(=20mA×50Ω)および2.5V(=50mA×50Ω)となる。したがって、正常範囲であると判断する電圧範囲は1.5V(=2.5V−1.0V)となるため、ノイズ等の影響を受けることなく、アンテナ接続状態を正確に判断することができる。   The value of the antenna current I flowing through the transistor 60 is detected by the voltage VDd generated in the resistor 62 by the current Id flowing out from the collector terminal of the transistor 61. The value of the antenna current I is independent of the value of the resistor 62. It is. From this, since the resistor 62 having a desired resistance value can be used, the detection accuracy can be improved. More specifically, for example, when the resistor 62 having a resistance value of 50Ω is used, if the antenna current I is in the range of 20 mA to 50 mA as described above, the reference voltages VLd and VHd are 1.0 V ( = 20 mA × 50Ω) and 2.5 V (= 50 mA × 50Ω). Therefore, since the voltage range determined to be the normal range is 1.5 V (= 2.5 V−1.0 V), the antenna connection state can be accurately determined without being affected by noise or the like.

さらに、抵抗62として抵抗値が75Ωのものを用いる場合、アンテナ電流Iが前述のように20mA〜50mAの範囲であるとすると、基準電圧VLd,VHdは、それぞれ1.5V(=20mA×75Ω)および3.75V(=50mA×75Ω)となる。したがって、正常範囲であると判断する電圧範囲は2.25V(=3.75V−1.5V)となるため、ノイズ等の影響を受けることなく、アンテナ接続状態をより正確に判断することができる。   Further, when the resistor 62 having a resistance value of 75Ω is used, if the antenna current I is in the range of 20 mA to 50 mA as described above, the reference voltages VLd and VHd are 1.5 V (= 20 mA × 75Ω), respectively. And 3.75 V (= 50 mA × 75Ω). Therefore, since the voltage range that is determined to be the normal range is 2.25V (= 3.75V-1.5V), the antenna connection state can be determined more accurately without being affected by noise or the like. .

以上に説明したように、本発明の実施の形態では、アクティブアンテナ10に対してカレントミラー回路を構成するトランジスタ60,61の一方のトランジスタ60を介してアンテナ電流を供給し、アクティブアンテナ10に流れる電流をトランジスタ61に流れる電流に基づいて検出し、この電流に基づいてアクティブアンテナ10の接続状態を判断するようにした。このため、トランジスタ60における電圧降下がアンテナ電流Iの値によらず一定であることから、アンテナ電流Iのばらつきによらず、ローノイズアンプ12に供給する電源電圧を一定に保つことができる。   As described above, in the embodiment of the present invention, the antenna current is supplied to the active antenna 10 via one transistor 60 of the transistors 60 and 61 constituting the current mirror circuit and flows to the active antenna 10. The current is detected based on the current flowing through the transistor 61, and the connection state of the active antenna 10 is determined based on this current. For this reason, since the voltage drop in the transistor 60 is constant regardless of the value of the antenna current I, the power supply voltage supplied to the low noise amplifier 12 can be kept constant regardless of variations in the antenna current I.

また、本実施の形態では、トランジスタ61のコレクタ電流が抵抗62に流入することにより生じる電圧に基づいてアンテナ電流Iを検出するようにした。トランジスタ60のコレクタ電流は抵抗62の値とは無関係であることから、所望の値の抵抗62を用いることにより、電圧範囲を広く設定し、結果としてノイズの影響を抑えることができる。   Further, in this embodiment, the antenna current I is detected based on the voltage generated when the collector current of the transistor 61 flows into the resistor 62. Since the collector current of the transistor 60 is irrelevant to the value of the resistor 62, by using the resistor 62 having a desired value, the voltage range can be set wide, and as a result, the influence of noise can be suppressed.

(C)変形実施の態様
なお、上述した実施の形態は、あくまでも本発明の一態様を示すものであり、本発明の範囲内で任意に変形および応用が可能であることは勿論である。
例えば、以上の実施の形態では、抵抗62に生じる電圧VDdをコンパレータ57によって基準電圧VHd,VLdと比較することにより、2ビットの検出信号DETに変換するようにしたが、例えば、図3に示すように、A/D(Analog to Digital)変換回路70(請求項中「判定回路」に対応)を用いて2ビットの検出信号DETに変換するようにしてもよい。図3に示すアンテナ状態検出回路41Aでは、図2の場合と比較して、コンパレータ57がA/D変換回路70に置換され、また、抵抗54〜56が除外されている。また、A/D変換回路70の入力端子は抵抗62の一方の端子に接続される。出力端子は信号処理回路22に接続され、B0d,B1dからなる2ビットの検出信号DETが信号処理回路22に供給される。また、A/D変換回路70の電源端子にはアンテナ給電回路23からの電源が供給される。この図に示す実施の形態の動作は、A/D変換回路70以外の動作は、図2の場合と同様である。
(C) Modified Embodiment The above-described embodiment is merely an aspect of the present invention, and it is needless to say that modifications and applications can be arbitrarily made within the scope of the present invention.
For example, in the above embodiment, the voltage VDd generated in the resistor 62 is converted into the 2-bit detection signal DET by comparing with the reference voltages VHd and VLd by the comparator 57. For example, as shown in FIG. As described above, the A / D (Analog to Digital) conversion circuit 70 (corresponding to the “determination circuit” in the claims) may be used to convert the detection signal DET into two bits. In the antenna state detection circuit 41 </ b> A shown in FIG. 3, the comparator 57 is replaced with the A / D conversion circuit 70 and the resistors 54 to 56 are excluded as compared with the case of FIG. 2. The input terminal of the A / D conversion circuit 70 is connected to one terminal of the resistor 62. The output terminal is connected to the signal processing circuit 22, and a 2-bit detection signal DET composed of B0d and B1d is supplied to the signal processing circuit 22. Further, power from the antenna power supply circuit 23 is supplied to the power supply terminal of the A / D conversion circuit 70. The operation of the embodiment shown in this figure is the same as that of FIG. 2 except for the A / D conversion circuit 70.

図3の例では、A/D変換回路70は、抵抗62の一方の端子に現れる電圧VDdを内蔵されている基準電圧と比較することにより、B0d,B1dからなる2ビットの信号に変換する。2ビットのA/D変換回路70は、3つの基準電圧VLe,VMe,VHeを有し、入力端子から入力された電圧VDdとこれらの基準電圧を比較し、(0,0)、(0,1)、(1,0)、(1,1)のいずれかを出力信号として出力する。そこで、VHeをVHdに対応させ、VLeをVLdに対応させ、出力(0,1)および(1,0)を正常状態とし、(0,0)をアンテナ・ショート状態、および、(1,1)をアンテナ・オープン状態とすることができる。このように、A/D変換回路70を用いることによっても、前述の場合と同様に検出信号DETを得ることができる。なお、説明の簡略化のために、ここではA/D変換回路70は2ビットとしたが、もちろん3ビット以上とすることも可能である。   In the example of FIG. 3, the A / D conversion circuit 70 compares the voltage VDd appearing at one terminal of the resistor 62 with a built-in reference voltage, thereby converting it into a 2-bit signal consisting of B0d and B1d. The 2-bit A / D conversion circuit 70 has three reference voltages VLe, VMe, and VHe, compares the voltage VDd input from the input terminal with these reference voltages, and (0, 0), (0, 1) One of (1, 0) and (1, 1) is output as an output signal. Therefore, VHe is made to correspond to VHd, VLe is made to correspond to VLd, outputs (0, 1) and (1, 0) are set to the normal state, (0, 0) is set to the antenna short-circuit state, and (1, 1 ) In the antenna open state. In this way, the detection signal DET can be obtained by using the A / D conversion circuit 70 as in the case described above. For simplicity of explanation, the A / D conversion circuit 70 is 2 bits here, but it can of course be 3 bits or more.

また、以上の実施の形態では、カレントミラー回路としては、PNP型バイポーラトランジスタを用いるようにしたが、NPN型バイポーラトランジスタを用いたり、FET(Field Effect Transistor)を用いたりすることもできる。例えば、FETとしてMOS(Metal-Oxide Semiconductor)を用いた場合には、出力端子としてのソース・ドレイン間の電圧を、前述した0.6V〜0.7Vよりも低くすることができるので、ローノイズアンプ12に供給する電源電圧のマージンをさらに高く保つことができる。   In the above embodiment, a PNP bipolar transistor is used as the current mirror circuit. However, an NPN bipolar transistor or an FET (Field Effect Transistor) can be used. For example, when a MOS (Metal-Oxide Semiconductor) is used as an FET, the voltage between the source and the drain as the output terminal can be made lower than the above-mentioned 0.6V to 0.7V. The margin of the power supply voltage supplied to 12 can be kept higher.

また、以上の実施の形態では、電源電圧とRF信号が同一の同軸ケーブル30を経由して伝送されるようにしたが、これらを異なるケーブルによって伝送するようにしてもよい。   In the above embodiment, the power supply voltage and the RF signal are transmitted via the same coaxial cable 30, but they may be transmitted by different cables.

本発明の実施の形態の構成例を示すブロック図である。It is a block diagram which shows the structural example of embodiment of this invention. 図1に示すアンテナ状態検出回路の構成例である。It is an example of a structure of the antenna state detection circuit shown in FIG. 図1に示すアンテナ状態検出回路の他の構成例である。3 is another configuration example of the antenna state detection circuit shown in FIG. 1. 従来の受信装置の構成を示す図である。It is a figure which shows the structure of the conventional receiver. 図4に示すアンテナ状態回路の構成例である。5 is a configuration example of an antenna state circuit shown in FIG. 図1および図5に示すコンパレータの動作を説明する図である。It is a figure explaining operation | movement of the comparator shown to FIG. 1 and FIG.

符号の説明Explanation of symbols

10 アクティブアンテナ
20 受信装置
23 アンテナ給電回路(給電回路)
54〜56 抵抗(判定回路)
57 コンパレータ(判定回路)
60 トランジスタ(参照側トランジスタ)
61 トランジスタ(出力側トランジスタ)
62 抵抗(検出回路)
70 A/D変換回路(判定回路)
10 Active Antenna 20 Receiver 23 Antenna Feeder Circuit (Feeder Circuit)
54-56 Resistance (judgment circuit)
57 Comparator (judgment circuit)
60 transistors (reference side transistors)
61 transistor (output side transistor)
62 Resistance (detection circuit)
70 A / D conversion circuit (judgment circuit)

Claims (5)

アクティブアンテナが接続される受信装置であって、
参照側トランジスタおよび出力側トランジスタを有するカレントミラー回路と、
前記アクティブアンテナに対して前記参照側トランジスタの出力端子を介して電源電力を給電する給電回路と、
前記給電回路から前記アクティブアンテナに給電される電流を前記出力側トランジスタの出力端子に流れる電流に基づいて検出する検出回路と、
前記検出回路によって検出された電流に基づいて、前記アクティブアンテナの自機への接続状態を判定する判定回路と、
を有することを特徴とする受信装置。
A receiving device to which an active antenna is connected,
A current mirror circuit having a reference side transistor and an output side transistor;
A power feeding circuit that feeds power to the active antenna via the output terminal of the reference-side transistor;
A detection circuit for detecting a current fed from the power feeding circuit to the active antenna based on a current flowing through an output terminal of the output side transistor;
A determination circuit for determining a connection state of the active antenna to the own device based on the current detected by the detection circuit;
A receiving apparatus comprising:
請求項1に記載の受信装置において、
前記判定回路は、前記検出回路によって検出された電流が所定の範囲内に属している場合には前記アクティブアンテナが正常に接続されていると判定し、前記所定の範囲より大きい場合には前記アクティブアンテナが短絡状態であると判定し、前記所定の範囲より小さい場合には前記アクティブアンテナが開放状態であると判定することを特徴とする受信装置。
The receiving device according to claim 1,
The determination circuit determines that the active antenna is normally connected when the current detected by the detection circuit is within a predetermined range, and the active circuit when the current is larger than the predetermined range. It is determined that the antenna is in a short-circuited state, and when it is smaller than the predetermined range, it is determined that the active antenna is in an open state.
請求項2に記載の受信装置において、
前記判定回路は、コンパレータを有し、
前記コンパレータは、前記検出回路によって検出された電流に対応する電圧と、前記所定の範囲に対応する基準電圧とを比較し、前記アクティブアンテナの接続状態に対応する信号を出力することを特徴とする受信装置。
The receiving device according to claim 2,
The determination circuit includes a comparator,
The comparator compares a voltage corresponding to the current detected by the detection circuit with a reference voltage corresponding to the predetermined range, and outputs a signal corresponding to the connection state of the active antenna. Receiver device.
請求項2に記載の受信装置において、
前記判定回路は、A/D変換回路を有し、
前記A/D変換回路は、前記検出回路によって検出された電流に対応する電圧と、前記所定の範囲に対応する基準電圧とを比較し、前記アクティブアンテナの接続状態に対応する信号を出力することを特徴とする受信装置。
The receiving device according to claim 2,
The determination circuit includes an A / D conversion circuit,
The A / D conversion circuit compares a voltage corresponding to the current detected by the detection circuit with a reference voltage corresponding to the predetermined range, and outputs a signal corresponding to the connection state of the active antenna. A receiving device.
アクティブアンテナが接続される受信装置の制御方法であって、
前記アクティブアンテナに対して参照側トランジスタの出力端子を介して電源電力を給電し、
前記給電回路から前記アクティブアンテナに給電される電流を、前記参照側トランジスタとともにカレントミラー回路を構成する出力側トランジスタの出力端子に流れる電流に基づいて検出し、
検出された電流に基づいて、前記アクティブアンテナの自機への接続状態を判定する、
ことを特徴とする受信装置の制御方法。
A control method for a receiving apparatus to which an active antenna is connected,
Power is supplied to the active antenna via the output terminal of the reference transistor,
Detecting a current fed from the power feeding circuit to the active antenna based on a current flowing through an output terminal of an output side transistor constituting a current mirror circuit together with the reference side transistor;
Based on the detected current, the connection state of the active antenna to its own device is determined.
A control method for a receiving apparatus.
JP2007287588A 2007-11-05 2007-11-05 Receiver and its control method Pending JP2009118077A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2007287588A JP2009118077A (en) 2007-11-05 2007-11-05 Receiver and its control method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007287588A JP2009118077A (en) 2007-11-05 2007-11-05 Receiver and its control method

Publications (1)

Publication Number Publication Date
JP2009118077A true JP2009118077A (en) 2009-05-28

Family

ID=40784724

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007287588A Pending JP2009118077A (en) 2007-11-05 2007-11-05 Receiver and its control method

Country Status (1)

Country Link
JP (1) JP2009118077A (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013239954A (en) * 2012-05-16 2013-11-28 Funai Electric Co Ltd Electrical apparatus
JP2014171065A (en) * 2013-03-04 2014-09-18 Alps Electric Co Ltd Antenna device connection circuit
US8901918B2 (en) 2012-02-13 2014-12-02 Alps Electric Co., Ltd. Load connection state detection circuit
CN113466900A (en) * 2021-07-13 2021-10-01 飞纳经纬科技(北京)有限公司 Method and circuit for judging satellite navigation antenna connection state

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8901918B2 (en) 2012-02-13 2014-12-02 Alps Electric Co., Ltd. Load connection state detection circuit
JP2013239954A (en) * 2012-05-16 2013-11-28 Funai Electric Co Ltd Electrical apparatus
JP2014171065A (en) * 2013-03-04 2014-09-18 Alps Electric Co Ltd Antenna device connection circuit
CN113466900A (en) * 2021-07-13 2021-10-01 飞纳经纬科技(北京)有限公司 Method and circuit for judging satellite navigation antenna connection state
CN113466900B (en) * 2021-07-13 2024-03-08 飞纳经纬科技(北京)有限公司 Method and circuit for judging connection state of satellite navigation antenna

Similar Documents

Publication Publication Date Title
US8218793B2 (en) Apparatus and muting circuit
US7535128B2 (en) Temperature detector
US7612613B2 (en) Self regulating biasing circuit
TW200804832A (en) RF power sensor with chopping amplifier
JP2008177748A (en) High-frequency signal detection circuit
JP2009118077A (en) Receiver and its control method
US7751857B2 (en) Radio-frequency amplifier system
CN103795363B (en) There is the electronic circuit of the unit of at least one input signal for droop amplifier in automative interest increasing controlling circuit
US8729966B2 (en) Variable gain amplifier circuit
US10263585B2 (en) Amplifier system and method for controlling amplifier
US8208882B2 (en) Antenna sense circuit and digital radio receiver thereof
US20190190450A1 (en) Detector Circuit
JP2006349466A (en) Temperature detecting device
US20080260185A1 (en) Method And Apparatus For Automatically Detecting Audio Signal And Sending Control Signal
US10063217B2 (en) Current-to-voltage conversion circuit and self-oscillation circuit
US8364109B2 (en) Receiver
US7890065B1 (en) Temperature compensated power detector
US6812740B2 (en) Low-voltage drive circuit and method for the same
US20130069624A1 (en) Low-voltage differential signal activity detector
US20230268916A1 (en) Semiconductor device
US11233590B2 (en) Voltage detector and communication circuit including voltage detector
US20210310878A1 (en) Temperature detection circuit
JP2007096779A (en) Semiconductor device
EP2775628B1 (en) Antenna-apparatus connection circuit
US8077879B2 (en) Audio output apparatus and television broadcast receiver